JP3482924B2 - 変調回路 - Google Patents

変調回路

Info

Publication number
JP3482924B2
JP3482924B2 JP30694999A JP30694999A JP3482924B2 JP 3482924 B2 JP3482924 B2 JP 3482924B2 JP 30694999 A JP30694999 A JP 30694999A JP 30694999 A JP30694999 A JP 30694999A JP 3482924 B2 JP3482924 B2 JP 3482924B2
Authority
JP
Japan
Prior art keywords
signal
circuit
modulation
output
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP30694999A
Other languages
English (en)
Other versions
JP2001127815A (ja
Inventor
貴志 西川
峰雄 斉藤
一比古 奥津
Original Assignee
株式会社田村電機製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社田村電機製作所 filed Critical 株式会社田村電機製作所
Priority to JP30694999A priority Critical patent/JP3482924B2/ja
Publication of JP2001127815A publication Critical patent/JP2001127815A/ja
Application granted granted Critical
Publication of JP3482924B2 publication Critical patent/JP3482924B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はキャリア信号の振幅
を入力信号に応じて変調する変調回路に関する。
【0002】
【従来の技術】この種の変調回路は、キャリア信号の振
幅を入力信号の2値情報に応じて偏移させるものであ
る。このような振幅偏移変調は、ASK(amplit
udeshift keying)と呼ばれ、例えば入
力信号の2値情報を示す「1」、「0」に応じてキャリ
ア信号の振幅を変調度100%に偏移させるタイプAの
変調と、入力信号の値「1」、「0」に応じてキャリア
信号の振幅を変調度10%に偏移させるタイプBの変調
とがある。
【0003】図6は、振幅偏移変調の原理を説明する波
形図である。振幅偏移変調の変調度は、 変調度={(x−y)/(x+y)}×100(%) として表すことができる。なお、xは入力信号である2
値信号の値が例えば「1」であるときのキャリア信号の
振幅電圧を示し、yは前記2値信号の値が「0」である
ときのキャリア信号の振幅電圧を示す。
【0004】ここで、2値信号の値「1」のときのキャ
リア信号振幅電圧xに対し2値信号の値「0」のときの
キャリア信号振幅電圧yを0Vにすると、上式から 変調度={(x−0)/(x+0)}×100=100
(%) となり、図6(b)のように、キャリア信号の振幅を変
調度100%に偏移させるタイプAの変調信号が生成さ
れる。また、2値信号の値「1」,「0」のときのキャ
リア信号振幅電圧x,yの比率をそれぞれ100,8
1.8とすると、上式から 変調度={(100−81.8)/(100+81.8)}×100≒
10(%) となり、図6(c)のように、キャリア信号の振幅を変
調度10%に偏移させるタイプBの変調信号が生成され
る。
【0005】前述のタイプA及びタイプBの各変調回路
のうち、入力信号の値「1」、「0」に応じてキャリア
信号の振幅を変調度100%に偏移させるタイプAの変
調回路は、ICカードに対してデータのリード・ライト
を行う非接触ICカードリーダライタに用いられてい
る。非接触ICカードリーダライタは、この変調回路の
変調信号を電波信号としてICカードへ送信することに
より、ICカードへのデータの書き込みやICカードか
らのデータの読み出しを行っている。
【0006】
【発明が解決しようとする課題】近年は、入力信号の値
「1」、「0」に応じてキャリア信号の振幅を変調度1
0%に偏移させるタイプBの変調回路を非接触ICカー
ドリーダライタに搭載し、このタイプBの変調回路の変
調信号をICカードに送信することにより、ICカード
に対するデータのリード・ライトを行うことが検討され
ている。しかしながら、このようなタイプBの変調回路
を搭載したICカードリーダライタでは、既に市場に出
回っているタイプAの変調信号用のICカードに対して
はアクセスすることができない。このため、ICカード
リーダライタに、タイプAの振幅偏移変調信号によりア
クセスされるICカード及びタイプBの振幅偏移変調信
号によりアクセスされるICカードの双方のカード対し
てアクセスが可能な変調回路を配設したいという要望が
ある。
【0007】したがって、本発明は、それぞれ異なる振
幅偏移変調信号によりアクセスが可能な各ICカードに
対し、最適な振幅偏移変調信号を出力してアクセスを可
能にすることを目的とする。
【0008】
【課題を解決するための手段】このような課題を解決す
るために本発明は、キャリア信号の振幅電圧を2値信号
の値に応じて偏移させ振幅偏移変調信号を出力する変調
回路において、キャリア信号及び2値信号を入力すると
ともに、キャリア信号の振幅電圧を第1の電圧分偏移さ
せる第1の振幅偏移変調信号の出力を指示する第1の切
替信号と、キャリア信号の振幅電圧を第1の電圧より小
さい第2の電圧分偏移させる第2の振幅偏移変調信号の
出力を指示する第2の切替信号とを選択的に入力するド
ライバ回路と、ドライバ回路の出力側に接続されドライ
バ回路から出力されるキャリア信号を入力する駆動トラ
ンジスタと、駆動トランジスタを制御する制御手段とを
備え、制御手段は、ドライバ回路が第1の切替信号を入
力している場合は2値信号の値に応じて駆動トランジス
タを第1のオン状態及びオフ状態に制御し第1の振幅偏
移変調信号を出力させるとともに、ドライバ回路が第2
の切替信号を入力している場合は2値信号の値に応じて
駆動トランジスタを第1のオン状態及び第2のオン状態
に制御し第2の振幅偏移変調信号を出力させるようにし
たことにより特徴づけられる。
【0009】この場合、制御手段を、第1の入力端子に
第1及び第2の切替信号の何れか一方を入力するととも
に、第2の入力端子に2値信号を入力し、入力した切替
信号と2値信号の論理和を出力端子を介してドライバ回
路へ出力する論理和回路と、一端が論理和回路の出力端
子に接続される第1の抵抗と、一端が第1の抵抗の他端
に接続され、かつ他端が論理和回路の第2の入力端子に
接続される第2の抵抗と、一端がグランドに接続され、
かつ他端が第1,第2の抵抗の接続点に接続される第3
の抵抗とからなり前記接続点の電位を駆動トランジスタ
のゲートにバイアス電圧として印加するバイアス部とか
ら構成し、バイアス部は、ドライバ回路が第1の切替信
号を入力している場合は駆動トランジスタのゲートへ2
値信号の値に応じた第3の電位及びグランド電位を印加
し駆動トランジスタを第1のオン状態及びオフ状態に制
御するとともに、ドライバ回路が第2の切替信号を入力
している場合は駆動トランジスタのゲートへ2値信号の
値に応じた第3の電位及びこの第3の電位より低い第4
の電位を印加し駆動トランジスタを第1のオン状態及び
第2のオン状態に制御するものである。さらに、ドライ
バ回路に対し、第1及び第2の切替信号の何れか一方を
自動的に出力するようにしたものである。
【0010】
【発明の実施の形態】以下、本発明について図面を参照
して説明する。図4は、本発明に係る変調回路を適用し
た非接触ICカードリーダライタの構成を示すブロック
図である。図4において、非接触ICカードリーダライ
タ(以下、ICカードリーダ)1は、このICカードリ
ーダ1の全体を制御する制御部11と、後述するキャリ
ア信号を制御部11から出力されるデータ信号に応じて
変調する変調回路12と、復調回路13と、整合回路1
4と、共振回路15と、以上の各部に電源を供給する電
源部16とから構成される。
【0011】ここで、整合回路14は、変調回路12か
らの出力信号を入力して共振回路15に出力するととも
に、この出力信号が共振回路15から効率良く後述のI
Cカードへ伝達できるように共振回路15との間でイン
ピーダンスの整合をとるものである。共振回路15は、
誘導素子であるアンテナコイルL1と容量素子C1とが
並列に接続され、整合回路14を介し変調回路12から
変調信号が与えられると共振を開始してアンテナコイル
L1から電波信号を発生し、このアンテナコイルL1と
電磁結合したICカードへ無線信号として送信するもの
である。復調回路13は、前記無線信号の送信に対して
ICカードから返送される共振回路15を介する変調信
号を入力すると、この変調信号を復調してデータを抽出
し制御部11に出力するものである。
【0012】ICカードリーダ1内の制御部11は、シ
リアルI/F(シリアルインタフェース)を介して上位
装置2と接続される。制御部11は、シリアルI/Fを
介して上位装置2とデータ通信を行うことにより、上位
装置2からの受信データをICカードに記録させるとと
もに、ICカードから読み出したデータを上位装置2へ
送信する。
【0013】図5は、ICカードリーダ1と電磁結合す
る前記ICカードの構成を示すブロック図である。図5
において、ICカード3は、アンテナコイルL2と、無
線インタフェース31と、制御回路32と、ICカード
固有のID及び情報が記憶されるメモリ33とを有す
る。
【0014】ICカード3の無線インタフェース31
は、ICカードリーダ1のアンテナコイルL1とICカ
ード3のアンテナコイルL2とが電磁結合すると、IC
カードリーダ1からの前記電波信号により電力POWER を
生成して制御回路32及びメモリ33に供給するととも
に、クロック信号CLK を生成して制御回路に与え、かつ
電波信号の中からデータDATAを抽出して制御回路32に
出力するものである。ICカード3の制御回路32は、
無線インタフェース31からの電力POWER が供給される
と、クロック信号CLK に同期して無線インタフェース3
1からのデータDATAを読み込み、このデータDATAがメモ
リ33に対する書き込みデータの場合はメモリ33に記
録する一方、前記データDATAがメモリ33のデータを読
み取るコマンドデータの場合はメモリ33内のデータを
読み取って無線インタフェース31へ出力するものであ
る。
【0015】図4及び図5を用いICカードリーダ1及
びICカード3の動作を説明する。ICカードリーダ1
は、変調回路12内に設けた後述の発振器40から所定
周波数のキャリア信号を発生させて整合回路14及び共
振回路15を介し電波信号として送信している。ここ
で、ICカード3がICカードリーダ1の所定の場所に
載置されると、ICカード3のアンテナコイルL2とI
Cカードリーダ1のアンテナコイルL1とが電磁結合
し、ICカード3には前述したようにICカードリーダ
1の前記電波信号によって電力POWER が供給される。
【0016】ICカードリーダ1の制御部11は、上位
装置2からICカード3に対するデータをシリアルI/
Fを介して受信すると、このデータを変調回路12に出
力する。変調回路12は、制御部11からのデータを入
力すると、前記キャリア信号を入力したデータ値に応じ
て振幅偏移変調し、整合回路14及び共振回路15を介
して電波信号として送信する。
【0017】ICカード3の無線インタフェース31で
は、アンテナコイルL2を介してICカードリーダ1か
らの電波信号を受信すると、前述したようにこの電波信
号の中からデータDATAを抽出し、制御回路32に出力す
る。ここで、制御回路32はICカードリーダ1からの
受信データDATAがメモリ33に対する書き込みデータの
場合はメモリ33に記録する。また、前記データDATAが
メモリ33のデータを読み取るコマンドデータの場合
は、前述のクロック信号CLK に同期してメモリ33内の
データを順次読み取り無線インタフェース31側へ出力
する。
【0018】ICカード3のメモリ33から順次読み出
されるデータは、無線インタフェース31及びアンテナ
コイルL2を介してICカードリーダ1側に電波信号と
して送信される。ICカードリーダ1の共振回路15
は、ICカード3からの電波信号を受信するとこの電波
信号を変調信号として復調回路13に出力する。復調回
路13は、この変調信号を復調することにより変調信号
の中からデータを抽出し、抽出したICカード3のメモ
リ33のデータを制御部11へ出力する。制御部11
は、復調回路13からのデータを入力すると、このデー
タを上位装置2へ送信する。このようにして、ICカー
ドリーダ1は、ICカード3に対してデータの書き込み
を行うことができ、かつICカード3に書き込まれたデ
ータを読み出すことができる。
【0019】図1は、本発明に係る変調回路の構成を示
すブロック図であり、本変調回路はICカードリーダ1
の変調回路として用いられる。変調回路12は、図1に
示すように、前述した所定周波数のキャリア信号cを発
生する発振器40と、オア回路ORと、バッファ回路B
UFと、ドライバ回路DRVと、トランジスタQ1,Q
2と、抵抗R1〜R3とからなる。ここで、トランジス
タQ1とトランジスタQ2とから駆動トランジスタQが
構成され、抵抗R1〜R3によりバイアス部12Aが構
成される。バイアス部12Aは駆動トランジスタQに対
してバイアス電圧eを与えるものである。また、バイア
ス部12A,オア回路OR及びバッファ回路BUFによ
り制御手段12Bが構成される。
【0020】変調回路12は、入力信号の2値情報に応
じてキャリア信号の振幅を偏移させるものであり、デー
タの値「1」、「0」に応じてキャリア信号の振幅を変
調度100%に偏移させるタイプAの変調と、データの
値「1」、「0」に応じてキャリア信号の振幅を変調度
10%に偏移させるタイプBの変調とを可能にするもの
である。
【0021】図1を用いて変調回路12の動作を説明す
る。図1において、発振器40のキャリア信号cはドラ
イバ回路DRVの一方の入力端子に出力される。また、
制御部11からのデータ値「1」または「0」からなる
送信符号aはオア回路ORの一方の入力端子に出力され
るとともに、バッファ回路BUFの入力側に出力され
る。また、制御部11からの切替信号bはオア回路OR
の他方の入力端子に出力される。オア回路ORは、入力
した送信符号a及び切替信号bの論理和をとってドライ
バ回路DRVの他方の入力端子に出力する。ドライバ回
路DRVは、オア回路ORの出力が「H」レベルの場合
はキャリア信号cの反転信号をトランジスタQ1側へ出
力し、トランジスタQ1,Q2からなる駆動トランジス
タQから変調波信号dを出力させる。
【0022】ここで、駆動トランジスタQのバイアス
は、前述したバイアス部12Aから与えられる。バイア
ス部12Aは、抵抗R1の一端と、抵抗R1の値のほぼ
4倍の値を有する抵抗R2の一端とが接続され、かつ抵
抗R1及び抵抗R2のそれぞれの他端はオア回路ORの
出力側及びバッファ回路BUFの出力側に接続される。
また、抵抗R1とR2の接続点には抵抗R1の値のほぼ
10倍の値を有する抵抗R3が接続されその他端はグラ
ンドに接続される。バイアス部12Aは抵抗R1とR2
の接続点の電圧を駆動トランジスタQのゲートにバイア
ス電圧eとして印加する。
【0023】切替信号bが「L」レベルの場合、送信符
号aが「H」レベル(データ値「1」)のときにはこの
「H」レベル信号がオア回路ORを介してドライバ回路
DRVの他方の入力端子に出力されるため、ドライバ回
路DRVは、前述したように一方の入力端子から入力し
たキャリア信号cを反転してこの反転信号を駆動トラン
ジスタQへ出力する。この場合、バイアス部12Aで
は、オア回路ORとバッファ回路BUFの各出力電位が
同一の電位であるとすれば、図3(a)に示すように抵
抗R1とR2とが並列に接続された状態となるため、抵
抗R1とR3の接続点の電圧は上昇して電圧値Aとな
り、この電圧が駆動トランジスタQのバイアスとして印
加されることから、駆動トランジスタQはオン(第1の
オン状態)してドライバ回路DRVからの反転キャリア
信号の振幅と同一振幅の変調波信号dを整合回路14側
へ出力する。
【0024】一方、切替信号bが「L」レベルで、かつ
送信符号aも「L」レベル(データ値「0」)のときに
は、オア回路ORから「L」レベルの信号がドライバ回
路DRVの他方の入力端子に出力されるため、ドライバ
回路DRVの出力は「H」レベルを維持する。また、こ
の場合、バイアス部12Aからほぼ0V(グランドレベ
ル:電圧値C)のバイアス電圧eが駆動トランジスタQ
のゲートに印加されるため、駆動トランジスタQはオン
せず、したがってハイインピーダンス信号を変調波信号
dとして整合回路14側へ出力する。これにより、駆動
トランジスタQは、送信符号aの値「1」,「0」(即
ち、送信符号aの「H」レベル,「L」レベル)に応じ
てキャリア信号cの振幅を100%偏移させる変調信号
を出力する。即ち、変調回路12は、切替信号bが
「L」レベルのときには、タイプAの変調回路として動
作する。
【0025】次に、切替信号bが「H」レベルで、かつ
送信符号aも「H」レベル(データ値「1」)の場合
は、これらの「H」レベルの信号はオア回路ORを介し
てドライバ回路DRVの他方の入力端子に出力されるた
め、ドライバ回路DRVはキャリア信号cの反転信号を
駆動トランジスタQへ出力する。この場合、バイアス部
12Aでは、前記電圧値Aと同一の電圧値を駆動トラン
ジスタQのバイアスとして印加することから、駆動トラ
ンジスタQはオン(第1のオン状態)してドライバ回路
DRVからの反転キャリア信号の振幅と同一振幅の変調
波信号dを整合回路14へ出力する。
【0026】一方、切替信号bが「H」レベルで、かつ
送信符号aが「L」レベル(データ値「0」)のときに
は、ドライバ回路DRVの他方の入力端子にオア回路O
Rから「H」レベル信号が出力されるため、ドライバ回
路DRVはキャリア信号cの反転信号を駆動トランジス
タQへ出力する。この場合、バイアス部12Aでは、オ
ア回路ORの出力は「H」レベル、バッファ回路BUF
の出力は「L」レベル(グランドレベル)となっている
ため、図3(b)に示すように抵抗R2とR3とが並列
に接続された状態となる。このため、抵抗R1とR2の
接続点の電圧は前述した電圧値Aより低い電圧値Bとな
り、この電圧が駆動トランジスタQのバイアスとして印
加される。これにより、駆動トランジスタQは第2のオ
ン状態となり、ドライバ回路DRVからの反転キャリア
信号の振幅電圧を所定電圧分低下させた変調波信号dを
整合回路14側へ出力する。
【0027】このように、切替信号bが「H」レベルの
場合は、送信符号aの「H」レベル、「L」レベルに応
じて駆動トランジスタQへのバイアス電圧eを変えるこ
とにより、駆動トランジスタQは送信符号aの値
「1」、「0」に応じてキャリア信号cの振幅を変調度
10%に偏移させる変調信号を出力することができる。
即ち、変調回路12は、切替信号bが「H」レベルのと
きには、タイプBの変調回路として動作する。
【0028】制御部11は、変調回路12に対して
「H」,「L」の何れかのレベルの切替信号bを出力す
る場合、図示しない切替スイッチの指示にしたがって出
力する。即ち、前記切替スイッチが変調度10%の変調
信号の出力を指示している場合は変調回路12へ「H」
レベルの切替信号を出力し、前記切替スイッチが変調度
100%の変調信号の出力を指示している場合は変調回
路12へ「L」レベルの切替信号を出力する。
【0029】なお、制御部11は、変調回路12に対し
て「H」,「L」の何れかのレベルの切替信号bを自動
的に出力することもできる。即ち、まず変調回路12に
対して「H」レベルの切替信号bを出力して変調度10
%の変調信号で通信させ、これによる通信が不可の場合
は変調回路12に対し「L」レベルの切替信号bを出力
して変調度100%の変調信号で通信させるようにす
る。逆に、最初に変調回路12に対して「L」レベルの
切替信号bを出力して変調度100%の変調信号で通信
させ、これによる通信が不可の場合は変調回路12に対
し「H」レベルの切替信号bを出力して変調度10%の
変調信号で通信させる。
【0030】図2(a)〜(e)は、図1に示す切替信
号bが「L」レベルのときの変調回路12の各部の動作
波形を示すタイムチャートであり、図2(f)〜(j)
は、前記切替信号bが「H」レベルのときの変調回路1
2の各部の動作波形を示すタイムチャートである。図1
のブロック図及び図2のタイムチャートを用いて変調回
路12の要部動作をさらに詳細に説明する。
【0031】まず、図1のブロック図と図2(a)〜
(e)の波形図にしたがい、変調回路12がタイプAの
変調回路として動作する状況について説明する。ここ
で、図2(a)は発振器40から出力される所定周波数
のキャリア信号cの波形、図2(b)は制御部11から
出力される送信符号aの波形、図2(c)はドライバ回
路DRVの出力波形、図2(d)はバイアス部12Aの
バイアス電圧波形、図2(e)は変調波信号dの波形を
それぞれ示している。
【0032】図2(a)に示すキャリア信号cは、ドラ
イバ回路DRVの入力側へ出力されている。ここで、タ
イプAの変調を行う場合、切替信号bは前述したように
「L」レベルに設定されるため、図1の変調回路12で
は、図2(b)の送信符号aが「H」レベルのときには
この「H」レベル信号がドライバ回路DRVへ出力され
るため、ドライバ回路DRVは、キャリア信号cを図2
(c)のように反転して駆動トランジスタQへ出力す
る。
【0033】このとき、バイアス部12Aは、図3
(a)のように並列接続された抵抗R1とR2の合成抵
抗の値と、抵抗R3の値とで分割された分圧電圧+V
(即ち、前記電圧値A)を発生し、図2(d)に示すバ
イアス電圧eとして駆動トランジスタQに印加すること
から、駆動トランジスタQはオンしてドライバ回路DR
Vからの反転キャリア信号の振幅と同一振幅の図2
(e)に示す変調波信号dを整合回路14側へ出力す
る。
【0034】また、変調回路12は、切替信号bが
「L」レベルで、かつ図2(b)の送信符号aも「L」
レベルのときには、オア回路ORから「L」レベルの信
号がドライバ回路DRVに出力されるため、ドライバ回
路DRVの出力は図2(c)のように「H」レベルを維
持する。このとき、バイアス部12Aでは、各抵抗端が
0V(グランドレベル)になるため、図2(d)に示す
0Vのバイアス電圧eが駆動トランジスタQのゲートに
印加される。これにより、駆動トランジスタQはオンせ
ず、したがって、図2(e)に示すようなハイインピー
ダンス信号を変調波信号dとして整合回路14側へ出力
する。
【0035】したがって、図1に示す切替信号bが
「L」レベルの場合、送信符号aが「H」レベルのとき
にはキャリア信号cの反転信号が変調波信号dとして出
力され、送信符号aが「L」レベルのときにはハイイン
ピーダンスの信号が変調波信号dとして出力される。即
ち、変調回路12は、切替信号bが「L」レベルの場合
には送信符号aの値が「1」のときのキャリア信号cの
振幅と、送信符号aの値が「0」のときのキャリア信号
cの振幅とが100%偏移するタイプAの変調回路とな
る。
【0036】次に、図1のブロック図と図2(f)〜
(j)の波形図にしたがい、変調回路12がタイプBの
変調回路として動作する状況について説明する。ここ
で、図2(f)はキャリア信号cの波形、図2(g)は
送信符号aの波形、図2(h)はドライバ回路DRVの
出力波形、図2(i)はバイアス部12Aのバイアス電
圧波形、図2(j)は変調波信号dの波形をそれぞれ示
している。
【0037】図1に示す切替信号bが「H」レベルで、
かつ図2(g)の送信符号aも「H」レベルの場合は、
これらの「H」レベルの信号はオア回路ORを介してド
ライバ回路DRVに出力されるため、ドライバ回路DR
Vは図2(h)に示すキャリア信号cの反転信号を駆動
トランジスタQへ出力する。バイアス部12Aは、図2
(i)に示す電圧値Aと同一の電圧+Vを駆動トランジ
スタQのバイアス電圧eとして生成し、駆動トランジス
タQのゲートに印加する。これにより、駆動トランジス
タQはオンしてドライバ回路DRVからの反転キャリア
信号の振幅と同一振幅の図2(j)に示す変調波信号d
を整合回路14側へ出力する。
【0038】一方、切替信号bが「H」レベルで、かつ
図2(g)の送信符号aが「L」レベルの場合には、ド
ライバ回路DRVには「H」レベルの切替信号bが出力
されるため、ドライバ回路DRVは図2(h)に示すキ
ャリア信号cの反転信号を駆動トランジスタQへ出力す
る。このとき、バイアス部12Aは、図3(b)のよう
に並列接続された抵抗R2とR3の合成抵抗の値と、抵
抗R1の値とで分割された分圧電圧(即ち、前記電圧値
AよりΔV分低い電圧値B)を発生して、図2(i)に
示すバイアス電圧eとしこのバイアス電圧eを駆動トラ
ンジスタQに印加する。これにより、駆動トランジスタ
Qは、ドライバ回路DRVからの反転キャリア信号の振
幅電圧を所定電圧ΔV分低下させた図2(j)に示す変
調波信号dを整合回路14側へ出力する。
【0039】ここで、駆動トランジスタQ側で送信符号
aの「H」レベルのときのキャリア信号cの振幅電圧に
対して送信符号aの「L」レベルのときのキャリア信号
cの振幅電圧が81.8%となるように、バイアス部1
2Aの各抵抗値を選定して駆動トランジスタQへのバイ
アス電圧eを発生させれば、駆動トランジスタQでは送
信符号aの「H」レベル,「L」レベルに応じてキャリ
ア信号cの振幅を100%から81.8%へ変調度10
%分偏移させる変調波信号dを出力することができ、し
たがって、変調回路12はタイプBの変調回路として機
能する。
【0040】なお、本実施の形態では、変調度100%
の変調と変調度10%の変調とを兼用する変調回路につ
いて説明したが、必要に応じて駆動トランジスタQのバ
イアス電圧を変えることにより、上記以外の変調度を有
する変調信号を生成することができる。また、変調度1
00%の変調信号と変調度10%の変調信号の他に、上
記と異なる変調度の変調信号を新たに生成することによ
り3つ以上のそれぞれ異なる変調方式にも対応すること
ができる。また、本実施の形態では、変調回路をICカ
ードリーダに適用した例を説明したが、変調回路を有す
る全ての機器に同様に適用できる。
【0041】
【発明の効果】以上説明したように本発明によれば、キ
ャリア信号の振幅電圧を2値信号の値に応じて偏移させ
振幅偏移変調信号を出力する変調回路において、キャリ
ア信号及び2値信号を入力するとともに、キャリア信号
の振幅電圧を第1の電圧分偏移させる第1の振幅偏移変
調信号の出力を指示する第1の切替信号と、キャリア信
号の振幅電圧を第1の電圧より小さい第2の電圧分偏移
させる第2の振幅偏移変調信号の出力を指示する第2の
切替信号とを選択的に入力するドライバ回路と、ドライ
バ回路の出力側に接続されドライバ回路から出力される
キャリア信号を入力する駆動トランジスタと、駆動トラ
ンジスタを制御する制御手段とを備え、制御手段は、ド
ライバ回路が第1の切替信号を入力している場合は2値
信号の値に応じて駆動トランジスタを第1のオン状態及
びオフ状態に制御し第1の振幅偏移変調信号を出力させ
るとともに、ドライバ回路が第2の切替信号を入力して
いる場合は2値信号の値に応じて駆動トランジスタを第
1のオン状態及び第2のオン状態に制御し第2の振幅偏
移変調信号を出力させるようにしたので、本変調回路を
非接触ICカードリーダに搭載すれば、それぞれ異なる
振幅偏移変調信号によりアクセスが可能な各ICカード
に対し的確な振幅偏移変調信号を出力してデータのリー
ド・ライトを行うことができる。
【0042】また、制御手段を、第1の入力端子に第1
及び第2の切替信号の何れか一方を入力するとともに、
第2の入力端子に2値信号を入力し、入力した切替信号
と2値信号の論理和を出力端子を介してドライバ回路へ
出力する論理和回路と、論理和回路に接続される第1な
いし第3の抵抗からなるバイアス部とから構成し、バイ
アス部は、ドライバ回路が第1の切替信号を入力してい
る場合は駆動トランジスタのゲートへ2値信号の値に応
じた第3の電位及びグランド電位を印加し駆動トランジ
スタを第1のオン状態及びオフ状態に制御するととも
に、ドライバ回路が第2の切替信号を入力している場合
は駆動トランジスタのゲートへ2値信号の値に応じた第
3の電位及びこの第3の電位より低い第4の電位を印加
し駆動トランジスタを第1のオン状態及び第2のオン状
態に制御するようにしたので、簡単かつ経済的な構成に
より的確な振幅偏移変調信号を出力することができる。
また、ドライバ回路に対し、第1及び第2の切替信号の
何れか一方を自動的に出力するようにしたので、変調回
路は各ICカードに適合した的確な振幅偏移変調信号を
自動的に出力できる。
【図面の簡単な説明】
【図1】 本発明に係る変調回路の構成を示すブロック
図である。
【図2】 上記変調回路の各部の動作波形図である。
【図3】 上記変調回路内のバイアス部の等価回路を示
す図である。
【図4】 上記変調回路を適用した非接触ICカードリ
ーダライタのブロック図である。
【図5】 非接触ICカードリーダライタによりデータ
がリード・ライトされるICカードのブロック図であ
る。
【図6】 振幅偏移変調の説明図である。
【符号の説明】
1…非接触ICカードリーダ、2…上位装置、3…IC
カード、11…制御部、12…変調回路、12A…バイ
アス部、12B…制御手段、13…復調回路、14…整
合回路、15…共振回路、31…無線インタフェース、
32…制御回路、33…メモリ、40…発振器、OR…
オア回路、DRV…ドライバ回路、Q…駆動トランジス
タ、Q1,Q2…トランジスタ、C1…容量素子、L
1,L2…アンテナコイル。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平10−107859(JP,A) 特開 平11−88448(JP,A) 特開 平6−62061(JP,A) 実開 昭49−31241(JP,U) (58)調査した分野(Int.Cl.7,DB名) H04L 27/00 - 27/38

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】 キャリア信号の振幅電圧を2値信号の値
    に応じて偏移させることにより振幅偏移変調信号を出力
    する変調回路において、 前記キャリア信号及び2値信号を入力するとともに、少
    なくとも前記キャリア信号の振幅電圧を第1の電圧分偏
    移させる第1の振幅偏移変調信号の出力を指示する第1
    の切替信号と、前記キャリア信号の振幅電圧を第1の電
    圧より小さい第2の電圧分偏移させる第2の振幅偏移変
    調信号の出力を指示する第2の切替信号とを選択的に入
    力するドライバ回路と、 前記ドライバ回路の出力側に接続されドライバ回路から
    出力される前記キャリア信号を含む信号を入力する駆動
    トランジスタと、 前記駆動トランジスタを制御する制御手段とを備え、 前記制御手段は、少なくともドライバ回路が第1の切替
    信号を入力している場合は前記2値信号の値に応じて前
    記駆動トランジスタをそれぞれ第1のオン状態とオフ状
    態とに制御し前記第1の振幅偏移変調信号を出力させる
    とともに、ドライバ回路が第2の切替信号を入力してい
    る場合は前記2値信号の値に応じて前記駆動トランジス
    タをそれぞれ前記第1のオン状態と、第1のオン状態時
    の出力電圧より小さい電圧を発生する第2のオン状態と
    に制御し前記第2の振幅偏移変調信号を出力させること
    を特徴とする変調回路。
  2. 【請求項2】 請求項1において、 前記制御手段は、 第1の入力端子に第1及び第2の切替信号の何れか一方
    を入力するとともに、第2の入力端子に2値信号を入力
    し、入力した切替信号と2値信号の論理和を出力端子を
    介して前記ドライバ回路へ出力する論理和回路と、 一端が前記論理和回路の出力端子に接続される第1の抵
    抗と、一端が前記第1の抵抗の他端に接続され、かつ他
    端が前記論理和回路の第2の入力端子に接続される第2
    の抵抗と、一端がグランドに接続され、かつ他端が前記
    第1,第2の抵抗の接続点に接続される第3の抵抗とか
    らなり前記接続点の電位を駆動トランジスタのゲートに
    バイアス電圧として印加するバイアス部とから構成さ
    れ、 前記バイアス部は、ドライバ回路が第1の切替信号を入
    力している場合は駆動トランジスタのゲートへ前記2値
    信号の値に応じた第3の電位及びグランド電位を印加し
    前記駆動トランジスタを前記第1のオン状態及びオフ状
    態に制御するとともに、ドライバ回路が第2の切替信号
    を入力している場合は駆動トランジスタのゲートへ前記
    2値信号の値に応じた前記第3の電位及びこの第3の電
    位より低い第4の電位を印加し前記駆動トランジスタを
    前記第1のオン状態及び第2のオン状態に制御すること
    を特徴とする変調回路。
  3. 【請求項3】 請求項1において、 前記ドライバ回路に対し、前記第1及び第2の切替信号
    の何れか一方を自動的に出力する切替信号出力手段を備
    えたことを特徴とする変調回路。
JP30694999A 1999-10-28 1999-10-28 変調回路 Expired - Fee Related JP3482924B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30694999A JP3482924B2 (ja) 1999-10-28 1999-10-28 変調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30694999A JP3482924B2 (ja) 1999-10-28 1999-10-28 変調回路

Publications (2)

Publication Number Publication Date
JP2001127815A JP2001127815A (ja) 2001-05-11
JP3482924B2 true JP3482924B2 (ja) 2004-01-06

Family

ID=17963224

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30694999A Expired - Fee Related JP3482924B2 (ja) 1999-10-28 1999-10-28 変調回路

Country Status (1)

Country Link
JP (1) JP3482924B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230062668A (ko) * 2014-05-26 2023-05-09 지이 하이브리드 테크놀로지스, 엘엘씨 무접점 전력 수신 장치 및 수신 방법
KR20230015516A (ko) 2014-05-26 2023-01-31 지이 하이브리드 테크놀로지스, 엘엘씨 무선전력 수신 장치 및 무선 통신 방법

Also Published As

Publication number Publication date
JP2001127815A (ja) 2001-05-11

Similar Documents

Publication Publication Date Title
US5926110A (en) Programmable output devices for controlling signal levels in an RF/ID transponder
JPH0817344B2 (ja) データおよびエネルギーの無接触伝送装置
US20080064346A1 (en) Method for connecting a contactless integrated circuit to a nfc component
JP2000341171A (ja) 非常に密な結合における電磁トランスポンダ・システムの動作
CN101281819B (zh) 控制单元
US7092682B2 (en) Electronic circuit, modulation method, information processing device, and information processing method
JP2000172806A (ja) 非接触icカード
EP0831415B1 (en) No-battery information storage medium capable of efficiently transmitting data
EP0730251B1 (en) Non-contact type IC card and system therefor
JP3482924B2 (ja) 変調回路
JPH05153009A (ja) データおよびエネルギー伝送装置およびその作動方法
EP0336432A1 (en) Information card system communicable in contactless manner
JP3482925B2 (ja) 変調回路
JP3480395B2 (ja) 変調回路
JP3480394B2 (ja) 変調回路
WO2021149622A1 (ja) Icカード、icカード処理システム、icカード処理装置の制御プログラム、及びコンピュータ可読記憶媒体
JP3509663B2 (ja) 変調回路
JP2001236474A (ja) カードリードライト装置及びその制御方法とゲートシステム
JP2003076957A (ja) 変調回路及び非接触icカードリーダライタ
JP2001127814A (ja) 変調回路
JP2001177584A (ja) 変調回路
JP2004046345A (ja) 非接触型icカードリーダライタ装置
JP2003234787A (ja) 接触型送受信装置
JP2550931B2 (ja) 情報カード
JP2002246830A (ja) アンテナ装置及び非接触icカードリーダライタ装置

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
R151 Written notification of patent or utility model registration

Ref document number: 3482924

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081017

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081017

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091017

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091017

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101017

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101017

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111017

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111017

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121017

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121017

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131017

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees