JP3404988B2 - 時分割多重化信号通信装置 - Google Patents

時分割多重化信号通信装置

Info

Publication number
JP3404988B2
JP3404988B2 JP10926895A JP10926895A JP3404988B2 JP 3404988 B2 JP3404988 B2 JP 3404988B2 JP 10926895 A JP10926895 A JP 10926895A JP 10926895 A JP10926895 A JP 10926895A JP 3404988 B2 JP3404988 B2 JP 3404988B2
Authority
JP
Japan
Prior art keywords
input
circuit
output terminal
signal
limiting means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10926895A
Other languages
English (en)
Other versions
JPH08307307A (ja
Inventor
幸一 長瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP10926895A priority Critical patent/JP3404988B2/ja
Publication of JPH08307307A publication Critical patent/JPH08307307A/ja
Application granted granted Critical
Publication of JP3404988B2 publication Critical patent/JP3404988B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、時分割多重化信号通信
装置に関する。
【0002】
【従来の技術】図3は従来の時分割多重化信号通信装置
の構成を示すブロツク図であり、順方向の信号を通過し
逆方向の信号を阻止して、信号経路を制限する信号経路
制限手段4には、第1の入出力端子1、第2の入出力端
子2及び第3の入出力端子3が設けられ、第1の入出力
端子1に、信号を送信する送信部回路5Aが接続されて
いる。また、第2の入出力端子2にアンテナ部回路6A
が接続され、アンテナ部回路6Aにはアンテナ7が接続
され、第3の入出力端子3にアンテナ切換回路20が接
続され、アンテナ切換回路20に、信号の受信を行う受
信部回路17Aが接続されている。
【0003】アンテナ切換回路20には、切換端子A、
Bを備えた切換スイッチ15が設けられ、切換スイッチ
15のコモン端子Cとアース間には、電池14が接続さ
れている。また、アンテナ切換回路20では、第3の入
出力端子3とアース間に、コンデンサ9と抵抗16の直
列接続回路が接続され、コンデンサ9と抵抗16の接続
点に、ダイオード8の陰極側が接続され、ダイオード8
の陽極側と切換端子A間には、抵抗13が接続されてい
る。また、コンデンサ9と抵抗16の接続点に、ダイオ
ード10の陰極側が接続され、ダイオード10の陽極側
と切換端子B間には、インダクタ12が接続され、ダイ
オード10とインダクタ12の接続点に、コンデンサ1
1の一方の極板が接続され、コンデンサ11の他方の極
板には受信部回路17Aが接続されている。 このよう
な構成の従来の時分割多重化信号通信装置の動作を説明
する。
【0004】送信部回路5Aから、信号経路制限手段4
を介してアンテナ部回路6Aに信号を供給する送信動作
時には、スイッチ15を切換端子A側に切り換え、この
切換によって、第3の入出力端子3位置において、コン
デンサ9、抵抗13及び抵抗16により、受信部回路6
Aとの整合が取られる。このために、入出力端子3から
信号経路制限手段4を介して送信部回路5Aへの信号の
反射が防止され、送信部回路5Aからの送信信号は、信
号経路制限手段4からアンテナ部回路6Aに、第3の入
出力端子3位置での信号の反射なしに供給される。
【0005】また、アンテナ7での受信信号を、アンテ
ナ部回路6A及び信号経路制限手段4を介して、受信部
回路17Aに供給する受信動作時には、切換スイッチ1
5を切換端子Bに切り換え、この切換によって、第3の
入出力端子3位置において、コンデンサ9、抵抗12、
抵抗16、コンデンサ11及びインダクタ12により、
受信部回路17Aとの整合が取られる。このために、ア
ンテナ7で受信された受信信号は、アンテナ部回路6
A、信号経路制限手段4を介して、第3の入出力端子3
位置での信号の反射なしに受信部回路17Aで受信され
る。
【0006】
【発明が解決しようとする課題】前述の従来の時分割多
重化信号通信装置は、信号経路制限手段4の第3の入出
力端子3に、アンテナ切換回路20を介して受信部回路
17Aを接続することが必要で、回路構成が複雑にな
り、アンテナ切換回路20を制御する制御信号が別途必
要になるという問題があった。
【0007】本発明は、前述した時分割多重化信号通信
の現状に鑑みてなされたものであり、その目的は、信号
経路制限手段の入出力端子位置での整合を簡単に取っ
て、高精度の送受信動作を行うことが可能な時分割多重
化信号通信装置を提供することにある。
【0008】
【課題を解決するための手段】前記目的を達成するため
に、請求項1記載の発明は、三つの入出力端子を備え、
信号経路を制限する経路制限手段と、該経路制限手段の
第1の入出力端子に接続された送信部回路と、前記経路
制限手段の第2の入出力端子に、整合を取って接続され
たアンテナ部回路と、前記経路制限手段の第3の入出力
端子に接続され、電源電圧の印加によって、入力インピ
ーダンスが特性インピーダンスに等しくなる受信部回路
と、前記受信部回路の電源電圧を常にONとして、前記
第3の入出力端子に接続された前記受信部回路の整合を
取り、送信時に前記送信部回路の電源電圧をONとし
て、前記第1の入出力端子に接続される前記送信部回路
の整合を取る制御手段とを有することを特徴とするもの
である。
【0009】同様に前記目的を達成するために、請求項
2記載の発明は、請求項1記載の発明において、前記制
御手段が、受信動作時には前記送信部回路の電源電圧を
OFFとすることにより、前記第1の入出力端子に接続
される前記送信部回路の接続を不整合状態にすることを
特徴とするものである。
【0010】
【作用】請求項1記載の発明では、信号経路を制限する
経路制限手段の第2の入出力端子に、アンテナ部回路が
整合を取って接続され、制御手段によって、経路制限手
段の第3の入出力端子に接続された受信部回路の電源電
圧は常にONとされ、受信部回路は第3の入出力端子に
整合を取って接続される。
【0011】この状態で、送信時には、制御手段によっ
て、経路制限手段の第1の入出力端子に接続された送信
部回路の電源電圧がONとされ、送信部回路からの信号
は、信号の第3の入出力端子から、経路制限手段を介し
て送信部回路への反射を起こすことなく、経路制限手段
を通過してアンテナ部回路に供給される。
【0012】受信時には、アンテナ部回路からの入力信
号は、経路制限手段を介して第3の入出力端子に整合状
態で接続された受信回路部により、信号の反射なしに受
信される。
【0013】請求項2記載の発明では、請求項1記載の
発明での作用において、制御手段が、受信動作時には送
信部回路の電源電圧をOFFとすることにより、第1の
入出力端子に接続される送信部回路の接続を不整合状態
にする。
【0014】
【実施例】以下に、本発明の一実施例を図1及び図2を
参照して説明する。
【0015】図1は本実施例の構成を示すブロック図
で、図3と同一部分には同一符号が付されており、図2
は本実施例の動作を示すタイムチャートである。
【0016】本実施例では、図1に示すように、信号経
路制限手段4の第1の入出力端子1には、送信部回路群
の端部回路として、TXVcc9を電源電圧とする電力
増幅回路5が接続され、また、信号経路制限手段4の第
2の入出力端子2には、アンテナ部回路として、帯域制
限回路6が整合状態で接続されている。 そして、信号
経路制限手段4の第3の入出力端子3には、受信部回路
群の端部回路として、RXVcc10を電源電圧とし、
電源電圧の印加によって、入力インピーダンスが特性イ
ンピーダンスに等しくなる低雑音増幅回路17が接続さ
れている。
【0017】本実施例のその他の部分の構成は、すでに
図3を参照して説明した従来の時分割多重化信号通信装
置と同一なので、重複する説明は行わない。
【0018】このような構成の本実施例の動作を説明す
る。受信動作時には、電力増幅回路5には送信信号は入
力されず、図2に示すように、電力増幅回路6の電源電
圧TXVcc9は遮断され、電力増幅回路5の動作は停
止しており、電力増幅回路5は、第1の入出力端子1に
は不整合状態で接続されている。また、低雑音増幅回路
17の電源電圧RXVccは常に投入され、低雑音増幅
回路17は動作状態で、第3の入出力端子3に整合状態
で接続されている。
【0019】この状態で、アンテナ7が受信した受信信
号は、帯域制限回路6及び信号経路制限手段4を介し
て、第3の入出力端子3位置で反射を起こすことなく、
低雑音増幅回路17に入力される。
【0020】送信動作時には、電力増幅回路5の電源電
圧TXVcc9が投入され、電力増幅回路5が動作状態
となり、第1の入出力端子1に整合状態で接続され、送
信信号は、電力増幅回路5から信号経路制限手段4を介
して帯域制限回路6に入力される。この時、低雑音増幅
回路17には受信信号は入力されないが、低雑音増幅回
路17の電源電圧RXVcc10は投入されており、低
雑音増幅回路17は第3の入出力端子3に整合を取って
接続されている。
【0021】このために、送信信号が、第3の入出力端
子3位置で、信号経路制限手段4を介して電力増幅回路
5に反射することが防止され、送信信号は電力増幅回路
5から、第3の入出力端子3位置での反射を起こすこと
なく、信号経路制限手段4を介して帯域制限回路6に入
力される。
【0022】このように、本実施例によると、低雑音増
幅回路17の電源電圧RXVcc10を常時投入状態に
し、低雑音増幅回路17の入力インピーダンスを特性イ
ンピーダンスに設定し、第3の入出力端子3に、低雑音
増幅回路17を常に整合状態で接続するようにしたの
で、複雑なアンテナ切換回路が不要となり、簡単な構成
で、受信時にはアンテナ7からの入力信号を、第3の入
出力端子3での反射なしに低雑音増幅回路17に供給
し、送信時には、電力増幅回路5からの送信信号を、第
3の入出力端子3での反射なしに帯域制限回路6に供給
することが可能になる。
【0023】
【発明の効果】請求項1または請求項2記載の発明によ
ると、経路制限手段の第2の入出力端子に、アンテナ部
回路が整合を取って接続され、経路制限手段の第3の入
出力端子に接続された受信部回路は、電源電圧を常にO
Nとすることにより、第3の入出力端子に整合を取って
接続されるので、別途アンテナ切換回路を設けることな
く簡単な構成で、経路制限手段の第1の入出力端子に接
続された送信部回路の電源電圧をONとすることによ
り、送信信号を、第3の入出力端子から、経路制限手段
を介して送信部回路への反射を起こすことなく、経路制
限手段を通過してアンテナ部回路に供給し、アンテナ部
回路からの入力信号を、経路制限手段を介して第3の入
出力端子に整合状態で接続された受信回路部により、信
号の反射なしに受信することが可能になる。
【図面の簡単な説明】
【図1】本発明の一実施例の構成を示すブロック図
【図2】同実施例の動作を示すタイミング図
【図3】従来の時分割多重化信号通信装置の構成を示す
ブロック図
【符号の説明】
1 第1の入出力端子 2 第2の入出力端子 3 第3の入出力端子 4 信号経路制限手段 5 電力増幅回路 6 帯域制限回路 7 アンテナ 17 低雑音増幅回路

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 三つの入出力端子を備え、信号経路を制
    限する経路制限手段と、該経路制限手段の第1の入出力
    端子に接続された送信部回路と、前記経路制限手段の第
    2の入出力端子に、整合を取って接続されたアンテナ部
    回路と、前記経路制限手段の第3の入出力端子に接続さ
    れ、電源電圧の印加によって、入力インピーダンスが特
    性インピーダンスに等しくなる受信部回路と、前記受信
    部回路の電源電圧を常にONとして、前記第3の入出力
    端子に接続された前記受信部回路の整合を取り、送信時
    に前記送信部回路の電源電圧をONとして、前記第1の
    入出力端子に接続される前記送信部回路の整合を取る制
    御手段とを有することを特徴とする時分割多重化信号通
    信装置。
  2. 【請求項2】 前記制御手段が、受信動作時には前記送
    信部回路の電源電圧をOFFとすることにより、前記第
    1の入出力端子に接続される前記送信部回路の接続を不
    整合状態にすることを特徴とする請求項1記載の時分割
    多重化信号通信装置。
JP10926895A 1995-05-08 1995-05-08 時分割多重化信号通信装置 Expired - Fee Related JP3404988B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10926895A JP3404988B2 (ja) 1995-05-08 1995-05-08 時分割多重化信号通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10926895A JP3404988B2 (ja) 1995-05-08 1995-05-08 時分割多重化信号通信装置

Publications (2)

Publication Number Publication Date
JPH08307307A JPH08307307A (ja) 1996-11-22
JP3404988B2 true JP3404988B2 (ja) 2003-05-12

Family

ID=14505869

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10926895A Expired - Fee Related JP3404988B2 (ja) 1995-05-08 1995-05-08 時分割多重化信号通信装置

Country Status (1)

Country Link
JP (1) JP3404988B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6778812B1 (en) 2002-05-24 2004-08-17 Interdigital Technology Communication System and method for call admission control
KR100595736B1 (ko) * 2004-07-26 2006-06-30 주식회사 에이텔시스텍 휴대인터넷 시간분할이중방식 안테나단의 저잡음증폭기설계방법 및 그 저잡음증폭기

Also Published As

Publication number Publication date
JPH08307307A (ja) 1996-11-22

Similar Documents

Publication Publication Date Title
US5432473A (en) Dual mode amplifier with bias control
JP3247452B2 (ja) デュアルモード移動電話における送信機のスイッチオン方法
US4853972A (en) Radio transceiver including an antenna switching circuit capable of changing reception sensitivity
US4677688A (en) Radio transceiver including an antenna switching circuit
JPH1075195A (ja) 半導体による送信−受信−切換えスイツチ
CA2361298A1 (en) Impedance matching low noise amplifier having a bypass switch
JPH077449A (ja) アンテナ切り替えスイッチ
JPH08330996A (ja) アンテナ共用器
JP3404988B2 (ja) 時分割多重化信号通信装置
JPH10256937A (ja) 無線通信機の受信ゲイン切換回路
JPH0413903B2 (ja)
JPS5931074Y2 (ja) 音声切換回路
JPH04274621A (ja) マイクロ波送受信装置
JP4068713B2 (ja) 無線伝送装置
JPH09321654A (ja) アンテナ送受共用回路
KR200161518Y1 (ko) 장갑차 지휘용 통신 장치
JPH1188082A (ja) 増幅装置および携帯電話装置
JP2885472B2 (ja) ディジタル伝送装置
JPS6288442A (ja) テレビジヨン受像機用のブ−スタ
KR930006694Y1 (ko) Bs 튜너입력절환회로
KR100629597B1 (ko) 이동통신단말기의 송신장치
KR0128568Y1 (ko) 무선통신시스템의 수신소자보호회로
JPS5846593Y2 (ja) トランシ−バ装置
JPH11346169A (ja) 受信機
JPH04271621A (ja) アンテナ切換装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080307

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090307

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100307

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110307

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110307

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120307

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130307

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130307

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140307

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees