JP3327281B2 - アクティブマトリクス型表示装置 - Google Patents

アクティブマトリクス型表示装置

Info

Publication number
JP3327281B2
JP3327281B2 JP2000005314A JP2000005314A JP3327281B2 JP 3327281 B2 JP3327281 B2 JP 3327281B2 JP 2000005314 A JP2000005314 A JP 2000005314A JP 2000005314 A JP2000005314 A JP 2000005314A JP 3327281 B2 JP3327281 B2 JP 3327281B2
Authority
JP
Japan
Prior art keywords
color filter
insulating substrate
thin film
pixel
pixel portion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000005314A
Other languages
English (en)
Other versions
JP2000155312A (ja
Inventor
舜平 山崎
利光 小沼
潤 小山
光明 納
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2000005314A priority Critical patent/JP3327281B2/ja
Publication of JP2000155312A publication Critical patent/JP2000155312A/ja
Application granted granted Critical
Publication of JP3327281B2 publication Critical patent/JP3327281B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はアクティブマトリク
ス型液晶表示装置に関し、とくにその開口率の向上と工
程の削減をはかったアクティブマトリクス型液晶表示装
置に関する。
【0002】
【従来の技術】アクティブマトリクス型液晶表示装置と
は、マトリクスの各交差部に画素が配置され、すべの画
素にはスイッチング用の素子が設けられており、画素情
報はスイッチング素子のオン/オフによって制御される
ものをいう。このような表示装置の表示媒体としては液
晶を用いる。本発明ではスイッチング素子として、特に
三端子素子、すなわち、ゲート、ソース、ドレインを有
する薄膜トランジスタを用いる。
【0003】また、本発明の記述においては、マトリク
スにおける行とは、当該行に平行に配置された走査線
(ゲート線)が当該行の薄膜トランジスタのゲート電極
に接続されているものを言い、列とは当該行に平行に配
置された信号線(ソース線)が当該列の薄膜トランジス
タのソース(もしくはドレイン)電極に接続されている
ものを言う。さらに、走査線を駆動する回路を走査線駆
動回路、信号線を駆動する回路を信号線駆動回路と称す
る。また、薄膜トランジスタをTFT と称する。近年、ビ
デオカメラのビュウファインダやプロジェクタの市場に
おいて、駆動回路をポリシリコンTFT を用いてガラス基
板上に画素TFT と同時形成した液晶表示装置が主流にな
りつつある。さらに、その液晶表示装置の信頼性向上、
基板サイズの縮小のため駆動回路を画素TFT と同様に液
晶領域内に設けることがおこなわれている。
【0004】図2に示すのはアクティブマトリクス型液
晶表示装置の第一の従来例である。この例にあるように
アクティブマトリクス型液晶表示装置は図2の上方に信
号線駆動回路、左方に走査線駆動回路を配置し、信号
線、走査線の駆動をおこなっている。図3は、図2の画
素マトリクスの一部を拡大したものである。図3は対向
基板上のブラックマトリクスとITO 画素電極が重なるこ
とによってITO 画素電極間の光を通さない領域を示して
いる。ブラックマトリクスとは画素電極間の隙間やTFT
エリアの光を遮る層で、パネルの開口率を決定し、表示
輝度に重大な影響を与える。開口率とはブラックマトリ
クスの開口面積を画素セルの面積で割ったもので値が大
きいほど表示には有利である。この例の断面図を図4に
示す。カラー表示では輝度の向上が大きな課題であり、
開口率を上げる必要がある。また、開口率を向上させる
ことでバックライト等の光源の明るさを小さくすること
ができ、液晶表示装置の消費電力を低減させることがで
きる。
【0005】
【発明が解決しようとする課題】ブラックマトリクスを
対向基板に作る場合、TFT 基板と対向基板との張り合せ
精度から、図3に示すようにブラックマトリクスはITO
画素電極に5 〜7 μm程度入り込んでいるため開口部の
面積を大きくできないという問題点があった。
【0006】図5に示すのはその問題の解決策を施した
第二の従来例である。この例では、ブラックマトリクス
を対向基板からTFT 基板に移した。このとき、ブラック
マトリクスとITO 画素電極を同一基板上に形成するた
め、張り合せ精度が向上し重なり領域が2 μm 程度で済
む。よって、ブラックマトリクスをTFT 基板に移すこと
で、図3の例では、図3(A)に示す、開口率が約15%
(重なり領域7μm)から、図3(B)に示す、約40%
(重なり領域2μm)に大きく向上した。特に、前述し
た様に、対向基板を、駆動回路に対向する大きさを有す
るものとし、駆動回路を液晶領域の中に設けたもので
は、駆動回路領域と画素領域が近接となるため、駆動回
路においても遮光の必要が発生する。
【0007】画素の遮光のためのブラックマトリクスを
TFT 基板に移し、その遮光膜にて駆動回路の遮光を行っ
た場合、遮光に関しては問題ないが、駆動回路のTFT と
ブラックマトリクスとの間の層間絶縁膜の容量が無視で
きなくなる。層間膜の厚さを300nmとし、窒化膜を使用
すると単位面積当りの絶縁膜の容量は2.50×10-16 〔F/
μm2〕となり、たとえば、駆動回路のクロックライン等
に巾100 μm 、長さ50000 μm の配線があった場合、駆
動回路の配線とブラックマトリクスの間の容量は1.25×
10-9〔F〕となる。このとき、駆動回路の配線の遅延時
間は配線のシート抵抗を0.2〔Ω/ μm2〕とすると1.
25×10-7〔s〕となり、数MHz で配線を駆動する場合に
問題となる。駆動回路は画素TFT と比較して回路特性が
重要で改善が必要である。
【0008】図6に示すのはブラックマトリクスを対向
基板からTFT 基板に移すことで駆動回路特性が悪くなる
問題の解決策を施した第三の従来例である。この例で
は、画素部のブラックマトリクスのみTFT 基板に移し、
駆動部のブラックマトリクスは対向基板に形成する。し
かし、この場合、開口率は向上するものの、ブラックマ
トリクスをTFT 基板と対向基板の両方に形成するため工
程数が増えることになる。
【0009】本発明は、工程数を増やさずに、開口率を
向上させた液晶表示装置を提供することを目的とする。
本発明は、工程数を増やさずに、駆動回路部の遮光でき
る液晶表示装置を提供することを目的とする。
【0010】
【課題を解決するための手段】上記課題を解決するため
に、本発明は、薄膜トランジスタが接続された画素が、
複数マトクリクス状に配置された画素部と、薄膜トラン
ジスタにより構成された、前記画素部を駆動する駆動回
路部とを、同一面上に有する第一の絶縁基板と、前記基
板に対向し、カラーフィルタを有する第二の絶縁基板
と、前記第一の絶縁基板と前記第二の絶縁基板との間に
充填された、液晶材と、を少なくとも有する、アクティ
ブマトリクス型液晶表示装置において、前記第二の絶縁
基板上の、前記駆動回路部に対向する位置に、R(赤) 、
G(緑)、B(青) の三種のカラーフィルタが重ねて設けら
れることにより構成される、遮光膜が設けられているこ
とを特徴とするアクティブマトリクス型液晶表示装置で
ある。
【0011】また、本発明の他の構成は、薄膜トランジ
スタが接続された画素が、複数マトクリクス状に配置さ
れた画素部と、薄膜トランジスタにより構成された、前
記画素部を駆動する駆動回路部とを、同一面上に有する
第一の絶縁基板と、前記画素部に対向する位置に設けら
れたカラーフィルタを有する、前記第一の絶縁基板に対
向する第二の絶縁基板と、前記第一の絶縁基板と前記第
二の絶縁基板との間に充填された、液晶材と、を少なく
とも有する、アクティブマトリクス型液晶表示装置にお
いて、前記画素部には、ブラックマトリクスが設けら
れ、、前記第二の絶縁基板上の、前記駆動回路部に対向
する位置に、R(赤) 、G(緑)、B(青) の三種のカラーフ
ィルタが重ねて設けられることにより構成される遮光膜
が設けられていることを特徴とするアクティブマトリク
ス型液晶表示装置である。
【0012】また、本発明の他の構成は、薄膜トランジ
スタが接続された画素が、複数マトクリクス状に配置さ
れた画素部と、薄膜トランジスタにより構成された、前
記画素部を駆動する駆動回路部とを、同一面上に有する
第一の絶縁基板と、前記画素部に対向する位置に設けら
れたカラーフィルタを有する、前記第一の絶縁基板に対
向する第二の絶縁基板と、前記第一の絶縁基板と前記第
二の絶縁基板との間に充填された、液晶材と、を少なく
とも有する、アクティブマトリクス型液晶表示装置にお
いて、前記画素部には、ブラックマトリクスが設けら
れ、前記駆動回路部は、前記ブラックマトリクスと同一
材料によって構成される配線材を有し、前記第二の絶縁
基板上の、前記駆動回路部に対向する位置に、R(赤) 、
G(緑)、B(青) の三種のカラーフィルタが重ねて設けら
れることにより構成される遮光膜が設けられていること
を特徴とするアクティブマトリクス型液晶表示装置であ
る。
【0013】また、本発明の他の構成は、上記の各構成
において、遮光膜を構成する、R(赤) 、G(緑) 、B(青)
の三種のカラーフィルタのそれぞれは、画素部に対向す
る位置に設けられた同種のカラーフィルタと、同一組成
を有していることを特徴とするアクティブマトリクス型
液晶表示装置である。
【0014】また、本発明の他の構成は、薄膜トランジ
スタが接続された画素が、複数マトクリクス状に配置さ
れた画素部と、薄膜トランジスタにより構成された、前
記画素部を駆動する駆動回路部とを、同一面上に有する
第一の絶縁基板と、前記画素部に対向する位置に設けら
れたカラーフィルタを有する、前記第一の絶縁基板に対
向する第二の絶縁基板と、前記第一の絶縁基板と前記第
二の絶縁基板との間に充填された、液晶材と、を少なく
とも有する、アクティブマトリクス型液晶表示装置にお
いて、前記画素部には、ブラックマトリクスが設けら
れ、前記駆動回路部は、前記ブラックマトリクスと同一
材料によって構成される配線材を有し、前記第二の絶縁
基板上の、前記駆動回路部に対向する位置に、遮光膜が
設けられていることを特徴とするアクティブマトリクス
型液晶表示装置である。
【0015】また、本発明の他の構成は、上記各構成に
おいて、駆動回路は、直接または薄膜を介して、液晶材
に接していることを特徴とするアクティブマトリクス型
液晶表示装置である。
【0016】また、本発明の他の構成は、上記各構成に
おいて、対向基板が、駆動回路に対向する大きさを有し
ていることを特徴とするアクティブマトリクス型液晶表
示装置である。
【0017】本発明は上記の課題を克服した、工程数を
増やさないで開口率を向上させるものであり、その構成
を図1に示す。この例では、画素部のブラックマトリク
スを、開口率向上のためTFT 基板上に設け、駆動回路部
の遮光膜としてカラーフィルタR 、G 、B を、対向基板
上の同一位置に三枚重ねて設ける。図10にカラーフィル
タR 、G 、B の分光特性を示す。カラーフィルタR 、G
、B を三枚重ねると、図10に示すように可視光が透過
せず、遮光膜として用いることができる。また、駆動回
路上に、画素部のブラックマトリクスと同層の遮光膜を
作る必要がないため、画素部では、ブラックマトリクス
として用いられている材料を、駆動回路部の配線材を構
成する材料として用いることが可能である。
【0018】
【実施例】〔実施例1〕以下に本実施例におけるアクテ
ィブマトリクス回路を用いた液晶表示装置の基板の作製
方法の説明を行う。以下、本実施例のモノリシック型ア
クティブマトリクス回路を得る制作工程について、図7
を用いて説明する。この工程は低温ポリシリコンプロセ
スのものである。図7 の左側に駆動回路のTFT の作製工
程を、右側にアクティブマトリクス回路のTFT の作製工
程をそれぞれ示す。まず、第一の絶縁基板としてガラス
基板(701)の上に、下地酸化膜(702)として厚さ100〜3
00nmの酸化珪素膜を形成した。この酸化珪素膜の形成方
法としては、酸素雰囲気中でのスパッタ法やプラズマCV
D 法を用いればよい。
【0019】その後、プラズマCVD 法やLPCVD 法によっ
てアモルファスのシリコン膜を30〜150nm、好ましくは5
0 〜100nmに形成した。そして、500 ℃以上、好ましく
は、500 〜600 ℃の温度で熱アニールを行い、シリコン
膜を結晶化させた、もしくは、結晶性を高めた。熱アニ
ールによって結晶化ののち、光(レーザーなど)アニー
ルをおこなって、さらに結晶化を高めてもよい。また、
熱アニールによる結晶化の際に特開平6-244103、同6-24
4104に記述されているように、ニッケル等のシリコンの
結晶化を促進させる元素(触媒元素)を添加してもよ
い。
【0020】次にシリコン膜をエッチングして、島状の
駆動回路のTFT の活性層(703 )(p チャネル型TFT
用)、(704 )(N チャネル型TFT 用)とマトリクス回
路のTFT (画素TFT)の活性層(705 )を形成した。さら
に、酸素雰囲気中でのスパッタ法によって厚さ50 〜200
nmの酸化珪素のゲート絶縁膜(706 )を形成した。ゲー
ト絶縁膜の形成方法としては、プラズマCVD 法を用いて
もよい。プラズマCVD 法によって酸化珪素膜を形成する
場合には、原料ガスとして、一酸化二窒素(N2O)も
しくは酸素(O2 )とモノシラン(SiH4) を用いること
が好ましかった。
【0021】その後、厚さ200〜600nmのアルミニウムを
スパッタ法によって基板全面に形成した。ここでアルミ
ニウムはその後の熱プロセスによってヒロックが発生す
るのを防止するため、シリコンまたはスカンジウム、パ
ラジウムなどを含有するものを用いてもよい。そしてこ
れをエッチングしてゲート電極(707 、708 、709 )を
形成する。(図7 (A )) 次に、このアルミニウムを陽極酸化する。陽極酸化によ
ってアルミニウムの表面は酸化アルミニウム(710 、71
1 、712 )となり、絶縁物としての効果を有する様にな
る。(図7 (B ))
【0022】次に、P チャネル型TFT の活性層を覆うフ
ォトレジストのマスク(713 )を形成する。そしてイオ
ンドーピング法によってフォスフィンをドーピングガス
として燐を注入する。ドーズ量は1 ×1012〜5 ×1013
子/cm2とする。この結果として、強いN 型領域(ソー
ス、ドレイン)(714 、715 )が形成される。(図7
(C )) 次に、N チャネル型TFT の活性層および画素TFT の活性
層を覆うフォトレジストのマスク(716 )を形成する。
そして再びイオンドーピング法によってジボラン(B
2H6)をドーピングガスとしてホウ素を注入する。ドー
ズ量は5 ×1014〜8 ×1015原子/cm2とする。この結果と
して、P 型領域(717 )が形成される。以上のドーピン
グにより、強いN 型領域(ソース、ドレイン)(714 、
715 )、強いP 型領域(ソース、ドレイン)(717 )が
形成される。(図7 (D ))
【0023】その後、450 〜850 ℃で0.5 〜3 時間の熱
アニールを施すことにより、ドーピングによるダメージ
を回復せしめ、ドーピング不純物を活性化、シリコンの
結晶性を回復させた。その後、全面に層間絶縁物(718
)として、プラズマCVD 法によって酸化珪素膜を厚さ3
00〜600nm形成した。これは、窒化珪素膜あるいは酸化
珪素膜と窒化珪素膜の多層膜であってもよい。そして、
層間絶縁膜(718 )をウエットエッチング法またはドラ
イエッチング法によって、エッチングして、ソース/ ド
レインにコンタクトホールを形成した。
【0024】そして、スパッタ法によって厚さ200〜600
nmのアルミニウム膜、もしくはチタンとアルミニウムの
多層膜を形成する。これをエッチングして、周辺回路の
電極・配線(719 、720 、721 )および画素TFT の電極
・配線(722 、723 )を形成した。(図7 (E ))さら
に、プラズマCVD 法によって、厚さ100〜300nmの窒化珪
素膜(724 )をパッシベーション膜として形成し、これ
をエッチングして、画素TFT の電極(723 )に達するコ
ンタクトホールを形成した。次に、スパッタ法で成膜し
た厚さ50 〜150nmのITO(インジウム錫酸化物)膜をエッ
チングして、画素電極(725 )を形成した。そして、プ
ラズマCVD 法によって、厚さ200nmの窒化珪素膜(726
)を形成し、これをエッチングして層間膜とした。
【0025】最後に、スパッタ法によって厚さ200nmの
チタンかクロム膜を形成する。これをエッチングして画
素部ブラックマトリクス(727 )を形成した。ここで
は、ブラックマトリクスが最上層であるがITO とブラッ
クマトリクスは逆でもよい。
【0026】次に、対向基板の製造方法について、図8
を用いて説明する。図8に、実施例1における対向基板
の工程断面図を示す。第二の絶縁基板としてガラス基板
(801 )の上に、カラーフィルタ(802 )として厚さ1.
6 μm の赤のカラーレジストをスピナーを用いて塗布す
る。次に90℃の温度で乾燥し、露光、現像、水洗を行
い、210 ℃の温度で乾燥する。それにより、第一の絶縁
基板上に形成された、駆動回路部の全面、及び画素部の
R(赤)領域に対向する、対向基板上の位置に、赤
(R)のカラーフィルタが形成される。次に、同じ方法
で、前工程により駆動回路の全面に対向する赤(R)を
塗布した領域、及び画素部のG(緑)領域に対向する、
対向基板上の位置に、厚さ1.4μm のG(緑)のカラー
フィルタ(803 )を形成する。次に、同じ方法で、前工
程により駆動回路の全面に対向するG(緑)を塗布した
領域、及び画素部のG(緑)領域に対向する、対向基板
上の位置に、厚さ1.5μm のB(青)のカラーフィルタ
(804 )を形成する。その後、残差除去のためにO2
ッシングを行い、次にカラーフィルタを保護するための
厚さ1.1 μm のオーバーコート膜を形成する。最後に、
スパッタ法で全面に厚さ50 〜150nmのITO(インジウム錫
酸化物)膜を成膜して、対向電極(805 )を形成する。
【0027】このようにして、画素部に対向する、対向
基板上の位置には、個々の画素に対応した、R、G、B
の三色のカラーフィルタを設け、駆動回路部全面に対向
する、対向基板上の領域には、R、G、Bの三種(三
色)のカラーフィルタが重ねて設けられる。R、G、B
の三種(三色)のカラーフィルターを重ねると、可視光
をほとんど通さなくなるため、視覚において黒表示とな
り、実質的な遮光膜を構成することができる。
【0028】次に、アクティブマトリクス型液晶表示装
置の組立工程を以下に説明する。TFT 基板、対向基板を
洗浄し、薬液等を十分におとす。次に、配向膜をTFT 基
板、対向基板に付着させる。配向膜はある一定の溝が刻
まれ、その溝にそって、液晶分子が均一に配列する。配
向膜材料にはブチルセルソングかn-メチルピロリドンと
いった溶媒に溶媒の約10重量%のポリイミドを溶解した
ものを用いる。これをポリイミドワニスと呼ぶ。ポリイ
ミドワニスはフレキソ印刷装置によって印刷する。
【0029】そして、TFT 基板、対向基板の両基板に付
着した配向膜を加熱、硬化させる。これをベークとよ
び、最高温度約300 ℃の熱風を送り加熱し、ポリイミド
ワニスを焼成、硬化させるものである。その次に配向膜
の付着したガラス基板を毛足の長さ2 〜3mm のバフ布
(レイヨン、ナイロン等の繊維)で一定方向にこすり、
微細な溝をつくるラビング工程を行う。そして、TFT 基
板もしくは対向基板のいずれかに、ポリマー系、ガラス
系、シリカ系等の球のスペーサを散布する。スペーサの
散布の方式としては純水、アルコール等の溶媒にスペー
サをまぜ、ガラス基板上に散布するウエット方式と、溶
媒を一切使用せずスペーサを散布するドライ方式があ
る。
【0030】その次に、TFT 基板の画素部の外枠に封止
材を塗布する。封止材塗布にはTFT基板と対向基板を接
着する役割と注入した液晶材が外部に流出するのを防ぐ
目的がある。封止材の材料はエポキシ樹脂とフェノール
硬化材をエチルセルソルブの溶媒に溶かしたものが使用
される。封止材塗布に2 枚のガラス基板の張り合わせを
行う。方法は約160 ℃の高温プレスによって、約3 時間
で封止材を硬化する加熱硬化方式をとる。次に、TFT 基
板と対向基板を張り合せ、液晶注入口より液晶材をいれ
て、液晶材注入口を封止する。以上、述べたようにして
本実施例の液晶表示装置は構成される。
【0031】〔実施例2〕図9に、本発明の第二の実施
例であり、画素部のブラックマトリクスを構成する材料
と、同じ材料を使用して駆動回路の配線材を形成する例
を示す。すなわち、画素部のブラックマトリクスを構成
するために形成した、チタンやクロム等の薄膜を、ブラ
ックマトリクスのみならず、駆動回路の配線材として用
いるものである。
【0032】この様にブラックマトリクスがTFT 基板に
存在する場合、前述した様に駆動回路上には容量結合の
発生を防ぐため、画素部のブラックマトリクスと同一材
料の、チタンやクロムの薄膜を加工して、遮光膜を形成
することはできない。しかし、チタンやクロムの薄膜
を、駆動回路全体を覆うようにして設けるのではなく、
容量結合が問題にならない程度に、駆動回路の一部を覆
う程度に設けることは、何ら問題がない。チタンやクロ
ムの薄膜は、高い導電性を有しているので、この膜を使
用し配線材を形成することにより、駆動回路の多層配線
化及び、素子密度の向上による面積の縮小が可能であ
る。
【0033】図12に、インバーターチェーンの構成を
示す。図12(B)は、ブラックマトリクスを形成する
ために成膜されるチタンやクロム等の薄膜を、ブラック
スマトリクスのみでなく、駆動回路の配線材に使用し
て、インバーターチェーンを構成した例を示す。図12
(A)に示すように、インバータチェーンを他の配線が
横切る場合、配線材を使用しない場合は、インバータと
インバータの間に配線を通さなければならない。しか
し、図12(B)に示すように、ブラックマトリクスを
形成する際に同時に配線材を形成し、これを用いてイン
バーターチェーンを横切る配線を形成することで、イン
バータに配線を重ねることができる。これにより、駆動
回路の多層配線化、素子密度向上による、駆動回路の面
積の縮小が可能となる。
【0034】〔実施例3〕図11に示すのは、本発明の第
三の実施例であり、カラーフィルタを使用しない場合の
TFT 基板の例である。一般に、三板式の液晶プロジェク
タ等ではカラーフィルタを使用しない。この場合は、対
向基板上に、通常の遮光膜を形成し、画素のブラックマ
トリクスと同一膜で駆動回路の配線材を形成することに
より、駆動回路の多層配線化、素子密度向上による面積
の縮小が可能となる。また、この例ではITO を最上層に
形成した場合を示してある。
【0035】
【発明の効果】以上述べたように、本発明では、画素部
の遮光膜としてブラックマトリクスを用いてTFT 基板上
に設け、駆動回路部の遮光膜としてカラーフィルタR 、
G 、Bを対向基板上の同一位置に三枚重ねて設けること
により、工程数を増やさないで開口率を向上させること
ができる。また、ブラックマトリクスと同じ膜を配線材
として使うことにより、駆動回路の高密度化が可能であ
る。
【図面の簡単な説明】
【図1】 アクティブマトリクス型液晶表示装置の断面
図の一例
【図2】 アクティブマトリクス型液晶表示装置の第一
従来例を示す図
【図3】 アクティブマトリクス型液晶表示装置の第一
従来例の拡大図
【図4】 アクティブマトリクス型液晶表示装置の第一
従来例の断面図
【図5】 アクティブマトリクス型液晶表示装置の第二
従来例の断面図
【図6】 アクティブマトリクス型液晶表示装置の第三
従来例の断面図
【図7】 本発明の低温ポリシリコンプロセスの工程断
面図(TFT 基板)の一例
【図8】 本発明の対向基板の工程断面図の一例
【図9】 本発明の第二の実施例を示す図
【図10】 カラーフィルタ(R,G,B )の分光特性を示
す図
【図11】 本発明の第三の実施例を示す図
【図12】 本発明を使用した駆動回路のパターン例を
示す図
【符号の説明】
701 、801 ガラス基板 702 下地酸化珪素 703 〜705 シリコン活性層 706 ゲート絶縁膜 707 〜709 Alゲート端子 710 〜712 陽極酸化膜 713 〜716 フォトレジスト 714 〜715 強いN型領域(ソー
ス、ドレイン) 717 強いP型領域(ソー
ス、ドレイン) 718 、726 層間絶縁膜 719 〜724 Al電極 725 画素透明電極 727 ブラックマトリクス 802 〜804 カラーフィルタ
フロントページの続き (72)発明者 納 光明 神奈川県厚木市長谷398番地 株式会社 半導体エネルギー研究所内 (56)参考文献 特開 平6−289413(JP,A) 特開 平7−131030(JP,A) 特開 昭62−250416(JP,A) 実開 平4−6030(JP,U) (58)調査した分野(Int.Cl.7,DB名) G02F 1/1335 500 G02F 1/1335 505 G02F 1/1345 G02F 1/1368

Claims (8)

    (57)【特許請求の範囲】
  1. 【請求項1】 マトリクス状に配置された薄膜トラン
    ジスタを有する画素部と、薄膜トランジスタを有し前記
    画素部を駆動する駆動回路部とが設けられた第1の絶縁
    基板と、前記第1の絶縁基板に対向して設けられ、かつ
    R(赤)のカラーフィルタ、G(緑)のカラーフィルタおよび
    B(青)のカラーフィルタを有する第2の絶縁基板と、を
    有するアクティブマトリクス型表示装置において、前記
    画素部には、ブラックマトリクスが設けられ、前記第2
    の絶縁基板上には、前記第1の絶縁基板の駆動回路部に
    対向する部分に遮光膜が設けられ、前記遮光膜は前記R
    (赤)のカラーフィルタ、前記G(緑)のカラーフィルタお
    よび前記B(青)のカラーフィルタを重ねることによって
    形成されていることを特徴とするアクティブマトリクス
    型表示装置。
  2. 【請求項2】 マトリクス状に配置された薄膜トラン
    ジスタを有する画素部と、薄膜トランジスタを有し前記
    画素部を駆動する駆動回路部とが設けられた第1の絶縁
    基板と、前記第1の絶縁基板に対向して設けられ、かつ
    R(赤)のカラーフィルタ、G(緑)のカラーフィルタおよび
    B(青)のカラーフィルタを有する第2の絶縁基板と、を
    有するアクティブマトリクス型表示装置において、前記
    画素部には、前記画素部の前記薄膜トランジスタの上を
    覆うブラックマトリクスが設けられ、前記第2の絶縁基
    板上には、前記第1の絶縁基板の駆動回路部に対向する
    部分に遮光膜が設けられ、前記遮光膜は前記R(赤)のカ
    ラーフィルタ、前記G(緑)のカラーフィルタおよび前記B
    (青)のカラーフィルタを重ねることによって形成されて
    いることを特徴とするアクティブマトリクス型表示装
    置。
  3. 【請求項3】 マトリクス状に配置された薄膜トラン
    ジスタを有する画素部と、薄膜トランジスタを有し前記
    画素部を駆動する駆動回路部とが設けられた第1の絶縁
    基板と、前記第1の絶縁基板に対向して設けられ、かつ
    R(赤)のカラーフィルタ、G(緑)のカラーフィルタおよび
    B(青)のカラーフィルタを有する第2の絶縁基板と、を
    有するアクティブマトリクス型表示装置において、前記
    画素部には、前記画素部の前記薄膜トランジスタの上を
    覆うブラックマトリクスが設けられ、前記駆動回路部
    は、前記ブラックマトリクスと同一材料からなる配線を
    有し、前記第2の絶縁基板上には、前記第1の絶縁基板
    の駆動回路部に対向する部分に遮光膜が設けられ、前記
    遮光膜は前記R(赤)のカラーフィルタ、前記G(緑)のカラ
    ーフィルタおよび前記B(青)のカラーフィルタを重ねる
    ことによって形成されていることを特徴とするアクティ
    ブマトリクス型表示装置。
  4. 【請求項4】 マトリクス状に配置された薄膜トラン
    ジスタを有する画素部と、薄膜トランジスタからなるイ
    ンバーターチェーンを有し前記画素部を駆動する駆動回
    路部とが設けられた第1の絶縁基板と、前記第1の絶縁
    基板に対向して設けられ、かつR(赤)のカラーフィル
    タ、G(緑)のカラーフィルタおよびB(青)のカラーフィル
    タを有する第2の絶縁基板と、を有するアクティブマト
    リクス型表示装置において、前記画素部には、ブラック
    マトリクスが設けられ、前記第2の絶縁基板上には、前
    記第1の絶縁基板の駆動回路部に対向する部分に遮光膜
    が設けられ、前記遮光膜は前記R(赤)のカラーフィル
    タ、前記G(緑)のカラーフィルタおよび前記B(青)のカラ
    ーフィルタを重ねることによって形成されていることを
    特徴とするアクティブマトリクス型表示装置。
  5. 【請求項5】 マトリクス状に配置された薄膜トラン
    ジスタを有する画素部と、薄膜トランジスタからなるイ
    ンバーターチェーンを有し前記画素部を駆動する駆動回
    路部とが設けられた第1の絶縁基板と、前記第1の絶縁
    基板に対向して設けられ、かつR(赤)のカラーフィル
    タ、G(緑)のカラーフィルタおよびB(青)のカラーフィル
    タを有する第2の絶縁基板と、を有するアクティブマト
    リクス型表示装置において、前記画素部には、前記画素
    部の前記薄膜トランジスタの上を覆うブラックマトリク
    スが設けられ、前記第2の絶縁基板上には、前記第1の
    絶縁基板の駆動回路部に対向する部分に遮光膜が設けら
    れ、前記遮光膜は前記R(赤)のカラーフィルタ、前記G
    (緑)のカラーフィルタおよび前記B(青)のカラーフィル
    タを重ねることによって形成されていることを特徴とす
    るアクティブマトリクス型表示装置。
  6. 【請求項6】 マトリクス状に配置された薄膜トラン
    ジスタを有する画素部と、薄膜トランジスタからなるイ
    ンバーターチェーンを有し前記画素部を駆動する駆動回
    路部とが設けられた第1の絶縁基板と、前記第1の絶縁
    基板に対向して設けられ、かつR(赤)のカラーフィル
    タ、G(緑)のカラーフィルタおよびB(青)のカラーフィル
    タを有する第2の絶縁基板と、を有するアクティブマト
    リクス型表示装置において、前記画素部には、前記画素
    部の前記薄膜トランジスタの上を覆うブラックマトリク
    スが設けられ、前記駆動回路部は、前記ブラックマトリ
    クスと同一材料からなる配線を有し、前記第2の絶縁基
    板上には、前記第1の絶縁基板の駆動回路部に対向する
    部分に遮光膜が設けられ、前記遮光膜は前記R(赤)のカ
    ラーフィルタ、前記G(緑)のカラーフィルタおよび前記B
    (青)のカラーフィルタを重ねることによって形成されて
    いることを特徴とするアクティブマトリクス型表示装
    置。
  7. 【請求項7】 請求項1乃至6のいずれか一におい
    て、前記薄膜トランジスタの活性層はポリシリコンから
    なることを特徴とするアクティブマトリクス型表示装
    置。
  8. 【請求項8】 請求項1乃至7のいずれか一におい
    て、前記ブラックマトリクスは、チタンまたはクロムか
    らなることを特徴とするアクティブマトリクス型表示装
    置。
JP2000005314A 1995-06-01 2000-01-14 アクティブマトリクス型表示装置 Expired - Lifetime JP3327281B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000005314A JP3327281B2 (ja) 1995-06-01 2000-01-14 アクティブマトリクス型表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000005314A JP3327281B2 (ja) 1995-06-01 2000-01-14 アクティブマトリクス型表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP16000395A Division JP3163576B2 (ja) 1995-06-01 1995-06-01 アクティブマトリクス型液晶表示装置

Publications (2)

Publication Number Publication Date
JP2000155312A JP2000155312A (ja) 2000-06-06
JP3327281B2 true JP3327281B2 (ja) 2002-09-24

Family

ID=18533992

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000005314A Expired - Lifetime JP3327281B2 (ja) 1995-06-01 2000-01-14 アクティブマトリクス型表示装置

Country Status (1)

Country Link
JP (1) JP3327281B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7821065B2 (en) 1999-03-02 2010-10-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising a thin film transistor comprising a semiconductor thin film and method of manufacturing the same
JP2001175198A (ja) * 1999-12-14 2001-06-29 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Also Published As

Publication number Publication date
JP2000155312A (ja) 2000-06-06

Similar Documents

Publication Publication Date Title
JP4364952B2 (ja) 液晶表示装置の製造方法
JP3163576B2 (ja) アクティブマトリクス型液晶表示装置
JP2853656B2 (ja) 液晶パネル
JP2600929B2 (ja) 液晶画像表示装置およびその製造方法
JP4220030B2 (ja) 液晶表示素子の製造方法
JP2001117085A (ja) カラー液晶表示パネル及びその製造方法
JP2004004572A (ja) 液晶表示装置およびその製造方法
JP2914559B2 (ja) 液晶パネル用基板とその製造方法
KR100626347B1 (ko) 티에프티 엘시디 판넬의 제작방법
JP3327281B2 (ja) アクティブマトリクス型表示装置
JP3067938B2 (ja) 液晶パネル用基板とその製造方法
JPH1068956A (ja) 液晶表示素子及びその製造方法
JPH09230378A (ja) 液晶表示装置およびその製造方法
JP2000155313A (ja) アクティブマトリクス型液晶表示装置
JP3594863B2 (ja) アクティブマトリクス型表示装置の作製方法
JPH0887034A (ja) 液晶表示装置およびその製造方法
JP3983316B2 (ja) 液晶表示装置の作製方法
JP2000258784A (ja) 液晶表示素子
JP2000131678A (ja) アクティブマトリクス型液晶表示装置
JP2003215556A (ja) 液晶表示素子
JP2000187223A (ja) 液晶表示素子
JP3481510B2 (ja) アクティブマトリクス型液晶表示装置
JPH034214A (ja) 液晶表示装置
JP3218308B2 (ja) 液晶表示装置
JP2999117B2 (ja) 液晶装置およびその製造方法

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080712

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090712

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090712

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090712

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100712

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100712

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110712

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110712

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120712

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120712

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130712

Year of fee payment: 11

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term