JP3085282B2 - ATM buffering method - Google Patents

ATM buffering method

Info

Publication number
JP3085282B2
JP3085282B2 JP15040998A JP15040998A JP3085282B2 JP 3085282 B2 JP3085282 B2 JP 3085282B2 JP 15040998 A JP15040998 A JP 15040998A JP 15040998 A JP15040998 A JP 15040998A JP 3085282 B2 JP3085282 B2 JP 3085282B2
Authority
JP
Japan
Prior art keywords
shared memory
cell
processing unit
unit
buffering
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP15040998A
Other languages
Japanese (ja)
Other versions
JPH11346222A (en
Inventor
孝史 斉藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP15040998A priority Critical patent/JP3085282B2/en
Publication of JPH11346222A publication Critical patent/JPH11346222A/en
Application granted granted Critical
Publication of JP3085282B2 publication Critical patent/JP3085282B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、ATM(Asyn
chronous Transfer Mode:非同
期転送モード)バッファリング方式に関し、特に、各プ
ロセス処理部に必要とされるバッファリングを、共有の
メモリで実現するATMバッファリング方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an ATM (Asyn)
More particularly, the present invention relates to an ATM buffering method in which buffering required for each processing unit is realized by a shared memory.

【0002】更に詳しくは、本発明は、プロセス処理部
を複数有するATMシステムにおいて、各プロセス処理
部がバッファリングを共有するための共有メモリを有
し、前記プロセス処理部からのセルを多重して前記共有
メモリへ書き込むためのセル多重部を有し、読み出しの
際に前記共有メモリから目的のプロセス処理部へセルを
送出するためのセル分離部を有することを特徴とするA
TMバッファリング方式に関するものである。
More specifically, in the present invention, in an ATM system having a plurality of processing units, each processing unit has a shared memory for sharing buffering, and multiplexes cells from the processing units. A having a cell multiplexing unit for writing to the shared memory and a cell separating unit for sending a cell from the shared memory to a target processing unit at the time of reading.
It relates to the TM buffering method.

【0003】また、本発明によれば、複数有する前記プ
ロセス処理部から前記共有メモリへの書き込み及び読み
出しを制御するための共有メモリ制御部を有し、前記プ
ロセス処理部から前記共有メモリ制御部に対して送出さ
れる読み出しコマンド及び書き込みコマンドを多重する
ための制御多重部を有することを特徴とする。
Further, according to the present invention, there is provided a shared memory control unit for controlling writing and reading from the plurality of process processing units to the shared memory, and from the process processing unit to the shared memory control unit. It is characterized by having a control multiplexing unit for multiplexing read commands and write commands sent to it.

【0004】[0004]

【従来の技術】この種の従来の技術例として、刊行物1
および刊行物2を挙げることができる。
2. Description of the Related Art As an example of this type of conventional technology, a publication 1
And Publication 2.

【0005】 刊行物1 筆者 宮本 晃宏氏ほか(NEC) 刊行物の題名 1995年電子情報通信ソサエティ大会予稿集 B−558 発行年月日 1995年8月30日 説明ページ・P.225、項番2 刊行物2 筆者 中北 英明氏ほか(東芝) 刊行物の題名 1996年電子情報通信学会大会予稿集 B−598 発行年月日 1996年3月11日 説明ページ・P.30、項番2 ATMセルの処理の手法については、例えば刊行物1に
示されるように、各バッファリングの箇所で補助的に外
部メモリを有する。
[0005] Publication 1 Author Akihiro Miyamoto et al. (NEC) Publication title Proceedings of the 1995 IEICE Society Conference B-558 Publication date August 30, 1995 Explanation page 225, No. 2 Publication 2 Author Hideaki Nakakita et al. (Toshiba) Title of the publication Proceedings of the Institute of Electronics, Information and Communication Engineers 1996 B-598 Date of issue: March 11, 1996 30, No. 2 Regarding the method of processing ATM cells, for example, as shown in Publication 1, an external memory is additionally provided at each buffering point.

【0006】図5は刊行物1に記載された技術を説明す
るためのブロック図である。
FIG. 5 is a block diagram for explaining the technique described in Publication 1. As shown in FIG.

【0007】図5を参照するに、図5に示すように、プ
ロセス1処理部211からプロセスn処理部214の各
処理部について、外部にメモリ215〜218が具備さ
れている。
Referring to FIG. 5, as shown in FIG. 5, memories 215 to 218 are externally provided for the respective processing units from the process 1 processing unit 211 to the process n processing unit 214.

【0008】これらのメモリは主に、スイッチング処理
やスケジューリング処理を行うためにセルを一時的に蓄
積させる必要があり、この目的で外部メモリ215〜2
18が使用される。
In these memories, it is necessary to temporarily store cells mainly for performing switching processing and scheduling processing. For this purpose, external memories 215-2 are used.
18 are used.

【0009】図6は刊行物2に開示された技術を説明す
るためのブロック図である。
FIG. 6 is a block diagram for explaining the technique disclosed in Publication 2. As shown in FIG.

【0010】刊行物2が採用している従来手法では、セ
ルをバッファリングする際に、バッファリングの対象と
してセルそのものの代わりに、オブジェクトを定義して
そのオブジェクトが読み書きされる。
In the conventional method adopted by Publication 2, when cells are buffered, an object is defined as a buffering target instead of the cell itself, and the object is read and written.

【0011】図6を参照すれば、図6に示すように、セ
ル到着後、オブジェクト生成部301によって最初にそ
の情報からオブジェクトが生成される。セルそのもの
は、共有メモリ制御部322によって、装置内に共通の
共有メモリ321に格納される。
Referring to FIG. 6, as shown in FIG. 6, after the cell arrives, an object is first generated from the information by the object generating section 301. The cells themselves are stored in a common shared memory 321 in the device by the shared memory control unit 322.

【0012】装置内の処理は、定義されたオブジェクト
単位で行われ、バッファリングもこの単位で行われる。
The processing in the apparatus is performed for each defined object, and buffering is also performed for this unit.

【0013】すなわち、プロセス1処理部311からプ
ロセスn処理部314を通過するのはセルそのものでは
なく、セルによって生成されたオブジェクトである。
That is, what passes from the process 1 processing unit 311 to the process n processing unit 314 is not the cell itself, but an object generated by the cell.

【0014】外部メモリについても同様に、オブジェク
トメモリ315〜318にオブジェクトが一時的に蓄え
られる。
Similarly, in the case of the external memory, the objects are temporarily stored in the object memories 315 to 318.

【0015】全てのプロセス終了後に、該当オブジェク
トに相当するセルを、共有メモリ321から読み出して
送出する。この読み出しは、オブジェクト終端部302
が読み出しのコマンドを共有メモリ制御部322に送出
することによって行なわれる。
After all processes are completed, a cell corresponding to the object is read out from the shared memory 321 and transmitted. This reading is performed by the object termination unit 302
Is sent to the shared memory control unit 322.

【0016】このようにすることによって、刊行物2に
記載された技術ではバッファリングを行うためのメモリ
量が刊行物1に開示された手法と比較して削減できると
いう利点が得られる。
In this way, the technique described in Publication 2 has an advantage that the amount of memory for buffering can be reduced as compared with the method disclosed in Publication 1.

【0017】刊行物1に開示された従来例では、セル単
位でメモリを全てのプロセス処理部に具備する必要があ
るために、装置全体としてのメモリ量を多大に具備する
必要がある。
In the conventional example disclosed in Publication 1, since it is necessary to provide a memory in every process processing unit in units of cells, it is necessary to provide a large amount of memory for the entire apparatus.

【0018】その理由は、各プロセス処理部におけるセ
ルの蓄積量は定常的なものとは限らず、メモリ溢れを起
こさないための最大のメモリ量を算出して各プロセス処
理部に具備させる必要があるからである。
The reason is that the accumulated amount of cells in each processing unit is not always constant, and it is necessary to calculate the maximum amount of memory so as not to cause memory overflow and to provide each processing unit with the maximum amount. Because there is.

【0019】あるいは、装置仕様などで規定される廃棄
率に基づいて、その値からメモリ量を逆算する必要があ
るために、全プロセスでその廃棄率を満足させるため
に、全体として必要以上のメモリ量を具備する必要があ
る。
Alternatively, the amount of memory needs to be back calculated from the value based on the discard rate specified in the device specifications and the like. Need to have quantity.

【0020】これらのメモリに実際に蓄積されるセル量
は排他的であり、例えばあるプロセス処理部に属するメ
モリへのセル蓄積量が多いときには、別のプロセス処理
部に属するメモリへのセル蓄積量が少ない、という因果
関係が成り立つ。
The amounts of cells actually stored in these memories are exclusive. For example, when the amount of cells stored in a memory belonging to a certain processing unit is large, the amount of cells stored in a memory belonging to another processing unit is large. The causal relationship holds.

【0021】また刊行物2に代表される従来例では、こ
の刊行物1の課題をある程度解決しようとしたものであ
り、刊行物1と比較してより少ないメモリ量で装置が設
計できるという長所がある。
Further, the prior art represented by Publication 2 is intended to solve the problem of Publication 1 to some extent, and has an advantage that the device can be designed with a smaller memory amount than Publication 1. is there.

【0022】その理由は、定義されるオブジェクトはセ
ルに比較してデータ量が少なく、各プロセス処理部にお
けるメモリ量を少なくできるからである。
The reason for this is that the object to be defined has a smaller amount of data than a cell, and the amount of memory in each processing unit can be reduced.

【0023】また、実際に蓄積されるセルそのものにつ
いては、各プロセス処理部に具備させる必要がなく共有
化されており、上述の排他的な特性を持つセル蓄積とい
う性質によるメモリ量の問題を解決している。結果的
に、この2種類のメモリ量の装置内合計が、刊行物1と
比較して少ないことを示している。
Further, the cells to be actually stored are shared without having to be provided in each process processing unit, and the problem of the memory amount due to the above-described characteristic of cell storage having exclusive characteristics is solved. doing. As a result, the sum of the two types of memory in the device is smaller than that of the publication 1.

【0024】[0024]

【発明が解決しようとする課題】しかしながら、刊行物
2に代表される従来方式にも課題は残る。その第1の課
題は、装置内のメモリ量を削減する目的で、オブジェク
トを定義していることにある。この処理を必要とするた
めに、回路の大規模化及び内部遅延が生じる。
However, problems still remain in the conventional method represented by Publication 2. The first problem is that an object is defined for the purpose of reducing the amount of memory in the device. The necessity of this processing causes an increase in circuit scale and internal delay.

【0025】また、共有メモリのリソースを管理する目
的で、セルとオブジェクトが対応しているかどうか、言
い換えればオブジェクトの監視を常時行う必要がある。
For the purpose of managing the resources of the shared memory, it is necessary to constantly monitor whether the cell and the object correspond to each other, in other words, to monitor the object.

【0026】第2の課題は、刊行物1に開示された技術
に内在する課題を完全には解決できない点である。
The second problem is that the problem inherent in the technology disclosed in Publication 1 cannot be completely solved.

【0027】その理由は、オブジェクトメモリを新規に
具備する必要があるからであり、より少ないメモリ量
で、装置を適用させるには、このメモリをも削減する必
要がある。
The reason is that it is necessary to newly provide an object memory, and in order to apply the apparatus with a smaller memory amount, it is necessary to reduce the memory.

【0028】本発明は従来の上記実情に鑑みてなされた
ものであり、従って本発明の目的は、従来の技術に内在
する上記課題を解決することを可能とした新規なATM
バッファリング方式を提供することにある。
The present invention has been made in view of the above-mentioned conventional circumstances, and accordingly, an object of the present invention is to provide a novel ATM which can solve the above-mentioned problems inherent in the prior art.
It is to provide a buffering method.

【0029】[0029]

【課題を解決するための手段】上記目的を達成する為
に、本発明に係るATMバッファリング方式は、スイッ
チング処理やスケジューリング処理などのセルを一時的
に蓄積させる処理、即ちバッファリングが必要なプロセ
ス処理部を複数有するATMシステムにおいて、各プロ
セス処理部がバッファリングを共有して行うための共有
メモリと、前記プロセス処理部からのセルを多重して前
記共有メモリへ書き込むためのセル多重部と、前記プロ
セス処理部が前記共有メモリへのバッファリングを終了
させるために読み出しを行う際に前記共有メモリから目
的のプロセス処理部へセルを送出するためのセル分離部
とを備えて構成される。
In order to achieve the above object, an ATM buffering system according to the present invention uses a process for temporarily storing cells, such as a switching process and a scheduling process, that is, a process requiring buffering. In an ATM system having a plurality of processing units, a shared memory for sharing the buffering between the processing units, a cell multiplexing unit for multiplexing cells from the processing units and writing the multiplexed cells to the shared memory, A cell separation unit configured to transmit a cell from the shared memory to a target process processing unit when the process processing unit performs reading to end buffering in the shared memory.

【0030】また、本発明に係るATMバッファリング
方式は、スイッチング処理やスケジューリング処理など
のセルを一時的に蓄積させるバッファリング処理が必要
なプロセス処理部を複数有するATMシステムにおい
て、各プロセス処理部がバッファリングを行う際に前記
共有メモリへの書き込み及び読み出しを制御するための
共有メモリ制御部を有し、前記プロセス処理部から前記
共有メモリ制御部に対して送出される読み出しコマンド
及び書き込みコマンドを多重するための制御多重部を有
することを特徴としている。
Further, the ATM buffering system according to the present invention provides an ATM system having a plurality of processing units which need a buffering process for temporarily accumulating cells such as a switching process and a scheduling process. A shared memory control unit for controlling writing and reading to and from the shared memory when performing buffering, and multiplexes a read command and a write command sent from the process processing unit to the shared memory control unit; It has a control multiplexing section for performing

【0031】前記共有メモリ制御部は、前記各プロセス
処理部からのコマンドに従って書き込み要求コマンドが
到来した際には該当するプロセス処理部の番号と空きア
ドレスから該プロセス処理部のアドレスを決定して前記
共有メモリへ該アドレス情報を送出する。
When a write request command arrives in accordance with a command from each of the processing units, the shared memory control unit determines the address of the processing unit from the number and free address of the corresponding processing unit, and The address information is sent to the shared memory.

【0032】また前記共有メモリ制御部は、該当するプ
ロセス処理部の番号から、読み出されるセルのアドレス
情報を前記共有メモリに送出すると共に、該共有メモリ
からのセルが所定のプロセス処理部に転送されるよう
に、前記セル分離部に対して制御信号を送出し、該共有
メモリから読み出されたセルを前記セル分離部を経て該
当するプロセス処理部にて受信されるように制御するこ
とを特徴としている。
The shared memory control unit sends address information of a cell to be read out to the shared memory from the number of the corresponding process processing unit, and the cell from the shared memory is transferred to a predetermined process processing unit. A control signal is sent to the cell separation unit so that the cell read from the shared memory is controlled to be received by the corresponding process processing unit via the cell separation unit. And

【0033】さらに前記共有メモリ制御部は、前記共有
メモリの空きアドレス管理及び割り付けのすべてを行う
ことを特徴としている。
Further, the shared memory control unit performs all of the management and assignment of free addresses of the shared memory.

【0034】[0034]

【発明の実施の形態】次に、本発明をその好ましい一実
施の形態について図面を参照しながら詳細に説明する。
Next, a preferred embodiment of the present invention will be described in detail with reference to the drawings.

【0035】[実施の形態の構成]先ず、本発明による
一実施の形態の構成について図面を参照して説明する。
[Structure of Embodiment] First, the structure of an embodiment of the present invention will be described with reference to the drawings.

【0036】図1は、本発明に係るATMバッファリン
グ方式の一実施の形態を示すブロック構成図である。
FIG. 1 is a block diagram showing an embodiment of the ATM buffering system according to the present invention.

【0037】図1を参照するに、111〜114はプロ
セス処理部、121は共有メモリ、122は共有メモリ
制御部、123は制御多重部、124はセル多重部、1
25はセル分離部をそれぞれ示している。
Referring to FIG. 1, reference numerals 111 to 114 denote process processing units, 121 denotes a shared memory, 122 denotes a shared memory control unit, 123 denotes a control multiplexing unit, 124 denotes a cell multiplexing unit,
Numeral 25 indicates a cell separation unit.

【0038】[実施の形態の動作]次に図1を参照しな
がら、本発明による一実施の形態の動作について説明す
るに、セルが装置に入力されると、最初にプロセス1処
理部111に入力される。このプロセス1処理部111
における処理の過程でバッファリングが必要となったと
きには、プロセス1処理部111は、制御多重部123
を経て、共有メモリ制御部122にセルの書き込み要求
コマンドを送出する。同時にプロセス1処理部111
は、セル多重部124を経て共有メモリ121へ書き込
む対象となるセルを送出する。
[Operation of Embodiment] Next, the operation of the embodiment according to the present invention will be described with reference to FIG. 1. First, when a cell is input to the device, the process 1 Is entered. This process 1 processing unit 111
When buffering becomes necessary in the course of the processing in, the process 1 processing unit 111
After that, a cell write request command is sent to the shared memory control unit 122. At the same time, the process 1 processing unit 111
Sends a cell to be written to the shared memory 121 via the cell multiplexing unit 124.

【0039】共有メモリ制御部122では、各プロセス
処理部からのコマンドに従って、書き込み要求コマンド
が到来した際には該当するプロセス処理部の番号と空き
アドレスから、そのアドレスを決定して共有メモリ12
1へそのアドレス情報を送出する。
When a write request command arrives in accordance with a command from each process processing unit, the shared memory control unit 122 determines the address from the corresponding process processing unit number and free address and determines the address.
1 and sends the address information.

【0040】前記プロセス1処理部111が処理の過程
でバッファリングを終了させてセルを読み出す時には、
プロセス1処理部111は、制御多重部124を経て、
共有メモリ制御部122に対してセルの読み出し要求コ
マンドを送出する。
When the process 1 processing section 111 terminates buffering in the course of processing and reads cells,
The process 1 processing unit 111 passes through the control multiplexing unit 124,
A cell read request command is sent to the shared memory control unit 122.

【0041】共有メモリ制御部122は、該当するプロ
セス処理部の番号から、読み出されるセルのアドレス情
報を共有メモリ121に対して送出すると共に、共有メ
モリ121からのセルが目的のプロセス処理部に転送さ
れるように、セル分離部125に対して制御信号を送出
する。
The shared memory control unit 122 sends the address information of the cell to be read out to the shared memory 121 from the number of the corresponding process processing unit, and transfers the cell from the shared memory 121 to the target process processing unit. The control signal is sent to the cell separation unit 125 so that the control signal is transmitted.

【0042】このとき共有メモリ121から送出された
セルは、セル分離部125を経て当初のプロセス1処理
部111により受信される。共有メモリ121の空きア
ドレス管理と割り付けは、全て共有メモリ制御部122
で行われる。
At this time, the cell transmitted from the shared memory 121 is received by the process 1 processing unit 111 through the cell separation unit 125 at the beginning. The management and allocation of free addresses in the shared memory 121 are all performed by the shared memory control unit 122.
Done in

【0043】プロセス1処理部111からプロセス2処
理部112へセルが転送され、プロセス2処理部112
では前述したようなプロセス1処理部111で述べたバ
ッファリングと同様の処理が行なわれる。このようにし
て、プロセスn処理部114による処理が完了すると、
装置からセルが送出される。
The cell is transferred from the process 1 processing unit 111 to the process 2 processing unit 112,
In the process, the same processing as the buffering described in the process 1 processing unit 111 is performed. Thus, when the processing by the process n processing unit 114 is completed,
A cell is transmitted from the device.

【0044】次に本発明による一実施の形態の動作を図
2、図3、図4に示された動作フローに従って更に詳し
く説明する。
Next, the operation of the embodiment according to the present invention will be described in more detail according to the operation flow shown in FIGS. 2, 3 and 4.

【0045】図2は本発明による一実施の形態における
全体の処理フロー(Flow1)例を示すフローチャー
ト、図3は本発明による一実施の形態における共有メモ
リ書き込み処理フロー(Flow2)例を示すフローチ
ャート、図4は本発明による一実施の形態における共有
メモリ読み出し処理フロー(Flow3)例を示すフロ
ーチャートである。
FIG. 2 is a flowchart showing an example of an overall processing flow (Flow1) in one embodiment of the present invention, and FIG. 3 is a flowchart showing an example of a shared memory writing processing flow (Flow2) in one embodiment of the present invention. FIG. 4 is a flowchart showing an example of a shared memory read processing flow (Flow 3) according to an embodiment of the present invention.

【0046】図1〜図4を参照するに、図2に示された
全体処理(Flow1)のステップS1において、プロ
セスi(i=1〜n)処理部111〜114が選択され
る。このプロセス処理はプロセス1処理部111、プロ
セス2処理部112・・・・・・・・・・、プロセスn
処理部114と順次進行するものとする。
Referring to FIGS. 1 to 4, in step S1 of the entire process (Flow 1) shown in FIG. 2, process i (i = 1 to n) processing units 111 to 114 are selected. This process processing includes a process 1 processing unit 111, a process 2 processing unit 112,.
It is assumed that the processing proceeds sequentially with the processing unit 114.

【0047】次にステップS1で選択されたプロセスi
処理部内での処理が実行される。先ずステップS2にお
いて、セルが到来する。次いでステップS3において、
共有メモリ121に到来したセルの書き込み処理が行わ
れる。この書き込み処理の詳細は図3に示された共有メ
モリ書き込み処理(Flow2)であり、後刻詳述され
る。
Next, the process i selected in step S1
The processing in the processing unit is executed. First, in step S2, a cell arrives. Next, in step S3,
The writing process of the cell arriving at the shared memory 121 is performed. The details of this write processing are the shared memory write processing (Flow 2) shown in FIG. 3, and will be described later in detail.

【0048】続いて、ステップS4において、処理が実
行される。
Subsequently, in step S4, processing is executed.

【0049】次にステップS5において、共有メモリ1
21からのセルの読み出し処理が行われる。この共有メ
モリ読み出し処理については図4の共有メモリ読み出し
処理(Flow3)に示されており、後刻詳述される。
Next, in step S5, the shared memory 1
The process of reading the cell from 21 is performed. This shared memory read processing is shown in the shared memory read processing (Flow 3) in FIG. 4 and will be described later in detail.

【0050】次にステップS6でセルの送出が行われ、
セルは次のプロセス処理部へ転送される。
Next, in step S6, a cell is transmitted.
The cell is transferred to the next processing unit.

【0051】続いて、ステップS7において、セルが転
送されたプロセス処理部は最終プロセス処理部か否か、
即ちi=nか否かが判断され、Yesの場合、即ち、最
終プロセス処理部であれば、そこで終了する。
Subsequently, in step S7, it is determined whether or not the processing unit to which the cell has been transferred is the final processing unit.
That is, it is determined whether or not i = n, and in the case of Yes, that is, if it is the final process processing unit, the process ends.

【0052】ステップS7の判断の結果、Noの場合、
即ち、最終プロセス処理部でない場合には、ステップS
8でプロセスi+1処理部へセルを移動(転送)させ、
叙上のステップS2〜S7の処理を実行する。
If the result of determination in step S7 is No,
That is, if it is not the final process processing unit, step S
At 8, the cell is moved (transferred) to the process i + 1 processing unit,
The processing of steps S2 to S7 described above is executed.

【0053】以上の処理を、ステップS9に示すi+1
→nになるまで実行する。
The above processing is performed by using i + 1 shown in step S9.
→ Execute until n.

【0054】次に図3に示された共有メモリ書き込み処
理(Flow2)について説明する。
Next, the shared memory write processing (Flow 2) shown in FIG. 3 will be described.

【0055】ステップS11において、プロセス処理部
は、処理の過程でバッファリングが必要となった時に
は、共有メモリへの書き込み要求コマンドを生成してス
テップS12による制御多重部のコマンド多重を経て、
共有メモリ制御部に送出する。
In step S11, when buffering becomes necessary in the course of processing, the process processing unit generates a write request command to the shared memory, and through command multiplexing of the control multiplexing unit in step S12,
Send to shared memory control unit.

【0056】次にステップS13において、共有メモリ
制御部内で、書き込み要求コマンドによる該当プロセス
処理部の番号と空きアドレスに基づいてアドレスを生成
すると共に、ステップS14でセル多重部内においてセ
ル多重を行う。
Next, in step S13, an address is generated in the shared memory control unit based on the number of the corresponding process processing unit and the free address according to the write request command, and cell multiplexing is performed in the cell multiplexing unit in step S14.

【0057】続いてステップS15において、ステップ
S13で生成された共有メモリのアドレスにステップS
14でセル多重されたデータを共有メモリに書き込み、
終了する。
Subsequently, in step S15, the address of the shared memory generated in step S13 is stored in step S15.
The cell multiplexed data is written into the shared memory at 14,
finish.

【0058】次に図4に示された共有メモリ読み出し処
理(Flow3)について説明する。
Next, the shared memory read processing (Flow 3) shown in FIG. 4 will be described.

【0059】先ず、ステップS21において、プロセス
処理部は、処理の過程でバッファリングを終了させてセ
ルを読み出す時には、共有メモリへの読み出し要求コマ
ンドを生成する。
First, in step S21, when reading out cells by terminating buffering in the course of processing, the process processing unit generates a read request command to the shared memory.

【0060】ステップS22で、読み出し要求コマンド
は制御多重部内でコマンド多重される。
In step S22, the read request command is command-multiplexed in the control multiplexing unit.

【0061】ステップS23においては、ステップS2
2でコマンド多重された信号により、共有メモリ制御部
はアドレス信号及び分離信号を生成する。
In step S23, step S2
The shared memory control unit generates an address signal and a separation signal based on the signal multiplexed in step 2.

【0062】ステップS24において、共有メモリから
ステップS23で生成されたアドレスのデータを読み出
す。
In step S24, the data at the address generated in step S23 is read from the shared memory.

【0063】次にステップS25において、セル分離部
内処理が行われ、セル分離信号によりセルが分離され
る。
Next, in step S25, processing in the cell separation unit is performed, and cells are separated by the cell separation signal.

【0064】分離されたセルはステップS26で次のプ
ロセス処理部に転送される。
The separated cells are transferred to the next processing section in step S26.

【0065】[0065]

【発明の効果】以上説明したように、本発明を用いたA
TMバッファリング方式を装置に適用させると、オブジ
ェクト生成や終端、監視などの特別な処理の追加によっ
て生じる回路構成の増大や装置内遅延を惹起することな
く、メモリ溢れ条件を設定したときに従来の方式と比較
して、より少ないメモリ量で装置を設計することができ
る。
As described above, A using the present invention
When the TM buffering method is applied to the device, the conventional memory overflow condition can be set without causing an increase in the circuit configuration and delay in the device caused by the addition of special processing such as object generation, termination, and monitoring. The device can be designed with a smaller amount of memory as compared with the method.

【0066】その理由は、バッファリングされるセルを
共有されているメモリに一時格納しているからであり、
セル蓄積の持つ排他的な特性によるメモリ量の問題を解
決しているからである。
The reason is that the cells to be buffered are temporarily stored in the shared memory.
This is because the problem of the memory amount due to the exclusive characteristic of the cell storage is solved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明による一実施の形態を示すブロック構成
図である。
FIG. 1 is a block diagram showing an embodiment according to the present invention.

【図2】本発明による一実施の形態における全体の処理
フロー(Flow1)例を示すフローチャートである。
FIG. 2 is a flowchart illustrating an example of an overall processing flow (Flow1) according to an embodiment of the present invention.

【図3】本発明による一実施の形態における共有メモリ
書き込み処理フロー(Flow2)例を示すフローチャ
ートである。
FIG. 3 is a flowchart illustrating an example of a shared memory write processing flow (Flow2) according to an embodiment of the present invention;

【図4】本発明による一実施の形態における共有メモリ
読み出し処理フロー(Flow3)例を示すフローチャ
ートである。
FIG. 4 is a flowchart illustrating an example of a shared memory read processing flow (Flow3) according to an embodiment of the present invention;

【図5】刊行物1に開示された従来技術によるATMセ
ルのバッファリングを示すブロック図である。
FIG. 5 is a block diagram illustrating buffering of ATM cells according to the prior art disclosed in Publication 1.

【図6】刊行物2に開示された従来技術によるATMセ
ルのバッファリングを示すブロック図である。
FIG. 6 is a block diagram illustrating buffering of ATM cells according to the prior art disclosed in Publication 2.

【符号の説明】[Explanation of symbols]

111…プロセス1処理部 112…プロセス2処理部 113…プロセス3処理部 114…プロセスn処理部 121…共有メモリ 122…共有メモリ制御部 123…制御多重部 124…セル多重部 125…セル分離部 211…プロセス1処理部 212…プロセス2処理部 213…プロセス3処理部 214…プロセスn処理部 215〜218…メモリ 301…オブジェクト生成部 302…オブジェクト終端部 311…プロセス1処理部 312…プロセス2処理部 313…プロセス3処理部 314…プロセスn処理部 315〜318…オブジェクトメモリ 321…共有メモリ 322…共有メモリ制御部 111 process 1 processing unit 112 process 2 processing unit 113 process 3 processing unit 114 process n processing unit 121 shared memory 122 shared memory control unit 123 control multiplexing unit 124 cell multiplexing unit 125 cell separation unit 211 ... Process 1 processing unit 212 ... Process 2 processing unit 213 ... Process 3 processing unit 214 ... Process n processing unit 215 to 218 ... Memory 301 ... Object generation unit 302 ... Object terminal unit 311 ... Process 1 processing unit 312 ... Process 2 processing unit 313: Process 3 processing unit 314: Process n processing unit 315 to 318 ... Object memory 321 ... Shared memory 322 ... Shared memory control unit

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04L 12/56 H04L 12/28 G06F 12/00 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H04L 12/56 H04L 12/28 G06F 12/00

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 スイッチング処理やスケジューリング処
理などのセルを一時的に蓄積させるバッファリング処理
が必要なプロセス処理部を複数有するATMシステムに
おいて、前記各プロセス処理部がバッファリングを共有
して行うための共有メモリと、前記各プロセス処理部か
らのセルを多重して前記共有メモリへ書き込むためのセ
ル多重部と、前記各プロセス処理部が前記共有メモリへ
のバッファリングを終了させるために読み出しを行う際
に前記共有メモリから目的のプロセス処理部へセルを送
出するためのセル分離部と、前記各プロセス処理部がバ
ッファリングを行う際に前記共有メモリへの書き込み及
び読み出しを制御するための共有メモリ制御部と、前記
各プロセス処理部から前記共有メモリ制御部に対して送
出される読み出しコマンド及び書き込みコマンドを多重
するための制御多重部とを有することを特徴とするAT
Mバッファリング方式。
1. In an ATM system having a plurality of processing units which need a buffering process for temporarily accumulating cells, such as a switching process and a scheduling process, each of the process units is configured to share buffering. A shared memory, a cell multiplexing unit for multiplexing cells from each of the process processing units and writing the cells to the shared memory, and a readout by each of the process processing units to terminate buffering in the shared memory. a cell separation unit for delivering a cell to processing section of interest from the shared memory, each processing section is Ba
When performing buffering, writing and writing to the shared memory
A shared memory control unit for controlling read and read,
Sent from each process processing unit to the shared memory control unit.
Multiple read and write commands issued
AT having a control multiplexing section for performing
M buffering method.
【請求項2】 前記共有メモリ制御部は、前記各プロセ
ス処理部からのコマンドに従って書き込み要求コマンド
が到来した際には該当するプロセス処理部の番号と空き
アドレスから該プロセス処理部のアドレスを決定して前
記共有メモリへ該アドレス情報を送出することを更に特
徴とする請求項に記載のATMバッファリング方式。
2. When a write request command arrives according to a command from each of the process processing units, the shared memory control unit determines the address of the process processing unit from the corresponding process processing unit number and free address. 2. The ATM buffering method according to claim 1 , further comprising transmitting the address information to the shared memory.
【請求項3】 前記共有メモリ制御部は、該当するプロ
セス処理部の番号から、読み出されるセルのアドレス情
報を前記共有メモリに送出すると共に、該共有メモリか
らのセルが所定のプロセル処理部に転送されるように、
前記セル分離部に対して制御信号を送出し、該共有メモ
リから読み出されたセルを前記セル分離部を経て該当す
るプロセス処理部にて受信されるように制御することを
更に特徴とする請求項に記載のATMバッファリング
方式。
3. The shared memory control unit sends address information of a cell to be read to the shared memory from the number of the corresponding process processing unit, and transfers the cell from the shared memory to a predetermined process processing unit. To be,
A control signal is transmitted to the cell separation unit, and control is performed so that a cell read from the shared memory is received by a corresponding processing unit via the cell separation unit. Item 2. The ATM buffering method according to Item 1 .
【請求項4】 前記共有メモリ制御部は、前記共有メモ
リの空きアドレス管理及び割り付けのすべてを行うこと
を更に特徴とする請求項に記載のATMバッファリン
グ方式。
Wherein said shared memory control unit, ATM buffering scheme of claim 1, further characterized by performing all the free address management and allocation of the shared memory.
JP15040998A 1998-05-29 1998-05-29 ATM buffering method Expired - Fee Related JP3085282B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15040998A JP3085282B2 (en) 1998-05-29 1998-05-29 ATM buffering method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15040998A JP3085282B2 (en) 1998-05-29 1998-05-29 ATM buffering method

Publications (2)

Publication Number Publication Date
JPH11346222A JPH11346222A (en) 1999-12-14
JP3085282B2 true JP3085282B2 (en) 2000-09-04

Family

ID=15496334

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15040998A Expired - Fee Related JP3085282B2 (en) 1998-05-29 1998-05-29 ATM buffering method

Country Status (1)

Country Link
JP (1) JP3085282B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0667277U (en) * 1993-03-06 1994-09-22 三菱農機株式会社 Crawler type traveling device for agricultural vehicles

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1997年信学総合大会 B−8−24
1997年信学総合大会 B−8−25

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0667277U (en) * 1993-03-06 1994-09-22 三菱農機株式会社 Crawler type traveling device for agricultural vehicles

Also Published As

Publication number Publication date
JPH11346222A (en) 1999-12-14

Similar Documents

Publication Publication Date Title
US6414961B1 (en) ATM switching with virtual circuit FIFO buffers
KR950022986A (en) Image Accumulation Delivery Device and Image Accumulation Delivery System
US6262989B1 (en) Apparatus and method for providing different quality of service connections in a tunnel mode
US7627672B2 (en) Network packet storage method and network packet transmitting apparatus using the same
US4907220A (en) Process for the establishment of virtual connections passing through switching matrices of a multi-stage switching system
US6249524B1 (en) Cell buffer memory for a large capacity and high throughput ATM switch
JPH04212545A (en) Method of smoothing and control of asynchronous time communication output and system
JP3085282B2 (en) ATM buffering method
US6510155B1 (en) ATM layer device controlling method and ATM layer device
JP2001111969A (en) Ts packet data multiplexing method and ts packet data multiplexer
US20090316726A1 (en) Apparatus and method for data transmission
US7116659B2 (en) Data transmission memory
JP2576811B2 (en) Cell transmission control method
JP4673697B2 (en) Digital delay buffer and related method
JP2001067299A (en) Interface controller and computer system
JPH1155276A (en) Shaping device
JPH06284453A (en) Atm cell switch
JPH09218749A (en) Data buffer device and data server system
JP2000132498A (en) Dma transfer controller
JP3043742B1 (en) Bandwidth generation device for uplink transmission information
KR100211028B1 (en) Atm cell sending speed control apparatus using shared memory
EP0577362A2 (en) An expanded architecture for image storage and distribution
CN117055817A (en) Data packet memory device and storage method based on single-port RAM
CN117997896A (en) Data transmission, storage and access system based on IPFS protocol
JPH04363939A (en) Cell output device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070707

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080707

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090707

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100707

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110707

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110707

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120707

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120707

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130707

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees