JP2943067B1 - Display control method and device - Google Patents

Display control method and device

Info

Publication number
JP2943067B1
JP2943067B1 JP10102892A JP10289298A JP2943067B1 JP 2943067 B1 JP2943067 B1 JP 2943067B1 JP 10102892 A JP10102892 A JP 10102892A JP 10289298 A JP10289298 A JP 10289298A JP 2943067 B1 JP2943067 B1 JP 2943067B1
Authority
JP
Japan
Prior art keywords
display
data
line
common counter
counter value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10102892A
Other languages
Japanese (ja)
Other versions
JPH11296156A (en
Inventor
高志 光畑
Original Assignee
セイコーインスツルメンツ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by セイコーインスツルメンツ株式会社 filed Critical セイコーインスツルメンツ株式会社
Priority to JP10102892A priority Critical patent/JP2943067B1/en
Priority to KR1019990012548A priority patent/KR19990083092A/en
Application granted granted Critical
Publication of JP2943067B1 publication Critical patent/JP2943067B1/en
Publication of JPH11296156A publication Critical patent/JPH11296156A/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/16Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source
    • G09G3/18Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

【要約】 【課題】 CPUに負荷をかけることなく、簡便な方法
で漢字の複数行表示を高品質にて行うことができる表示
制御方法及び装置を提供すること。 【解決手段】 文字フォントのドット表示データをデュ
アルポートRAM6内の文字表示領域と同じ構成の記憶
領域に展開して格納した後、コモンカウンタ14からの
ラインアドレス値に従ってラインデータとして表示デー
タラッチ10にラッチし、コモンカウンタ値に同期した
タイミングで複数行に亘って表示させるようにした表示
制御方法において、スペースラインデータをRAM6内
の所定のラインアドレス(30、31)に予め格納して
おき、RAM6からラインデータを順次指定して読み出
すためのラインアドレス値と、そのラインデータに対す
る液晶表示器1の表示コモンを決定するコモンカウンタ
値との間の対応関係を変更することによってスペースラ
インデータが液晶表示器1上で行間に挿入されるように
した。
An object of the present invention is to provide a display control method and apparatus capable of displaying a plurality of lines of kanji with high quality by a simple method without putting a load on a CPU. SOLUTION: After displaying dot display data of a character font in a storage area having the same configuration as a character display area in a dual port RAM 6 and storing the same in a display data latch 10 as line data according to a line address value from a common counter 14. In the display control method in which the data is latched and displayed over a plurality of rows at a timing synchronized with the common counter value, the space line data is stored in advance at predetermined line addresses (30, 31) in the RAM 6, and The space line data is displayed on the liquid crystal display by changing the correspondence between the line address value for sequentially designating and reading line data from the LCD and the common counter value for determining the display common of the liquid crystal display 1 for the line data. It was inserted between the rows on the container 1.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、表示パネルを文字
表示のために駆動制御するための表示制御方法及び装置
に関し、特に、一定ドット数の文字フォントを複数行に
亘って表示する際に文字間接合を生じさせないようにし
て文字を表示するようにした表示制御方法及び装置に関
するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display control method and apparatus for driving and controlling a display panel for displaying characters, and more particularly to a display control method for displaying a character font having a fixed number of dots over a plurality of lines. The present invention relates to a display control method and apparatus for displaying characters without causing inter-junction.

【0002】[0002]

【従来の技術】従来、ドットマトリクスの小型表示パネ
ルを用いて文字等の表示を行う際、表示パネルの各ドッ
トの点灯/消灯を記憶する表示データRAMを持つ表示
制御装置を用いる方法が知られている。ここで、表示デ
ータRAMの1ビットは表示パネルの1ドットに対応し
ており、表示制御装置と主CPUとの間のインターフェ
ースは8ビットまたは4ビットのパラレルインターフェ
ース、もしくはシリアルインターフェースが一般的であ
り、何れのインターフェースに於いても、データは8ビ
ット単位で扱われている。
2. Description of the Related Art Heretofore, when displaying characters and the like using a small dot matrix display panel, there is known a method using a display control device having a display data RAM for storing ON / OFF of each dot of the display panel. ing. Here, one bit of the display data RAM corresponds to one dot of the display panel, and an interface between the display control device and the main CPU is generally an 8-bit or 4-bit parallel interface or a serial interface. In each of the interfaces, data is handled in units of 8 bits.

【0003】一方、文字データのソースとしては一定ド
ット数の文字フォントデータが用いられており、多くの
場合、漢字を詳細に又は高品位に表示する際には16ド
ットフォントが使用されている。
On the other hand, character font data of a fixed number of dots is used as a source of character data. In many cases, a 16-dot font is used to display Chinese characters in detail or in high quality.

【0004】[0004]

【発明が解決しようとする課題】しかし、上記従来技術
を用いた場合、16ドットフォントのデータを単純に8
ドットに2分割し、CPUインターフェースにより8ビ
ット単位でフォントのデータを表示データRAMに順次
書き込むという処理を行うと、相隣る行間に隙間がない
状態が生じ、上の行の文字と下の行の文字とが接合して
しまうという不具合を生じる。
However, when the above-mentioned conventional technique is used, 16-dot font data is simply converted to 8 dots.
When a process of dividing the data into two dots and sequentially writing font data in units of 8 bits to the display data RAM by the CPU interface is performed, a state where there is no gap between adjacent lines occurs. This causes a problem that the characters are joined.

【0005】この文字の接合を防ぐためには、文字フォ
ントの16ビットのデータに行間に隙間を作るための1
ビットを加えて成る17ビットのデータを8ビットのイ
ンターフェースで書き込むように、メインCPUでデー
タの整形処理を行う必要があり、メインCPUの負荷が
増えるという問題点があった。
In order to prevent the joining of characters, a 16-bit data of a character font must be provided with a space between lines.
The main CPU needs to perform data shaping processing so that 17-bit data obtained by adding bits is written by an 8-bit interface, and there is a problem that the load on the main CPU increases.

【0006】本発明の目的は、従来のこのような問題点
を解決するため、文字を複数行に亘って表示する場合、
メインCPUからの要求に応じ、表示制御装置側で行間
に隙間を空ける処理を行い、メインCPUの負荷を低減
し、簡便な方法で漢字の複数行表示を高品質にて行うこ
とができるようにした表示制御方法及び装置を提供する
ことにある。
An object of the present invention is to solve the above-described conventional problems by displaying characters over a plurality of lines.
In response to a request from the main CPU, the display control device performs a process of providing a space between lines, thereby reducing the load on the main CPU and displaying multiple lines of kanji with high quality by a simple method. To provide a display control method and apparatus.

【0007】[0007]

【課題を解決するための手段】上記課題を解決するため
の本発明の方法の特徴は、表示すべき文字フォントのド
ット表示データを受け取り、表示すべき文字フォントの
ドット表示データを一旦表示データRAM内の文字表示
領域と同じ構成の記憶領域に展開して格納した後、コモ
ンカウンタからのコモンカウンタ値に従って前記表示デ
ータRAM内に格納されているドット表示データを文字
表示領域の1ラインに相当するラインデータを単位とし
て読み出し、表示データラッチにラッチし、前記コモン
カウンタ値データに同期させて、ドットマトリクスの表
示パネルに複数行に亘って表示させるようにした表示制
御方法において、スペースラインデータを前記表示デー
タRAM内の所定のラインアドレスに予め格納してお
き、前記表示データRAMからラインデータを順次指定
して読み出すためのラインアドレス値と前記コモンカウ
ンタ値との間の対応関係を変更することによって前記ス
ペースラインデータを前記表示パネル上の行間の位置で
スペースラインとして表示するようにした点にある。
A feature of the method of the present invention for solving the above-mentioned problems is that dot display data of a character font to be displayed is received, and dot display data of the character font to be displayed is temporarily stored in a display data RAM. The dot display data stored in the display data RAM corresponds to one line of the character display area according to the common counter value from the common counter after being expanded and stored in the storage area having the same configuration as the character display area in the character display area. In a display control method in which line data is read out as a unit, latched in a display data latch, and synchronized with the common counter value data and displayed over a plurality of rows on a dot matrix display panel, the space line data is The display data is stored in advance at a predetermined line address in the display data RAM, and the display data The space line data is displayed as a space line at a position between rows on the display panel by changing a correspondence between a line address value for sequentially specifying and reading line data from an AM and the common counter value. That's the point.

【0008】この構成によれば、通常は表示パネルのコ
モンドライバの駆動制御のためのコモンカウンタ値デー
タに基づいて表示データRAMからラインデータを読み
出すためのラインアドレス値を発生させているところ、
漢字表示モード時にはラインアドレス値を発生させるた
めのコモンカウンタ値を内部コモンカウンタ値とし、別
にコモンドライバの駆動制御のための表示コモンカウン
タ値を設け、一連のラインアドレス値に対し表示状態で
行間にスペースラインを挿入した位置に対応したコモン
ドライバの駆動波形を形成するように表示コモンカウン
タ値を変更する事により、行間にスペースを空けて表示
することができる。したがって、表示コモンカウンタ値
とラインアドレス値との間の対応関係を変更するだけで
よく、CPU内での負荷を増大させることなしに行間に
スペースを入れて表示させることができる。
According to this configuration, normally, a line address value for reading line data from the display data RAM is generated based on common counter value data for drive control of a common driver of a display panel.
In the kanji display mode, the common counter value for generating the line address value is used as the internal common counter value, and a separate display common counter value for controlling the drive of the common driver is provided. By changing the display common counter value so as to form a drive waveform of the common driver corresponding to the position where the space line is inserted, it is possible to display with a space between rows. Therefore, it is only necessary to change the correspondence between the display common counter value and the line address value, and the display can be performed with spaces between lines without increasing the load in the CPU.

【0009】また、本発明による表示制御装置の特徴
は、表示すべき文字フォントのドット表示データを文字
表示領域と同じ構成の記憶領域に展開して格納しておく
表示データRAMと、ラインアドレス値の元となる内部
コモンカウンタ値と、コモンドライバの駆動波形の元と
なる表示コモンカウンタ値を出力するコモンカウンタ
と、該内部コモンカウンタ値に応答し前記表示データR
AMからドット表示データを複数のラインデータとして
読み出すためのラインアドレス値を発生するラインアド
レスジェネレータと、前記ラインアドレス値に応答して
前記表示データRAMから読み出されたラインデータを
順次ラッチしておくためのラッチ手段とを備え、前記表
示コモンカウンタ値に応答し前記ラッチ手段にラッチさ
れているラインデータに基づいて前記表示パネルに所要
の文字を複数行に亘って表示させるようにした表示制御
装置において、前記コモンカウンタが、内部コモンカウ
ンタ値が前記表示パネル上での行間スペース表示のため
のラインアドレス値に相当しているか否かを判別する第
1判別手段と、内部コモンカウンタ値が前記表示データ
RAM上での何行目の文字データについてのラインアド
レス値に相当しているか否かを判別する第2判別手段
と、前記ラインアドレス値に応答して前記表示データR
AMから読み出したラインデータを前記表示パネル上の
行間にスペースラインを挿入した表示位置に表示するコ
モンドライバの駆動波形を作るため、前記第1及び第2
判別手段の各判果に基づき、前記内部コモンカウンタ値
を修正して表示コモンカウンタ値を得る修正手段とを有
し、該修正手段からの表示コモンカウンタ値がコモンド
ライバの駆動波形を作るためのコモンカウンタ値として
使用される点にある。
The display control device according to the present invention is characterized in that a display data RAM for expanding and storing dot display data of a character font to be displayed in a storage area having the same configuration as a character display area, and a line address value. , A common counter that outputs a display common counter value that is the basis of the drive waveform of the common driver, and the display data R that responds to the internal common counter value.
A line address generator for generating a line address value for reading dot display data from the AM as a plurality of line data, and sequentially latching the line data read from the display data RAM in response to the line address value And a display control device for displaying required characters over a plurality of lines on the display panel based on the line data latched by the latch in response to the display common counter value. A first determination unit configured to determine whether or not an internal common counter value corresponds to a line address value for displaying a line spacing on the display panel; Equivalent to the line address value for the character data of the line on the data RAM A second discriminating means for discriminating whether or not Luke, the display data R in response to the line address value
The first and second lines are used to generate a drive waveform of a common driver for displaying line data read from an AM at a display position where a space line is inserted between rows on the display panel.
Correction means for correcting the internal common counter value to obtain a display common counter value based on each judgment result of the determination means, wherein the display common counter value from the correction means generates a drive waveform of a common driver. It is used as a common counter value.

【0010】この構成によると、表示データRAM内に
は、所要のドット数の文字フォントデータが表示形態に
展開されて行間スペースをとることなく、複数行に亘っ
て格納される。表示データRAM内に表示形態に対応す
るようにして格納されているドット表示データは、内部
コモンカウンタ値を第1及び第2判別手段における各判
別結果に従って修正することにより得られた表示コモン
カウンタ値を元に形成したコモンドライバの駆動波形に
より表示され、この結果、表示パネル上で文字を複数行
に亘って行間スペースを入れて表示することができる。
With this configuration, the display data RAM stores character font data of a required number of dots in a display form and stores them over a plurality of lines without taking up space between lines. The dot display data stored in the display data RAM so as to correspond to the display mode is a display common counter value obtained by correcting the internal common counter value according to each determination result in the first and second determination means. Are displayed based on the driving waveform of the common driver formed on the basis of the above. As a result, characters can be displayed on a display panel over a plurality of lines with a space between lines.

【0011】[0011]

【発明の実施の形態】以下、図面を参照して本発明の実
施の形態の一例につき詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below in detail with reference to the drawings.

【0012】図1〜図6には、ドットマトリクス表示に
よって図形や文字等を表示する液晶表示装置の表示制御
を行うための、本発明による表示制御装置の実施の形態
の一例が示されている。本実施の形態では、16ドット
フォントの3行表示を実現する、51com、96se
gの表示容量を例にとって説明を進めるが、本発明はこ
の具体的構成例に限定されるものではない。
FIGS. 1 to 6 show an example of an embodiment of a display control device according to the present invention for performing display control of a liquid crystal display device for displaying figures, characters and the like by dot matrix display. . In the present embodiment, three lines of a 16-dot font are displayed.
The description will be given taking the display capacity of g as an example, but the present invention is not limited to this specific configuration example.

【0013】図1は本発明による表示制御装置のブロッ
ク構成を示す図である。図1において、1は液晶表示器
である。液晶表示器1は、一対の透明ガラス基板間に液
晶が封入され、この一対の透明ガラス基板の相対向する
面に複数の走査線と信号線がマトリックス状に形成され
て、走査線と信号線との各交点に液晶からなる表示ドッ
トが形成されており、コモンドライバ及びセグメントド
ライバによる駆動制御により順次走査線及び信号線が選
択駆動されて、順次選択された交点の液晶に電荷が蓄積
され、文字やイメージを表示することができる公知の構
成のものである。
FIG. 1 is a diagram showing a block configuration of a display control device according to the present invention. In FIG. 1, reference numeral 1 denotes a liquid crystal display. In the liquid crystal display 1, liquid crystal is sealed between a pair of transparent glass substrates, and a plurality of scanning lines and signal lines are formed in a matrix on opposing surfaces of the pair of transparent glass substrates. A display dot made of liquid crystal is formed at each intersection with the scanning driver and the scanning driver and the signal line are sequentially selected and driven by the drive control by the common driver and the segment driver, and the electric charge is accumulated in the liquid crystal at the sequentially selected intersection. It has a known configuration capable of displaying characters and images.

【0014】2は、液晶表示器1に文字やイメージを表
示するための液晶表示器1を駆動制御する表示制御装置
であり、外部にある図示しないCPUから表示のための
文字やイメージのドット表示データ及び命令を受け取る
ためのMPUインタフェース3、受け取った命令を解読
するためのコマンドデコーダ4、及び受け取ったドット
表示データを格納し表示のためのドット表示データを用
意する表示データメモリブロック5を有している。
Reference numeral 2 denotes a display control device for driving and controlling the liquid crystal display 1 for displaying characters and images on the liquid crystal display 1, and displaying characters and images for display from an external CPU (not shown). It has an MPU interface 3 for receiving data and instructions, a command decoder 4 for decoding received instructions, and a display data memory block 5 for storing received dot display data and preparing dot display data for display. ing.

【0015】表示データメモリブロック5は、表示デー
タRAM6、入出回路7、カラムアドレスデコーダ8、
ラインアドレスジェネレータ9及び表示データラッチ1
0から成っている。ページアドレスレジスタ11によっ
て用意されたページアドレスは入出回路7に与えられ、
カラムアドレスレジスタ12及びカラムアドレスカウン
タ13によって用意されたカラムアドレスはカラムアド
レスデコーダ8に与えられる。
The display data memory block 5 includes a display data RAM 6, an input / output circuit 7, a column address decoder 8,
Line address generator 9 and display data latch 1
Consists of zero. The page address prepared by the page address register 11 is given to the input / output circuit 7,
The column address prepared by the column address register 12 and the column address counter 13 is given to the column address decoder 8.

【0016】コモンカウンタ14からのコモンカウンタ
値は、表示データRAM6に入力されると共に、表示デ
ータラッチ10から表示のために用意された表示用デー
タが供給されている液晶駆動回路15に入力されてい
る。16は液晶電源回路、17はタイミングパルスを作
るためのCR発振回路、18は表示タイミング回路であ
る。
The common counter value from the common counter 14 is input to the display data RAM 6 and is input from the display data latch 10 to the liquid crystal drive circuit 15 to which display data prepared for display is supplied. I have. 16 is a liquid crystal power supply circuit, 17 is a CR oscillation circuit for producing a timing pulse, and 18 is a display timing circuit.

【0017】表示データRAM6はデュアルポートRA
Mであり、外部からMPUインタフェース3を介して入
力されるドット表示データをページアドレスレジスタ1
1からのページアドレスとカラムアドレスカウンタ13
からのカラムアドレスとに従って格納する。
The display data RAM 6 has a dual port RA.
M, the dot display data input from the outside via the MPU interface 3 is stored in the page address register 1
Page address from 1 and column address counter 13
Stored according to the column address from

【0018】図2及び図3には、表示データRAM6内
に「書類」という漢字のドット表示データを格納する場
合の例が示されている。図2及び図3に示した例では、
16ドットの文字フォントデータを単純に2分割した8
ビットのパラレルデータとして書き込みを行っている。
FIGS. 2 and 3 show an example in which kanji dot display data of "document" is stored in the display data RAM 6. FIG. In the example shown in FIGS. 2 and 3,
8 simply obtained by dividing 16-dot character font data into two
Writing is performed as bit parallel data.

【0019】そして、これに続くページアドレス(0、
0、1、0)、(0、0、1、1)の指定によるカラム
アドレス00〜07に「類」という文字のドット表示デ
ータが格納される。
Then, a page address (0,
The dot display data of the character "" is stored in the column addresses 00 to 07 specified by (0, 1, 0) and (0, 0, 1, 1).

【0020】実際には、ページアドレス(0、0、0、
0)、(0、0、0、1)におけるカラムアドレス07
以降にもドット表示データが同様にして格納され、ペー
ジアドレス(0、0、0、0)、(0、0、0、1)と
カラムアドレスによって定められるメモリ領域に第1行
目分の文字データがドット表示データとして格納され
る。同様に、ページアドレス(0、0、1、0)、
(0、0、1、1)とカラムアドレスとによって定めら
れる次のメモリ領域には第2行目分の文字データがドッ
ト表示データとして格納される。
In practice, the page address (0, 0, 0,
0), column address 07 in (0, 0, 0, 1)
Thereafter, the dot display data is stored in the same manner, and the characters for the first line are stored in the memory area defined by the page address (0, 0, 0, 0), (0, 0, 0, 1) and the column address. The data is stored as dot display data. Similarly, page addresses (0, 0, 1, 0),
In the next memory area defined by (0, 0, 1, 1) and the column address, character data for the second line is stored as dot display data.

【0021】ページアドレス(0、1、0、0)、
(0、1、0、1)とカラムアドレス00〜5Fとによ
って定められるメモリ領域には第3行目分の文字データ
が同様にして格納される。
The page address (0, 1, 0, 0),
In the memory area defined by (0, 1, 0, 1) and the column addresses 00 to 5F, character data for the third row is stored in the same manner.

【0022】ページアドレス(0、1、1、0)には3
ライン分のデータメモリ領域が確保されており、ここに
は、行間スペースを表すためのデータが格納される。
The page address (0, 1, 1, 0) contains 3
A data memory area for a line is secured, and data for representing a space between lines is stored in the data memory area.

【0023】表示データRAM6内には、上述の如くし
てドット表示データが8ビットを単位として、液晶表示
器1における表示位置に展開して3行分の文字データが
ドット表示データとして格納される。そして、このよう
に格納されたデータは、ラインアドレスジェネレータ9
からのラインアドレス値によって指定されたラインアド
レスにあるカラムアドレス00〜5Fまでの1ラインデ
ータを単位として表示データRAM6から読み出され、
表示データラッチ10にラッチされる。
In the display data RAM 6, as described above, the dot display data is expanded to the display position on the liquid crystal display 1 in units of 8 bits, and three lines of character data are stored as the dot display data. . The data stored in this manner is transmitted to the line address generator 9.
Are read from the display data RAM 6 in units of one line data from column addresses 00 to 5F at the line address specified by the line address value from
It is latched by the display data latch 10.

【0024】図4には、表示タイミング回路18から出
力されるクロックから、表示データRAM6からドット
データを1ラインデータずつ順次読み出すためのライン
アドレス値を出力するラインアドレスジェネレータ9の
入力となる内部コモンカウンタ値と、コモン端子の出力
波形を発生する液晶駆動回路15の入力となる表示コモ
ンカウンタ値を発生させるコモンカウンタの詳細ブロッ
ク図が示されている。
FIG. 4 shows an internal common input which is input to a line address generator 9 for outputting a line address value for sequentially reading dot data line by line from the display data RAM 6 from the clock output from the display timing circuit 18. A detailed block diagram of a counter value and a common counter that generates a display common counter value to be input to the liquid crystal drive circuit 15 that generates an output waveform of the common terminal is shown.

【0025】液晶駆動回路15は表示コモンカウンタ値
をデコードし、複数あるコモン端子の内表示コモンカウ
ンタ値に対応した特定の1端子を有効状態にし、液晶パ
ネルの表示ドット1ラインを表示状態にする。
The liquid crystal drive circuit 15 decodes the display common counter value, activates a specific terminal corresponding to the display common counter value among the plurality of common terminals, and activates one display dot line of the liquid crystal panel. .

【0026】コモンカウンタ14は、コマンドデコーダ
4から出力されるモード信号に応答し、漢字等の文字を
表示するための漢字表示用コモンカウンタ値を出力する
漢字モードと、イラスト等の図形表示のための図形表示
用コモンカウンタ値を出力する通常モードのいずれかで
動作する構成となる。
The common counter 14 responds to a mode signal output from the command decoder 4 and outputs a kanji display common counter value for displaying characters such as kanji, and a kanji mode for displaying figures such as illustrations. Of the normal mode for outputting the common counter value for graphic display.

【0027】通常モードは、内部コモンカウンタ値をそ
のまま表示コモンカウンタ値として出力するものであ
る。内部コモンカウンタ値とラインアドレス値は等し
い。すなわち、図5の通常モードに示したようにライン
アドレス値と表示コモンカウンタ値は等しくなり、有効
となるコモン端子はコモン1から順に1づつインクリメ
ントされる形になる。
In the normal mode, the internal common counter value is output as it is as the display common counter value. The internal common counter value and the line address value are equal. That is, as shown in the normal mode of FIG. 5, the line address value is equal to the display common counter value, and the effective common terminals are incremented by one in order from common 1.

【0028】一方、漢字モードは、3行分の文字データ
をそのまま表示することによる上下の文字の接合を防止
するため、各行間にスペースを挿入した形態で3行分の
文字データを表示する。これを実現するには、ラインア
ドレス値によってRAM6から読み出された表示ドット
1ライン分のデータに対し有効となるコモン端子の対応
を、図5の漢字モードに示したように変更する必要があ
る。
On the other hand, in the kanji mode, three lines of character data are displayed in a form in which a space is inserted between each line in order to prevent joining of upper and lower characters by directly displaying three lines of character data. In order to realize this, it is necessary to change the correspondence of the common terminal which is valid for the data of one line of the display dot read from the RAM 6 by the line address value as shown in the kanji mode of FIG. .

【0029】コモンカウンタ14は、行間デコーダ9
1、行ブロックデコーダ92、カウンタ強制変更回路9
3、加算回路95、分周回路96から成っている。
The common counter 14 is provided between the row decoder 9
1, row block decoder 92, counter forced change circuit 9
3, an adding circuit 95 and a frequency dividing circuit 96.

【0030】行間デコーダ91は、ラインアドレス値
が、液晶表示器1における表示パネル面上で行間スペー
スとすべき場所に相当する値であることを検出した場
合、内部コモンカウンタ値を強制的に行間スペースデー
タの表示のための表示コモンカウンタ値に変更させるた
めのジャンプ信号SXを出力する回路である。
When the line address decoder 91 detects that the line address value is a value corresponding to a place to be a line space on the display panel surface of the liquid crystal display 1, the line common value is forcibly decremented. This is a circuit that outputs a jump signal SX for changing to a display common counter value for displaying space data.

【0031】図5に示した本実施の形態では、1行目の
文字列のためのラインアドレス値として00〜0Fh
が、2行目に対しては10〜1Fhが、3行目に対して
は20〜2Fhがそれぞれ割り当てられており、スペー
スのためのデータのラインアドレス値は30〜31hの
2ライン分となっている。
In the present embodiment shown in FIG. 5, the line address values for the character string on the first line are 00 to 0Fh.
However, 10 to 1Fh is assigned to the second row, and 20 to 2Fh is assigned to the third row, and the line address value of the data for the space is 30 to 31h for two lines. ing.

【0032】カウンタ強制変更回路93は、ジャンプ信
号SXが入力されたことに応答して、その時の内部コモ
ンカウンタ値を、行間スペースを表示するコモン端子に
対応した表示コモンカウンタ値に変更する。すなわち、
ラインアドレス値30,31hは行間スペースデータを
読み出すラインアドレス値であるので、これらは、ジャ
ンプ信号SXに応答して行間スペースを表示するコモン
端子に対応した表示コモンカウンタ値10,21hに変
更される。
In response to the input of the jump signal SX, the counter forcible change circuit 93 changes the internal common counter value at that time to a display common counter value corresponding to a common terminal for displaying a space between lines. That is,
Since the line address values 30, 31h are line address values for reading the space between lines, they are changed to display common counter values 10, 21h corresponding to the common terminals for displaying the space between lines in response to the jump signal SX. .

【0033】行ブロックデコーダ92は、現在のライン
アドレス値が、シフト処理を必要とする特定の行ブロッ
クに対応するラインアドレス値であるか否かを判別す
る。本実施の形態では、上記説明から理解されるよう
に、ラインアドレス値が10〜1Fhの場合、1を加え
た結果を表示コモンカウンタ値とし、ラインアドレス値
が20〜2Fhの場合には2を加えた結果を表示コモン
カウンタ値とすることが必要である。行ブロックデコー
ダ92からは、この加算値を示すデータが加算値データ
SYとして出力される。
The row block decoder 92 determines whether or not the current line address value is a line address value corresponding to a specific row block requiring a shift process. In the present embodiment, as understood from the above description, when the line address value is 10 to 1 Fh, the result of adding 1 is used as the display common counter value, and when the line address value is 20 to 2 Fh, 2 is used. It is necessary to make the added result the display common counter value. From the row block decoder 92, data indicating the added value is output as added value data SY.

【0034】行ブロックデコーダ92からの加算値デー
タSYは加算回路95に入力され、ここでラインアドレ
ス値に等しい内部コモンカウンタ値に加算データSYを
加算した結果を表示コモンカウンタ値とする。なお、加
算回路95にはジャンプ信号SXが入力されており、ジ
ャンプ信号SXが出力されている場合には加算回路95
は加算動作を禁止される構成となっている。
The addition value data SY from the row block decoder 92 is input to the addition circuit 95, where the result obtained by adding the addition data SY to the internal common counter value equal to the line address value is used as the display common counter value. The jump signal SX is input to the addition circuit 95, and when the jump signal SX is output, the addition circuit 95
Has a configuration in which the addition operation is prohibited.

【0035】図5には、ラインアドレス値と、通常モー
ド時の表示コモンカウンタ値と、漢字モード時の表示コ
モンカウンタ値を対応して示している。以下、図5を参
照しながらコモンカウンタ14の動作について説明す
る。
FIG. 5 shows the line address value, the display common counter value in the normal mode, and the display common counter value in the kanji mode in a corresponding manner. Hereinafter, the operation of the common counter 14 will be described with reference to FIG.

【0036】先ず、通常モード時は、ラインアドレス値
がそのまま表示コモンカウンタ値として出力される。一
方、漢字モード時は、ラインアドレス値が00〜0Fh
までは、これがそのまま表示コモンカウンタ値として順
次出力される。そしてラインアドレス値が10〜1Fh
までについては、第2行目の文字列のための表示コモン
カウンタ値11〜20hを割り当てなければならない。
行ブロックデコーダ92において、ラインアドレス値1
0〜1Fhに対しては1加算すべきことが判別され、加
算回路95において、ラインアドレス値10〜1Fhに
対して1加算する処理が実行され、表示コモンカウンタ
値は11〜20hになる。
First, in the normal mode, the line address value is output as it is as the display common counter value. On the other hand, in the kanji mode, the line address value is 00 to 0Fh.
Until then, this is sequentially output as it is as the display common counter value. And the line address value is 10 to 1Fh
For, the display common counter values 11 to 20h for the character strings on the second line must be assigned.
In row block decoder 92, line address value 1
It is determined that 1 should be added to 0 to 1Fh, and a process of adding 1 to the line address values 10 to 1Fh is executed in the adding circuit 95, and the display common counter value becomes 11 to 20h.

【0037】次に、ラインアドレス値が20〜2Fhま
でについては、第3行目の文字列のための表示コモンカ
ウンタ値22〜31hを割り当てなければならない。行
ブロックデコーダ92において、ラインアドレス値20
〜2Fhに対しては2加算すべきことが判別され、加算
回路95において、ラインアドレス値20〜2Fhに対
して2加算する処理が実行され、表示コモンカウンタ値
は22〜31hになる。
Next, for the line address values of 20 to 2Fh, the display common counter values 22 to 31h for the character strings on the third line must be assigned. In the row block decoder 92, the line address value 20
It is determined that 2 should be added to .about.2Fh, and the adding circuit 95 performs a process of adding 2 to the line address value of 20 to 2Fh, and the display common counter value becomes 22 to 31h.

【0038】ラインアドレス値が30になると、行間デ
コーダ91からジャンプ信号SXが出力され、値30h
に代えて行間スペースを示す表示コモンカウンタ値10
hが出力される。これはその上位ビット11bを01b
に置き換えることにより実現される。このとき、加算回
路95は動作しないので、カウンタ強制変更回路で得られ
た表示コモンカウンタ値10hがそのままコモンカウン
タ14から出力される。
When the line address value becomes 30, a jump signal SX is output from the inter-row decoder 91, and the value 30h
Display common counter value 10 indicating line spacing instead of
h is output. This sets the upper bit 11b to 01b
This is realized by replacing At this time, since the addition circuit 95 does not operate, the display common counter value 10h obtained by the counter forcible change circuit is output from the common counter 14 as it is.

【0039】ラインアドレス値が31hになると、行間
デコーダ91からジャンプ信号SXが出力され、値31
hに代えて行間スペースを示す表示コモンカウンタ値2
1hが出力される。これはその上位ビット11bを10
bに置き換えることにより実現される。このとき、加算
回路95は動作しないので、カウンタ強制変更回路で得
られた表示コモンカウンタ値21hがそのままコモンカ
ウンタ14から出力される。
When the line address value becomes 31h, a jump signal SX is output from the inter-row decoder 91 and the value 31
Display common counter value 2 indicating line spacing instead of h
1h is output. This sets the upper bit 11b to 10
b. At this time, since the addition circuit 95 does not operate, the display common counter value 21h obtained by the counter forcible change circuit is output from the common counter 14 as it is.

【0040】ラインアドレス値が32hは、表示パネル
上でアイコンの位置を示すので、そのまま表示コモンカ
ウンタ値32hとして出力される。
Since the line address value 32h indicates the position of the icon on the display panel, it is output as the display common counter value 32h as it is.

【0041】以上の如くしてコモンカウンタ14から得
られた表示コモンカウンタ値にしたがって、有効となる
コモン出力を制御することにより、図6に示されるよう
に、表示パネル1A上では、第1乃至第3文字表示列M
1〜M3の各行間にスペースラインSL1〜SL2が挿
入された形で複数行に亘る文字表示が実行される。
By controlling the effective common output in accordance with the display common counter value obtained from the common counter 14 as described above, as shown in FIG. Third character display string M
Character display over a plurality of lines is executed with the space lines SL1 and SL2 inserted between the lines 1 to M3.

【0042】コモンカウンタ14は、簡単な論理回路に
よって実現することができるので、従来のように、CP
Uにおいて複雑なプログラムを実行させるのに比べ、1
6ドットのフォントデータを表示データRAM6に書き
込む場合、16ドットのフォントデータを単純に8ドッ
トに分割し、8ビットずつ各ページアドレスとカラムア
ドレスで指定したメモリ領域に書き込むことができるの
で、CPUに大きな負担を掛けずに行間スペースを簡単
に挿入することができる。
The common counter 14 can be realized by a simple logic circuit.
Compared to running complex programs in U
When writing the 6-dot font data into the display data RAM 6, the 16-dot font data can be simply divided into 8 dots and written 8 bits at a time in the memory area specified by each page address and column address. The space between lines can be easily inserted without imposing a large burden.

【0043】[0043]

【発明の効果】本発明によれば、フォントデータを表示
データRAMに書き込む場合、単純に所定のドットに分
割してこれを単位に各ページアドレスとカラムアドレス
とで指定したメモリ領域に書き込むだけで、行間にスペ
ースを設けて表示させることができるので、フォントデ
ータを表示データRAMに書き込む場合のCPUの負担
が小さくて済む。
According to the present invention, when font data is written to the display data RAM, it is simply divided into predetermined dots and written in a memory area specified by each page address and column address in units of these dots. Since it is possible to provide a display with a space between lines, it is possible to reduce the load on the CPU when writing font data to the display data RAM.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明による表示制御装置の実施の形態の一例
を示すブロック図。
FIG. 1 is a block diagram showing an example of an embodiment of a display control device according to the present invention.

【図2】図1に示した表示データRAM内に格納される
漢字ドット表示データの様子を説明するためのアドレス
構成図の一部を示す図。
FIG. 2 is a diagram showing a part of an address configuration diagram for explaining a state of kanji dot display data stored in a display data RAM shown in FIG. 1;

【図3】図1に示した表示データRAM内に格納される
漢字ドット表示データの様子を説明するためのアドレス
構成図の残りの部分を示す図。
FIG. 3 is a diagram showing the remaining part of the address configuration diagram for explaining the state of the kanji dot display data stored in the display data RAM shown in FIG. 1;

【図4】図1に示したコモンカウンタの詳細ブロック
図。
FIG. 4 is a detailed block diagram of the common counter shown in FIG. 1;

【図5】図4に示したコモンカウンタの動作を説明する
ための説明図。
FIG. 5 is an explanatory diagram for explaining an operation of the common counter shown in FIG. 4;

【図6】図1に示した表示制御装置によって複数行の文
字列を表示した場合の様子を示す図。
FIG. 6 is a view showing a state in which a character string of a plurality of lines is displayed by the display control device shown in FIG. 1;

【符号の説明】[Explanation of symbols]

1 液晶表示装置 1A 表示パネル 2 表示制御装置 3 MPUインタフェース 4 コマンドデコーダ 5 表示データメモリブロック 6 表示データRAM 7 入出回路 8 カラムアドレスデコーダ 9 ラインアドレスジェネレータ 10 表示データラッチ 11 ページアドレスレジスタ 12 カラムアドレスレジスタ 13 カラムアドレスカウンタ 14 コモンカウンタ 15 液晶駆動回路 16 液晶電源回路 17 CR発振回路 18 表示タイミング回路 91 行間デコーダ 92 行ブロックデコーダ 93 カウンタ値強制変更回路 94 加算回路 95 分周回路 M1〜M3 文字表示列 SX ジャンプ信号 Reference Signs List 1 liquid crystal display device 1A display panel 2 display control device 3 MPU interface 4 command decoder 5 display data memory block 6 display data RAM 7 input / output circuit 8 column address decoder 9 line address generator 10 display data latch 11 page address register 12 column address register 13 Column address counter 14 Common counter 15 Liquid crystal drive circuit 16 Liquid crystal power supply circuit 17 CR oscillation circuit 18 Display timing circuit 91 Inter-row decoder 92 Row block decoder 93 Counter value forced change circuit 94 Addition circuit 95 Divider circuit M1 to M3 Character display string SX jump signal

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI G09G 3/36 G09G 3/36 5/24 650 5/24 650T ──────────────────────────────────────────────────の Continued on the front page (51) Int.Cl. 6 Identification code FI G09G 3/36 G09G 3/36 5/24 650 5/24 650T

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 表示すべき文字フォントのドット表示デ
ータを受け取り、表示すべき文字フォントのドット表示
データを一旦表示データRAM内の文字表示領域と同じ
構成の記憶領域に展開して格納した後、コモンカウンタ
からのコモンカウンタ値に従って前記表示データRAM
内に格納されているドット表示データを文字表示領域の
1ラインに相当するラインデータを単位として読み出
し、表示データラッチにラッチし、前記コモンカウンタ
からのコモンカウンタ値に同期させて、ドットマトリク
スの表示パネルに複数行に亘って表示させるようにした
表示制御方法において、 スペースラインデータを前記表示データRAM内の所定
のラインアドレスに予め格納しておき、前記表示データ
RAMからラインデータを順次指定して読み出すための
ラインアドレス値とコモンドライバの駆動波形を形成す
る前記コモンカウンタ値との間の対応関係を変更するこ
とによって、前記スペースラインデータを前記表示パネ
ル上の行間の位置でスペースラインとして表示すること
を特徴とする表示制御方法。
1. After receiving dot display data of a character font to be displayed and temporarily expanding and storing dot display data of the character font to be displayed in a storage area having the same configuration as a character display area in a display data RAM, The display data RAM according to a common counter value from a common counter.
The dot display data stored therein is read out in units of line data corresponding to one line of the character display area, latched in a display data latch, and synchronized with a common counter value from the common counter to display a dot matrix. In a display control method for displaying a plurality of lines on a panel, space line data is stored in advance at a predetermined line address in the display data RAM, and line data is sequentially designated from the display data RAM. The space line data is displayed as a space line at a position between rows on the display panel by changing a correspondence between a line address value for reading and the common counter value forming a driving waveform of a common driver. A display control method, comprising:
【請求項2】 表示すべき文字フォントのドット表示デ
ータを文字表示領域と同じ構成の記憶領域に展開して格
納しておく表示データRAMと、ラインアドレス値の元
となる内部コモンカウンタ値と、コモンドライバの駆動
波形の元となる表示コモンカウンタ値を出力するコモン
カウンタと、該内部コモンカウンタ値に応答し前記表示
データRAMからドット表示データを複数のラインデー
タとして読み出すためのラインアドレス値を発生するラ
インアドレスジェネレータと、前記ラインアドレス値に
応答して前記表示データRAMから読み出されたライン
データを順次ラッチしておくためのラッチ手段とを備
え、前記表示コモンカウンタ値に応答し前記ラッチ手段
にラッチされているラインデータに基づいて前記表示パ
ネルに所要の文字を複数行に亘って表示させるようにし
た表示制御装置において、 前記コモンカウンタが、 内部コモンカウンタ値が前記表示パネル上での行間スペ
ース表示のためのラインアドレス値に相当しているか否
かを判別する第1判別手段と、 内部コモンカウンタ値が前記表示データRAM上での何
行目の文字データについてのラインアドレス値に相当し
ているか否かを判別する第2判別手段と、前記ラインア
ドレス値に応答して前記表示データRAMから読み出し
たラインデータを前記表示パネル上の行間にスペースラ
インを挿入した位置に表示するコモンドライバの駆動波
形を作るため、前記第1及び第2判別手段の各判別結果
に基づき、前記内部コモンカウンタ値を修正して表示コ
モンカウンタ値を得る修正手段とを有し、該修正手段か
らの表示コモンカウンタ値がコモンドライバの駆動波形
を作るためのコモンカウンタ値として使用されることを
特徴とする表示制御装置。
2. A display data RAM for storing dot display data of a character font to be displayed in a storage area having the same configuration as a character display area, an internal common counter value serving as a source of a line address value, A common counter that outputs a display common counter value that is a source of a drive waveform of the common driver; and a line address value for reading dot display data as a plurality of line data from the display data RAM in response to the internal common counter value. A line address generator, and latch means for sequentially latching line data read from the display data RAM in response to the line address value, wherein the latch means responds to the display common counter value. The required characters are duplicated on the display panel based on the line data latched in In a display control device configured to display over several lines, the common counter determines whether or not an internal common counter value corresponds to a line address value for displaying a space between lines on the display panel. First determining means, second determining means for determining whether or not the internal common counter value corresponds to the line address value of the line data of the character data on the display data RAM; In order to generate a drive waveform of the common driver for displaying the line data read out from the display data RAM in a position where a space line is inserted between rows on the display panel in response to the line data, each of the determination results of the first and second determination means Correction means for correcting the internal common counter value to obtain a display common counter value based on the Display control apparatus characterized by down counter value is used as a common counter value to make the driving waveform of the common driver.
JP10102892A 1998-04-14 1998-04-14 Display control method and device Expired - Fee Related JP2943067B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP10102892A JP2943067B1 (en) 1998-04-14 1998-04-14 Display control method and device
KR1019990012548A KR19990083092A (en) 1998-04-14 1999-04-09 Method and apparatus of controlling display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10102892A JP2943067B1 (en) 1998-04-14 1998-04-14 Display control method and device

Publications (2)

Publication Number Publication Date
JP2943067B1 true JP2943067B1 (en) 1999-08-30
JPH11296156A JPH11296156A (en) 1999-10-29

Family

ID=14339523

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10102892A Expired - Fee Related JP2943067B1 (en) 1998-04-14 1998-04-14 Display control method and device

Country Status (2)

Country Link
JP (1) JP2943067B1 (en)
KR (1) KR19990083092A (en)

Also Published As

Publication number Publication date
JPH11296156A (en) 1999-10-29
KR19990083092A (en) 1999-11-25

Similar Documents

Publication Publication Date Title
EP0349145B1 (en) Flat panel display attribute generator
JPH07175445A (en) Liquid crystal driver built-in memory and liquid crystal display
JPH06186942A (en) Display device
JPH05210085A (en) Display controller
JP2943067B1 (en) Display control method and device
JP3074378B2 (en) Display control method and device
JPH06133241A (en) Screen display device
JPS61282886A (en) Information processor
JPS62166392A (en) Address circuit for multi-panel display unit
JPS6250818A (en) Lcd display device
JP3319031B2 (en) Display device
JP3263645B2 (en) Display microcomputer
JP2903565B2 (en) Character display device
JP2599359B2 (en) Display control device
JPH096318A (en) Display control device
JP2642350B2 (en) Display control device
JPS622298A (en) Display control system for liquid crystal display crt controller
JPH01277890A (en) Display control system
JP2000347646A (en) Display control device and display system
KR19990025536A (en) LCD Graphics Driver with Embedded Fonts
JPS59219790A (en) Display system of discharge display panel
JPH10207428A (en) Display controller and display device
JPS62150290A (en) Character display unit
JPS63101898A (en) Liquid crystal display control circuit
JPH02213891A (en) Display device

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080625

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090625

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100625

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100625

Year of fee payment: 11

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100625

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110625

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120625

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130625

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees