JP2903682B2 - Display device - Google Patents

Display device

Info

Publication number
JP2903682B2
JP2903682B2 JP2267684A JP26768490A JP2903682B2 JP 2903682 B2 JP2903682 B2 JP 2903682B2 JP 2267684 A JP2267684 A JP 2267684A JP 26768490 A JP26768490 A JP 26768490A JP 2903682 B2 JP2903682 B2 JP 2903682B2
Authority
JP
Japan
Prior art keywords
character
character generator
display
code
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2267684A
Other languages
Japanese (ja)
Other versions
JPH04143795A (en
Inventor
睦夫 野上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2267684A priority Critical patent/JP2903682B2/en
Publication of JPH04143795A publication Critical patent/JPH04143795A/en
Application granted granted Critical
Publication of JP2903682B2 publication Critical patent/JP2903682B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ワードプロセッサ、パーソナルコンピュー
タ等に使用するコートキャラクタジェネレータ方式の表
示装置に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a court character generator type display device used for a word processor, a personal computer, and the like.

従来の技術 従来、この種の表示装置は、第3図に示すように、表
示アドレス生成手段(以下、CRTCと称す)51、コードメ
モリ52、キャラクタジェネレータ53を備えている。
2. Description of the Related Art Conventionally, this type of display device includes a display address generating means (hereinafter referred to as CRTC) 51, a code memory 52, and a character generator 53, as shown in FIG.

そして、CRTC51から出力される表示アドレスに従って
コードメモリ52から文字コードが読み出され、この文字
コードに従ってキャラクタジェネレータ53から所望文字
フォントが読み出されることにより、CRT等の表示手段5
4に文字、記号などが表示されるように構成されてい
る。
The character code is read from the code memory 52 in accordance with the display address output from the CRTC 51, and the desired character font is read from the character generator 53 in accordance with the character code.
4 is configured to display characters, symbols, and the like.

したがって、CRTC51、コードメモリ52、キャラクタジ
ェネレータ53が各々物理的存在として必要不可欠な構成
要素となっている。
Therefore, the CRTC 51, the code memory 52, and the character generator 53 are each an essential component as a physical entity.

発明が解決しようとする課題 しかしながら、上記従来の表示装置では、コードメモ
リ52が物理的存在として(別のメモリICチップとして)
必要不可欠な構成要素であるため、おのずから低コスト
化に限界があるという問題があった。
However, in the above conventional display device, the code memory 52 is physically present (as another memory IC chip).
Since it is an indispensable component, there has been a problem that there is naturally a limit in cost reduction.

本発明は、このような従来の問題を解決するものであ
り、コードメモリとしての物理的存在を不要とし、した
がって、低コスト化を図ることができるようにした表示
装置を提供することを目的とするものである。
An object of the present invention is to solve such a conventional problem, and an object of the present invention is to provide a display device which does not require a physical existence as a code memory, and thus can reduce the cost. Is what you do.

課題を解決するための手段 本発明は、上記目的を達成するために、表示アドレス
を出力する表示アドレス生成手段と、RAMにより構成さ
れ、文字、記号などの表示データを蓄積すると共に、一
部に文字コードを蓄積したキャラクタジェネレータと、
このキャラクタジェネレータに対し、文字コード用と表
示データ用のアクセスを時分割に行うための手段とを備
えたものである。
Means for Solving the Problems In order to achieve the above object, the present invention comprises a display address generating means for outputting a display address and a RAM, and accumulates display data such as characters and symbols, and partially stores the display data. A character generator that stores character codes,
The character generator is provided with means for performing time-division access for character codes and display data.

作用 したがって、本発明によれば、キャラクタジェネレー
タをRAMにより構成し、文字、記号などの表示データを
蓄積すると共に、文字コードを蓄積し、コードメモリと
本来のキャラクタジェネレータとして、時分割で文字コ
ードと表示データのアクセスを行うことができるように
しているので、コードメモリの物理的存在を不要とする
ことができる。
Therefore, according to the present invention, a character generator is constituted by a RAM, which stores display data such as characters and symbols, stores a character code, and serves as a code memory and an original character generator. Since the display data can be accessed, the physical existence of the code memory can be eliminated.

実施例 以下、本発明の一実施例について図面を参照しながら
説明する。
Embodiment Hereinafter, an embodiment of the present invention will be described with reference to the drawings.

第1図は本発明の一実施例における表示装置を示す概
略構成図である。
FIG. 1 is a schematic configuration diagram showing a display device according to an embodiment of the present invention.

第1図において、1は表示アドレスを出力する表示ア
ドレス生成手段(以下、CRTCと称す)、2はRAM(ラン
ダムアクセスメモリ)により構成されたキャラクタジェ
ネレータであり、文字、記号などの表示データが蓄積さ
れると共に、一部に文字コードが蓄積されている。3は
CRTC1とキャラクタジェネレータ2との間に挿入された
マルチプレクサ、4はキャラクタジェネレータ2とCRT
等の表示手段5の間に挿入されたデマルチプレクサであ
り、これらマルチプレクサ3とデマルチプレクサ4はキ
ャラクタジェネレータ2へのアクセスを文字コード用の
アクセスと表示データ(文字フォント)用のアクセスと
を時分割で切り替える役目を果たしている。すなわち、
マルチプレクサ3はキャラクタジェネレータ2へのアド
レスをCRTC1出力の表示アドレスとキャラクタジェネレ
ータ2出力の文字コードは時分割で切り替え、デマルチ
プレクサ4はキャラクタジェネレータ2の出力を時分割
で文字コードと表示データに切り替える。
In FIG. 1, reference numeral 1 denotes a display address generating means (hereinafter referred to as CRTC) for outputting a display address, and 2 denotes a character generator constituted by a RAM (random access memory), which accumulates display data such as characters and symbols. At the same time, character codes are partially stored. 3 is
Multiplexer inserted between CRTC1 and character generator 2, 4 is character generator 2 and CRT
And the like. The multiplexer 3 and the demultiplexer 4 time-divide the access to the character generator 2 into the access for the character code and the access for the display data (character font). It plays the role of switching. That is,
The multiplexer 3 switches the address of the character generator 2 to the display address of the output of the CRTC1 and the character code of the output of the character generator 2 in a time division manner, and the demultiplexer 4 switches the output of the character generator 2 to the character code and the display data in a time division manner.

以上の構成において、以下、その動作について第2図
のタイミングチャートを参照しながら説明する。
The operation of the above configuration will be described below with reference to the timing chart of FIG.

第2図のタイミングチャートは1文字時間内における
キャラクタジェネレータ2に対するアクセスを示してい
る。
The timing chart of FIG. 2 shows access to the character generator 2 within one character time.

1文字時間の基本クロックaにおける前半において
は、マルチプレクサ3は、CRTC1の出力である表示アド
レスbを選択し、この表示アドレスをキャラクタジェネ
レータ2へ出力する。この表示アドレスbに対してキャ
ラクタジェネレータ2はデータを出力する。デマルチプ
レクサ4はキャラクタジェネレータ2からの出力を入力
とし、マルチプレクサ3に対して文字コードを出力す
る。1文字時間の基本クロックaにおける後半において
は、マルチプレクサ3はデマルチプレクサ4からの上記
文字コードを選択し、キャラクタジェネレータ2に対し
て出力する。キャラクタジェネレータ2はこの文字コー
ドに対してデータを出力する。デマルチプレクサ4はこ
のキャラクタジェネレータ2からの出力を入力とし、表
示手段5へ表示データ(文字フォント等)を出力する。
In the first half of the basic clock a for one character time, the multiplexer 3 selects the display address b which is the output of the CRTC 1 and outputs this display address to the character generator 2. The character generator 2 outputs data to the display address b. The demultiplexer 4 receives an output from the character generator 2 as an input and outputs a character code to the multiplexer 3. In the latter half of the basic clock a for one character time, the multiplexer 3 selects the character code from the demultiplexer 4 and outputs it to the character generator 2. Character generator 2 outputs data for this character code. The demultiplexer 4 receives the output from the character generator 2 and outputs display data (character font and the like) to the display means 5.

このように、上記実施例によれば、キャラクタジェネ
レータ2をRAMにより構成し、コードメモリを兼用し得
るようにし、マルチプレクサ3とデマルチプレクサ4を
用いてキャラクタジェネレータ2を時分割でアクセスす
るようにしているので、コードメモリの物理的な存在を
不要とすることができ、したがって、1つのメモリICチ
ップで済み、安価で高信頼性の表示装置を実現すること
ができる。
As described above, according to the above-described embodiment, the character generator 2 is configured by the RAM so that the character generator 2 can also serve as the code memory, and the character generator 2 is accessed in a time-division manner using the multiplexer 3 and the demultiplexer 4. Therefore, the physical existence of the code memory can be made unnecessary, so that only one memory IC chip is required, and an inexpensive and highly reliable display device can be realized.

なお、本実施例においては、キャラクタジェネレータ
2にコードメモリを代用できる未使用領域が存在するこ
とが必要であることは言うまでもない。また、表示手段
5としてCRTに限定されるものではない。
In the present embodiment, it is needless to say that the character generator 2 needs to have an unused area that can substitute a code memory. Further, the display means 5 is not limited to a CRT.

発明の効果 以上説明したように本発明によれば、キャラクタジェ
ネレータをRAMにより構成し、文字、記号などの表示デ
ータを蓄積すると共に、文字コードを蓄積し、コードメ
モリと本来のキャラクタジェネレータとして、時分割で
文字コードと表示データのアクセスを行うことができる
ようにしているので、コードメモリの物理的存在を不要
とすることができる。したがって、低コスト化を図るこ
とができる。
Effect of the Invention As described above, according to the present invention, a character generator is constituted by a RAM, which accumulates display data such as characters and symbols, accumulates character codes, and serves as a code memory and an original character generator. Since the character code and the display data can be accessed by the division, the physical existence of the code memory can be eliminated. Therefore, cost reduction can be achieved.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例における表示装置を示す概略
構成図、第2図は上記実施例の動作説明用のタイミング
チャート、第3図は従来の表示装置を示す概略構成図で
ある。 1……CRTC、2……キャラクタジェネレータ、3……マ
ルチプレクサ、4……デマルチプレクサ、5……表示手
段。
FIG. 1 is a schematic configuration diagram showing a display device in one embodiment of the present invention, FIG. 2 is a timing chart for explaining the operation of the above embodiment, and FIG. 3 is a schematic configuration diagram showing a conventional display device. 1 ... CRTC, 2 ... Character generator, 3 ... Mux, 4 ... Demultiplexer, 5 ... Display means.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】表示アドレスを出力する表示アドレス生成
手段と、RAMにより構成され、文字、記号などの表示デ
ータを蓄積すると共に、一部に文字コードを蓄積したキ
ャラクタジェネレータと、このキャラクタジェネレータ
に対し、文字コード用と表示データ用のアクセスを1文
字時間内で時分割に行うための手段とを備えた表示装
置。
1. A character generator comprising a display address generating means for outputting a display address, a RAM, storing display data such as characters and symbols, and partially storing a character code. A means for time-divisionally accessing character code and display data within one character time.
JP2267684A 1990-10-04 1990-10-04 Display device Expired - Fee Related JP2903682B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2267684A JP2903682B2 (en) 1990-10-04 1990-10-04 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2267684A JP2903682B2 (en) 1990-10-04 1990-10-04 Display device

Publications (2)

Publication Number Publication Date
JPH04143795A JPH04143795A (en) 1992-05-18
JP2903682B2 true JP2903682B2 (en) 1999-06-07

Family

ID=17448097

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2267684A Expired - Fee Related JP2903682B2 (en) 1990-10-04 1990-10-04 Display device

Country Status (1)

Country Link
JP (1) JP2903682B2 (en)

Also Published As

Publication number Publication date
JPH04143795A (en) 1992-05-18

Similar Documents

Publication Publication Date Title
US4388621A (en) Drive circuit for character and graphic display device
JPS5958538A (en) Character pattern display device
JP2903682B2 (en) Display device
JPS638488B2 (en)
JPH0636550A (en) Semiconductor memory
US6430647B1 (en) Data processing system for use in conjunction with a font card or the like
EP0420291B1 (en) Display control device
KR910000301B1 (en) Udc input/output apparatus and method for computer
JPH0556598B2 (en)
KR900007282B1 (en) Method for printing a three times enlarged korea-alphabetsin dot matrix printer
JPS5927911B2 (en) Display device control method
JPS6173189A (en) Crt display control circuit
JPH052875A (en) Video memory
JPH0134383B2 (en)
JPH03113493A (en) Access method for external character memory
JPS6140999B2 (en)
JPS6231886A (en) Display controller
JPH03288194A (en) Cursor storage control circuit
JPH03149594A (en) Video ram device for character display
JPH0334190A (en) Semiconductor memory device
Dowd RISC vector CPU's and crossbars in desktops
KR920009074A (en) N-bit digital pulse generator using personal computer
JPH0895746A (en) Display controller
JPS604978A (en) Display controller
JPS62169194A (en) Display unit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees