JP2727557B2 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device

Info

Publication number
JP2727557B2
JP2727557B2 JP63071052A JP7105288A JP2727557B2 JP 2727557 B2 JP2727557 B2 JP 2727557B2 JP 63071052 A JP63071052 A JP 63071052A JP 7105288 A JP7105288 A JP 7105288A JP 2727557 B2 JP2727557 B2 JP 2727557B2
Authority
JP
Japan
Prior art keywords
layer
insulating layer
forming
gate electrode
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63071052A
Other languages
Japanese (ja)
Other versions
JPH01243587A (en
Inventor
正孝 新宮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP63071052A priority Critical patent/JP2727557B2/en
Publication of JPH01243587A publication Critical patent/JPH01243587A/en
Application granted granted Critical
Publication of JP2727557B2 publication Critical patent/JP2727557B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ゲート電極を絶縁層が覆っている半導体装
置の製造方法に関するものである。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a semiconductor device in which an insulating layer covers a gate electrode.

〔発明の概要〕[Summary of the Invention]

本発明は、上記の様な半導体装置の製造方法におい
て、導電層と絶縁層と絶縁層に対するエッチングストッ
パ層とを順次に積層させ、これらをゲート電極のパター
ンに加工し、不純物を含有する導電層とエッチングスト
ッパ層とをソース・ドレイン電極のパターンに同時に加
工することによって、簡単な工程でゲート電極を確実に
絶縁しつつ、ソース・ドレイン電極とソース・ドレイン
領域とをセルファラインでコンタクトさせることが可能
な様にしたものである。
The present invention provides a method for manufacturing a semiconductor device as described above, in which a conductive layer, an insulating layer, and an etching stopper layer for the insulating layer are sequentially laminated, and these are processed into a pattern of a gate electrode, and the conductive layer containing impurities is formed. And the etching stopper layer are simultaneously processed into a source / drain electrode pattern, so that the source / drain electrodes and the source / drain regions can be in contact with self-line while securely insulating the gate electrode by a simple process. It was made possible.

〔従来の技術〕[Conventional technology]

MOS−FETのソース・ドレイン電極とソース・ドレイン
領域とをセルファラインでコンタクトさせることができ
れば、MOS−FETの集積度を向上させることができる。
If the source / drain electrodes of the MOS-FET can be in contact with the source / drain regions by self-alignment, the degree of integration of the MOS-FET can be improved.

このための一つの方法として、特開昭61−123181号公
報には、ゲート電極を絶縁層で覆っておき、不純物含有
層から半導体基板中へ不純物を固相−固相拡散させるこ
とによってソース・ドレイン領域を形成すると共に、そ
の不純物含有層をソース・ドレイン電極としても利用す
る方法が開示されている。
As one method for this, JP-A-61-123181 discloses a method in which a gate electrode is covered with an insulating layer and impurities are solid-phase-solid diffused from an impurity-containing layer into a semiconductor substrate. A method is disclosed in which a drain region is formed and the impurity-containing layer is also used as a source / drain electrode.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

しかしこの方法では、半導体基板の表面を露出させる
ために、ゲート電極を覆っている絶縁層をエッチングす
る時に、この絶縁層がゲート電極の特に肩部で過剰にエ
ッチングされ易い。このため、この方法で製造された半
導体装置では、ゲート電極の絶縁不良が起り易い。
However, in this method, when the insulating layer covering the gate electrode is etched to expose the surface of the semiconductor substrate, the insulating layer is likely to be excessively etched, particularly at the shoulder of the gate electrode. For this reason, in the semiconductor device manufactured by this method, insulation failure of the gate electrode is likely to occur.

この様な課題を解決するための一つの方法が特開昭61
−154049号公報に開示されてはいるが、この方法は工程
が極めて複雑であり現実的でない。
One method for solving such a problem is disclosed in
Although disclosed in JP-A-154049, the method is extremely complicated and impractical.

〔課題を解決するための手段〕[Means for solving the problem]

本発明による半導体装置の製造方法は、第1の導電層
15と第1の絶縁層16と絶縁層16、21に対するエッチング
ストッパ層17とを半導体基板11上に順次に積層させる工
程と、前記エッチングストッパ層17と前記第1の絶縁層
16と前記第1の導電層15とをゲート電極のパターンに加
工する工程と、前記ゲート電極のパターンを覆って前記
半導体基板11上に第2の絶縁層21を形成する工程と、前
記第2の絶縁層21に対する異方性エッチングを行うこと
によって、前記ゲート電極のパターンの側壁に前記第2
の絶縁層21を残した状態で前記半導体基板11に露出部を
形成する工程と、不純物を含有しており前記露出部に接
する第2の導電層22を前記半導体基板11上に形成する工
程と、前記第2の導電層22から前記露出部を介して前記
半導体基板11中へ前記不純物を拡散させることによって
ソース・ドレイン領域23a、23bを形成する工程と、前記
第2の導電層22及び前記エッチングストッパ層17をソー
ス・ドレイン電極22a、22bのパターンに同時に加工する
工程とを夫々具備している。
The method of manufacturing a semiconductor device according to the present invention includes the first conductive layer
A step of sequentially laminating 15, a first insulating layer 16, and an etching stopper layer 17 for the insulating layers 16, 21 on the semiconductor substrate 11;
Processing the 16 and the first conductive layer 15 into a gate electrode pattern; forming a second insulating layer 21 on the semiconductor substrate 11 so as to cover the gate electrode pattern; The second insulating layer 21 is subjected to anisotropic etching, so that the second side wall of the gate electrode pattern is formed.
Forming an exposed portion in the semiconductor substrate 11 with the insulating layer 21 remaining, and forming a second conductive layer 22 containing impurities and in contact with the exposed portion on the semiconductor substrate 11; Forming the source / drain regions 23a and 23b by diffusing the impurity from the second conductive layer 22 into the semiconductor substrate 11 through the exposed portion; and forming the second conductive layer 22 and the Simultaneously processing the etching stopper layer 17 into patterns of the source / drain electrodes 22a and 22b.

〔作用〕[Action]

本発明による半導体装置の製造方法では、第1の絶縁
層16上に絶縁層16、21に対するエッチングストッパ層17
を積層させ、このエッチングストッパ層17をも含めてゲ
ート電極のパターンに加工しているので、第2の絶縁層
21に対する異方性エッチング時に第1の絶縁層16がエッ
チングされることはない。
In the method for manufacturing a semiconductor device according to the present invention, the etching stopper layer 17 for the insulating layers 16 and 21 is formed on the first insulating layer 16.
Are laminated and processed into a gate electrode pattern including the etching stopper layer 17, so that the second insulating layer
The first insulating layer 16 is not etched during the anisotropic etching for 21.

しかも、第1の絶縁層16のエッチング防止に必要な工
程は、エッチングストッパ層17の積層及びパターニング
のみであるので、工程は簡単である。また、エッチング
ストッパ層17は後に第2の導電層22と同時にソース・ド
レイン電極22a、22bのパターンに加工するので、工程は
更に簡単である。
Moreover, the steps required to prevent the etching of the first insulating layer 16 are only the lamination and patterning of the etching stopper layer 17, so that the steps are simple. Further, since the etching stopper layer 17 is later processed into the pattern of the source / drain electrodes 22a and 22b simultaneously with the second conductive layer 22, the process is further simplified.

そして、ゲート電極のパターンの側壁に第2の絶縁層
21を残した状態で半導体基板11に露出部を形成し、不純
物を含有しており露出部に接する第2の導電層22からの
固相−固相拡散でソース・ドレイン領域23a、23bを形成
すると共に、第2の導電層22をソース・ドレイン電極22
a、22bとしても利用しているので、ソース・ドレイン電
極22a、22bとソース・ドレイン領域23a、23bとをセルフ
ァラインでコンタクトさせることができる。
Then, a second insulating layer is formed on the side wall of the gate electrode pattern.
An exposed portion is formed in the semiconductor substrate 11 with the portion 21 left, and source / drain regions 23a and 23b are formed by solid-phase diffusion from the second conductive layer 22 containing impurities and in contact with the exposed portion. In addition, the second conductive layer 22 is
Since they are also used as a and 22b, the source / drain electrodes 22a and 22b and the source / drain regions 23a and 23b can be in contact with each other by self-alignment.

また、エッチングストッパ層17はゲート電極のパター
ンに加工し更にソース・ドレイン電極22a、22bのパター
ンに加工しているので、エッチングストッパ層17が殆ど
残らず、エッチングストッパ層17が残ることによる影響
を抑制することができる。
Further, since the etching stopper layer 17 is processed into the pattern of the gate electrode and further processed into the pattern of the source / drain electrodes 22a and 22b, the etching stopper layer 17 hardly remains and the influence of the remaining etching stopper layer 17 is reduced. Can be suppressed.

〔実施例〕〔Example〕

以下、MOS−FETの製造に適用した本発明の一実施例
を、第1図を参照しながら説明する。
Hereinafter, an embodiment of the present invention applied to the manufacture of a MOS-FET will be described with reference to FIG.

本実施例では、第1A図に示す様に、P型のSi基板11の
表面にフィールド酸化膜であるSiO2膜12を形成して素子
形成領域13を定め、この素子形成領域13の表面にゲート
酸化膜であるSiO2膜14を形成する。
In this embodiment, as shown in FIG. 1A, an element formation region 13 is defined by forming a SiO 2 film 12 as a field oxide film on the surface of a P-type Si substrate 11, and the surface of the element formation region 13 is formed. An SiO 2 film 14, which is a gate oxide film, is formed.

その後、Si基板11上に、ゲート電極を形成するための
多結晶Si層15と、SiO2層16と、500Å程度の薄い多結晶S
i層17とを、夫々CVDによって順次に積層させる。そして
多結晶Si層17上に、更にレジスト層(図示せず)を形成
する。
Thereafter, on the Si substrate 11, a polycrystalline Si layer 15 for forming a gate electrode, an SiO 2 layer 16, and a thin polycrystalline S
The i-layer 17 is sequentially laminated by CVD. Then, a resist layer (not shown) is further formed on polycrystalline Si layer 17.

次に、レジスト層をパターニングすることによって、
第1B図に示す様にエッチングマスク18を形成する。
Next, by patterning the resist layer,
An etching mask 18 is formed as shown in FIG. 1B.

そしてこのエッチングマスク18を共通に用い、エッチ
ングガスを順次に変えて3段階のRIEを行うことによっ
て、第1B図に示す様に、多結晶Si層17とSiO2層16と結晶
Si層15とをゲート電極のパターンにエッチングする。
Then, by using this etching mask 18 in common and performing the three-stage RIE by sequentially changing the etching gas, as shown in FIG. 1B, the polycrystalline Si layer 17, the SiO 2 layer 16 and the
The Si layer 15 is etched into a gate electrode pattern.

その後、エッチングマスク18を除去するが、この時点
で、多結晶Si層15、SiO2層16及び多結晶Si層17やSiO2
12をマスクにして、LDDのN-領域を形成するためのイオ
ン注入を行ってもよい。
Thereafter, the etching mask 18 is removed. At this point, the polycrystalline Si layer 15, the SiO 2 layer 16, the polycrystalline Si layer 17, and the SiO 2 film are removed.
Using 12 as a mask, ion implantation for forming the N region of the LDD may be performed.

次に、CVDによってSi基板11上にSiO2層を形成し、こ
のSiO2層の全面に対してRIEを行って、第1C図に示す様
に、多結晶Si層15とSiO2層16との側壁にSiO2層21を残し
た状態でSi基板11の表面を露出させる。
Next, an SiO 2 layer is formed on the Si substrate 11 by CVD, and RIE is performed on the entire surface of the SiO 2 layer, and as shown in FIG. 1C, a polycrystalline Si layer 15 and an SiO 2 layer 16 are formed. The surface of the Si substrate 11 is exposed with the SiO 2 layer 21 left on the side wall of the substrate.

このとき、SiO2層16上に多結晶Si層17が存在してお
り、SiO2層16と多結晶Si層17とはエッチング特性が互い
に異なる。従って、Si基板11の表面を露出させるために
SiO2層21に対してオーバエッチングを行っても、SiO2
16がエッチングされて目減りすることはない。
At this time, there are polycrystalline Si layer 17 on the SiO 2 layer 16, the etching characteristics and the SiO 2 layer 16 and the polycrystalline Si layer 17 are different from each other. Therefore, in order to expose the surface of the Si substrate 11,
Even if over-etching is performed on the SiO 2 layer 21, the SiO 2 layer
16 is not etched away.

次に、第1D図に示す様に、多結晶Si層22をSi基板11上
にCVDによって形成する。この時、多結晶Si層22と多結
晶Si層17とは互いに一体となる。その後、これらの多結
晶Si層22と多結晶Si層17とに、不純物をイオン注入す
る。
Next, as shown in FIG. 1D, a polycrystalline Si layer 22 is formed on the Si substrate 11 by CVD. At this time, the polycrystalline Si layer 22 and the polycrystalline Si layer 17 are integrated with each other. Thereafter, impurities are ion-implanted into the polycrystalline Si layer 22 and the polycrystalline Si layer 17.

次に、多結晶Si層22からSi基板11中へ不純物を固相−
固相拡散させることによって、第1E図に示す様に、ソー
ス・ドレイン領域23a、23bを形成する。その後、多結晶
Si層22をソース・ドレイン電極22a、22bのパターンにエ
ッチングする。
Next, impurities are solid-phased into the Si substrate 11 from the polycrystalline Si layer 22.
By solid-phase diffusion, source / drain regions 23a and 23b are formed as shown in FIG. 1E. Then polycrystalline
The Si layer 22 is etched into a pattern of the source / drain electrodes 22a and 22b.

次に、層間絶縁膜であるSiO2膜(図示せず)をCVDで
形成し、このSiO2膜に電極窓(図示せず)を形成し、こ
の電極窓を介してソース・ドレイン電極22a、22bとAl配
線(図示せず)とを接続する。
Next, an SiO 2 film (not shown) which is an interlayer insulating film is formed by CVD, an electrode window (not shown) is formed in the SiO 2 film, and the source / drain electrodes 22a and 22a are formed through the electrode window. 22b is connected to an Al wiring (not shown).

〔発明の効果〕〔The invention's effect〕

本発明による半導体装置の製造方法では、第2の絶縁
層に対する異方性エッチング時に第1の絶縁層がエッチ
ングされることはないので、簡単な工程でゲート電極を
確実に絶縁すると共にエッチングストッパ層が残ること
による影響を抑制しつつ、ソース・ドレイン電極とソー
ス・ドレイン領域とをセルファラインでコンタクトさせ
ることが可能である。
In the method of manufacturing a semiconductor device according to the present invention, the first insulating layer is not etched during the anisotropic etching of the second insulating layer. It is possible to make the source / drain electrode and the source / drain region contact with each other with a self-aligned line while suppressing the influence of the residual.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例を順次に示す側断面図であ
る。 なお図面に用いられた符号において、 11……Si基板 15……多結晶Si層 16……SiO2層 17……多結晶Si層 21……SiO2層 22……多結晶Si層 22a,22b……ソース・ドレイン電極 23a,23b……ソース・ドレイン領域 である。
FIG. 1 is a side sectional view sequentially showing one embodiment of the present invention. In the reference numerals used in the drawings, 11: Si substrate 15: polycrystalline Si layer 16: SiO 2 layer 17: polycrystalline Si layer 21: SiO 2 layer 22: polycrystalline Si layers 22a, 22b ... Source / drain electrodes 23a, 23b ... Source / drain regions.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】ゲート電極を絶縁層が覆っている半導体装
置の製造方法において、 第1の導電層と第1の前記絶縁層と前記絶縁層に対する
エッチングストッパ層とを半導体基板上に順次に積層さ
せる工程と、 前記エッチングストッパ層と前記第1の絶縁層と前記第
1の導電層とを前記ゲート電極のパターンに加工する工
程と、 前記ゲート電極のパターンを覆って前記半導体基板上に
第2の前記絶縁層を形成する工程と、 前記第2の絶縁層に対する異方性エッチングを行うこと
によって、前記ゲート電極のパターンの側壁に前記第2
の絶縁層を残した状態で前記半導体基板に露出部を形成
する工程と、 不純物を含有しており前記露出部に接する第2の導電層
を前記半導体基板上に形成する工程と、 前記第2の導電層から前記露出部を介して前記半導体基
板中へ前記不純物を拡散させることによってソース・ド
レイン領域を形成する工程と、 前記第2の導電層及び前記エッチングストッパ層をソー
ス・ドレイン電極のパターンに同時に加工する工程と を夫々具備する半導体装置の製造方法。
1. A method for manufacturing a semiconductor device in which an insulating layer covers a gate electrode, wherein a first conductive layer, the first insulating layer, and an etching stopper layer for the insulating layer are sequentially laminated on a semiconductor substrate. Forming the etching stopper layer, the first insulating layer, and the first conductive layer into a pattern of the gate electrode; and forming a second pattern on the semiconductor substrate over the pattern of the gate electrode. Forming the insulating layer, and performing anisotropic etching on the second insulating layer to form the second insulating layer on the side wall of the pattern of the gate electrode.
Forming an exposed portion on the semiconductor substrate with the insulating layer remaining, forming a second conductive layer containing impurities and in contact with the exposed portion on the semiconductor substrate; Forming a source / drain region by diffusing the impurity from the conductive layer into the semiconductor substrate through the exposed portion; and forming a pattern of the source / drain electrode using the second conductive layer and the etching stopper layer. And a step of simultaneously processing the semiconductor device.
JP63071052A 1988-03-25 1988-03-25 Method for manufacturing semiconductor device Expired - Fee Related JP2727557B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63071052A JP2727557B2 (en) 1988-03-25 1988-03-25 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63071052A JP2727557B2 (en) 1988-03-25 1988-03-25 Method for manufacturing semiconductor device

Publications (2)

Publication Number Publication Date
JPH01243587A JPH01243587A (en) 1989-09-28
JP2727557B2 true JP2727557B2 (en) 1998-03-11

Family

ID=13449365

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63071052A Expired - Fee Related JP2727557B2 (en) 1988-03-25 1988-03-25 Method for manufacturing semiconductor device

Country Status (1)

Country Link
JP (1) JP2727557B2 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61207076A (en) * 1985-03-12 1986-09-13 Nec Corp Manufacture of semiconductor device
JPH0628266B2 (en) * 1986-07-09 1994-04-13 株式会社日立製作所 Method for manufacturing semiconductor device
JPS6393150A (en) * 1986-10-08 1988-04-23 Hitachi Ltd Semiconductor device and manufacture thereof

Also Published As

Publication number Publication date
JPH01243587A (en) 1989-09-28

Similar Documents

Publication Publication Date Title
JP2934445B2 (en) Method for forming thin film transistor
JPH06252359A (en) Manufacture of semiconductor device
EP0276292B1 (en) Process for fabricating stacked mos structures
US5744835A (en) MOS semiconductor device with mask layers
JPH06163578A (en) Method for forming contact hole
JPS5843912B2 (en) Method for manufacturing semiconductor integrated circuit device
JP2730535B2 (en) Method for manufacturing semiconductor device
JPH098135A (en) Manufacture of semiconductor device
JP2727557B2 (en) Method for manufacturing semiconductor device
KR100259075B1 (en) Semiconductor device and its manufacturing method
JP3325717B2 (en) Method for manufacturing semiconductor device
JP3360970B2 (en) Method for manufacturing semiconductor device
JP2002198437A (en) Semiconductor device and its fabricating method
JP3521921B2 (en) Method for manufacturing semiconductor device
JP3235091B2 (en) Method for manufacturing MIS type semiconductor device
JP3415360B2 (en) Method for manufacturing semiconductor device
JPH088435A (en) Thin film transistor and its manufacture
JPS6154661A (en) Manufacture of semiconductor device
JP3127483B2 (en) Method for manufacturing semiconductor device
JPH11354787A (en) Manufacture of semiconductor device
JPH05259446A (en) Manufacture of semiconductor device
JPH07335873A (en) Method of manufacturing semiconductor device
JPH04343221A (en) Manufacture of semiconductor device
JPH09306866A (en) Manufacturing semiconductor device
JPH02211633A (en) Semiconductor device and manufacture thereof

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees