JP2626300B2 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device

Info

Publication number
JP2626300B2
JP2626300B2 JP9462291A JP9462291A JP2626300B2 JP 2626300 B2 JP2626300 B2 JP 2626300B2 JP 9462291 A JP9462291 A JP 9462291A JP 9462291 A JP9462291 A JP 9462291A JP 2626300 B2 JP2626300 B2 JP 2626300B2
Authority
JP
Japan
Prior art keywords
polysilicon film
film
conductivity type
type impurity
doped polysilicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP9462291A
Other languages
Japanese (ja)
Other versions
JPH05175203A (en
Inventor
正人 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP9462291A priority Critical patent/JP2626300B2/en
Publication of JPH05175203A publication Critical patent/JPH05175203A/en
Application granted granted Critical
Publication of JP2626300B2 publication Critical patent/JP2626300B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Bipolar Transistors (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、半導体装置の製造方法
に関し、特に自己整合のエミッターベース分離の半導体
装置の製造方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a semiconductor device, and more particularly to a method for manufacturing a semiconductor device having a self-aligned emitter-base separation.

【0002】[0002]

【従来の技術】近年、半導体集積回路の高速化が進み、
特にバイポーラ型半導体集積回路では自己整合型のデバ
イスが開発され実用化されている。ここで一例として、
SSTプロセス(スーパー・セルフ・アラインド・プロ
セス・テクノロジー(Super Self−alig
ned process Technology))に
ついてその製造方法を簡単に説明する。なお、説明の都
合上コレクタ領域及び埋込工程、エピタキシャル工程の
説明は省略し、ベース・エミッタ領域の形成方法につい
てのみ図13〜図18を参照して説明する。
2. Description of the Related Art In recent years, the speed of semiconductor integrated circuits has been increased,
In particular, for a bipolar semiconductor integrated circuit, a self-aligned device has been developed and put into practical use. Here, as an example,
SST process (Super Self-aligned process technology)
Need process technology) will be briefly described. The description of the collector region, the embedding process, and the epitaxial process is omitted for convenience of description, and only the method of forming the base / emitter region will be described with reference to FIGS.

【0003】まず図13に示すように、シリコン基板2
01(図示しないコレクタ領域や埋込層などが形成され
ているものとする。)表面を薄く酸化後、窒化シリコン
膜203を気相成長法により200nmの厚さに成長さ
せた後、高濃度のボロンを注入することによりボロンド
ープトポリシリコン膜204aに変換する。次にベース
及びエミッタ形成領域上のボロンドープトポリシリコン
膜204aを選択的にエッチング除去する。
[0003] First, as shown in FIG.
01 (assuming that a collector region, a buried layer, etc., not shown) are formed. After the surface is thinly oxidized, a silicon nitride film 203 is grown to a thickness of 200 nm by a vapor phase epitaxy method. By implanting boron, it is converted into a boron-doped polysilicon film 204a. Next, the boron-doped polysilicon film 204a on the base and emitter formation regions is selectively removed by etching.

【0004】次に図14に示すように、ボロンドープト
ポリシリコン膜204aの露出部を酸化し、厚さ200
nm程度の酸化シリコン膜216を形成する。
Next, as shown in FIG. 14, the exposed portion of the boron-doped polysilicon film 204a is oxidized to a thickness of 200
A silicon oxide film 216 having a thickness of about nm is formed.

【0005】その後図15に示すように、熱リン酸を用
いて窒化シリコン膜203の露出部をエッチング除去
し、更にボロンドープトポリシリコン膜204aに被覆
されている領域までアンダーカットを施す。次にシリコ
ン基板201の表面を覆う薄い酸化シリコン膜(図示せ
ず)をエッチング除去した後、前述のアンダーカット領
域を埋め戻すように第2のノンドープポリシリコン膜2
08を成長する。
Then, as shown in FIG. 15, the exposed portion of the silicon nitride film 203 is removed by etching using hot phosphoric acid, and further, an undercut is made to a region covered with the boron-doped polysilicon film 204a. Next, after a thin silicon oxide film (not shown) covering the surface of the silicon substrate 201 is removed by etching, the second non-doped polysilicon film 2 is buried so as to fill the undercut region.
Grow 08.

【0006】次に図16に示すように、熱処理によりボ
ロンドープトポリシリコン膜204aより前述のアンダ
ーカット領域に埋め込まれた第2のノンドープポリシリ
コン膜208にボロンを拡散し、さらに前述のボロン拡
散領域直下のシリコン基板201へもボロンを拡散し、
グラフトベース領域210を形成する。この後、KOH
水溶液又はヒドラジンを用いてノンドープポリシリコン
膜208のみを選択的にエッチング除去する。
Next, as shown in FIG. 16, boron is diffused from the boron-doped polysilicon film 204a to the second non-doped polysilicon film 208 embedded in the undercut region by heat treatment, and furthermore, the boron diffusion is performed. Boron is also diffused into the silicon substrate 201 immediately below the region,
A graft base region 210 is formed. After this, KOH
Using an aqueous solution or hydrazine, only the non-doped polysilicon film 208 is selectively etched away.

【0007】この後図17に示すように、ボロンドープ
トポリシコン膜204aの露出部及びシリコン基板20
1の露出部を酸化して70nm程度の厚さの薄い酸化シ
リコン膜のベースーエミッタ分離膜216aを形成す
る。次に薄い酸化シリコン膜(216a)を通してボロ
ンをイオン注入しシリコン基板201にベース領域20
7を形成する。
Thereafter, as shown in FIG. 17, the exposed portion of the boron-doped polysilicon film 204a and the silicon substrate 20 are removed.
The exposed portion 1 is oxidized to form a base-emitter separation film 216a of a thin silicon oxide film having a thickness of about 70 nm. Next, boron is ion-implanted through the thin silicon oxide film (216a) to form a base region 20 in the silicon substrate 201.
7 is formed.

【0008】その後、図18に示すように、異方性イオ
ンエッチング装置を用いてエミッタコンタクトを開孔
し、第3のポリシリコンを成長した後高濃度のヒ素をイ
オン注入することによりヒ素ドープトポリシリコン膜2
17に変換する。次に熱処理によりヒ素ドープトポリシ
リコン膜217よりベース領域207へヒ素を拡散して
エミッタ領域211を形成する。
After that, as shown in FIG. 18, an emitter contact is opened by using an anisotropic ion etching apparatus, and after growing a third polysilicon, arsenic is ion-implanted at a high concentration to thereby perform arsenic doping. Polysilicon film 2
Convert to 17. Next, arsenic is diffused from the arsenic-doped polysilicon film 217 into the base region 207 by heat treatment to form an emitter region 211.

【0009】以上のようにエミッタ−ベース分離が自己
整合的に形成される。
As described above, the emitter-base separation is formed in a self-aligned manner.

【0010】[0010]

【発明が解決しようとする課題】上述した従来のSST
プロセスによる自己整合型バイポーラトランジスタの製
造上の問題点としては、まず第1に窒化シリコン膜20
3のアンダーカット部の加工精度の悪さがあり、第2に
第2のノンドープポリシリコン膜208とボロンドープ
トポリシリコン膜204aとの選択エッチに、トランジ
スタ素子の性能を劣化させるカリウムを使用するか、米
国では発ガン性物質として使用を禁止しているヒドラジ
ンを使用せねばならない点である。
The above-described conventional SST
The problem in manufacturing the self-aligned bipolar transistor by the process is as follows.
Second, the processing accuracy of the undercut portion is poor, and secondly, is potassium used to degrade the performance of the transistor element used for selective etching of the second non-doped polysilicon film 208 and the boron-doped polysilicon film 204a? The use of hydrazine, which is prohibited in the United States as a carcinogen, must be used.

【0011】また特性上の問題点としては、第1にボロ
ンドープトポリシリコン膜204aを酸化することによ
る抵抗値のバラツキあるいはベース引き出し抵抗の増大
があり、第2に第3のポリシリコン27が溝形状となる
ためエミッタ部でのイオン注入によるヒ素濃度が開口部
が狭いほど低下し、直流電流増幅率hFEにバラツキが
生ずる点であり、第3にAl等の金属電極材料が溝形状
となったエミッタ部に被着しずらくエミッタ抵抗が増大
する点であり、第4にベース引出しポリシリコン膜(2
04a)直上に薄い酸化シリコン膜を216を介してエ
ミッタ電極(218)が形成される構造のためベース−
エミッタ間の容量が大である点等が列挙される。
[0013] Further, as a problem in characteristics, first, there is a variation in resistance value or an increase in base lead-out resistance due to oxidation of the boron-doped polysilicon film 204a. The arsenic concentration due to the ion implantation in the emitter decreases as the opening becomes narrower due to the groove shape, and the DC current amplification factor hFE varies. Third, the metal electrode material such as Al becomes grooved. The fourth problem is that the emitter resistance increases because it is difficult to adhere to the emitter portion.
04a) Since a thin silicon oxide film is formed directly above the emitter electrode (218) via 216, the base-
Points such as a large capacitance between the emitters are listed.

【0012】本発明の目的は、以上の欠点に鑑みSST
等の自己整合型バイポーラトランジスタの優れた特色を
損なわずにかつ、以上の欠点を大幅に改善した半導体装
置の製造方法を提供することにある。
An object of the present invention is to provide an SST
It is an object of the present invention to provide a method of manufacturing a semiconductor device which does not impair the excellent characteristics of a self-aligned bipolar transistor and the like and in which the above disadvantages are greatly improved.

【0013】[0013]

【課題を解決するための手段】本発明の半導体装置の製
造方法は、第1導電型半導体基板の一主表面上に酸化シ
リコン膜、第1の窒化シリコン膜、第1のポリシリコン
膜を順次形成する工程と、該第1のポリシリコン膜に選
択的に第1導電型及び第2導電型の不純物をそれぞれ添
加する工程と、第2の窒化シリコン膜を形成する工程
と、第1パターン内に前記第1導電型不純物領域と第2
導電型不純物領域とを含むように前記第1のポリシリコ
ン膜と第1及び第2の窒化シリコン膜をエッチング除去
する工程と、前記酸化シリコン膜の露出した領域を通し
て前記第1導電型半導体基板へ第1の第2導電型不純物
領域を形成する工程と、前記酸化シリコン膜の露出部の
少なくとも一部をエッチング除去する工程と、第2のポ
リシリコン膜を成長し、該第2のポリシリコン膜の少な
くとも一部を異方性エッチングして前記第1のポリシリ
コン膜の側壁に残す工程と、前記第1のポリシリコン膜
から第1導電型及び第2導電型不純物をそれぞれ第2の
ポリシリコン膜の残存部を通して半導体基板に拡散し、
第2の第2導電型不純物領域及び第1の第2導電型不純
物領域内に第1導電型不純物領域を同時に形成する工程
とを含むというものである。
According to a method of manufacturing a semiconductor device of the present invention, a silicon oxide film, a first silicon nitride film, and a first polysilicon film are sequentially formed on one main surface of a first conductivity type semiconductor substrate. Forming, selectively adding first conductivity type and second conductivity type impurities to the first polysilicon film, forming a second silicon nitride film, forming a first pattern in the first pattern. The first conductivity type impurity region and the second conductivity type impurity region;
Etching the first polysilicon film and the first and second silicon nitride films so as to include a conductive impurity region, and removing the first polysilicon film and the first and second silicon nitride films through the exposed region of the silicon oxide film to the first conductive semiconductor substrate. Forming a first second conductivity type impurity region, etching and removing at least a portion of the exposed portion of the silicon oxide film, growing a second polysilicon film, and forming the second polysilicon film Anisotropically etching at least a portion of the first polysilicon film to leave it on the side wall of the first polysilicon film; and removing a first conductivity type impurity and a second conductivity type impurity from the first polysilicon film to a second polysilicon film. Diffusion into the semiconductor substrate through the remaining part of the film,
Simultaneously forming a first conductivity type impurity region in the second second conductivity type impurity region and the first second conductivity type impurity region.

【0014】[0014]

【実施例】次に本発明の実施例について、図面を参照し
て説明する。
Next, an embodiment of the present invention will be described with reference to the drawings.

【0015】図1〜図6は本発明の第1の実施例を説明
するための工程順に示した断面図である。なお説明の都
合上コレクタ領域及び埋込工程、エピタキシャル工程の
説明は省略し、ベース、エミッタ領域の形成方法につい
てのみを説明する。
FIGS. 1 to 6 are sectional views showing a first embodiment of the present invention in the order of steps for explaining the first embodiment. The description of the collector region, the embedding process, and the epitaxial process is omitted for convenience of description, and only the method of forming the base and emitter regions will be described.

【0016】まず、図1に示すように、シリコン基板1
01表面に熱酸化により200nmの厚さの酸化シリコ
ン膜102を形成し、気相成長法により厚さ300nm
第1の窒化シリコン膜103を成長し、さらに気相成長
法により厚さ500nmの第1のポリシリコン膜104
を成長後高濃度のボロン及びヒ素をイオン注入により選
択的に注入してヒ素ドープトポリシリコン膜104a及
びボロンドープトポリシリコン膜104bに変換する。
次に厚さ500nmの第2の窒化シリコン膜105を気
相成長法により形成する。
First, as shown in FIG.
A silicon oxide film 102 having a thickness of 200 nm is formed on the surface of the semiconductor device 01 by thermal oxidation, and a silicon oxide film 102 having a thickness of 300
A first silicon nitride film 103 is grown, and a first polysilicon film 104 having a thickness of 500 nm is formed by a vapor growth method.
After the growth, boron and arsenic of a high concentration are selectively implanted by ion implantation to be converted into an arsenic-doped polysilicon film 104a and a boron-doped polysilicon film 104b.
Next, a second silicon nitride film 105 having a thickness of 500 nm is formed by a vapor deposition method.

【0017】次に図2に示すように、第1のフォトレジ
スト膜106をマスクとして第2の窒化シリコン膜10
5及びヒ素ドープトポリシリコン膜104aとボロンド
ープトポリシリコン膜104bさらに第1の窒化シリコ
ン膜103を順次エッチング除去する。この時第1のフ
ォトレジスト膜106をマスクとしてエッチングされる
領域内にヒ素ドープトポリシリコン膜104aとボロン
ドープトポリシリコン膜104bがほぼ等量づつエッチ
ングされる様にパターン設計しておく。続いて酸化シリ
コン膜102を通して低濃度のボロンをイオン注入して
ベース領域107を形成する。
Next, as shown in FIG. 2, the second silicon nitride film 10 is formed using the first photoresist film 106 as a mask.
5 and the arsenic-doped polysilicon film 104a, the boron-doped polysilicon film 104b, and the first silicon nitride film 103 are sequentially removed by etching. At this time, a pattern is designed so that the arsenic-doped polysilicon film 104a and the boron-doped polysilicon film 104b are etched by substantially equal amounts in a region to be etched using the first photoresist film 106 as a mask. Subsequently, low-concentration boron is ion-implanted through the silicon oxide film 102 to form a base region 107.

【0018】次に図3に示すように、露出した酸化シリ
コン膜102をエッチング除去した後、第2ノンドープ
ポリシリコン膜108を気相成長法により500nmの
厚さに成長する。
Next, as shown in FIG. 3, after the exposed silicon oxide film 102 is removed by etching, a second non-doped polysilicon film 108 is grown to a thickness of 500 nm by a vapor growth method.

【0019】次に図4に示すように平坦部の厚さが20
0nm程度になるまで異方性エッチングにより第2のノ
ンドープポリシリコン膜108をエッチングする。
Next, as shown in FIG.
The second non-doped polysilicon film 108 is etched by anisotropic etching until the thickness becomes about 0 nm.

【0020】次に図5に示すように、平坦部のノンドー
プポリシリコン膜108が全て酸化シリコン膜109に
なるまで酸化する。
Next, as shown in FIG. 5, the non-doped polysilicon film 108 in the flat portion is oxidized until the entire silicon oxide film 109 is formed.

【0021】次に図6に示すように、熱拡散により、ノ
ンドープポリシリコン膜108の残存部にヒ素ドープト
ポリシリコン膜104aからヒ素を又ボロンドープトポ
リシリコン膜104bからボロンを同時に拡散し、さら
にシリコン基板101内へボロン及びヒ素を押し込んで
グラフトベース領域110及びエミッタ領域111を形
成する。この後ベース電極取り出し口及びエミッタ電極
取り出し口をそれぞれボロンドープトポリシリコン膜1
04b及びヒ素ドープトポリシリコン膜104a上に開
口しアルミニウム電極112a,112bを形成する。
Next, as shown in FIG. 6, arsenic from the arsenic-doped polysilicon film 104a and boron from the boron-doped polysilicon film 104b are simultaneously diffused into the remaining portion of the non-doped polysilicon film 108 by thermal diffusion. Further, boron and arsenic are pushed into the silicon substrate 101 to form a graft base region 110 and an emitter region 111. Thereafter, the base electrode outlet and the emitter electrode outlet are respectively connected to the boron-doped polysilicon film 1.
The aluminum electrodes 112a and 112b are formed on the silicon oxide film 104b and the arsenic-doped polysilicon film 104a.

【0022】以上説明したように、本実施例によればベ
ースとエミッタの分離が自己整合的に形成されかつ微細
化が可能なSSTプロセスの優れた特色を損なわずに、
前に述べた製造上の問題点及び特性上の問題点を解決す
ることができる。
As described above, according to the present embodiment, the separation between the base and the emitter is formed in a self-aligned manner, and the excellent feature of the SST process that can be miniaturized is maintained.
The manufacturing problems and characteristics problems described above can be solved.

【0023】つまり製造上の第1の問題である窒化シリ
コン膜のアンダーカットの精度の悪さは第2のポリシリ
コン膜の厚さに置き替えることにより改善され、第2の
問題点である有害薬液の使用は第2のノンドープポリシ
リコン膜への不純物の供給を第1のドープトポリシリコ
ン膜の底面からでなく、側面より行うことで不要とし、
特性上の第1の問題点である抵抗値のバラツキは、第1
のドープトポリシリコン膜を酸化しないことをで解決
し、第2の問題であるhFEのバラツキは高濃度ヒ素の
第1のドープトポリシリコン膜よりヒ素を安定供給させ
ることで安定化させ、第3の問題であるエミッタ抵抗の
増大も高濃度ヒ素の第1のドープトポリシリコン膜を使
用することで解決し、第4の問題点であるエミッタ−ベ
ースの容量増大は、ベース引き出しポリシリコン上にエ
ミッタ電極が形成されない構造のため大幅に改善が可能
である。
In other words, the poor precision of the undercut of the silicon nitride film, which is the first problem in manufacturing, is improved by replacing the thickness of the second polysilicon film with the thickness of the second polysilicon film. Is unnecessary because the supply of impurities to the second non-doped polysilicon film is performed not from the bottom surface of the first doped polysilicon film but from the side surface thereof.
Variations in resistance value, which is a first problem in characteristics,
The second problem, the dispersion of hFE, is stabilized by supplying arsenic stably from the first doped polysilicon film having a high concentration of arsenic. The third problem, the increase in the emitter resistance, is also solved by using the first doped polysilicon film of arsenic at a high concentration. The structure can be greatly improved because no emitter electrode is formed.

【0024】次に本発明の第2の実施例について図7〜
図12を参照して説明する。図7,図8はそれぞれ図
1,図2と同じであり、ベース領域107形成までは第
1の実施例と同一である。
Next, a second embodiment of the present invention will be described with reference to FIGS.
This will be described with reference to FIG. FIGS. 7 and 8 are the same as FIGS. 1 and 2, respectively, and are the same as the first embodiment up to the formation of the base region 107.

【0025】ベース領域107形成後、図9に示すよう
に第2のフォトレジスト膜113を塗布した後シリカフ
ィルムを塗布して約150℃の熱処理を行ない酸化シリ
コン膜114を形成する。
After the formation of the base region 107, as shown in FIG. 9, a second photoresist film 113 is applied and then a silica film is applied, and a heat treatment at about 150 ° C. is performed to form a silicon oxide film 114.

【0026】次に図10に示すように第2のフォトレジ
スト膜113のくぼみに溜った酸化シリコン膜114が
残るようにして平坦部の酸化シリコン膜114を異方性
エッチングにより除去した後、第2のフォトレジスト膜
113のくぼみに残った酸化シリコン膜114をマスク
として第2のフォトレジスト膜113を異方性エッチン
グにより除去する。
Next, as shown in FIG. 10, the silicon oxide film 114 in the flat portion is removed by anisotropic etching so that the silicon oxide film 114 accumulated in the recess of the second photoresist film 113 is left. Using the silicon oxide film 114 remaining in the recess of the second photoresist film 113 as a mask, the second photoresist film 113 is removed by anisotropic etching.

【0027】次に図11に示すように、残存する第2の
フォトレジスト膜113をマスクとして酸化シリコン膜
102の一部をエッチング除去すると同時に酸化シリコ
ン膜114もエッチング除去し、第2のフォトレジスト
膜113を除去した後第2のノンドープポリシリコン膜
108を気相成長法により500nmの厚さに成長す
る。
Next, as shown in FIG. 11, a part of the silicon oxide film 102 is etched and removed simultaneously with the remaining second photoresist film 113 as a mask, and the second photoresist is also removed. After removing the film 113, a second non-doped polysilicon film 108 is grown to a thickness of 500 nm by a vapor growth method.

【0028】次に図12に示すように、平坦部の第2の
ノンドープポリシリコン膜108を異方性エッチングに
より全てエッチング除去した後、気相成長法により酸化
シリコン膜105を500nmの厚さに成長して熱処理
を行い、グラフトベース領域110,エミッタ領域11
1を形成することにより、第1の実施例とほぼ同一の構
造及び性能の自己整合型のバイポーラトランジスタのベ
ース,エミッタを得ることができる。
Next, as shown in FIG. 12, after the second non-doped polysilicon film 108 in the flat portion is entirely removed by anisotropic etching, the silicon oxide film 105 is formed to a thickness of 500 nm by a vapor growth method. After the growth and heat treatment, the graft base region 110 and the emitter region 11 are formed.
By forming No. 1, a base and an emitter of a self-aligned bipolar transistor having substantially the same structure and performance as those of the first embodiment can be obtained.

【0029】この実施例は第2のノンドープポリシリコ
ン膜108の酸化工程を省くことができる利点がある。
This embodiment has an advantage that the step of oxidizing the second non-doped polysilicon film 108 can be omitted.

【0030】[0030]

【発明の効果】以上説明したように本発明は、窒化シリ
コン膜のアンダーカットを利用しないので高精度加工可
能であり、ノンドープポリシリコン膜をドープトポリシ
リコン膜に対して選択的に除去する工程を有していない
ので従来例で問題となった有害薬品の使用を必要とせ
ず、第1のドープトポリシリコン膜を酸化する工程がな
いので抵抗値のバラツキが少なく、第1のドープトポリ
シリコン膜からの拡散によりエミッタ領域を形成するの
で直流電流増幅率の安定化が実現され、エミッタ電極と
ベース電極とが絶縁膜を介して近接配置される構造では
ないのでエミッタ−ベース間の寄生容量は小さくなる。
すなわち、安全かつ確実に高性能の自己整合型のバイポ
ーラトランを実現できる効果がある。
As described above, according to the present invention, since the undercut of the silicon nitride film is not used, high-precision processing is possible, and the step of selectively removing the non-doped polysilicon film with respect to the doped polysilicon film. And the use of harmful chemicals, which is a problem in the prior art, is not required, and there is no step of oxidizing the first doped polysilicon film. Since the emitter region is formed by diffusion from the silicon film, the DC current amplification factor is stabilized. Since the emitter electrode and the base electrode are not arranged close to each other with an insulating film interposed therebetween, the parasitic capacitance between the emitter and the base is reduced. Becomes smaller.
That is, there is an effect that a high-performance self-aligned bipolar transistor can be realized safely and reliably.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例の説明に使用する断面図
である。
FIG. 1 is a cross-sectional view used for explaining a first embodiment of the present invention.

【図2】本発明の第1の実施例の説明に使用する断面図
である。
FIG. 2 is a cross-sectional view used for explaining the first embodiment of the present invention.

【図3】本発明の第1の実施例の説明に使用する断面図
である。
FIG. 3 is a cross-sectional view used for explaining the first embodiment of the present invention.

【図4】本発明の第1の実施例の説明に使用する断面図
である。
FIG. 4 is a cross-sectional view used for explaining the first embodiment of the present invention.

【図5】本発明の第1の実施例の説明に使用する断面図
である。
FIG. 5 is a sectional view used for describing the first embodiment of the present invention.

【図6】本発明の第1の実施例の説明に使用する断面図
である。
FIG. 6 is a sectional view used for explaining the first embodiment of the present invention.

【図7】本発明の第2の実施例の説明に使用する断面図
である。
FIG. 7 is a cross-sectional view used for describing a second embodiment of the present invention.

【図8】本発明の第2の実施例の説明に使用する断面図
である。
FIG. 8 is a cross-sectional view used for describing a second embodiment of the present invention.

【図9】本発明の第2の実施例の説明に使用する断面図
である。
FIG. 9 is a sectional view used for describing a second embodiment of the present invention.

【図10】本発明の第2の実施例の説明に使用する断面
図である。
FIG. 10 is a cross-sectional view used for describing a second embodiment of the present invention.

【図11】本発明の第2の実施例の説明に使用する断面
図である。
FIG. 11 is a sectional view used for explaining a second embodiment of the present invention.

【図12】本発明の第2の実施例の説明に使用する断面
図である。
FIG. 12 is a cross-sectional view used for describing a second embodiment of the present invention.

【図13】従来の説明に使用する断面図である。FIG. 13 is a sectional view used for explanation of the related art.

【図14】従来の説明に使用する断面図である。FIG. 14 is a cross-sectional view used for explanation of the related art.

【図15】従来の説明に使用する断面図である。FIG. 15 is a cross-sectional view used for explanation of the related art.

【図16】従来の説明に使用する断面図である。FIG. 16 is a cross-sectional view used for explanation of the related art.

【図17】従来の説明に使用する断面図である。FIG. 17 is a cross-sectional view used for explanation of the related art.

【図18】従来の説明に使用する断面図である。FIG. 18 is a cross-sectional view used for explanation of the related art.

【符号の説明】[Explanation of symbols]

101,201 シリコン基板 102 酸化シリコン膜 103,203 窒化シリコン膜 104a,204a ボロンドープトポリシリコン膜 104b ヒ素ドープトポリシリコン膜 105 窒化シリコン膜 106 第1のフォトレジスト膜 107,207 ベース領域 108,208 ノンドープポリシリコン膜 109 酸化シリコン膜 110 グラフトベース領域 111 エミッタ領域 112a アルミニウム電極(エミッタ電極) 112b アルミニウム電極(ベース電極) 113 第2のフォトレジスト膜 114 酸化シリコン膜 115 酸化シリコン膜 216,216a 酸化シリコン膜 217 ヒ素ドープトポリシリコン膜 218a アルミニウム電極(エミッタ電極) 218b アルミニウム電極(ベーム電極) 101, 201 silicon substrate 102 silicon oxide film 103, 203 silicon nitride film 104a, 204a boron-doped polysilicon film 104b arsenic-doped polysilicon film 105 silicon nitride film 106 first photoresist film 107, 207 base region 108, 208 Non-doped polysilicon film 109 Silicon oxide film 110 Graft base region 111 Emitter region 112a Aluminum electrode (emitter electrode) 112b Aluminum electrode (base electrode) 113 Second photoresist film 114 Silicon oxide film 115 Silicon oxide film 216, 216a Silicon oxide film 217 Arsenic doped polysilicon film 218a Aluminum electrode (emitter electrode) 218b Aluminum electrode (boehm electrode)

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 第1導電型半導体基板の一主表面上に酸
化シリコン膜、第1の窒化シリコン膜、第1のポリシリ
コン膜を順次形成する工程と、該第1のポリシリコン膜
に選択的に第1導電型及び第2導電型の不純物をそれぞ
れ添加する工程と、第2の窒化シリコン膜を形成する工
程と、第1パターン内に前記第1導電型不純物領域と第
2導電型不純物領域とを含むように前記第1のポリシリ
コン膜と第1及び第2の窒化シリコン膜をエッチング除
去する工程と、前記酸化シリコン膜の露出した領域を通
して前記第1導電型半導体基板へ第1の第2導電型不純
物領域を形成する工程と、前記酸化シリコン膜の露出部
の少なくとも一部をエッチング除去する工程と、第2の
ポリシリコン膜を成長し、該第2のポリシリコン膜の少
なくとも一部を異方性エッチングして前記第1のポリシ
リコン膜の側壁に残す工程と、前記第1のポリシリコン
膜から第1導電型及び第2導電型不純物をそれぞれ第2
のポリシリコン膜の残存部を通して半導体基板に拡散
し、第2の第2導電型不純物領域及び第1の第2導電型
不純物領域内に第1導電型不純物領域を同時に形成する
工程とを含むことを特徴とする半導体装置の製造方法。
A step of sequentially forming a silicon oxide film, a first silicon nitride film, and a first polysilicon film on one main surface of a first conductivity type semiconductor substrate; Adding a first conductivity type impurity and a second conductivity type impurity, forming a second silicon nitride film, and forming the first conductivity type impurity region and the second conductivity type impurity in a first pattern. Etching the first polysilicon film and the first and second silicon nitride films so as to include the first region and the first conductive type semiconductor substrate through the exposed region of the silicon oxide film. Forming a second conductivity type impurity region, etching and removing at least a part of the exposed portion of the silicon oxide film, growing a second polysilicon film, and forming at least one of the second polysilicon film; Department is anisotropic Leaving the first polysilicon film on the side wall of the first polysilicon film, and removing a first conductivity type impurity and a second conductivity type impurity from the first polysilicon film, respectively.
Diffusing into the semiconductor substrate through the remaining portion of the polysilicon film, and simultaneously forming the first conductivity type impurity region in the second second conductivity type impurity region and the first second conductivity type impurity region. A method for manufacturing a semiconductor device, comprising:
JP9462291A 1991-04-25 1991-04-25 Method for manufacturing semiconductor device Expired - Lifetime JP2626300B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9462291A JP2626300B2 (en) 1991-04-25 1991-04-25 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9462291A JP2626300B2 (en) 1991-04-25 1991-04-25 Method for manufacturing semiconductor device

Publications (2)

Publication Number Publication Date
JPH05175203A JPH05175203A (en) 1993-07-13
JP2626300B2 true JP2626300B2 (en) 1997-07-02

Family

ID=14115357

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9462291A Expired - Lifetime JP2626300B2 (en) 1991-04-25 1991-04-25 Method for manufacturing semiconductor device

Country Status (1)

Country Link
JP (1) JP2626300B2 (en)

Also Published As

Publication number Publication date
JPH05175203A (en) 1993-07-13

Similar Documents

Publication Publication Date Title
US4830972A (en) Method of manufacturing bipolar transistor
US4408387A (en) Method for producing a bipolar transistor utilizing an oxidized semiconductor masking layer in conjunction with an anti-oxidation mask
US5747374A (en) Methods of fabricating bipolar transistors having separately formed intrinsic base and link-up regions
JP2626300B2 (en) Method for manufacturing semiconductor device
JP2718257B2 (en) Reduction of buried layer capacitance in integrated circuits.
EP0378164A2 (en) Bipolar transistor and method of manufacturing the same
JP2917646B2 (en) Method for manufacturing semiconductor integrated circuit device
JP2000252290A (en) Semiconductor device and its manufacture
JP2836393B2 (en) Semiconductor device and manufacturing method thereof
JP3104335B2 (en) Method for manufacturing semiconductor device
KR940010517B1 (en) Highspeed bipolar transistor manufacturing method using unit poly-silicon
JP3063122B2 (en) Semiconductor device and manufacturing method thereof
JP3317289B2 (en) Method for manufacturing semiconductor device
JPH0360128A (en) Semiconductor device
KR0152546B1 (en) A bipolar transistor and manufacturing method thereof
JPH02304931A (en) Semiconductor device and manufacture thereof
JPS61252664A (en) Semiconductor device and manufacture thereof
JPS6295871A (en) Manufacture of semiconductor device
JPS639150A (en) Manufacture of semiconductor device
JPS5966168A (en) Manufacture of semiconductor device
JPS61283167A (en) Manufacture of semiconductor device
JPH0466100B2 (en)
JPS60140759A (en) Manufacture of semiconductor device
JPS6224670A (en) Bipolar transistor and making thereof
JPH02203533A (en) Bipolar transistor

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970218