JP2625390B2 - Liquid crystal display device and driving method thereof - Google Patents

Liquid crystal display device and driving method thereof

Info

Publication number
JP2625390B2
JP2625390B2 JP26375494A JP26375494A JP2625390B2 JP 2625390 B2 JP2625390 B2 JP 2625390B2 JP 26375494 A JP26375494 A JP 26375494A JP 26375494 A JP26375494 A JP 26375494A JP 2625390 B2 JP2625390 B2 JP 2625390B2
Authority
JP
Japan
Prior art keywords
signal
circuit
input
output
logic gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP26375494A
Other languages
Japanese (ja)
Other versions
JPH08122748A (en
Inventor
秀樹 浅田
一徳 小澤
裕之 福森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP26375494A priority Critical patent/JP2625390B2/en
Priority to US08/549,545 priority patent/US5883609A/en
Priority to DE19540146A priority patent/DE19540146B4/en
Publication of JPH08122748A publication Critical patent/JPH08122748A/en
Application granted granted Critical
Publication of JP2625390B2 publication Critical patent/JP2625390B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、ディスプレイ,プロジ
ェクタ,テレビジョン等に用いられる、アクティブマト
リクス型液晶表示装置およびその駆動方法に関するもの
である。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active matrix type liquid crystal display device used for a display, a projector, a television and the like, and a driving method thereof.

【0002】[0002]

【従来の技術】マルチメディア時代に向けて、映像周波
数,画素数,走査方式の異なる、さまざまなパーソナル
コンピュータ(以下、PCと記す)、ワークステーショ
ン(以下、WSと記す)、テレビジョン等に対応可能な
液晶表示装置が要求されるようになってきている。
2. Description of the Related Art For the multimedia age, various personal computers (hereinafter, referred to as PCs), workstations (hereinafter, referred to as WS), televisions, etc., having different video frequencies, pixel numbers, and scanning methods are supported. There is an increasing demand for possible liquid crystal displays.

【0003】PC,WS,テレビジョン等のさまざまな
ソースに対応するためには、順次走査方式,インタレー
ス駆動,2ライン同時駆動等の各種走査方式を1台の液
晶表示装置で行う必要がある。また、液晶表示装置が持
つ画素数よりも小さい画素数の映像を自由に拡大表示で
きる液晶表示装置が望まれている。これらは、主に、液
晶表示装置の垂直駆動回路の構成,駆動方法を工夫する
ことによって実現されている。
In order to support various sources such as PCs, WSs, and televisions, it is necessary to perform various scanning methods such as a progressive scanning method, an interlaced drive, and a two-line simultaneous drive with one liquid crystal display device. . Further, there is a demand for a liquid crystal display device capable of freely enlarging and displaying an image having a smaller number of pixels than that of the liquid crystal display device. These are realized mainly by devising the configuration and driving method of the vertical drive circuit of the liquid crystal display device.

【0004】さらに、液晶表示装置が持つ画素数よりも
小さい画素数の映像を表示する場合には、液晶表示領域
外の余った上下,あるいは左右の画素を黒表示にしてお
くため、ブランキング期間中にその画素の黒表示書き込
みを行う必要がある。
Further, when displaying an image having a smaller number of pixels than the number of pixels of the liquid crystal display device, a blanking period is set in order to make the remaining upper and lower or left and right pixels outside the liquid crystal display area black. During that time, it is necessary to perform black display writing for the pixel.

【0005】近年、大画面ディスプレイ,プレゼンテー
ション用ディスプレイとして普及が進んでいる液晶プロ
ジェクタでは、液晶表示装置を通過した光の反射・折り
曲げ回数の違いから、赤・緑・青に対応した3枚の液晶
表示装置のうち1枚のパネルについて、画像をミラー反
転させる必要がある。さらに、1台の液晶プロジェクタ
装置で、フロント投射,リア投射,床置き,天吊りに対
応できる柔軟な液晶表示装置が求められている。このた
め、垂直駆動回路,水平駆動回路を構成する走査回路
は、共に双方向に走査できることが要求される。
In recent years, in liquid crystal projectors, which have become widespread as large-screen displays and presentation displays, three liquid crystals corresponding to red, green, and blue are used due to the difference in the number of times light reflected and bent through the liquid crystal display device. For one panel of the display device, the image needs to be mirror-inverted. Further, there is a demand for a flexible liquid crystal display device that can handle front projection, rear projection, floor placement, and ceiling suspension with one liquid crystal projector device. For this reason, the scanning circuits constituting the vertical drive circuit and the horizontal drive circuit are both required to be capable of bidirectional scanning.

【0006】以上説明したような、走査方式,拡大表
示,移動,黒表示書き込み,双方向走査をすべて包括で
きる液晶表示装置が、来るマルチメディア時代の液晶表
示装置として強く望まれている。以下、このような液晶
表示装置をマルチシンク液晶表示装置と記す。
[0006] As described above, a liquid crystal display device capable of covering all of the scanning method, enlarged display, movement, black display writing, and bidirectional scanning is strongly desired as a liquid crystal display device in the coming multimedia age. Hereinafter, such a liquid crystal display device is referred to as a multi-sync liquid crystal display device.

【0007】一方、液晶表示装置の小型化,低コスト化
を狙って、液晶表示装置と同じ基板上に周辺駆動回路を
集積化する技術の開発が進んでいる。周辺駆動回路は、
アクティブマトリクスアレイを形成する薄膜トランジス
タのゲートを走査する垂直駆動回路と、画像信号を画素
に供給する水平駆動回路に分けられる。
On the other hand, with the aim of reducing the size and cost of the liquid crystal display device, the technology for integrating peripheral driving circuits on the same substrate as the liquid crystal display device has been developed. The peripheral drive circuit is
The vertical drive circuit scans the gates of the thin film transistors forming the active matrix array, and the horizontal drive circuit supplies image signals to pixels.

【0008】特定の走査方式で、特定の画素数の映像を
表示する場合には、水平駆動回路に用いられる走査回路
としてシフトレジスタ回路が使われている。しかしなが
ら、シフトレジスタ回路を用いた場合、回路スピードの
限界、データ信号の書き込み周波数の限界から、垂直,
水平ブランキング期間中に、それぞれ、上下,左右の黒
表示書き込みを行うことができず、先に述べたマルチシ
ンク液晶表示装置を実現することは困難である。
[0008] When displaying an image of a specific number of pixels by a specific scanning method, a shift register circuit is used as a scanning circuit used in a horizontal drive circuit. However, when a shift register circuit is used, the vertical and vertical speeds are limited due to the limitation of the circuit speed and the limitation of the writing frequency of the data signal.
During the horizontal blanking period, the upper and lower and left and right black display writing cannot be performed, respectively, and it is difficult to realize the above-described multi-sync liquid crystal display device.

【0009】現在、マルチシンク液晶表示装置の水平駆
動回路用走査回路には、アドレスデコーダが用いられて
いる。図12は、水平駆動回路103の水平走査回路1
04にアドレスデコーダを用いた、従来の液晶表示装置
の構成を示す図である。図に示す様に、液晶表示装置
は、映像を表示するアクティブマトリクスアレイ101
と、垂直駆動回路102と、水平駆動回路103とで構
成されている。アドレスデコーダ105には、サンプル
ホールドスイッチ108を選択するための制御信号が複
数本入力されている。選択された、サンプルホールドス
イッチは、多相展開されたデータ信号を、データバスラ
インにブロック毎に書き込む。ここでは、16相展開さ
れた映像信号S1〜S16を供給する場合について示さ
れている。サンプルホールドスイッチ108の出力側に
は、通常、書き込まれたデータを保持し、その保持され
たデータを画素電極に書き込むためのサンプルホールド
容量109が設置されている。
At present, an address decoder is used in a scanning circuit for a horizontal drive circuit of a multi-sync liquid crystal display device. FIG. 12 shows the horizontal scanning circuit 1 of the horizontal driving circuit 103.
FIG. 4 is a diagram showing a configuration of a conventional liquid crystal display device using an address decoder in 04. As shown in the figure, the liquid crystal display device has an active matrix array 101 for displaying an image.
, A vertical drive circuit 102, and a horizontal drive circuit 103. A plurality of control signals for selecting the sample and hold switch 108 are input to the address decoder 105. The selected sample-and-hold switch writes the multi-phase expanded data signal to the data bus line for each block. Here, a case is shown in which video signals S1 to S16 developed in 16 phases are supplied. On the output side of the sample-and-hold switch 108, a sample-and-hold capacitor 109 for holding written data and writing the held data to the pixel electrode is usually provided.

【0010】図13は、水平駆動回路用走査回路にアド
レスデコーダを用いた液晶表示装置の従来の駆動方法の
一例を示す図である。ここでは、垂直駆動回路は、マル
チシンク液晶表示装置に対応した回路であるものとす
る。また、信号線の数を1280本としており、その場
合、制御信号の数は、A0,/A0(/は論理レベルへ
の反転を表す),A1,/A1,・・・,A6,/A6
の14個となる。図に示すように、映像書き込み期間に
おいて、制御信号A0,/A0,A1,/A1,・・
・,A6,/A6には、クロック信号が入力されてお
り、A(i+1)の(iは1から5までの整数)クロッ
ク周期は、Aiのクロック周期の2倍となっている。こ
のような制御信号を入力することにより、サンプルホー
ルドスイッチの制御線を順次走査するサンプリングパル
ス信号SP1,SP2,・・・,SP80を得ることが
できる。その結果、時刻t1,t2,t3,・・・,t
80のタイミングで映像信号を順番にサンプリングし
て、データバスラインに書き込むことができる。
FIG. 13 is a diagram showing an example of a conventional driving method of a liquid crystal display device using an address decoder in a horizontal driving circuit scanning circuit. Here, it is assumed that the vertical drive circuit is a circuit corresponding to a multi-sync liquid crystal display device. The number of signal lines is 1280. In this case, the number of control signals is A0, / A0 (/ represents inversion to a logic level), A1, / A1,..., A6, / A6.
It becomes 14 pieces. As shown in the figure, control signals A0, / A0, A1, / A1,.
A, A6, and / A6 receive a clock signal, and the clock cycle of A (i + 1) (i is an integer from 1 to 5) is twice the clock cycle of Ai. By inputting such a control signal, sampling pulse signals SP1, SP2,..., SP80 for sequentially scanning the control lines of the sample and hold switches can be obtained. As a result, at times t1, t2, t3,.
Video signals can be sampled in sequence at the timing of 80 and written to the data bus line.

【0011】アドレスデコーダを用いれば、制御信号の
論理レベルの組み合わせにより、任意のサンプルホール
ドスイッチの制御線を1本、あるいは複数本同時に選択
することができる。従って、垂直ブランキング期間中の
上下黒書き込み期間において、サンプルホールドスイッ
チのすべての制御線を選択することができ、上下の黒表
示書き込みの時間を十分長くとれる。また、水平ブラン
キング期間中において、左右の黒表示領域に対応するサ
ンプルホールドスイッチを同時に選択することもでき、
左右の黒書き込みの時間も十分長くとれる。これらの理
由により、マルチシンク液晶表示装置の水平駆動回路用
走査回路にはアドレスデコーダが用いられている。
If an address decoder is used, one or a plurality of control lines of an arbitrary sample-and-hold switch can be simultaneously selected according to a combination of logic levels of control signals. Therefore, in the upper and lower black writing periods during the vertical blanking period, all control lines of the sample and hold switch can be selected, and the time for upper and lower black display writing can be sufficiently long. Also, during the horizontal blanking period, the sample and hold switches corresponding to the left and right black display areas can be simultaneously selected,
The time for black writing on the left and right can be sufficiently long. For these reasons, an address decoder is used in a scanning circuit for a horizontal drive circuit of a multi-sync liquid crystal display device.

【0012】[0012]

【発明が解決しようとする課題】図12に示したよう
に、従来のマルチシンク液晶表示装置には、その水平駆
動回路用走査回路にアドレスデコーダが用いられてい
る。しかしながら、アドレスデコーダの場合、信号線の
数の増大、映像信号展開数の減少とともに、制御線の数
が増大するため、液晶ディスプレイモジュールが大きく
なる、コスト高となる等の問題が生じる。例えば、信号
線の数が1280本で、16相展開した映像信号が入力
される場合には、14個の制御端子が必要となる。さら
に信号線の数が同じ1280本でも、8相展開された映
像信号が入力される場合には、16個の制御端子が必要
となってくる。
As shown in FIG. 12, in a conventional multi-sync liquid crystal display device, an address decoder is used in a scanning circuit for a horizontal drive circuit. However, in the case of an address decoder, the number of control lines increases as the number of signal lines increases and the number of video signal developments decreases. Therefore, problems such as an increase in the size of a liquid crystal display module and an increase in cost arise. For example, when the number of signal lines is 1280 and a video signal developed in 16 phases is input, 14 control terminals are required. Further, even if the number of signal lines is the same as 1280, when an 8-phase expanded video signal is input, 16 control terminals are required.

【0013】また、アドレスデコーダは、このように制
御信号の数が多く、制御信号の論理レベルの組み合わせ
によりアドレスを選択するため、制御信号間のノイズや
タイミングのずれによって、出力信号にノイズが発生し
易いという問題もある。
Since the address decoder has a large number of control signals as described above and selects an address according to a combination of the logic levels of the control signals, noise is generated in the output signal due to noise between the control signals and a timing shift. There is also a problem that it is easy to do.

【0014】一方、水平駆動回路用走査回路にシフトレ
ジスタを用いた液晶表示装置では、シフトレジスタを駆
動するために必要なクロック信号端子,入力信号端子の
数は、走査線の数に関係なく、合わせて3本程度で済む
が、先に述べたように、シフトレジスタでは、回路スピ
ードの限界、データ信号書き込み周波数の限界から、マ
ルチシンク液晶表示装置に対応することはできない。
On the other hand, in a liquid crystal display device using a shift register for a horizontal drive circuit scanning circuit, the number of clock signal terminals and input signal terminals required for driving the shift register is independent of the number of scanning lines. Although a total of about three lines is sufficient, as described above, the shift register cannot cope with the multi-sync liquid crystal display device due to the limitation of the circuit speed and the limitation of the data signal writing frequency.

【0015】本発明の目的は、上記問題点を解決するた
めに、水平駆動回路用走査回路を駆動するための制御信
号端子の数を、アドレスデコーダに比べて大幅に削減で
き、出力信号にノイズが発生しない、小型,低コストの
マルチシンク液晶表示装置とその駆動方法を提供するこ
とにある。
SUMMARY OF THE INVENTION An object of the present invention is to solve the above-mentioned problems by significantly reducing the number of control signal terminals for driving a scanning circuit for a horizontal drive circuit as compared with an address decoder, and to reduce noise in an output signal. It is an object of the present invention to provide a small-sized, low-cost multi-sync liquid crystal display device which does not cause the problem and a driving method thereof.

【0016】[0016]

【課題を解決するための手段】第1の発明は、複数の走
査線と複数の信号線との交点にスイッチング素子が配置
されたアクティブマトリクスアレイと、前記走査線を駆
動する垂直駆動回路と、前記信号線を駆動する水平駆動
回路とからなる液晶表示装置において、前記水平駆動回
路が、パルス信号をクロック信号の半周期分ずつ順次シ
フトして出力するN段(Nは正の整数)走査回路と、M
個(Mは2以上の整数)毎にそれぞれの第1の制御端子
が共通接続され、その共通接続された制御端子が前記走
査回路のN個の出力端子にそれぞれ接続され、(2×M
−1)個おきにそれぞれの第2の制御端子が共通接続さ
れた(N×M)個の第1の論理ゲート回路と、第1の制
御端子が前記第1の論理ゲート回路の出力端子に接続さ
れ、第2の制御端子が共通接続された(N×M)個の第
2の論理ゲート回路と、制御端子がJ個(Jは正の整
数)毎に共通接続され、その制御端子が前記第2の論理
ゲート回路の出力端子に接続され、入力端子が(J−
1)個おきに共通接続された(N×M)個のサンプルホ
−ルドスイッチとで構成されていることを特徴としてい
る。
According to a first aspect of the present invention, there is provided an active matrix array in which switching elements are arranged at intersections of a plurality of scanning lines and a plurality of signal lines, a vertical drive circuit for driving the scanning lines, In a liquid crystal display device comprising a horizontal drive circuit for driving the signal line, the horizontal drive circuit sequentially shifts a pulse signal by a half cycle of a clock signal and outputs the shifted signal (N is a positive integer). And M
The first control terminals are connected in common for every number (M is an integer of 2 or more), and the commonly connected control terminals are connected to the N output terminals of the scanning circuit, respectively, and (2 × M
-1) (N × M) first logic gate circuits, each of which is commonly connected to a second control terminal, and the first control terminal is connected to an output terminal of the first logic gate circuit. Connected (N × M) second logic gate circuits whose second control terminals are commonly connected, and control terminals are commonly connected every J (J is a positive integer). The input terminal is connected to the output terminal of the second logic gate circuit and the input terminal is (J-
1) It is characterized by comprising (N × M) sample hold switches commonly connected every other.

【0017】第2の発明の液晶表示装置は、第1の発明
において、前記第1および第2の論理ゲート回路が2入
力NAND回路であることを特徴としている。
According to a second aspect of the invention, in the liquid crystal display device according to the first aspect, the first and second logic gate circuits are two-input NAND circuits.

【0018】第3の発明の液晶表示装置は、第1の発明
において、前記走査回路が、双方向にパルス信号をシフ
トする手段を備えていることを特徴としている。
According to a third aspect of the invention, in the liquid crystal display device according to the first aspect, the scanning circuit includes means for shifting a pulse signal bidirectionally.

【0019】第4の発明は、第1,第2または第3の液
晶表示装置の駆動方法において、液晶表示装置に入力す
る映像信号のサンプリング周期をTとした場合、周期が
(2×M×T)であるクロック信号を前記走査回路に入
力し、パルス幅が0より大きく((M+1)×T)以
下、パルス周期が(2×M×T)、位相がTずつ順次シ
フトした、異なる(2×M)個のパルス信号A1,A
2,・・・,A(2×M)を、前記(N×M)個の第1
の論理ゲート回路の第2の制御端子D1,D2,D3,
・・・,D(2×M)に、それぞれ順番に入力し、前記
第1の論理ゲート回路の出力が、前記第2の論理ゲート
回路の出力に反映される信号を、前記第2の論理ゲート
回路の第2の制御端子に入力して駆動することを特徴と
している。
According to a fourth aspect of the present invention, in the first, second or third driving method of the liquid crystal display device, when the sampling period of the video signal input to the liquid crystal display device is T, the period is (2 × M × T) is input to the scanning circuit, and the pulse width is larger than 0 ((M + 1) × T) or less, the pulse period is (2 × M × T), and the phase is sequentially shifted by T. 2 × M) pulse signals A1, A
2,..., A (2 × M) are replaced with the (N × M) first
Control terminals D1, D2, D3 of the logic gate circuit of
, D (2 × M) in order, and the output of the first logic gate circuit reflects the signal reflected on the output of the second logic gate circuit as the second logic It is characterized in that it is driven by being input to a second control terminal of the gate circuit.

【0020】第5の発明は、第3の発明の液晶表示装置
の駆動方法において、液晶表示装置に入力する映像信号
のサンプリング周期をTとした場合、周期が(2×M×
T)であるクロック信号を前記走査回路に入力し、パル
ス幅が0より大きく((M+1)×T)以下、パルス周
期が(2×M×T)、位相がTずつ順次シフトした、異
なる(2×M)個のパルス信号A1,A2,・・・,A
(2×M)を、前記(N×M)個の第1の論理ゲート回
路の第2の制御端子D1,D2,D3,・・・,D(2
×M)に、それぞれ逆の順番に入力し、前記第1の論理
ゲート回路の出力が、前記第2の論理ゲート回路の出力
に反映される信号を、前記第2の論理ゲート回路の第2
の制御端子に入力して駆動することを特徴としている。
According to a fifth aspect of the present invention, in the method of driving a liquid crystal display device according to the third aspect of the present invention, when the sampling period of a video signal input to the liquid crystal display device is T, the period is (2 × M ×
T) is input to the scanning circuit, and the pulse width is larger than 0 ((M + 1) × T) or less, the pulse period is (2 × M × T), and the phase is sequentially shifted by T. 2 × M) pulse signals A1, A2,..., A
(2 × M) is converted to the second control terminals D1, D2, D3,..., D (2) of the (N × M) first logic gate circuits.
× M) in the reverse order, and the output of the first logic gate circuit reflects the signal reflected on the output of the second logic gate circuit as the second signal of the second logic gate circuit.
Is driven by inputting to the control terminal of

【0021】第6の発明は、第1,第2または第3の発
明の液晶表示装置の駆動方法において、垂直ブランキン
グ期間において、前記第2の論理ゲート回路の出力が、
前記第1の論理ゲート回路の出力に反映されない信号
を、前記第2の論理ゲート回路の第2の制御端子に入力
し、黒表示に相当する信号レベルを、前記サンプルホー
ルドスイッチのJ個の入力端子に入力することを特徴と
している。
According to a sixth aspect, in the driving method of the liquid crystal display device according to the first, second, or third aspect, the output of the second logic gate circuit is provided during a vertical blanking period.
A signal that is not reflected on the output of the first logic gate circuit is input to a second control terminal of the second logic gate circuit, and a signal level corresponding to black display is input to the J input terminals of the sample hold switch. It is characterized by inputting to a terminal.

【0022】第7の発明は、第1,第2または第3の発
明の液晶表示装置の駆動方法において、水平ブランキン
グ期間において、前記走査回路に入力するクロック信号
の周波数を、映像書き込み期間中よりも高い周波数に変
調して、パルス信号を転送し、その転送期間中、前記走
査回路の出力が、前記第1の論理ゲート回路の出力に反
映される信号を、前記第1の論理ゲート回路の第2の制
御端子に入力し、前記第1の論理ゲート回路の出力が、
前記第2の論理ゲート回路の出力に反映される信号を、
前記第2の論理ゲート回路の第2の制御端子に入力し、
黒表示に相当する信号レベルを、前記サンプルホールド
スイッチのJ個の入力端子に入力して駆動することを特
徴としている。
According to a seventh aspect, in the driving method of the liquid crystal display device according to the first, second, or third aspect, the frequency of the clock signal input to the scanning circuit is changed during the horizontal blanking period during the video writing period. A pulse signal is transferred by modulating the signal to a higher frequency than that of the first logic gate circuit. During the transfer period, the output of the scanning circuit reflects a signal reflected on the output of the first logic gate circuit. And the output of the first logic gate circuit is
The signal reflected on the output of the second logic gate circuit is
Input to a second control terminal of the second logic gate circuit,
A signal level corresponding to black display is input to the J input terminals of the sample hold switch and driven.

【0023】第8の発明は、複数の走査線と複数の信号
線との交点にスイッチング素子が配置されたアクティブ
マトリクスアレイと、前記走査線を駆動する垂直駆動回
路と、前記信号線を駆動する水平駆動回路とからなる液
晶表示装置において、前記水平駆動回路が、パルス信号
をクロック信号の半周期分ずつ順次シフトして出力する
N段(Nは正の整数)走査回路と、M個(Mは2以上の
整数)毎にそれぞれの第1の制御端子が共通接続され、
その共通接続された制御端子が前記走査回路のN個の出
力端子にそれぞれ接続され、(2×M−1)個おきにそ
れぞれの第2の制御端子が共通接続された(N×M)個
の第2の論理ゲート回路と、前記論理ゲート回路の出力
信号を入力信号とする出力バッファ回路と、制御端子が
J個(Jは正の整数)毎に共通接続され、その制御端子
が前記出力バッファ回路の出力端子に接続され、入力端
子が(J−1)個おきに共通接続された(N×M)個の
サンプルホールドスイッチとで構成されていることを特
徴としている。
According to an eighth aspect of the present invention, there is provided an active matrix array in which switching elements are arranged at intersections of a plurality of scanning lines and a plurality of signal lines, a vertical driving circuit for driving the scanning lines, and a driving of the signal lines. In a liquid crystal display device comprising a horizontal drive circuit, the horizontal drive circuit sequentially shifts a pulse signal by a half cycle of a clock signal and outputs the shifted signal, and M (M is a positive integer) scanning circuits; Is an integer of 2 or more), the first control terminals are commonly connected, and
The commonly connected control terminals are respectively connected to N output terminals of the scanning circuit, and every (2 × M−1) second control terminals are commonly connected (N × M). A second logic gate circuit, an output buffer circuit using the output signal of the logic gate circuit as an input signal, and a control terminal commonly connected every J (J is a positive integer) the control terminal of which is connected to the output terminal. It is characterized in that it is connected to the output terminal of the buffer circuit, and the input terminal is composed of (N × M) sample-and-hold switches commonly connected every (J−1).

【0024】第9の発明は、第8の液晶表示装置の駆動
方法において、垂直ブランキング期間において、所定の
周期のクロック信号を、前記走査回路に入力し、前記走
査回路の出力が、前記論理ゲート回路の出力に反映され
る信号を、前記論理ゲート回路の第2の制御端子に入力
し、黒表示に相当する信号レベルを、前記サンプルホー
ルドスイッチのJ個の入力端子に入力して駆動すること
を特徴としている。
According to a ninth aspect, in the eighth driving method of the liquid crystal display device, a clock signal of a predetermined cycle is input to the scanning circuit during a vertical blanking period, and the output of the scanning circuit is the logic signal. A signal reflected on the output of the gate circuit is input to the second control terminal of the logic gate circuit, and a signal level corresponding to black display is input to the J input terminals of the sample and hold switch for driving. It is characterized by:

【0025】[0025]

【実施例】以下に、本発明の液晶表示装置およびその駆
動方法の実施例を詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, embodiments of the liquid crystal display device and the driving method of the present invention will be described in detail.

【0026】図1は本発明の液晶表示装置の第1の実施
例を示す図である。液晶表示装置は、走査線と信号線の
交点に薄膜トランジスタを配置して構成されたアクティ
ブマトリクスアレイ101と、走査線を駆動する垂直駆
動回路102と、信号線を駆動する水平駆動回路103
とで構成されている。水平駆動回路103は、図に示す
ように、水平走査回路104と、その水平走査回路10
4の出力信号を制御信号とするサンプルホールドスイッ
チ108とで構成されている。この際、サンプルホール
ドスイッチ108の制御端子は16個ずつ共通接続さ
れ、一方、その入力端子は15個おきに共通接続されて
いる。16相展開された映像信号S1からS16を、そ
れぞれの入力端子に入力することにより、順次選択され
た16個のサンプルホールドスイッチを通して、映像信
号が16個ずつ順番に書き込まれる。サンプルホールド
容量109は、データバスラインに書き込まれた映像信
号を保持し、その保持された電圧を画素に書き込むため
の保持容量である。
FIG. 1 is a view showing a first embodiment of the liquid crystal display device of the present invention. The liquid crystal display device includes an active matrix array 101 having thin film transistors arranged at intersections of scanning lines and signal lines, a vertical driving circuit 102 for driving scanning lines, and a horizontal driving circuit 103 for driving signal lines.
It is composed of As shown in the figure, the horizontal driving circuit 103 includes a horizontal scanning circuit 104 and the horizontal scanning circuit 10.
4 as a control signal. At this time, the control terminals of the sample-and-hold switch 108 are commonly connected to every 16 terminals, while the input terminals thereof are commonly connected every 15 terminals. By inputting the video signals S1 to S16 developed in 16 phases to respective input terminals, 16 video signals are sequentially written by 16 through the 16 sample and hold switches sequentially selected. The sample hold capacitor 109 is a storage capacitor for holding the video signal written to the data bus line and writing the held voltage to the pixel.

【0027】本実施例では、信号線の数を1280本と
し、16相展開した映像信号を入力する場合について示
されている。この場合、図に示すように、80ビットの
水平走査回路104が必要となる。
This embodiment shows a case where the number of signal lines is set to 1280 and a video signal expanded to 16 phases is input. In this case, as shown in the figure, an 80-bit horizontal scanning circuit 104 is required.

【0028】本実施例の液晶表示装置の水平走査回路1
04は、図に示すように、入力端子a110または入力
端子b111から入力されたパルス信号をクロック信号
に同期して順次シフトするハーフビット構成の40段走
査回路105−1〜105−41と、そのハーフビット
構成走査回路105−1〜105−41の各出力信号P
1,P2,・・・,P40と、制御信号D1,D2,D
3,D4とを入力信号とする第1のNANDゲート回路
106−1〜106−80と、その第1のNANDゲー
ト回路の各出力信号と、入力端子112からの共通のイ
ネーブル信号ENとを入力信号とする第2のNANDゲ
ート107−1〜107−80とで構成されている。ハ
ーフビット構成走査回路105−1〜105−41の各
出力に対し、2個の第1のNANDゲート回路が接続さ
れており、隣接する4個のNANDゲート回路の制御信
号はすべて異なっていることが特徴となっている。
The horizontal scanning circuit 1 of the liquid crystal display device of this embodiment
04 is a half-bit 40-stage scanning circuit 105-1 to 105-41 that sequentially shifts a pulse signal input from the input terminal a110 or the input terminal b111 in synchronization with a clock signal, as shown in FIG. Each output signal P of the half-bit configuration scanning circuits 105-1 to 105-41
, P2,..., P40 and control signals D1, D2, D
3 and D4 as input signals, input signals of the first NAND gate circuits 106-1 to 106-80, and a common enable signal EN from the input terminal 112. It comprises second NAND gates 107-1 to 107-80 that serve as signals. Two first NAND gate circuits are connected to each output of the half-bit configuration scanning circuits 105-1 to 105-41, and control signals of four adjacent NAND gate circuits are all different. Is the feature.

【0029】また、ハーフビット構成の走査回路105
−1〜105−41は、双方向走査が可能な構成となっ
ている。一方向に走査する時には入力端子a110か
ら、逆方向に走査する時には入力端子b111からパル
ス信号が入力される。
The scanning circuit 105 having a half bit configuration is used.
-1 to 105-41 have a configuration capable of bidirectional scanning. When scanning in one direction, a pulse signal is input from the input terminal a110, and when scanning in the reverse direction, a pulse signal is input from the input terminal b111.

【0030】ハーフビット構成走査回路105−1〜1
05−41は、2相のクロック信号で駆動される回路を
用いている。従って、ハーフビット構成走査回路105
−1〜105−41を駆動するのに必要な駆動信号の数
は、逆方向に走査する時に入力端子111入力するパル
ス信号も含めて、クロック信号2個、入力信号2個の合
計4個となる。さらに、第1のNANDゲート回路10
6−1〜106−80の制御信号D1〜D4と、第2の
NANDゲート回路のイネーブル信号ENを加えて、水
平走査回路104に入力する駆動信号の数は、合計9個
となっている。この駆動信号の数は、信号線の数が12
80本を越える場合や、映像信号の相展開数が小さくな
った場合でも変わらない。
Half-bit scanning circuit 105-1 to 105-1
05-41 uses a circuit driven by a two-phase clock signal. Therefore, the half-bit configuration scanning circuit 105
The number of drive signals required to drive -1 to 105-41 is four in total, including two clock signals and two input signals, including a pulse signal input to the input terminal 111 when scanning in the reverse direction. Become. Further, the first NAND gate circuit 10
In addition to the control signals D1 to D4 of 6-1 to 106-80 and the enable signal EN of the second NAND gate circuit, the total number of drive signals input to the horizontal scanning circuit 104 is nine. The number of drive signals is such that the number of signal lines is 12
It does not change even when the number exceeds 80 or when the number of phase expansions of the video signal is reduced.

【0031】一方、従来用いられてきたアドレスデコー
ダを水平走査回路に適用した場合には、先に述べたよう
に、制御信号の数は14個となる。すなわち、本実施例
の液晶表示装置では、水平走査回路の駆動信号端子の数
が、従来の9/14となっている。また、映像信号の相
展開数を8とした場合には、アドレスデコーダの制御信
号の数は、先に述べたように16個となり、本実施例の
水平走査回路の駆動信号端子の数は、従来の9/16と
なる。
On the other hand, when the conventionally used address decoder is applied to a horizontal scanning circuit, the number of control signals is 14 as described above. That is, in the liquid crystal display device of the present embodiment, the number of drive signal terminals of the horizontal scanning circuit is 9/14 of the conventional one. If the number of phase expansions of the video signal is 8, the number of control signals of the address decoder is 16 as described above, and the number of drive signal terminals of the horizontal scanning circuit of this embodiment is It becomes 9/16 of the conventional.

【0032】本実施例では、ハーフビット構成走査回路
の段数を40段とし、その各出力を2個の第1のNAN
Dゲート回路に入力する構成になっているが、ハーフビ
ット構成走査回路の段数を20段として、その各出力を
4個の第1のNANDゲート回路に入力する構成にして
も良い。
In this embodiment, the number of stages of the half-bit scanning circuit is set to 40, and each output is set to two first NANs.
Although the configuration is such that the data is input to the D gate circuit, the configuration may be such that the number of stages of the half-bit configuration scanning circuit is 20 and each output is input to the four first NAND gate circuits.

【0033】また、本実施例では、第1,第2の論理ゲ
ート回路として、NANDゲート回路を用いているが、
ともにNORゲート回路に置き換えても良い。その場
合、本実施例における、ハーフビット構成走査回路10
5−1〜105−41の出力信号P1〜P40とは論理
レベルが反対の信号を、第1のNORゲート回路に入力
し、本実施例における第2のNANDゲート回路に入力
するイネーブル信号ENとは論理レベルが反対の信号
を、第2のNORゲート回路に入力する必要がある。さ
らに、第2のNORゲート回路の出力を反転する出力バ
ッファ回路を設ける必要がある。
In this embodiment, NAND gate circuits are used as the first and second logic gate circuits.
Both may be replaced with a NOR gate circuit. In that case, the half-bit configuration scanning circuit 10 in the present embodiment is used.
A signal whose logic level is opposite to the output signals P1 to P40 of 5-1 to 105-41 is input to the first NOR gate circuit, and the enable signal EN and the enable signal EN input to the second NAND gate circuit in the present embodiment. Needs to input a signal having an opposite logic level to the second NOR gate circuit. Further, it is necessary to provide an output buffer circuit for inverting the output of the second NOR gate circuit.

【0034】図2は、本発明の液晶表示装置の駆動方法
の第1の実施例を示す図である。本実施例は、図1に示
した液晶表示装置を用いて、映像信号をデータバスライ
ンに書き込むための駆動方法の一例を示したものであ
る。以下、図2を用いて、その駆動方法について説明す
る。
FIG. 2 is a diagram showing a first embodiment of a method for driving a liquid crystal display device according to the present invention. This embodiment shows an example of a driving method for writing a video signal to a data bus line using the liquid crystal display device shown in FIG. Hereinafter, the driving method will be described with reference to FIG.

【0035】まず、ハーフビット構成走査回路105−
1〜105−41に、クロック周期が(4×T)(Tは
サンプルホールドスイッチのサンプリング周期)のクロ
ック信号CLK、および入力端子a110からのパルス
幅が(4×T)の入力パルス信号VSTaを図2に示す
タイミングで入力し、その入力パルス信号をクロック信
号に同期させて順次シフトする。これにより、ハーフビ
ット構成走査回路105−1〜105−40の各出力信
号P1〜P40として、図に示すように、パルス幅が
(4×T)で、位相が(2×T)ずつ順次シフトしたパ
ルス信号が出力される。走査回路は、通常、2相のクロ
ック信号で駆動されるため、クロック信号として、CL
Kと逆相の関係にあるクロック信号を外部から入力して
も良い。一方、第1のNANDゲート回路106−1〜
106−80の制御信号D1〜D4として、パルス幅が
(3×T)、パルス周期が(4×T)、位相がTずつ順
次シフトしたパルス信号を、図2に示すタイミングで入
力する。また、第2のNANDゲート回路107−1〜
107−80のイネーブル信号ENとして、論理レベル
がハイレベルの信号を入力する。その結果、第2のNA
NDゲート回路の出力信号SP1〜SP80として、パ
ルス幅が(3×T)、位相がTずつ順次シフトしたサン
プリングパルス信号が得られる。そのサンプリングパル
ス信号によって選択されたサンプルホールドスイッチ
は、図に示すように、サンプリングパルスが立ち下がる
タイミングt1,t2,t3,・・・,t80で、16
相並列データ信号S1〜S16をサンプリングし、映像
信号をデータバスラインに書き込む。
First, the half-bit configuration scanning circuit 105-
1 to 105-41, a clock signal CLK having a clock cycle of (4 × T) (T is a sampling cycle of the sample hold switch) and an input pulse signal VSTa having a pulse width of (4 × T) from the input terminal a110. Input is performed at the timing shown in FIG. 2, and the input pulse signal is sequentially shifted in synchronization with the clock signal. As a result, as shown in the figure, the output signals P1 to P40 of the half-bit configuration scanning circuits 105-1 to 105-40 have a pulse width of (4 × T) and a phase sequentially shifted by (2 × T). The output pulse signal is output. Since the scanning circuit is usually driven by a two-phase clock signal, a CL signal is used as the clock signal.
A clock signal having a phase opposite to that of K may be input from outside. On the other hand, the first NAND gate circuits 106-1 to 106-1
As the control signals 106 to 80, pulse signals having a pulse width of (3 × T), a pulse period of (4 × T), and a phase sequentially shifted by T are input at the timing shown in FIG. Also, the second NAND gate circuits 107-1 to 107-1
A signal having a high logic level is input as the enable signal EN of 107-80. As a result, the second NA
As the output signals SP1 to SP80 of the ND gate circuits, sampling pulse signals having a pulse width of (3 × T) and a phase sequentially shifted by T are obtained. As shown in the figure, the sample and hold switch selected by the sampling pulse signal has 16 points at the timings t1, t2, t3,..., T80 at which the sampling pulse falls.
The phase parallel data signals S1 to S16 are sampled, and a video signal is written to a data bus line.

【0036】以上説明したようにして、映像信号をデー
タバスラインに書き込むことができる。
As described above, the video signal can be written to the data bus line.

【0037】図3は、本発明の液晶表示装置の駆動方法
の第2の実施例を示す図である。本実施例は、図2に示
した第1の実施例と同様に、映像信号をデータバスライ
ンに書き込むための駆動方法の一例を示したものである
が、以下に述べる方法によって、第1の実施例よりもサ
ンプリング精度を向上させることができる。
FIG. 3 is a diagram showing a second embodiment of the driving method of the liquid crystal display device according to the present invention. This embodiment shows an example of a driving method for writing a video signal to a data bus line, similarly to the first embodiment shown in FIG. 2, but the first method will be described below. The sampling accuracy can be improved as compared with the embodiment.

【0038】まず、ハーフビット構成走査回路105−
1〜105−41に、クロック周期が(4×T)の(T
はサンプルホールドのスイッチのサンプリング周期)ク
ロック信号CLK、および入力端子a110からのパル
ス幅が(4×T)の入力パルス信号VSTaを図3に示
すタイミングで入力し、その入力パルス信号をクロック
信号に同期させて順次シフタする。これにより、ハーフ
ビット構成走査回路105−1〜105−40の各出力
信号P1〜P40として、図に示すように、パルス幅が
(4×T)で、位相が(2×T)ずつ順次シフトしたパ
ルス信号が出力される。ここまでの駆動方法は、第1の
実施例と全く同様である。
First, the half-bit scanning circuit 105-
1 to 105-41, (T) of which the clock cycle is (4 × T)
Is a sampling period of a sample-and-hold switch). A clock signal CLK and an input pulse signal VSTa having a pulse width of (4 × T) from an input terminal a110 are input at the timing shown in FIG. Synchronized and sequentially shifted. As a result, as shown in the figure, the output signals P1 to P40 of the half-bit configuration scanning circuits 105-1 to 105-40 have a pulse width of (4 × T) and a phase sequentially shifted by (2 × T). The output pulse signal is output. The driving method up to this point is exactly the same as in the first embodiment.

【0039】一方、第1のNANDゲート回路106−
1〜106−80の制御信号D1〜D4として、パルス
幅が((5/2)×T)、パルス周期が(4×T)、位
相がTずつ順次シフトしたパルス信号を、図に示すタイ
ミングで入力する。すなわち、制御パルス信号D1の立
ち下がり時刻に対し、制御パルス信号D4の立ち上がり
時刻を、(T/2)だけ遅らせたタイミングで入力す
る。また、第2のNANDゲート回路107−1〜10
7−80のイネーブル信号ENとして、論理レベルがハ
イレベルの信号を入力する。その結果、第2のNAND
ゲート回路の出力信号SP1〜SP80として、パルス
幅が((5/2)×T)、位相がTずつ順次シフトした
サンプリングパルス信号が得られる。そのサンプリング
パルス信号によって選択されたサンプルホールドスイッ
チは、図に示すように、サンプリングパルスが立ち下が
るタイミングt1,t2,t3,・・・,t80で、1
6相並列データ信号S1〜S16をサンプリングし、映
像信号をデータバスラインに書き込む。
On the other hand, the first NAND gate circuit 106-
As the control signals D1 to D4 of 1 to 106-80, pulse signals having a pulse width of ((5/2) × T), a pulse period of (4 × T), and a phase sequentially shifted by T are shown in FIG. To enter. That is, the rising time of the control pulse signal D4 is input at a timing delayed by (T / 2) with respect to the falling time of the control pulse signal D1. Also, the second NAND gate circuits 107-1 to 107-1
A signal having a high logic level is input as the enable signal EN of 7-80. As a result, the second NAND
As the output signals SP1 to SP80 of the gate circuits, sampling pulse signals having a pulse width of ((5/2) × T) and a phase sequentially shifted by T are obtained. As shown in the figure, the sample-and-hold switch selected by the sampling pulse signal has 1 at the timings t1, t2, t3,..., T80 at which the sampling pulse falls.
The six-phase parallel data signals S1 to S16 are sampled, and the video signals are written to the data bus lines.

【0040】第1の実施例との違いは、第1の実施例に
おいては、図2に示すように、映像信号がサンプリング
されるタイミングと他のサンプリングパルス信号が立ち
上がるタイミングが一致しているのに対し、本実施例に
おいては、図3に示すように、映像信号がサンプリング
されるタイミングにおいて、他のサンプリングパルス信
号は一定となっている点である。一般に、サンプリング
パルス信号の立ち上がり時刻、立ち下がり時刻において
は、入力される映像信号にノイズが発生しやすい。従っ
て、第1の実施例のように、サンプリング時刻と、他の
サンプリングパルス信号の立ち上がり時刻が一致してい
る場合には、ノイズを含んだ映像信号をサンプリングす
ることになるため、サンプリング精度が悪くなる。これ
に対し、第2の実施例のように、サンプリング時刻と、
他のサンプリングパルス信号の立ち上がり時刻をずらし
た場合には、他のサンプリングパルス信号からのノイズ
混入は無くなるため、第1の実施例よりもサンプリング
精度を向上させることができる。
The difference from the first embodiment is that, in the first embodiment, as shown in FIG. 2, the timing at which the video signal is sampled coincides with the timing at which another sampling pulse signal rises. On the other hand, in the present embodiment, as shown in FIG. 3, at the timing when the video signal is sampled, the other sampling pulse signals are constant. Generally, at the rising time and the falling time of the sampling pulse signal, noise is easily generated in the input video signal. Therefore, when the sampling time coincides with the rising time of another sampling pulse signal as in the first embodiment, a video signal containing noise is sampled, and the sampling accuracy is poor. Become. On the other hand, as in the second embodiment, the sampling time and
When the rising time of the other sampling pulse signal is shifted, noise from the other sampling pulse signal is eliminated, so that the sampling accuracy can be improved as compared with the first embodiment.

【0041】以上説明したようにして、図2に示した第
1の実施例よりも高い精度で、映像信号をデータバスラ
インに書き込むことができる。
As described above, the video signal can be written to the data bus line with higher accuracy than in the first embodiment shown in FIG.

【0042】図4は、本発明の液晶表示装置の駆動方法
の第3の実施例を示す図である。本実施例は、図2,図
3に示した第1,第2の実施例と同様に、映像信号をデ
ータバスラインに書き込むための駆動方法の一例を示し
たものであるが、以下に述べる方法によって、第1,第
2の実施例よりもサンプリング精度を向上させることが
できる。
FIG. 4 is a diagram showing a third embodiment of the method for driving a liquid crystal display device according to the present invention. This embodiment shows an example of a driving method for writing a video signal to a data bus line, as in the first and second embodiments shown in FIGS. 2 and 3, which will be described below. The sampling accuracy can be improved by the method as compared with the first and second embodiments.

【0043】まず、ハーフビット構成走査回路105−
1〜105−41に、クロック周期が(4×T)の(T
はサンプリングホールドスイッチのサンプル周期)クロ
ック信号CLK、および入力端子a110からのパルス
幅が(4×T)の入力パルス信号VSTaを図4に示す
タイミングで入力し、その入力パルス信号をクロック信
号に同期させて順次シフトする。これにより、ハーフビ
ット構成走査回路105−1〜105−40の各出力信
号P1〜P40として、図に示すように、パルス幅が
(4×T)で、位相が(2×T)ずつ順次シフトしたパ
ルス信号が出力される。ここまでの駆動方法は、第1お
よび第2の実施例と全く同様である。
First, the half-bit scanning circuit 105-
1 to 105-41, (T) of which the clock cycle is (4 × T)
Is the sampling period of the sampling and holding switch). A clock signal CLK and an input pulse signal VSTa having a pulse width of (4 × T) from the input terminal a110 are input at the timing shown in FIG. 4, and the input pulse signal is synchronized with the clock signal. And shift sequentially. As a result, as shown in the figure, the output signals P1 to P40 of the half-bit configuration scanning circuits 105-1 to 105-40 have a pulse width of (4 × T) and a phase sequentially shifted by (2 × T). The output pulse signal is output. The driving method so far is exactly the same as in the first and second embodiments.

【0044】一方、第1のNANDゲート回路106−
1〜106−80の制御信号D1〜D4として、パルス
幅が(T/2)、パルス周期が(4×T)、位相がTず
つ順次シフトしたパルス信号を、図に示すタイミングで
入力する。すなわち、ハーフビット構成走査回路の出力
パルス信号P1の立ち上がり時刻に対し、制御パルス信
号D1の立ち上がり時刻を、((3×T)/2)だけ遅
らせたタイミングで入力する。また、第2のNANDゲ
ート回路107−1〜107−80のイネーブル信号E
Nとして、論理レベルがハイレベルの信号を入力する。
その結果、第2のNANDゲート回路の出力信号SP1
〜SP80として、パルス幅が(T/2)、位相がTず
つ順次シフトしたサンプリングパルス信号が得られる。
そのサンプリングパルス信号によって選択されたサンプ
ルホールドスイッチは、図に示すように、サンプリング
パルスが立ち下がるタイミングt1,t2,t3,・・
・,t80で、16相並列データ信号S1〜S16を順
次サンプリングし、映像信号をデータバスラインに書き
込む。
On the other hand, the first NAND gate circuit 106-
As control signals D1 to D4 of 1 to 106-80, pulse signals having a pulse width of (T / 2), a pulse period of (4 × T), and a phase sequentially shifted by T are input at the timing shown in the figure. That is, the control pulse signal D1 is input at a timing delayed by ((3 × T) / 2) with respect to the output pulse signal P1 of the half-bit scanning circuit. Also, the enable signal E of the second NAND gate circuits 107-1 to 107-80
As N, a signal having a high logic level is input.
As a result, the output signal SP1 of the second NAND gate circuit
As SP80, a sampling pulse signal whose pulse width is (T / 2) and whose phase is sequentially shifted by T is obtained.
As shown in the figure, the sample and hold switch selected by the sampling pulse signal has timings t1, t2, t3,.
At time t80, the 16-phase parallel data signals S1 to S16 are sampled sequentially, and the video signal is written to the data bus line.

【0045】第1の実施例との違いは、第1の実施例に
おいては、図2に示すように、映像信号がサンプリング
されるタイミングと他のサンプリングパルス信号が立ち
上がるタイミングが一致しているのに対し、本実施例に
おいては、図4に示すように、映像信号がサンプリング
されているタイミングにおいて、他のサンプリングパル
ス信号は一定となっている点である。従って、第2の実
施例の説明のところで述べた理由と同様な理由により、
第1の実施例よりもサンプリング精度を向上させること
ができる。
The difference from the first embodiment is that in the first embodiment, as shown in FIG. 2, the timing at which the video signal is sampled coincides with the timing at which another sampling pulse signal rises. On the other hand, in the present embodiment, as shown in FIG. 4, the other sampling pulse signal is constant at the timing when the video signal is sampled. Therefore, for the same reason as described in the description of the second embodiment,
The sampling accuracy can be improved as compared with the first embodiment.

【0046】第2の実施例との違いは、第2の実施例に
おいては、隣接する3個のサンプリングパルス信号をオ
ーバーラップさせながらシフトさせているのに対し、本
実施例においては、サンプリングパルス信号のオーバー
ラップを完全に無くしている点である。このように駆動
することにより、サンプルホールドスイッチがオン状態
になっている間、他のサンプリングパルス信号からのノ
イズを完全に除去することができ、第2の実施例よりも
高い精度でサンプリングを行うことができる。
The difference from the second embodiment is that in the second embodiment, three adjacent sampling pulse signals are shifted while overlapping, while in the present embodiment, the sampling pulse signals are shifted. The point is that signal overlap is completely eliminated. By driving in this manner, while the sample hold switch is in the ON state, noise from other sampling pulse signals can be completely removed, and sampling is performed with higher accuracy than in the second embodiment. be able to.

【0047】以上説明したようにして、第1,第2の実
施例よりも高い精度で、映像信号をデータバスラインに
書き込むことができる。ただし、第3の実施例の駆動方
法では、サンプリングパルスの幅を、サンプリング周期
Tよりも短くしているために、サンプルホールドスイッ
チのサンプリング周波数に余裕がある場合に対して有効
な駆動方法である。
As described above, the video signal can be written to the data bus line with higher accuracy than the first and second embodiments. However, the driving method of the third embodiment is an effective driving method when the sampling frequency of the sample hold switch has a margin because the width of the sampling pulse is shorter than the sampling period T. .

【0048】また、第3の実施例においては、第1のN
ANDゲート回路に入力される、ハーフビット構成走査
回路の出力パルス信号と、制御パルス信号D1〜D4の
立ち上がり,立ち下がりのタイミングをずらしているの
で、クロストーク,ハザードによって生じるノイズを完
全に消すことができる。
In the third embodiment, the first N
Since the rising and falling timings of the output pulse signal of the half-bit scanning circuit input to the AND gate circuit and the control pulse signals D1 to D4 are shifted, noise caused by crosstalk and hazard is completely eliminated. Can be.

【0049】図5は、本発明の液晶表示装置の駆動方法
の第4の実施例を示す図である。本実施例は、駆動方法
の第1の実施例と同様に、図1に示した液晶表示装置を
用いて、映像信号をデータバスラインに書き込むための
駆動方法の一例を示したものであるが、アクティブマト
リクスアレイを逆方向に走査する点で第1の実施例とは
異なる。以下、図5を用いて、その駆動方法について説
明する。
FIG. 5 is a diagram showing a fourth embodiment of the driving method of the liquid crystal display device according to the present invention. This embodiment shows an example of a driving method for writing a video signal to a data bus line using the liquid crystal display device shown in FIG. 1, as in the first embodiment of the driving method. The second embodiment differs from the first embodiment in that the active matrix array is scanned in the reverse direction. Hereinafter, the driving method will be described with reference to FIG.

【0050】まず、ハーフビット構成走査回路105−
1〜105−41に、クロック周期が(4×T)の(T
は走査線選択期間)クロック信号CLK、および入力端
子b111からのパルス幅が(4×T)の入力パルス信
号VSTbを図5に示すタイミングで入力し、その入力
パルス信号をクロック信号に同期させて、第1の実施例
とは逆の順番で、順次シフトする。これにより、ハーフ
ビット構成走査回路105−2〜105−41の各出力
信号P1〜P40として、図に示すように、パルス幅が
(4×T)で、位相が(2×T)ずつ逆の順番で、順次
シフトしたパルス信号が出力される。走査回路は、通
常、2相のクロック信号で駆動されるため、クロック信
号とし、CLKと逆相の関係にあるクロック信号を外部
から入力しても良い。一方、第1のNANDゲート回路
106−1〜106−80の制御信号D1〜D4とし
て、パルス幅が(3×T)、パルス周期が(4×T)、
位相が逆の順番で、Tずつ順次シフトしたパルス信号
を、図に示すタイミングで入力する。また、第2のNA
NDゲート回路107−1〜107−80のイネーブル
信号ENとして、論理レベルがハイレベルの信号を入力
する。その結果、第2のNANDゲート回路の出力信号
SP1〜SP80として、パルス幅が(3×T)、位相
がTずつ逆の順番で、順次シフトしたサンプリングパル
ス信号が得られる。そのサンプリングパルス信号によっ
て選択されたサンプルホールドスイッチは、図に示すよ
うに、サンプリングパルスが立ち下がるタイミングt
1,t2,t3,・・・,t80で、16相並列データ
信号S1〜S16をサンプリングし、映像信号をデータ
バスラインに書き込む。
First, the half-bit scanning circuit 105-
1 to 105-41, (T) of which the clock cycle is (4 × T)
Is a scanning line selection period) The clock signal CLK and the input pulse signal VSTb having a pulse width of (4 × T) from the input terminal b111 are input at the timing shown in FIG. 5, and the input pulse signal is synchronized with the clock signal. , In the order reverse to that of the first embodiment. As a result, as shown in the figure, the output signals P1 to P40 of the half-bit configuration scanning circuits 105-2 to 105-41 have the pulse width of (4 × T) and the opposite phases of (2 × T). The pulse signals sequentially shifted in sequence are output. Since the scanning circuit is normally driven by a two-phase clock signal, a clock signal having a phase opposite to that of CLK may be input from the outside. On the other hand, as the control signals D1 to D4 of the first NAND gate circuits 106-1 to 106-80, the pulse width is (3 × T), the pulse period is (4 × T),
Pulse signals sequentially shifted by T in the reverse order are input at the timing shown in the figure. Also, the second NA
As the enable signal EN of the ND gate circuits 107-1 to 107-80, a signal having a high logic level is input. As a result, as the output signals SP1 to SP80 of the second NAND gate circuit, sampling pulse signals whose pulse width is (3 × T) and whose phases are sequentially shifted by T in reverse order are obtained. The sample and hold switch selected by the sampling pulse signal is, as shown in the figure, at the timing t when the sampling pulse falls.
At 1, t2, t3,..., T80, the 16-phase parallel data signals S1 to S16 are sampled, and the video signals are written to the data bus lines.

【0051】以上説明したようにして、第1の実施例1
とは左右逆の方向で、映像信号をデータバスラインに書
き込むことができる。すなわち、映像を左右反転して表
示することができる。
As described above, the first embodiment 1
The video signal can be written to the data bus line in the opposite direction to the left and right. That is, it is possible to display an image by inverting left and right.

【0052】図6は、本発明の液晶表示装置の駆動方法
の第5の実施例を示す図である。本実施例は、図1に示
した液晶表示装置を用いて、液晶表示装置が持つ画素数
よりも小さい画素数の映像を表示する場合に、垂直ブラ
ンキング期間中において、余った上下の画素領域を黒表
示書き込みする駆動方法の一例を示したものである。こ
こでは、上下それぞれ128ラインずつを黒表示書き込
みする場合について示す。以下、図6を用いて、その駆
動方法について説明する。
FIG. 6 is a diagram showing a fifth embodiment of the method for driving a liquid crystal display device according to the present invention. In the present embodiment, when displaying an image having a smaller number of pixels than the number of pixels of the liquid crystal display device using the liquid crystal display device shown in FIG. 1 shows an example of a driving method for writing black display. Here, a case in which black lines are written in 128 lines each for the upper and lower lines will be described. Hereinafter, the driving method will be described with reference to FIG.

【0053】まず、垂直ブランキング期間中において、
ハーフビット構成走査回路105−1〜105−41に
入力するクロック信号CLK、入力端子a110からの
入力信号VSTaをローレベル一定にする。この際、ハ
ーフビット構成走査回路105−1〜105−41には
パルス信号のデータは保持されておらず、すべて掃き出
されているものとする。これにより、ハーフビット構成
走査回路105−1〜105−40の出力信号P1〜P
40は、図に示すように、ローレベル一定の信号とな
る。一方、第1のNANDゲート回路106−1〜10
6−80の制御信号D1〜D4として、論理レベルがロ
ーレベル一定の信号を入力する。また、図に示すよう
に、t1の時刻において、第2のNANDゲート回路1
07−1〜107−80のイネーブル信号ENの論理レ
ベルを、ハイレベルからローレベルに切り換える。その
後、t4の時刻において、そのイネーブル信号ENの論
理レベルを、ローレベルからハイレベルに切り換える。
その結果、第2のNANDゲート回路の出力信号SP1
〜SP80として、t1からt4の期間、論理レベルが
ハイレベルである信号が出力される。これにより、t1
からt4の期間、すべてのサンプルホールドスイッチを
オン状態にすることができる。
First, during the vertical blanking period,
The clock signal CLK input to the half-bit configuration scanning circuits 105-1 to 105-41 and the input signal VSTa from the input terminal a110 are kept at a low level. At this time, it is assumed that the data of the pulse signal is not held in the half-bit configuration scanning circuits 105-1 to 105-41, and that all of them are swept out. As a result, the output signals P1-P of the half-bit configuration scanning circuits 105-1 through 105-40 are output.
Numeral 40 is a low-level fixed signal as shown in the figure. On the other hand, the first NAND gate circuits 106-1 to 106-1
As the 6-80 control signals D1 to D4, signals whose logic levels are constant at a low level are input. As shown in the figure, at time t1, the second NAND gate circuit 1
The logic level of the enable signal EN of 07-1 to 107-80 is switched from high level to low level. Thereafter, at time t4, the logic level of the enable signal EN is switched from low level to high level.
As a result, the output signal SP1 of the second NAND gate circuit
As SP80, a signal whose logic level is high is output during the period from t1 to t4. Thereby, t1
From t4 to t4, all the sample hold switches can be turned on.

【0054】一方、t2からt3の期間において、上下
黒表示書き込みするラインのゲートパルス信号GP1〜
GP128、GP899〜GP1024の論理レベルを
ハイレベルにする。また、映像信号S1〜S16とし
て、黒表示の一定信号を入力する。
On the other hand, during the period from t2 to t3, the gate pulse signals GP1 to GP1
The logic levels of GP128, GP899 to GP1024 are set to high level. In addition, a constant signal for displaying black is input as the video signals S1 to S16.

【0055】このように駆動することにより、t2から
t3の期間において、1280個のサンプルホールドス
イッチ、および上下それぞれ128ラインに接続された
画素スイッチを、すべてオン状態にすることができ、こ
の時に入力されている黒表示のための映像信号を、25
6ライン同時に書き込むことができる。この際、上下黒
書き込みを行う、t2からt3の時間として、256ラ
イン分の画素に黒表示信号を十分書き込めるだけの長い
時間がとられる。
By driving in this manner, in the period from t2 to t3, 1280 sample-hold switches and all the pixel switches connected to the upper and lower 128 lines can be turned on. Video signal for black display,
Writing can be performed simultaneously on six lines. At this time, as the time from t2 to t3, in which the upper and lower black writing is performed, a long time for sufficiently writing the black display signal in the pixels for 256 lines is taken.

【0056】以上のようにして、垂直ブランキング期間
中に、上下黒書き込みを行うことができる。
As described above, upper and lower black writing can be performed during the vertical blanking period.

【0057】図7,図8(図9に、図7と図8の配置を
示す)は、本発明の液晶表示装置の駆動方法の第6の実
施例を示す図である。本実施例は、図1に示した液晶表
示装置を用いて、液晶表示装置が持つ画素数よりも小さ
い画素数の映像を表示する場合に、水平ブランキング期
間において、余った左右の画素領域を黒書き込みする駆
動方法の一例を示したものである。ここでは、左右12
8列ずつを黒書き込みする場合の駆動方法について示
す。以下、図7,図8を用いて、その駆動方法について
説明する。
FIGS. 7 and 8 (FIG. 9 shows the arrangement of FIGS. 7 and 8) show a sixth embodiment of the method of driving the liquid crystal display device of the present invention. In the present embodiment, when displaying an image having a smaller number of pixels than the number of pixels of the liquid crystal display device using the liquid crystal display device shown in FIG. 1 shows an example of a driving method for performing black writing. Here, left and right 12
A driving method when black writing is performed for every eight columns will be described. The driving method will be described below with reference to FIGS.

【0058】まず、水平ブランキング期間中において、
ハーフビット構成走査回路105−1〜105−41
に、クロック周期が(2×T)の(Tは映像書き込み期
間における、サンプルホールドスイッチのサンプリング
周期)クロック信号CLK、および入力端子a110か
らのパルス幅が(2×T)の入力パルス信号VSTaを
図7に示すタイミングで入力し、その入力パルス信号を
クロック信号に同期させて順次シフトする。これによ
り、ハーフビット構成走査回路105−1〜105−4
の各出力信号P1〜P4として、図に示すように、パル
ス幅が(2×T)で、位相がTずつ順次シフトしたパル
ス信号が出力される。走査回路は、通常、2相のクロッ
ク信号で駆動されるため、クロック信号として、CLK
と逆相の関係にあるクロック信号を外部から入力しても
良い。一方、第1のNANDゲート回路106−1〜1
06−80の制御信号D1〜D4として、論理レベルが
ハイレベルの信号を入力しておく。さらに、第2のNA
NDゲート回路107−1〜107−80のイネーブル
信号ENとして、論理レベルがハイレベルの信号を入力
しておく。その結果、第2のNANDゲート回路の出力
信号SP1〜SP8として、パルス幅が(2×T)で、
1個おきに位相がTずつ順次シフトしたサンプリングパ
ルス信号が得られる。
First, during the horizontal blanking period,
Half-bit configuration scanning circuits 105-1 to 105-41
A clock signal CLK having a clock cycle of (2 × T) (T is a sampling cycle of a sample hold switch in a video writing period) and an input pulse signal VSTa having a pulse width of (2 × T) from an input terminal a110 are Input is performed at the timing shown in FIG. 7, and the input pulse signal is sequentially shifted in synchronization with the clock signal. Thereby, the half-bit configuration scanning circuits 105-1 to 105-4
As shown in the figure, as output signals P1 to P4, pulse signals having a pulse width of (2 × T) and a phase sequentially shifted by T are output. Since the scanning circuit is usually driven by a two-phase clock signal, a clock signal CLK
A clock signal having a phase opposite to that of the clock signal may be input from the outside. On the other hand, the first NAND gate circuits 106-1 to 106-1
As the control signals D <b> 1 to D <b> 4 of 06-80, signals having a high logic level are input. Further, the second NA
As the enable signal EN of the ND gate circuits 107-1 to 107-80, a signal whose logic level is high is input. As a result, as the output signals SP1 to SP8 of the second NAND gate circuit, the pulse width is (2 × T),
A sampling pulse signal whose phase is sequentially shifted by T every other signal is obtained.

【0059】この水平ブランキング期間において、映像
信号S1〜S16として、黒表示の信号レベルを入力す
ることにより、サンプリングパルス信号SP1とSP
2,SP3とSP4,SP5とSP6,SP7とSP8
が立ち下がる、それぞれの時刻t1,t2,t3,t4
において、黒表示信号がサンプリングされ、データバス
ラインDS1〜DS32,DS33〜DS64,DS6
5〜DS96,DS97〜DS128に順次書き込まれ
る。以上のようにして、この水平ブランキング期間にお
いて、左側128列分の黒表示書き込みを行うことがで
きる。
In this horizontal blanking period, the signal levels of black display are input as the video signals S1 to S16, so that the sampling pulse signals SP1 and SP
2, SP3 and SP4, SP5 and SP6, SP7 and SP8
Fall at the respective times t1, t2, t3, t4
, The black display signal is sampled, and the data bus lines DS1 to DS32, DS33 to DS64, DS6
5 to DS96 and DS97 to DS128. As described above, in the horizontal blanking period, black display writing for the left 128 columns can be performed.

【0060】この水平ブランキング期間に続く、映像書
き込み期間においては、図2に示した第1の実施例の駆
動方法と同様に駆動する。まず、クロック信号CLKの
周期を(2×T)から(4×T)に変調する。このよう
に変調することにより、ハーフビット構成走査回路10
5−5〜105−36の出力信号として、パルス幅が
(4×T)、位相が(2×T)ずつ順次シフトしたパル
ス信号が得られる。パルス信号P6については、パルス
幅が(5×T)となっているが、動作には影響しない。
一方、第1のNANDゲート回路106−1〜106−
80の制御信号D1〜D4として、パルス幅が(3×
T)、パルス周期が(4×T)、位相がTずつ順次シフ
トしたパルス信号を、図に示すタイミングで入力する。
また、第2のNANDゲート回路107−1〜107−
80のイネーブル信号ENとして、論理レベルがハイレ
ベルの信号を入力する。その結果、第2のNANDゲー
ト回路の出力信号SP9〜SP72として、パルス幅が
(3×T)、位相がTずつ順次シフトしたサンプリング
パルス信号が得られる。そのサンプリングパルス信号に
よって選択されたサンプルホールドスイッチは、サンプ
リングパルスが立ち下がるタイミングで、16相並列デ
ータ信号S1〜S16をサンプリングし、映像信号をデ
ータバスラインDS129〜DS1152に書き込む。
In the video writing period following the horizontal blanking period, driving is performed in the same manner as the driving method of the first embodiment shown in FIG. First, the period of the clock signal CLK is modulated from (2 × T) to (4 × T). By performing such modulation, the half-bit configuration scanning circuit 10
As output signals of 5-5 to 105-36, pulse signals having a pulse width of (4 × T) and a phase sequentially shifted by (2 × T) are obtained. Although the pulse width of the pulse signal P6 is (5 × T), it does not affect the operation.
On the other hand, the first NAND gate circuits 106-1 to 106-
As the 80 control signals D1 to D4, the pulse width is (3 ×
T), a pulse signal whose pulse cycle is (4 × T) and whose phase is sequentially shifted by T is input at the timing shown in the figure.
Also, the second NAND gate circuits 107-1 to 107-
As the enable signal EN of 80, a signal having a high logic level is input. As a result, as the output signals SP9 to SP72 of the second NAND gate circuit, sampling pulse signals having a pulse width of (3 × T) and a phase sequentially shifted by T are obtained. The sample and hold switch selected by the sampling pulse signal samples the 16-phase parallel data signals S1 to S16 at the timing when the sampling pulse falls, and writes the video signals to the data bus lines DS129 to DS1152.

【0061】映像書き込み期間に続く、水平ブランキン
グ期間においては、右側128列の黒表示書き込みを行
う。まず、ハーフビット構成走査回路105−1〜10
5−41のクロック信号の周期を(4×T)から(2×
T)に変調する。これにより、ハーフビット構成走査回
路105−37〜105−40の各出力信号P37〜P
40として、図に示すように、パルス幅が(2×T)
で、位相がTずつ順次シフトしたパルス信号が出力され
る。パルス信号P37,P38については、パルス幅が
それぞれ(4×T),(3×T)となっているが、動作
には影響しない。一方、第1のNANDゲート回路10
6−1〜106−80の制御信号D1〜D4として、論
理レベルがハイレベルの信号を入力する。さらに、第2
のNANDゲート回路のイネーブル信号ENとして、論
理レベルがハイレベルの信号を入力しておく。その結
果、第2のNANDゲート回路107−1〜107−8
0の出力信号として、パルス幅が(2×T)で、1個お
きに位相がTずつ順次シフトしたサンプリングパルス信
号が得られる。ただし、サンプリングパルス信号SP7
3とSP74、およびSP75とSP76については、
パルス幅がそれぞれ、(4×T)および(3×T)とな
っている。一方、この水平ブランキング期間において、
映像信号S1〜S16として、黒表示の信号レベルを入
力することにより、サンプリングパルス信号SP73と
SP74,SP75とSP76,SP77とSP78,
SP79とSP80が立ち下がる、それぞれの時刻t
5,t6,t7,t8において、黒表示信号がサンプリ
ングされ、データバスラインDS1153〜DS118
4,DS1185〜DS1216,DS1217〜DS
1248,DS1249〜DS1280に順次書き込ま
れる。以上のようにして、この水平ブランキング期間に
おいて、右側128列分の黒表示書き込みを行うことが
できる。
In the horizontal blanking period following the video writing period, black display writing of 128 columns on the right side is performed. First, the half-bit configuration scanning circuits 105-1 to 105-1
The period of the clock signal of 5-41 is changed from (4 × T) to (2 × T).
T). Thereby, each output signal P37-P of the half bit configuration scanning circuit 105-37-105-40 is output.
40, the pulse width is (2 × T) as shown in the figure.
Thus, a pulse signal whose phase is sequentially shifted by T is output. The pulse widths of the pulse signals P37 and P38 are (4 × T) and (3 × T), respectively, but do not affect the operation. On the other hand, the first NAND gate circuit 10
As the control signals D1 to D4 of 6-1 to 106-80, signals having a high logic level are input. Furthermore, the second
As an enable signal EN of the NAND gate circuit, a signal having a high logic level is input. As a result, the second NAND gate circuits 107-1 to 107-8
As an output signal of 0, a sampling pulse signal having a pulse width of (2 × T) and a phase sequentially shifted by T every other signal is obtained. However, the sampling pulse signal SP7
3 and SP74, and SP75 and SP76,
The pulse widths are (4 × T) and (3 × T), respectively. On the other hand, during this horizontal blanking period,
By inputting signal levels for black display as the video signals S1 to S16, sampling pulse signals SP73 and SP74, SP75 and SP76, SP77 and SP78,
Each time t at which SP79 and SP80 fall
At 5, t6, t7 and t8, the black display signal is sampled, and the data bus lines DS1153 to DS118 are sampled.
4, DS1185-DS1216, DS1217-DS
1248 and DS1249 to DS1280. As described above, in the horizontal blanking period, black display writing for the right 128 columns can be performed.

【0062】以上説明したように、図1に示した液晶表
示装置を用いて、左右の黒表示書き込みを行うことがで
きる。
As described above, right and left black display writing can be performed using the liquid crystal display device shown in FIG.

【0063】図10は本発明の液晶表示装置の第2の実
施例を示す図である。図1に示した第1の実施例の液晶
表示装置との違いは、図1の第2のNANDゲート回路
107−1〜107−80を反転出力バッファ回路80
2−1〜802−80に置き換えた点である。その他の
構成は、第1の実施例と同様である。すなわち、本実施
例の液晶表示装置の水平走査回路104は、図に示すよ
うに、入力端子110から入力されたパルス信号をクロ
ック信号に同期して順次シフトするハーフビット構成の
40段走査回路105−1〜105−41と、そのハー
フビット構成走査回路105−1〜105−41の各出
力信号P1,P2,・・・,P40と、制御信号D1,
D2,D3,D4とを入力信号とするNANDゲート回
路801−1〜801−80と、そのNANDゲート回
路の各出力信号を入力信号とする反転出力バッファ回路
802−1〜802−80とで構成されている。ハーフ
ビット構成走査回路105−1〜105−41の各出力
に対し、2個のNANDゲート回路が接続されており、
隣接する4構成のNANDゲート回路の制御信号はすべ
て異なっていることが特徴となっている。
FIG. 10 is a view showing a second embodiment of the liquid crystal display device of the present invention. The difference from the liquid crystal display device of the first embodiment shown in FIG. 1 is that the second NAND gate circuits 107-1 to 107-80 of FIG.
2-1 to 802-80. Other configurations are the same as those of the first embodiment. That is, as shown in the figure, the horizontal scanning circuit 104 of the liquid crystal display device of the present embodiment includes a half-bit 40-stage scanning circuit 105 that sequentially shifts a pulse signal input from an input terminal 110 in synchronization with a clock signal. -1 to 105-41, output signals P1, P2,..., P40 of the half-bit configuration scanning circuits 105-1 to 105-41, and control signals D1,
It comprises NAND gate circuits 801-1 to 801-80 using D 2, D 3, and D 4 as input signals, and inverting output buffer circuits 802-1 to 802-80 using respective output signals of the NAND gate circuits as input signals. Have been. Two NAND gate circuits are connected to each output of the half-bit configuration scanning circuits 105-1 to 105-41,
It is characterized in that the control signals of the four adjacent NAND gate circuits are all different.

【0064】また、ハーフビット構成の走査回路105
−1〜105−41は、双方向走査が可能な構成となっ
ている。逆方向に走査する時には、入力端子b111か
らパルス信号が入力される。
The scanning circuit 105 having a half bit configuration
-1 to 105-41 have a configuration capable of bidirectional scanning. When scanning in the reverse direction, a pulse signal is input from the input terminal b111.

【0065】ハーフビット構成走査回路105−1〜1
05−41は、2相のクロック信号で駆動される回路を
用いている。従って、ハーフビット構成走査回路105
−1〜105−41を駆動するのに必要な駆動信号の数
は、逆方向に走査する時に入力するパルス信号も含め
て、クロック信号2個、入力信号2個の合計4個とな
る。さらに、NANDゲート回路801−1〜801−
80の制御信号D1〜D4を加えて、水平走査回路10
4に入力する駆動信号の数は、合計8個となっている。
この駆動信号の数は、信号線の数が1280本を越える
場合や、映像信号の相展開数が小さくなった場合でも変
わらない。一方、従来用いられてきたアドレスデコーダ
を水平走査回路に適用した場合には、先に述べた様に、
制御信号の数は14個となる。すなわち、本実施例の液
晶表示装置では、水平走査回路の駆動信号端子の数が、
従来の4/7となっている。また、映像信号の相展開数
を8とした場合には、アドレスデコーダの制御信号の数
は、先に述べたように16個となり、本実施例の水平走
査回路の駆動信号端子の数は、従来の半分となる。
Half-bit configuration scanning circuits 105-1 to 105-1
05-41 uses a circuit driven by a two-phase clock signal. Therefore, the half-bit configuration scanning circuit 105
The number of drive signals required to drive -1 to 105-41 is four in total, including two clock signals and two input signals, including a pulse signal input when scanning in the reverse direction. Further, NAND gate circuits 801-1 to 801-
80 control signals D1 to D4 and the horizontal scanning circuit 10
The total number of drive signals input to 4 is eight.
This number of drive signals does not change even when the number of signal lines exceeds 1280 or when the number of phase expansions of the video signal is reduced. On the other hand, when the conventionally used address decoder is applied to the horizontal scanning circuit, as described above,
The number of control signals is 14. That is, in the liquid crystal display device of the present embodiment, the number of drive signal terminals of the horizontal scanning circuit is
It is 4/7 of the conventional one. If the number of phase expansions of the video signal is 8, the number of control signals of the address decoder is 16 as described above, and the number of drive signal terminals of the horizontal scanning circuit of this embodiment is It is half of the conventional one.

【0066】本実施例では、ハーフビット構成走査回路
の段数を40段として、その各出力を2個のNANDゲ
ート回路に入力する構成になっているが、ハーフビット
構成走査回路の段数を20段として、その各出力を4個
のNANDゲート回路に入力する構成にしても良い。
In the present embodiment, the number of stages of the half-bit scanning circuit is set to 40 and each output is input to two NAND gate circuits. The configuration may be such that each output is input to four NAND gate circuits.

【0067】また、本実施例では、論理ゲート回路とし
て、NANDゲート回路を用いているが、NORゲート
回路に置き換えても良い。その場合、本実施例におけ
る、ハーフビット構成走査回路105−1〜105−4
1の出力信号P1〜P40とは、論理レベルが反対の信
号をNORゲート回路に入力し、反転出力バッファ回路
を正転出力バッファ回路にする必要がある。
In this embodiment, a NAND gate circuit is used as a logic gate circuit, but may be replaced with a NOR gate circuit. In this case, the half-bit configuration scanning circuits 105-1 to 105-4 in this embodiment are used.
It is necessary to input a signal having a logic level opposite to that of the output signals P1 to P40 to the NOR gate circuit, and to use the inverted output buffer circuit as a normal output buffer circuit.

【0068】図11は、本発明の液晶表示装置の駆動方
法の第7の実施例を示す図である。本実施例は、図10
に示した液晶表示装置を用いて、液晶表示装置が持つ画
素数よりも小さい画素数の映像を表示する場合に、垂直
ブランキング期間中において、余った上下の画素領域を
黒書き込みする駆動方法の一例を示したものである。こ
こでは、上下それぞれ128ラインずつを黒表示書き込
みする場合について示す。以下、図11を用いて、その
駆動方法について説明する。
FIG. 11 is a diagram showing a seventh embodiment of the driving method of the liquid crystal display device according to the present invention. In the present embodiment, FIG.
When displaying an image having a smaller number of pixels than the number of pixels of the liquid crystal display device by using the liquid crystal display device shown in (1), during the vertical blanking period, the driving method of writing the remaining upper and lower pixel regions in black. An example is shown. Here, a case in which black lines are written in 128 lines each for the upper and lower lines will be described. Hereinafter, the driving method will be described with reference to FIG.

【0069】まず、ハーフビット構成走査回路105−
1〜105−41に、所定のクロック周期TBのクロッ
ク信号CLK、および入力端子a110からのパルス幅
がTBの入力パルス信号VSTaを図11に示すタイミ
ングで入力し、その入力パルス信号をクロック信号に同
期させて順次シフトする。これにより、ハーフビット構
成走査回路105−1〜105−41の各出力信号P1
〜P40として、図に示すように、パルス幅がTBで、
位相が(TB/2)ずつ順次シフトしたパルス信号が出
力される。走査回路は、通常、2相のクロック信号で駆
動されるため、クロック信号として、CLKと逆相の関
係にあるクロック信号を外部から入力しても良い。一
方、NANDゲート回路801−1〜801−80の制
御信号D1〜D4として、論理レベルがハイレベルの信
号を入力する。その結果、出力バッファ回路802−1
〜802−80の出力信号SP1〜SP80として、パ
ルス幅がTB、1個おきに位相が(TB/2)ずつ順次
シフトしたサンプリングパルス信号が得られる。
First, the half-bit scanning circuit 105-
1 to 105-41, a clock signal CLK having a predetermined clock cycle TB and an input pulse signal VSTa having a pulse width of TB from the input terminal a110 are input at the timing shown in FIG. 11, and the input pulse signal is converted into a clock signal. Shift sequentially in synchronization. Thereby, each output signal P1 of the half-bit configuration scanning circuits 105-1 to 105-41 is output.
As shown in the figure, the pulse width is TB, and
A pulse signal whose phase is sequentially shifted by (TB / 2) is output. Since the scanning circuit is usually driven by a two-phase clock signal, a clock signal having a phase opposite to that of CLK may be input from the outside as a clock signal. On the other hand, as the control signals D1 to D4 of the NAND gate circuits 801-1 to 801-80, signals having a high logic level are input. As a result, the output buffer circuit 802-1
As the output signals SP1 to SP80 of .about.802-80, sampling pulse signals in which the pulse width is TB and the phase is shifted sequentially by (TB / 2) every other signal are obtained.

【0070】この垂直ブランキング期間において、映像
信号S1〜S16として、黒表示の信号レベルを入力す
ることにより、サンプリングパルス信号SP1とSP
2,SP3とSP4,SP5とSP6,・・・,SP7
9とSP80が立ち下がる、それぞれの時刻t1,t
2,t3,・・・,t40において、黒表示信号がサン
プリングされ、データバスラインDS1〜DS32,D
S33〜DS64,DS65〜DS96,・・・,DS
1249〜DS1280に順次書き込まれる。この時、
上下黒表示書き込みするラインのゲートパルス信号GP
1〜GP128,GP899〜GP1024の論理レベ
ルをハイレベルにしておく。その結果、データバスライ
ンに書き込んだ黒表示信号を、上下それぞれ128ライ
ンの画素に書き込むことができる。
In this vertical blanking period, the signal levels of black display are input as the video signals S1 to S16, so that the sampling pulse signals SP1 and SP
2, SP3 and SP4, SP5 and SP6, ..., SP7
9 and SP80 fall, each time t1, t
, T3,..., T40, the black display signal is sampled and the data bus lines DS1 to DS32, D
S33 to DS64, DS65 to DS96, ..., DS
1249 to DS1280. At this time,
Gate pulse signal GP for the line for writing the upper and lower black display
The logic levels of 1 to GP128 and GP899 to GP1024 are set to high level. As a result, the black display signal written to the data bus line can be written to the pixels of the upper and lower 128 lines.

【0071】以上説明したようにして、図10に示した
液晶表示装置を用いて、垂直ブランキング期間中に、上
下の黒表示書き込みを行うことができる。
As described above, using the liquid crystal display device shown in FIG. 10, upper and lower black display writing can be performed during the vertical blanking period.

【0072】本実施例においては、ハーフビット構成走
査回路105−1〜105−41に入力するパルス信号
のパルス幅をTBとしたが、(L×TB)と(Lは2以
上の整数)しても良い。その場合、出力バッファ回路か
ら出力されるサンプリングパルス信号のパルス幅は、
(L×TB)となり、データバスラインに黒表示信号を
書き込む期間を長くすることが可能となる。
In this embodiment, the pulse width of the pulse signal input to the half-bit scanning circuits 105-1 to 105-41 is TB, but (L × TB) and (L is an integer of 2 or more) are used. May be. In that case, the pulse width of the sampling pulse signal output from the output buffer circuit is
(L × TB), and the period for writing the black display signal to the data bus line can be extended.

【0073】また、本実施例の駆動方法は、図1に示し
た液晶表示装置に適用することもできる。その場合に
は、第2のNANDゲート回路のイネーブル信号とし
て、論理レベルがハイレベルの信号を入力しておけば良
い。
Further, the driving method of the present embodiment can be applied to the liquid crystal display device shown in FIG. In that case, a signal having a high logic level may be input as an enable signal of the second NAND gate circuit.

【0074】本実施例の液晶表示装置は、多結晶シリコ
ン薄膜トランジスタをガラス基板上に集積して作製した
ものである。垂直駆動回路、および水平駆動回路はCM
OSスタティック回路で構成したが、CMOSダイナミ
ック回路で構成することも可能である。また、本実施例
では、多結晶シリコン薄膜トランジスタを用いたが、半
導体層にアモルファスシリコンやカドミウムセレン等を
採用した他の薄膜トランジスタで形成することも可能で
ある。また、単結晶シリコンMOSトランジスタで構成
することも可能である。
The liquid crystal display device of this embodiment is one in which polycrystalline silicon thin film transistors are integrated on a glass substrate. The vertical drive circuit and the horizontal drive circuit are CM
Although it is configured by the OS static circuit, it can be configured by a CMOS dynamic circuit. Although a polycrystalline silicon thin film transistor is used in this embodiment, the thin film transistor may be formed of another thin film transistor using amorphous silicon, cadmium selenium, or the like for the semiconductor layer. It is also possible to use a single-crystal silicon MOS transistor.

【0075】[0075]

【発明の効果】以上説明したように本発明の液晶表示装
置およびその駆動方法を適用すれば、マルチシンク液晶
表示装置の水平駆動回路に入力する制御素子の数を9/
14から半分程度まで削減することができるので、マル
チシンク液晶表示装置の小型化,低コスト化を図る上で
極めて有効である。この効果は、液晶表示装置の画素数
の増大、入力する映像信号の相展開数の減少とともに顕
著となる。
As described above, when the liquid crystal display device of the present invention and the method of driving the same are applied, the number of control elements input to the horizontal drive circuit of the multi-sync liquid crystal display device is 9/9.
Since it can be reduced from 14 to about half, it is extremely effective in reducing the size and cost of the multi-sync liquid crystal display device. This effect becomes remarkable as the number of pixels of the liquid crystal display device increases and the number of phase expansions of the input video signal decreases.

【0076】さらに、制御信号のクロストークによるノ
イズが、全く発生しないので、液晶表示装置を安定に動
作させることができる。
Further, since no noise is generated due to the crosstalk of the control signal, the liquid crystal display device can be operated stably.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の液晶表示装置の第1の実施例を示す図
である。
FIG. 1 is a diagram showing a first embodiment of a liquid crystal display device of the present invention.

【図2】本発明の液晶表示装置の駆動方法の第1の実施
例を示す図である。
FIG. 2 is a diagram showing a first embodiment of a method for driving a liquid crystal display device according to the present invention.

【図3】本発明の液晶表示装置の駆動方法の第2の実施
例を示す図である。
FIG. 3 is a diagram showing a second embodiment of the driving method of the liquid crystal display device of the present invention.

【図4】本発明の液晶表示装置の駆動方法の第3の実施
例を示す図である。
FIG. 4 is a diagram showing a third embodiment of the driving method of the liquid crystal display device of the present invention.

【図5】本発明の液晶表示装置の駆動方法の第4の実施
例を示す図である。
FIG. 5 is a diagram showing a fourth embodiment of the driving method of the liquid crystal display device of the present invention.

【図6】本発明の液晶表示装置の駆動方法の第5の実施
例を示す図である。
FIG. 6 is a diagram showing a fifth embodiment of the driving method of the liquid crystal display device of the present invention.

【図7】本発明の液晶表示装置の駆動方法の第6の実施
例を示す図である。
FIG. 7 is a view showing a sixth embodiment of the driving method of the liquid crystal display device of the present invention.

【図8】本発明の液晶表示装置の駆動方法の第6の実施
例を示す図である。
FIG. 8 is a diagram showing a sixth embodiment of the driving method of the liquid crystal display device of the present invention.

【図9】図7と図8の配置を示す図である。FIG. 9 is a diagram showing the arrangement of FIGS. 7 and 8;

【図10】本発明の液晶表示装置の第2の実施例を示す
図である。
FIG. 10 is a view showing a second embodiment of the liquid crystal display device of the present invention.

【図11】本発明の液晶表示装置の駆動方法の第7の実
施例を示す図である。
FIG. 11 is a diagram showing a seventh embodiment of the method for driving the liquid crystal display device of the present invention.

【図12】従来の液晶表示装置を示す図である。FIG. 12 is a diagram showing a conventional liquid crystal display device.

【図13】従来の液晶表示装置の駆動方法の一例を示す
図である。
FIG. 13 is a diagram illustrating an example of a driving method of a conventional liquid crystal display device.

【符号の説明】[Explanation of symbols]

101 アクティブマトリクスアレイ 102 垂直駆動回路 103 水平駆動回路 104 水平走査回路 105−1〜105−41 ハーフビット走査回路 106−1〜106−80 第1のNANDゲート回路 107−1〜107−80 第2のNANDゲート回路 108 サンプルホールドスイッチ 109 サンプルホールド容量 110 入力端子a 111 入力端子b 112 イネーブル信号 801 NANDゲート回路 802 出力バッファ回路 Reference Signs List 101 active matrix array 102 vertical drive circuit 103 horizontal drive circuit 104 horizontal scan circuit 105-1 to 105-41 half-bit scan circuit 106-1 to 106-80 first NAND gate circuit 107-1 to 107-80 second NAND gate circuit 108 Sample hold switch 109 Sample hold capacitor 110 Input terminal a 111 Input terminal b 112 Enable signal 801 NAND gate circuit 802 Output buffer circuit

Claims (7)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】複数の走査線と複数の信号線との交点にス
イッチング素子が配置されたアクティブマトリクスアレ
イと、前記走査線を駆動する垂直駆動回路と、前記信号
線を駆動する水平駆動回路とからなる液晶表示装置にお
いて、 前記水平駆動回路が、 パルス信号をクロック信号の半周期分ずつ順次シフトし
て出力するN段(Nは正の整数)走査回路と、 M個(Mは2以上の整数)毎にそれぞれの第1の制御端
子が共通接続され、その共通接続された制御端子が前記
走査回路のN個の出力端子にそれぞれ接続され、(2×
M−1)個おきにそれぞれの第2の制御端子が共通接続
された(N×M)個の第1の論理ゲート回路と、 第1の制御端子が前記第1の論理ゲート回路の出力端子
に接続され、第2の制御端子が共通接続された(N×
M)個の第2の論理ゲート回路と、 制御端子がJ個(Jは正の整数)毎に共通接続され、そ
の制御端子が前記第2の論理ゲート回路の出力端子に接
続され、入力端子が(J−1)個おきに共通接続された
(N×M)個のサンプルホ−ルドスイッチとで構成され
ていることを特徴とする液晶表示装置。
An active matrix array having switching elements disposed at intersections of a plurality of scanning lines and a plurality of signal lines; a vertical driving circuit for driving the scanning lines; and a horizontal driving circuit for driving the signal lines. A horizontal drive circuit comprising: an N-stage (N is a positive integer) scanning circuit for sequentially shifting and outputting a pulse signal by a half cycle of a clock signal; and M (M is 2 or more) For each (integer), the first control terminals are commonly connected, and the commonly connected control terminals are respectively connected to the N output terminals of the scanning circuit, and (2 ×
(N × M) first logic gate circuits, each of which has a common connection with every other M-1) second control terminals; and a first control terminal is an output terminal of the first logic gate circuit. , And the second control terminal is commonly connected (N ×
M) second logic gate circuits, a control terminal is commonly connected for every J pieces (J is a positive integer), a control terminal thereof is connected to an output terminal of the second logic gate circuit, and an input terminal (N × M) sample hold switches commonly connected every (J−1) pixels.
【請求項2】請求項1記載の液晶表示装置を駆動する方
法において、 液晶表示装置に入力する映像信号のサンプリング周期を
Tとした場合、周期が(2×M×T)であるクロック信
号を前記走査回路に入力し、パルス幅が0より大きく
((M+1)×T)以下、パルス周期が(2×M×
T)、位相がTずつ順次シフトした、異なる(2×M)
個のパルス信号A1,A2,・・・,A(2×M)を、
前記(N×M)個の第1の論理ゲート回路の第2の制御
端子D1,D2,D3,・・・,D(2×M)に、それ
ぞれ順番に入力し、前記第1の論理ゲート回路の出力
が、前記第2の論理ゲート回路の出力に反映される信号
を、前記第2の論理ゲート回路の第2の制御端子に入力
して駆動することを特徴とする液晶表示装置の駆動方
法。
2. A method for driving a liquid crystal display device according to claim 1, wherein a clock signal having a period of (2 × M × T) is provided when a sampling period of a video signal input to the liquid crystal display device is T. When the pulse width is larger than 0 ((M + 1) × T) and the pulse cycle is (2 × M ×
T), phase shifted sequentially by T, different (2 × M)
.., A (2 × M)
.., D (2 × M) are sequentially input to the second control terminals D1, D2, D3,..., D (2 × M) of the (N × M) first logic gate circuits, respectively. A signal output from a circuit reflected on an output of the second logic gate circuit is input to a second control terminal of the second logic gate circuit to drive the liquid crystal display device. Method.
【請求項3】請求項1記載の液晶表示装置を駆動する方
法において、 液晶表示装置に入力する映像信号のサンプリング周期を
Tとした場合、周期が(2×M×T)であるクロック信
号を前記走査回路に入力し、パルス幅が0より大きく
((M+1)×T)以下、パルス周期が(2×M×
T)、位相がTずつ順次シフトした、異なる(2×M)
個のパルス信号A1,A2,・・・,A(2×M)を、
前記(N×M)個の第1の論理ゲート回路の第2の制御
端子D1,D2,D3,・・・,D(2×M)に、それ
ぞれ逆の順番に入力し、前記第1の論理ゲート回路の出
力が、前記第2の論理ゲート回路の出力に反映される信
号を、前記第2の論理ゲート回路の第2の制御端子に入
力して駆動することを特徴とする液晶表示装置の駆動方
法。
3. A method of driving a liquid crystal display device according to claim 1, wherein, when a sampling period of a video signal input to the liquid crystal display device is T, a clock signal having a period of (2 × M × T) is used. When the pulse width is larger than 0 ((M + 1) × T) and the pulse cycle is (2 × M ×
T), phase shifted sequentially by T, different (2 × M)
.., A (2 × M)
.., D (2 × M) of the (N × M) first logic gate circuits, respectively, in the reverse order. A liquid crystal display device, wherein a signal whose output from a logic gate circuit is reflected on the output of the second logic gate circuit is input to a second control terminal of the second logic gate circuit and driven. Drive method.
【請求項4】請求項1記載の液晶表示装置を駆動する方
法において、 垂直ブランキング期間において、前記第1の論理ゲート
回路の出力が、前記第2の論理ゲート回路の出力に反映
されない信号を、前記第2の論理ゲート回路の第2の制
御端子に入力し、黒表示に相当する信号レベルを、前記
サンプルホールドスイッチのJ個の入力端子に入力する
ことを特徴とする液晶表示装置の駆動方法。
4. The method for driving a liquid crystal display device according to claim 1, wherein during a vertical blanking period, an output of said first logic gate circuit is a signal which is not reflected on an output of said second logic gate circuit. A second control terminal of the second logic gate circuit, and a signal level corresponding to black display is input to J input terminals of the sample and hold switch. Method.
【請求項5】請求項1記載の液晶表示装置を駆動する方
法において、 水平ブランキング期間において、前記走査回路に入力す
るクロック信号の周波数を、映像書き込み期間中よりも
高い周波数に変調して、パルス信号を転送し、その転送
期間中、前記走査回路の出力が、前記第1の論理ゲート
回路の出力に反映される信号を、前記第1の論理ゲート
回路の第2の制御端子に入力し、前記第1の論理ゲート
回路の出力が、前記第2の論理ゲート回路の出力に反映
される信号を、前記第2の論理ゲート回路の第2の制御
端子に入力し、黒表示に相当する信号レベルを、前記サ
ンプルホールドスイッチのJ個の入力端子に入力して駆
動することを特徴とする液晶表示装置の駆動方法。
5. The method of driving a liquid crystal display device according to claim 1, wherein a frequency of a clock signal input to the scanning circuit is modulated to a higher frequency during a horizontal blanking period than during a video writing period. A pulse signal is transferred, and during the transfer period, a signal in which the output of the scanning circuit is reflected on the output of the first logic gate circuit is input to a second control terminal of the first logic gate circuit. And a signal in which the output of the first logic gate circuit is reflected on the output of the second logic gate circuit is input to a second control terminal of the second logic gate circuit, which corresponds to black display. A method for driving a liquid crystal display device, wherein a signal level is input to J input terminals of the sample and hold switch to drive the sample and hold switch.
【請求項6】複数の走査線と複数の信号線との交点にス
イッチング素子が配置されたアクティブマトリクスアレ
イと、前記走査線を駆動する垂直駆動回路と、前記信号
線を駆動する水平駆動回路とからなる液晶表示装置にお
いて、 前記水平駆動回路が、 パルス信号をクロック信号の半周期分ずつ順次シフトし
て出力するN段(Nは正の整数)走査回路と、 M個(Mは2以上の整数)毎にそれぞれの第1の制御端
子が共通接続され、その共通接続された制御端子が前記
走査回路のN個の出力端子にそれぞれ接続され、(2×
M−1)個おきにそれぞれの第2の制御端子が共通接続
された(N×M)個の論理ゲート回路と、 前記論理ゲート回路の出力信号を入力信号とする出力バ
ッファ回路と、 制御端子がJ個(Jは正の整数)毎に共通接続され、そ
の制御端子が前記出力バッファ回路の出力端子に接続さ
れ、入力端子が(J−1)個おきに共通接続された(N
×M)個のサンプルホールドスイッチとで構成されてい
ることを特徴とする液晶表示装置。
6. An active matrix array in which switching elements are arranged at intersections of a plurality of scanning lines and a plurality of signal lines, a vertical driving circuit for driving the scanning lines, and a horizontal driving circuit for driving the signal lines. A horizontal drive circuit comprising: an N-stage (N is a positive integer) scanning circuit for sequentially shifting and outputting a pulse signal by a half cycle of a clock signal; and M (M is 2 or more) For each (integer), the first control terminals are commonly connected, and the commonly connected control terminals are respectively connected to the N output terminals of the scanning circuit, and (2 ×
(N × M) logic gate circuits each having a second common control terminal commonly connected to every M-1) logic circuits, an output buffer circuit having an output signal of the logic gate circuit as an input signal, and a control terminal Are connected in common every J (J is a positive integer), the control terminal is connected to the output terminal of the output buffer circuit, and the input terminal is connected in common every (J−1) (N
× M) sample and hold switches.
【請求項7】請求項6記載の液晶表示装置を駆動する方
法において、 垂直ブランキング期間において、所定の周期のクロック
信号を、前記走査回路に入力し、前記走査回路の出力
が、前記論理ゲート回路の出力に反映される信号を、前
記論理ゲート回路の第2の制御端子に入力し、黒表示に
相当する信号レベルを、前記サンプルホールドスイッチ
のJ個の入力端子に入力して駆動することを特徴とする
液晶表示装置の駆動方法。
7. The method for driving a liquid crystal display device according to claim 6, wherein a clock signal having a predetermined period is input to the scanning circuit during a vertical blanking period, and the output of the scanning circuit is the logic gate. A signal reflected on an output of the circuit is input to a second control terminal of the logic gate circuit, and a signal level corresponding to black display is input to the J input terminals of the sample and hold switch to drive. A method for driving a liquid crystal display device, comprising:
JP26375494A 1994-10-27 1994-10-27 Liquid crystal display device and driving method thereof Expired - Lifetime JP2625390B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP26375494A JP2625390B2 (en) 1994-10-27 1994-10-27 Liquid crystal display device and driving method thereof
US08/549,545 US5883609A (en) 1994-10-27 1995-10-27 Active matrix type liquid crystal display with multi-media oriented drivers and driving method for same
DE19540146A DE19540146B4 (en) 1994-10-27 1995-10-27 Active matrix liquid crystal display with drivers for multimedia applications and driving methods therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26375494A JP2625390B2 (en) 1994-10-27 1994-10-27 Liquid crystal display device and driving method thereof

Publications (2)

Publication Number Publication Date
JPH08122748A JPH08122748A (en) 1996-05-17
JP2625390B2 true JP2625390B2 (en) 1997-07-02

Family

ID=17393830

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26375494A Expired - Lifetime JP2625390B2 (en) 1994-10-27 1994-10-27 Liquid crystal display device and driving method thereof

Country Status (1)

Country Link
JP (1) JP2625390B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6831625B2 (en) 1998-03-30 2004-12-14 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1708169A1 (en) 1995-02-01 2006-10-04 Seiko Epson Corporation Driving circuit and active matrix substrate and liquid crystal display device including it
JP3364114B2 (en) 1997-06-27 2003-01-08 シャープ株式会社 Active matrix type image display device and driving method thereof
JP2000227784A (en) * 1998-07-29 2000-08-15 Seiko Epson Corp Driving circuit for electro-optical device, and electro- optical device
JP2004046066A (en) 2002-05-17 2004-02-12 Sharp Corp Signal output device and display device
JP2004061632A (en) * 2002-07-25 2004-02-26 Seiko Epson Corp Optoelectronic device and electronic device
JP4759925B2 (en) 2004-03-19 2011-08-31 セイコーエプソン株式会社 Electro-optical device and electronic apparatus
JP4691890B2 (en) * 2004-03-19 2011-06-01 セイコーエプソン株式会社 Electro-optical device and electronic apparatus
KR100624306B1 (en) * 2004-05-28 2006-09-18 삼성에스디아이 주식회사 Scan driving apparatus and having the flat panel display and driving method thereof
JP4400508B2 (en) 2004-07-09 2010-01-20 セイコーエプソン株式会社 Electro-optical device drive circuit, electro-optical device, and electronic apparatus
JP2006098880A (en) * 2004-09-30 2006-04-13 Sanyo Electric Co Ltd Liquid crystal display apparatus
JP4785603B2 (en) * 2005-04-26 2011-10-05 株式会社半導体エネルギー研究所 Display device and driving method thereof
KR101214520B1 (en) * 2005-04-26 2012-12-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Light emitting device and method for driving thereof
WO2007046166A1 (en) * 2005-10-17 2007-04-26 Sharp Kabushiki Kaisha Display device and its driving method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6831625B2 (en) 1998-03-30 2004-12-14 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals

Also Published As

Publication number Publication date
JPH08122748A (en) 1996-05-17

Similar Documents

Publication Publication Date Title
US5748175A (en) LCD driving apparatus allowing for multiple aspect resolution
US7224341B2 (en) Driving circuit system for use in electro-optical device and electro-optical device
US6377235B1 (en) Drive circuit for electro-optic apparatus, method of driving the electro-optic apparatus, electro-optic apparatus, and electronic apparatus
US5883609A (en) Active matrix type liquid crystal display with multi-media oriented drivers and driving method for same
US7365727B2 (en) Two-way shift register and image display device using the same
US8659533B2 (en) Bi-directional driving circuit of liquid crystal display panel
EP0631289B1 (en) Active Matrix Liquid Crystal Display Device
US5990857A (en) Shift register having a plurality of circuit blocks and image display apparatus using the shift register
JP2625390B2 (en) Liquid crystal display device and driving method thereof
JPH0772830A (en) Liquid crystal display and its driving method
JP2625389B2 (en) Liquid crystal display device and driving method thereof
US5657040A (en) Driving apparatus for stably driving high-definition and large screen liquid crystal display panels
US7038643B2 (en) Bi-directional driving circuit for liquid crystal display device
JP2646974B2 (en) Scanning circuit and driving method thereof
JP2776313B2 (en) Liquid crystal display
JP4016163B2 (en) Liquid crystal display device and data line driving circuit thereof
JP3551600B2 (en) Horizontal scanning circuit and liquid crystal display
JP3488085B2 (en) Liquid crystal display device and driving method thereof
JPH04324418A (en) Driving circuit for active matrix type display device
JPH05210361A (en) Driving circuit of liquid crystal display device
JP3767599B2 (en) Electro-optical device drive circuit, electro-optical device drive method, electro-optical device, and electronic apparatus
JP2001211075A (en) D/a conversion circuit and display using same
JPH0926583A (en) Liquid crystal panel and projection type image display device using same
JPH05143024A (en) Driving method and driving circuit for matrix type liquid image display device
JP3360649B2 (en) Liquid crystal display

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970212

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080411

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090411

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100411

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110411

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120411

Year of fee payment: 15

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120411

Year of fee payment: 15

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130411

Year of fee payment: 16

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130411

Year of fee payment: 16

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130411

Year of fee payment: 16

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130411

Year of fee payment: 16

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140411

Year of fee payment: 17

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term