JP2609868B2 - Microcomputer input circuit - Google Patents

Microcomputer input circuit

Info

Publication number
JP2609868B2
JP2609868B2 JP62204359A JP20435987A JP2609868B2 JP 2609868 B2 JP2609868 B2 JP 2609868B2 JP 62204359 A JP62204359 A JP 62204359A JP 20435987 A JP20435987 A JP 20435987A JP 2609868 B2 JP2609868 B2 JP 2609868B2
Authority
JP
Japan
Prior art keywords
circuit
voltage
microcomputer
converter
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62204359A
Other languages
Japanese (ja)
Other versions
JPS6447122A (en
Inventor
徹 笹部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP62204359A priority Critical patent/JP2609868B2/en
Publication of JPS6447122A publication Critical patent/JPS6447122A/en
Application granted granted Critical
Publication of JP2609868B2 publication Critical patent/JP2609868B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Electronic Switches (AREA)

Description

【発明の詳細な説明】 (イ) 産業上の利用分野 本発明はマイクロコンピュータの入力回路に関する。The present invention relates to an input circuit of a microcomputer.

(ロ) 従来の技術 マイクロコンピュータ(以下マイコンと称す)は近年
目ざましいスピードで各方面に利用されてきている。マ
イコン自身のメモリ容量の増大やA/Dコンバータ内蔵等
の機能の向上もその応用に拍車をかけている。また、マ
イコンのメモリ容量が増大すると1つのマイコンで汎用
性を持たせ数多くの仕様に対応させることが望まれる。
(B) Conventional technology Microcomputers (hereinafter referred to as microcomputers) have been used in various fields at remarkable speeds in recent years. Increasing the memory capacity of the microcomputer itself and improving the functions of the built-in A / D converter are also spurring its application. Further, as the memory capacity of the microcomputer increases, it is desired that one microcomputer has versatility and is compatible with many specifications.

例えばPLLシンセサイザテレビ受像機において、従
来、PLLのプログロマブル分周器12与える値が仕向地毎
に異なるためマイコンプログラムは仕向地毎に設計され
ていたものがいくつかの仕向地に対してマイコンの設計
変更を伴わずに対応させたいという要求が起ってくる。
そして、このような要求を満たすべく、複数のプログラ
ムを選択して使用するためにはこれを判断するための入
力端子が必要となり、マイコンのピン数削減の妨げとな
っていた。
For example, in a PLL synthesizer television receiver, conventionally, the value given to the PLL's pro-glossy frequency divider 12 differs for each destination, so microcomputer programs were designed for each destination, but microcomputer programs were designed for several destinations. There is a demand that we want to respond without change.
In order to satisfy such requirements, in order to select and use a plurality of programs, an input terminal for judging the selection is required, which hinders the reduction in the number of pins of the microcomputer.

この問題を解決するために例えば特公昭61−48729号
公報(G06F3/023)に記載のマイコン入力回路がある。
即ち、1チップマイコンのキーマトリクス信号の入力に
使用される複数の入力端子と、キーマトリクス回路の列
線に接続される複数の出力端子以外の出力とを接続また
は非接続として、電源オン時若しくは、リセット時にの
み、該複数の出力端子以外の出力端子の出力が“1"のと
きの入力端子の状態を判断して所定のプログラムを実行
することによって入出力端子の低減をはかるものであ
る。
To solve this problem, for example, there is a microcomputer input circuit described in Japanese Patent Publication No. 61-48729 (G06F3 / 023).
That is, a plurality of input terminals used for inputting a key matrix signal of a one-chip microcomputer and outputs other than a plurality of output terminals connected to column lines of the key matrix circuit are connected or disconnected, and when power is turned on or Only at the time of reset, the state of the input terminals when the outputs of the output terminals other than the plurality of output terminals are "1" is determined and a predetermined program is executed to reduce the number of input / output terminals.

しかし上述のマイコン入力回路では接続の読み取りに
ダイオードが必要となり、また、キーマトリクス信号に
使用される入力端子が少ない場合、プログラムの選択範
囲が狭くなるという欠点があった。
However, the microcomputer input circuit described above has a drawback that a diode is required to read the connection, and when the number of input terminals used for the key matrix signal is small, the selection range of the program is narrow.

(ハ) 発明が解決しようとする問題点 本発明は上述の点に鑑み為されたものであり、プログ
ラムの判別に多数の入力端子を必要とせず、読み取り用
のダイオードも必要とせず、且つキーマトリクスの数に
よりプログラムの選択範囲が制限されることのないマイ
コンの入力回路を提供するものである。
(C) Problems to be Solved by the Invention The present invention has been made in view of the above points, and does not require a large number of input terminals for discriminating a program, does not require a diode for reading, and has a key. An object of the present invention is to provide an input circuit of a microcomputer in which a selection range of a program is not limited by the number of matrices.

(ニ) 問題点を解決するための手段 本発明はA/Dコンバータ入力端子に所定の直流電圧を
印加し、これをA/D変換したデータにより複数のプログ
ラムのうちの1つを選択して実行する。
(D) Means for solving the problem The present invention applies a predetermined DC voltage to the A / D converter input terminal, selects one of a plurality of programs based on data obtained by A / D conversion of the applied DC voltage. Run.

(ホ) 作用 上述の手段によりA/Dコンバータ入力端子に印加する
直流電圧値を変えることによりプログラムを切換えるこ
とができる。
(E) Function The program can be switched by changing the DC voltage value applied to the A / D converter input terminal by the above-described means.

(へ) 実 施 例 以下、図面に従い本発明をPLLシンセサイザテレビ受
像機に用いた一実施例を説明する。
(F) Example An example in which the present invention is applied to a PLL synthesizer television receiver will be described below with reference to the drawings.

図面は本実施例におけるテレビ受像機のブロック図で
あり、図中、(1)は高周波増巾回路(1a)、混合回路
(1b)及び局部発振器(1c)よりなるチューナ、(2)
は中間周波増巾回路、(3)はAFT回路、(4)は映像
検波回路、(5)は映像増巾回路、(6)はCRT、
(7)は同期偏向回路である。
The drawing is a block diagram of the television receiver in the present embodiment. In the drawing, (1) is a tuner including a high-frequency amplifier circuit (1a), a mixing circuit (1b) and a local oscillator (1c), and (2).
Is an intermediate frequency amplification circuit, (3) is an AFT circuit, (4) is a video detection circuit, (5) is a video amplification circuit, (6) is a CRT,
(7) is a synchronous deflection circuit.

また、(8)は音声検波回路、(9)は音声増巾回
路、(10)はスピーカである。
Further, (8) is an audio detection circuit, (9) is an audio amplification circuit, and (10) is a speaker.

また、(11)は前記局部発振器(1c)出力を分周する
固定分周器(11a)、プログラマブル分周器(11b)、位
相比較器(11c)及び基準発振器(11d)を内蔵するPLL
用IC、(12)は前記位相比較器(11c)出力を平滑して
前記局部発振器(1c)に供給するローパスフィルタであ
り、これらにより周知のPLLシンセサイザが形成され
る。
Further, (11) is a PLL incorporating a fixed frequency divider (11a) for dividing the output of the local oscillator (1c), a programmable frequency divider (11b), a phase comparator (11c) and a reference oscillator (11d).
An IC (12) is a low-pass filter for smoothing the output of the phase comparator (11c) and supplying the smoothed output to the local oscillator (1c). These components form a well-known PLL synthesizer.

(13)は選局制御用のマイコンであり、キーボード
(14)を選局操作することにより選局チャンネルに応じ
た分周比データを発生し、これを前記プログラマブル分
周器(11b)へ供給する。また、このマイコン(13)は
例えば4ビットのA/Dコンバータを内蔵しておりA/Dコン
バータ入力端子(13a)にはスイッチ(15)を介してAFT
回路(3)からのAFT出力が入力され、AFTのS字カーブ
を読み取ることにより選局自動ファインチューニングを
行なう。
(13) a microcomputer for tuning control, which generates a dividing ratio data according to the selected channel by selecting a keyboard (14) and supplies it to the programmable frequency divider (11b). I do. The microcomputer (13) has a built-in 4-bit A / D converter, for example. The A / D converter input terminal (13a) is connected to the AFT via a switch (15).
The AFT output from the circuit (3) is input, and the station selection automatic fine tuning is performed by reading the SFT curve of the AFT.

また、前記スイッチ(15)には抵抗(R1)(R2)によ
り直流電源(16)を分圧した所定の電圧が供給されてお
り、電源投入字、前記マイコン(13)の出力端子(13
b)からの“H"の制御信号によりスイッチ(14)が切換
えられ、前記所定電圧がA/Dコンバータ入力端子(13a)
に入力される。前記所定電圧は仕向地に応じてマイコン
(13)のプログラムを切換えるべく選定されている。
Further, the switch (15) is resistance (R 1) a given voltage is supplied to the pressure DC power supply (16) minutes by (R 2), power-shaped, the output terminal of the microcomputer (13) ( 13
The switch (14) is switched by the "H" control signal from b), and the predetermined voltage is applied to the A / D converter input terminal (13a).
Is input to The predetermined voltage is selected to switch the program of the microcomputer (13) according to the destination.

次に上記マイコンの入力回路の動作を説明する。 Next, the operation of the input circuit of the microcomputer will be described.

まず、電源投入時、マイコン(13)の出力端子(13
b)には“H"の制御信号が出力される。この“H"信号は
スイッチ(14)を制御して抵抗(R1)(R2)の接続中点
をA/Dコンバータ入力端子(13a)に接続する。
First, when the power is turned on, the output terminal (13
The control signal of “H” is output to b). The "H" signal is connected to a switch (14) controlled by a resistor (R 1) a connection point (R 2) A / D converter input terminal (13a).

そして、マイコン(13)はA/Dカンバータ入力端子(1
3a)に入力される所定の直流電圧をA/D変換し、このデ
ータにより仕向地に応じたプログラムが選択される。
尚、4ビットのA/Dコンバータの場合、直流電圧の設定
により16種類のプログラムの中から1つを選択すること
が可能である。
The microcomputer (13) is connected to the A / D converter input terminal (1
A predetermined DC voltage input to 3a) is A / D converted, and a program according to the destination is selected based on this data.
In the case of a 4-bit A / D converter, one of 16 types of programs can be selected by setting the DC voltage.

そして、プログラムが選択されると、前記出力端子
(13b)の制御信号は“L"となり前記スイッチ(15)はA
/Dコンバータ入力端子(13a)にAFT回路(3)が接続さ
れるように切換えられる。この状態からマイコン(13)
は所定の選局プログラムが実行される。即ち、キーボー
ド(14)で選択された選局チャンネルに応じた分周比デ
ータをプログラマブル分周器(11b)へ供給する。ま
た、前記AFT回路(3)からのAFT出力はA/D変換されてA
FTのS字カーブが読み取られ選局ファインチューニング
が行なわれる。
When the program is selected, the control signal of the output terminal (13b) becomes "L" and the switch (15)
Switching is performed so that the AFT circuit (3) is connected to the / D converter input terminal (13a). Microcomputer (13) from this state
Executes a predetermined channel selection program. That is, frequency division ratio data corresponding to the channel selected by the keyboard (14) is supplied to the programmable frequency divider (11b). The AFT output from the AFT circuit (3) is A / D converted and
The S-shaped curve of the FT is read, and channel tuning is performed.

(ト) 発明の効果 上述の如く本発明に依ればマイコンのプログラム選択
をA/Dコンバータ入力端子を利用して行なうためマイコ
ンのプログラムの選択のための多数の入力端子や読み取
り用のダイオードを必要とせず、且つキーマトリクスの
数によりプログラムの選択範囲が制限されることがな
い。また、本発明は、A/Dコンバータ及びこのA/Dコンバ
ータへの入力端子を有する選局制御用のマイクロコンピ
ュータの入力回路において、直流電圧源16と、この直流
電圧源からの電圧を分圧する分圧回路R1、R2と、この分
圧回路の出力を一方の選択入力とするスイッチ15であっ
て、出力が前記入力端子に接続されており、他方の選択
入力にはAFT回路3からの電圧が供給され、選択の状態
が前記マイクロコンピュータにより制御されるスイッチ
15とを備え、前記分圧回路からの出力を、前記スイッチ
を介して選択し、これを前記A/DコンバータでA/D変換し
たデータにより複数のプログラムのうちの1つを選択し
た後、スイッチを切り替えて前記AFT回路からの電圧を
前記A/Dコンバータに入力し、選択されたプログラムを
実行することを特徴とするマイクロコンピュータの入力
回路であるから、AFT回路用のA/Dコンバータとプログラ
ム選択用のA/Dコンバータが兼用でき効果がある。
(G) Effects of the Invention As described above, according to the present invention, since the microcomputer program selection is performed using the A / D converter input terminal, a large number of input terminals for selecting the microcomputer program and a reading diode are provided. It is not necessary, and the selection range of the program is not limited by the number of key matrices. The present invention also provides a DC voltage source 16 and a voltage divider from the DC voltage source in an input circuit of a microcomputer for tuning control having an A / D converter and an input terminal to the A / D converter. A voltage divider R1, R2, and a switch 15 having the output of the voltage divider as one of its selection inputs, the output of which is connected to the input terminal, and the other selection input of which is a voltage from the AFT circuit 3. And a switch whose selection state is controlled by the microcomputer.
15, and the output from the voltage divider circuit is selected via the switch, and after selecting one of a plurality of programs according to the A / D converted data by the A / D converter, By switching a switch, the voltage from the AFT circuit is input to the A / D converter, and the input circuit of the microcomputer is characterized by executing a selected program. An A / D converter for program selection can be shared, which is effective.

【図面の簡単な説明】[Brief description of the drawings]

図面は本発明の一実施例におけるテレビ受像機のブロッ
ク図である。 (1)……チューナ、(2)……中間周波増幅回路、
(3)……AFT回路、(11)……PLL用IC、(12)……ロ
ーパスフィルタ、(13)……マイクロコンピュータ、
(14)……キーボード、(15)……スイッチ。
The drawings are block diagrams of a television receiver according to one embodiment of the present invention. (1) Tuner, (2) Intermediate frequency amplifier circuit,
(3) AFT circuit, (11) PLL IC, (12) Low-pass filter, (13) Microcomputer,
(14) Keyboard, (15) Switch.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】A/Dコンバータ及びこのA/Dコンバータへの
入力端子を有する選局制御用のマイクロコンピュータの
入力回路において、 直流電圧源16と、 この直流電圧源からの電圧を分圧する分圧回路と、 この分圧回路の出力を一方の選択入力とするスイッチで
あって、出力が前記入力端子に接続されており、他方の
選択入力にはAFT回路からの電圧が供給され、選択の状
態が前記マイクロコンピュータにより制御されるスイッ
チとを備え、前記分圧回路からの出力を、前記スイッチ
を介して選択し、これを前記A/DコンバータでA/D変換し
たデータにより複数のプログラムのうちの1つを選択し
た後、スイッチを切り替えて前記AFT回路からの電圧を
前記A/Dコンバータに入力し、選択されたプログラムを
実行することを特徴とするマイクロコンピュータの入力
回路。
1. An input circuit of a microcomputer for channel selection control having an A / D converter and an input terminal to the A / D converter, comprising: a DC voltage source 16 and a voltage divider for dividing a voltage from the DC voltage source. A voltage circuit, and a switch that uses the output of the voltage divider circuit as one of the selection inputs, the output of which is connected to the input terminal, and the other selection input is supplied with the voltage from the AFT circuit. A switch whose state is controlled by the microcomputer, an output from the voltage dividing circuit is selected via the switch, and a plurality of programs are selected by data obtained by A / D conversion by the A / D converter. A microcomputer which, after selecting one of them, switches a switch, inputs a voltage from the AFT circuit to the A / D converter, and executes the selected program. Input circuit.
JP62204359A 1987-08-18 1987-08-18 Microcomputer input circuit Expired - Fee Related JP2609868B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62204359A JP2609868B2 (en) 1987-08-18 1987-08-18 Microcomputer input circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62204359A JP2609868B2 (en) 1987-08-18 1987-08-18 Microcomputer input circuit

Publications (2)

Publication Number Publication Date
JPS6447122A JPS6447122A (en) 1989-02-21
JP2609868B2 true JP2609868B2 (en) 1997-05-14

Family

ID=16489205

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62204359A Expired - Fee Related JP2609868B2 (en) 1987-08-18 1987-08-18 Microcomputer input circuit

Country Status (1)

Country Link
JP (1) JP2609868B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS629833U (en) * 1985-07-04 1987-01-21

Also Published As

Publication number Publication date
JPS6447122A (en) 1989-02-21

Similar Documents

Publication Publication Date Title
US5656975A (en) PLL circuit having filter with switched bias voltage for quick response
US5204645A (en) Circuit configuration for range switching in tuners
US4638180A (en) Frequency divider circuits
CA1183621A (en) Tuning apparatus of phase-locked loop type
JP2609868B2 (en) Microcomputer input circuit
KR910015171A (en) Tuning circuit
US5195065A (en) Function setting method for audio system
JPS598966B2 (en) Television receiver control device
US6175281B1 (en) PLL frequency synthesizer and portable terminal employing the PLL frequency synthesizer
US4812906A (en) Circuit arrangement for frequency division
US5125106A (en) Switching control apparatus for tuning system
JP2758443B2 (en) PLL frequency synthesizer
US4317228A (en) Television receiver having multiplexed phase lock loop tuning system
JPH0149045B2 (en)
KR100315348B1 (en) Automatic frequency controller of a television
JP2579260B2 (en) PLL frequency synthesizer and tuner
KR0160630B1 (en) Method for processing control mode skip
JP3251835B2 (en) Semiconductor device for tuner
JPH0112453Y2 (en)
KR0174491B1 (en) Filter with automatic center frequency adjustment
KR900003777B1 (en) Main and sub screen converting circuit for pip tv
JPS6238353Y2 (en)
JPH0525206B2 (en)
KR19980046925U (en) PLL Circuit for Frequency Multiplication
JPS6349412B2 (en)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees