JP2554080B2 - 表示装置 - Google Patents

表示装置

Info

Publication number
JP2554080B2
JP2554080B2 JP62129189A JP12918987A JP2554080B2 JP 2554080 B2 JP2554080 B2 JP 2554080B2 JP 62129189 A JP62129189 A JP 62129189A JP 12918987 A JP12918987 A JP 12918987A JP 2554080 B2 JP2554080 B2 JP 2554080B2
Authority
JP
Japan
Prior art keywords
display
image storage
unit
shift
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62129189A
Other languages
English (en)
Other versions
JPS63292193A (ja
Inventor
潤一 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP62129189A priority Critical patent/JP2554080B2/ja
Publication of JPS63292193A publication Critical patent/JPS63292193A/ja
Application granted granted Critical
Publication of JP2554080B2 publication Critical patent/JP2554080B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【発明の詳細な説明】 技術分野 本発明は、たとえば発光ダイオードやプラズマ発光素
子などを行列状に配列して各種キヤラクタや図形などを
表示する表示装置に関する。
従来技術 第8図は、典型的な従来技術のたとえば発光ダイオー
ドを行列状に配列した表示部13の表示状態を制御する表
示装置1のブロツク図である。第8図を参照して、表示
装置1について説明する。表示装置1において、図示し
ない各種入力手段によつて表示すべきキヤラクタ列や図
形などの情報が入力され、この情報は中央処理部2によ
つて記憶部3の所定のアドレスに記憶される。この画像
情報は、記憶部3においてたとえば各種コードなどの形
式で記憶され、画像記憶部4に転送されて表示状態と同
様のビツト情報で記憶される。画像記憶部4の記憶内容
は表示処理部5に出力されて、後述する処理を施こされ
た後、表示部13に出力される。
この表示処理部5は、画像記憶部4からの画像情報が
たとえばD0〜D7の8ビツト情報として並列に入力され、
後述するようなシフト操作が行なわれるシフト部6と、
画像記憶部4の記憶内容がビツト列D0〜D7としてパラレ
ルに読出され、シリアル情報に変換されるパラレル/シ
リアル変換部(以下、変換部と略称する)7と、前記ビ
ツト列D0〜D7のたとえばビツトD7の情報が与えられるラ
ツチ部8とを含む。ラツチ部8には後述するような2種
類のクロツク信号CK1,CK3が入力され、クロツク信号CK1
は、反転回路9で極性を反転されて画像記憶部4に、出
力制御情報▲▼として入力される。
シフト部6には前記クロツク信号CK3が抵抗10を介し
て入力され、他のクロツク信号CK2も入力される。この
抵抗10のシフト部6側には、一方が接地されたコンデン
サ11が接続される。抵抗10とコンデンサ11との接続点か
らは、反転回路12を介して画像記憶部4に書込み制御情
報▲▼が入力される。
第9図は表示装置1の動作を示すタイミングチヤート
であり、第10図は表示装置1におけるシフト部6に関連
する情報処理を示す図である。第9図および第10図を併
せて参照し、表示装置1の動作について説明する。表示
部13に表示されるべき情報は、前述したように記憶部3
にたとえばコードなどの形式で記憶され、引続いて画像
記憶部4にビツトメモリの形式で記憶される。
ここで画像記憶部4のたとえば8000Hのアドレスに記
憶されている8ビツトの情報例を第10図(1)に示す。
第9図の時刻t1で、クロツク信号CK1が画像記憶部4に
ローレベルの出力制御信号▲▼として出力され、た
とえば8000Hのアドレスの情報が第10図(1)のように
読出され、シフト部6および変換部7に入力される。ま
た前記画像情報の第8ビツトD7の記憶内容は、ラツチ部
8にラツチされる。
次に第9図の時刻t2でクロツク信号CK2がラツチ部8
とシフト部6とに入力され、シフト部6では、第10図
(2)に示すように、記憶されているビツト情報が1ビ
ツトずつシフトされる。次に第9図時刻t3でクロツク信
号CK3がラツチ部8およびシフト部6に入力され、ラツ
チ部8にラツチされていた第8ビツトD7の内容が第10図
(3)に示すようにシフト部6の最下位ビツトにラツチ
される。この内容が再び画像記憶部4のアドレス8000H
に記憶される。
一方、画像記憶部4のアドレス8001Hの記憶内容は、
第10図(4)で示すように前述と同様にシフト部6およ
びラツチ部8および変換部7に入力される。以下、前述
の場合と同様な処理を繰返すことになる。このような処
理を画像記憶部4の各番地に対して行なうことにより、
画像記憶部4に記憶された画像情報が1ビツトずつシフ
トされ、その結果が変換部7から出力され表示される。
このような従来技術では、画像記憶部4に記憶された
画像情報のシフト動作(以下、スクロールと称する)を
プログラム制御によることなく、第8図示のようなハー
ド構成によつて行なつている。したがつて前記スクロー
ルの実行中は、中央処理部2はスクロールの実行、非実
行を決定するのみであり、スクロール中の画像情報に対
して何等かの処理を及ぼすことはできず、操作性が劣つ
ているという問題点があつた。
目 的 本発明の目的は、上述の問題点を解決し、多様な表示
状態を実現できる表示装置を提供することである。
発明の構成 本発明は、表示素子が行列状に配列される表示手段22
と、 表示手段22の各走査線の方向に予め定める数分のドツ
トD0〜D7の表示情報を並列に出力クロツクCK1に応答し
てその記憶内容を読出し、書込み信号に応答して書込み
動作を行う第1および第2の画像記憶手段25,26と、 第1画像記憶手段25の各ドツトD0〜D7の表示情報が並
列に端子A0〜A7に与えられ、書込み信号に応答して書込
み、各シフトクロツク信号CK2に応答して最下位ビツトA
0から最上位ビツトA7に1ビツト分ずつシフトするシフ
ト手段27と、 第1画像記憶手段25の最上位ビツトD7の表示情報を、
出力クロツク信号CK1に応答してラツチし、書込みクロ
ツク信号CK3に応答してラツチしている表示情報をシフ
ト手段27の最下位ビツトA0に出力して書込むラツチ手段
28と、 第1画像記憶手段25の各ドツトD0〜D7の表示情報およ
びシフト手段27の端子A0〜A7の表示情報を反転して第2
画像記憶手段26に与える反転バツフア30と、 第1および第2画像記憶手段25,26の各出力のいずれ
か一方を、切換え信号Sに応答して、切換えて表示手段
22へ導出する切換え手段31と、 前記予め定める数分のドツトD0〜D7の表示情報の各走
査期間中で、出力クロツク信号CK1を発生し、次にシフ
トクロツク信号CK2を発生し、その後、書込みクロツク
信号CK3を発生し、さらに書込みクロツク信号CK3を積分
回路C1,R1;C2,R2によつて積分して書込み信号を作成す
る信号発生手段と、 切換え信号Sを導出して切換え手段31に与え、これに
よつて切換え手段31から1ビツトシフトされる周期で第
1画像記憶手段25およびシフト手段27の出力、もしくは
第2画像記憶手段26の出力を切換えて導出させる切換え
信号発生手段とを含むことを特徴とする表示装置であ
る。
実施例 第1図は、本発明の一実施例の表示装置21の基本的構
成を示すブロツク図である。第1図を参照して、表示装
置21の構成について説明する。表示装置21は、後述する
ようなたとえば発光ダイオード(LED)やルミネツセン
ス発光素子(EL)や液晶表示素子(LCD)などによつて
実現される表示部22を含んでおり、この表示部22に表示
される各種キヤラクタや図形などを、第1図左右方向に
スクロール表示し、しかもスクロール表示中にリバース
(反転)表示、ブリンク(点滅)表示やフラツシユ(正
転、反転の繰返し)表示などを行わせるようにするもの
である。
このような各種表示動作に関連する全般的な制御を行
なうたとえばマイクロコンピユータなどによつて実現さ
れる中央処理部23が設けられ、たとえば各種キーボード
などの入力手段(図示せず)によつて表示すべき情報が
入力され、中央処理部23によつて各種コードなどの形式
でたとえばランダムアクセスメモリ(RAM)などによつ
て実現される記憶部24に記憶される。記憶部24に記憶さ
れた表示情報はやはりRAMなどによつて実現される画像
記憶部25,26に、実際の表示態様に対応するビツト情報
の形式で記憶される。
このような画像記憶部25,26に関連して、後述するよ
うなスクロール表示などを行なうためのシフト部27とラ
ツチ部28とが設けられる。またシフト部27から画像記憶
部26に画像情報を転送するにあたつては、バツフア29お
よび反転バツフア30が設けられており、後述するように
必要に応じて使い分けられる。
画像記憶部25,26からの出力は、切換部31によつて後
述するように選択的に出力され、パラレル/シリアル変
換部(以下、変換部を称する)32を介して表示部22へ出
力される。前記切換部31には後述するような切換信号S
が入力される。またクロツク信号CK1は、反転回路33,34
を介して画像記憶部25,26の出力制御情報▲▼とし
て入力され、またラツチ部28にも与えられる。
クロツク信号CK2はシフト部27に与えられ、クロツク
信号CK3は抵抗R1とコンデンサC1とから成る積分回路に
よつて積分され、反転回路35を介して画像記憶部25の書
込み制御情報▲▼として与えられ、また抵抗R2、コ
ンデンサC2から成る積分回路によつて積分され、反転回
路36を介して画像記憶部26の書込み制御情報▲▼と
して与えられる。またこのようなクロツク信号CK3に基
づく信号は、バツフア29およびシフト部27にも与えられ
る。
第2図は表示部22に関連する電気的構成を示すブロツ
ク図であり、第3図は表示部22の斜視図であり、第4図
は表示部22の正面図である。第2図〜第4図を参照し
て、表示部22について説明する。本実施例の表示部22
は、一般に複数の表示パネル37a,37b,…,37c(総称する
場合には参照符37で示す)から構成される。各表示パネ
ル37は、前述したようにたとえばLEDの表示素子が行列
状に配列されて構成される。
各表示パネル37は一般にn本の走査線から構成され、
1走査線は16ドツト(1ドツトは1つまたは複数のLED
表示素子の表示単位から成る)から構成される。ここで
前述した画像記憶部25,26には、各アドレスに関して8
ビツトの画像情報が割付けられており、したがつて表示
パネル37の一走査線は画像記憶部25,26の2つのアドレ
スの画像情報から構成される。すなわち第2図の表示パ
ネル37cの第1走査線に示すように、第2図右半分の8
ドツトは画像記憶部25,26のいずれかの8000H番地の情報
を表示し、左側半分は8001H番地の画像情報を表示す
る。
第5図はシフト部27のシフト動作を説明する図であ
り、第6図は表示装置21の動作を説明するタイミングチ
ヤートである。以上の各図を参照して、表示装置21の表
示動作について説明する。まず表示すべき情報を、中央
処理部23の処理動作に従つて記憶部24にたとえば各種コ
ードの形式で記憶する。このようなコードなどの記憶内
容が画像記憶部25に記憶する。ここで第6図の時刻t1で
クロツク信号CK1が発生し、画像記憶部5の出力制御情
報▲▼がローレベルとなり、たとえば8000H番地の
情報が記憶され、シフト部27にラツチされる。また情報
D7がラツチ部28にラツチされる。
これと同時に画像記憶部25,26の情報が、切換部31の
切換動作によつていずれかが選択され、シリアル変換部
32に出力された情報が表示部22で表示される。
ここで再び第2図を併せて参照して、表示部22におけ
る表示動作について詳述する。前記変換部32は、たとえ
ば8ビツトのパラレル情報をシリアル情報に変換し、表
示部22に出力する。表示部22では、このシリアル情報が
ラツチされるいずれかの表示パネル37のいずれかの走査
線に対応する位置にラツチされる。ここで各表示パネル
37は、予め定められる周期で各走査線がダイナミツク点
灯を行なつている。
したがつて第2図示のような回路では、表示情報は表
示部22の左側から右側へ向けてアドレス番号が小さくな
るように情報がラツチされる。したがつてたとえば画像
記憶部25の8000H番地の画像情報を、変換部およびシフ
ト部27に同時にラツチする。変換部32では、シリアル情
報に変換された画像情報が、表示部22の一番左側の表示
パネル37aの第1走査線の左半分にラツチされる。
次に第6図の時刻t3でクロツク信号CK3が発生し、ラ
ツチ部28にラツチされていたビツト情報D7が前記シフト
されて1ビツト分空白となつたシフト部27の所定の記憶
領域にシフトされる。この様子は第5図(2)に示され
る。一方、このクロツク信号CK3によつて、画像記憶部2
5,26の書込み制御信号▲▼がローレベルになり、シ
フト部27の端子A0〜A7から前述のようにシフトされた情
報が出力され、画像記憶部25,26の同一アドレスに書込
まれる。ただし本実施例ではバツフア29および反転バツ
フア30を共に用い、したがつて画像記憶部26には画像記
憶部25に書込まれる画像情報が反転された画像情報が記
憶される。
次に再びクロツク信号CK1が発生する時刻t4で切換部3
1が画像記憶部25側から画像記憶部26側に切換えられ、
以下、このように交互に切換えられる場合を想定する
と、表示部22では前述したような画像情報のシフト動作
に基づくスクロール表示がなされるとともに、1ビツト
シフトされる周期で画像情報が交互に反転する前記フラ
ツシユ表示が実現できる。また切換部31を画像記憶部26
側に切換えた状態を継続すると、上述した画像記憶部25
に記憶された本来表示すべき画像情報に関するリバース
表示を実現できる。
第7図は、本発明の他の実施例の表示装置21aの構成
を示すブロツク図である。第7図を参照して、本実施例
の表示装置21aについて説明する。本実施例は前述の実
施例に類似し、対応する部分には同一の参照符を付す。
本実施例の注目すべき点は、第1図示の第1実施例の構
成において、画像記憶部25に関連して設けられているシ
フト部27、ラツチ部28と同様なシフト部38、ラツチ部39
を画像記憶部26に関しても設け、また画像記憶部25,26
のたとえば8ビツトの画像情報出力を個別的に変換部3
2,40でシリアル情報に変換した後、切換部31で交互に切
り換えて、表示部22で表示するようにしたことである。
すなわち画像記憶部25,26には、表示部22がカラー表
示可能な種類である場合、たとえば赤色画像情報および
緑色画像情報がそれぞれ記憶される。これらの赤色およ
び緑色画像情報は、変換部32,40でシリアル信号に変換
されて切換部31の入力端子A1,A2に入力される。切換部3
1の入力端子B1,B2は、たとえばそれぞれ接地されてい
る。このような構成において、切換部31に切換信号Sを
入力し、切換部31には入力端子A1,A2と入力端子B1,B2と
からの入力が所定の周期で交互に行なわれるように切換
える。
このようにすれば表示部22には、赤色および緑色画像
情報から成る画像が表示された期間と無表示期間とが交
互に表われることになり、前記第1実施例で述べた動作
と同様な回路の動作に従つてスクロール表示が行なわれ
つつ、ブリンク(点滅)表示が実現できることになる。
効 果 本発明によれば、表示手段22によつて表示されるべき
画像情報は、まず第1画像記憶手段25に記憶され、この
画像情報にシフト演算が施されて、さらに反転バツフア
30で反転されて第2画像記憶手段26に記憶され、この第
1画像記憶手段25およびシフト手段27の出力は、切換え
手段31において、画像記憶手段26からの画像情報と切換
えられ、この切換え周期は、1ビツトシフトされる周期
であり、したがつて表示手段22でスクロール表示がなさ
れるとともに、その画像情報が交互に反転するいわゆる
フラツシユ表示が行われる。
【図面の簡単な説明】
第1図は本発明の一実施例の表示装置21の構成を示すブ
ロツク図、第2図は表示装置22への画像記憶部25,26の
アドレスの割付状態を示す図、第3図は表示部22の斜視
図、第4図は表示部22の正面図、第5図はシフト部27の
シフト動作を説明する図、第6図は表示装置21の動作を
説明するタイミングチヤート、第7図は本発明の他の実
施例の表示装置21aの構成を示すブロツク図、第8図は
典型的な従来技術の表示装置1の構成を示すブロツク
図、第9図は表示装置1の動作を示すタイミングチヤー
ト、第10図はシフト部6のシフト動作を説明する図であ
る。 21,21a……表示装置、24……記憶部、25,26……画像記
憶部、27,38……シフト部、28,39……ラツチ部、30……
反転バツフア、31……切り換え部、32,40……変換部、3
7……表示パネル

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】表示素子が行列状に配列される表示手段22
    と、 表示手段22の各走査線の方向に予め定める数分のドツト
    D0〜D7の表示情報を並列に出力クロツクCK1に応答して
    その記憶内容を読出し、書込み信号に応答して書込み動
    作を行う第1および第2の画像記憶手段25,26と、 第1画像記憶手段25の各ドツトD0〜D7の表示情報が並列
    に端子A0〜A7に与えられ、書込み信号に応答して書込
    み、各シフトクロツク信号CK2に応答して最下位ビツトA
    0から最上位ビツトA7に1ビツト分ずつシフトするシフ
    ト手段27と、 第1画像記憶手段25の最上位ビツトD7の表示情報を、出
    力クロツク信号CK1に応答してラツチし、書込みクロツ
    ク信号CK3に応答してラツチしている表示情報をシフト
    手段27の最下位ビツトA0に出力して書込むラツチ手段28
    と、 第1画像記憶手段25の各ドツトD0〜D7の表示情報および
    シフト手段27の端子A0〜A7の表示情報を反転して第2画
    像記憶手段26に与える反転バツフア30と、 第1および第2画像記憶手段25,26の各出力のいずれか
    一方を、切換え信号Sに応答して、切換えて表示手段22
    へ導出する切換え手段31と、 前記予め定める数分のドツトD0〜D7の表示情報の各走査
    期間中で、出力クロツク信号CK1を発生し、次にシフト
    クロツク信号CK2を発生し、その後、書込みクロツク信
    号CK3を発生し、さらに書込みクロツク信号CK3を積分回
    路C1,R1;C2,R2によつて積分して書込み信号を作成する
    信号発生手段と、 切換え信号Sを導出して切換え手段31に与え、これによ
    つて切換え手段31から1ビツトシフトされる周期で第1
    画像記憶手段25およびシフト手段27の出力、もしくは第
    2画像記憶手段26の出力を切換えて導出させる切換え信
    号発生手段とを含むことを特徴とする表示装置。
JP62129189A 1987-05-25 1987-05-25 表示装置 Expired - Lifetime JP2554080B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62129189A JP2554080B2 (ja) 1987-05-25 1987-05-25 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62129189A JP2554080B2 (ja) 1987-05-25 1987-05-25 表示装置

Publications (2)

Publication Number Publication Date
JPS63292193A JPS63292193A (ja) 1988-11-29
JP2554080B2 true JP2554080B2 (ja) 1996-11-13

Family

ID=15003344

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62129189A Expired - Lifetime JP2554080B2 (ja) 1987-05-25 1987-05-25 表示装置

Country Status (1)

Country Link
JP (1) JP2554080B2 (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5715390A (en) * 1980-06-30 1982-01-26 Hakko Denki Seisakusho Kk Microsheathed heater
JPS5838885A (ja) * 1981-09-01 1983-03-07 Citizen Watch Co Ltd デジタル電子時計

Also Published As

Publication number Publication date
JPS63292193A (ja) 1988-11-29

Similar Documents

Publication Publication Date Title
JP2721686B2 (ja) 表示装置およびその動作方法
US4926166A (en) Display driving system for driving two or more different types of displays
US4737782A (en) Liquid crystal display drive circuit with variable sequence of backplate scanning and variable duty factor
KR890007102A (ko) 디스플레이 패널 구동장치
KR950019828A (ko) 표시제어장치
KR910001625A (ko) 액정표시용 집적회로 및 액정표시장치
JP2554080B2 (ja) 表示装置
JP5145628B2 (ja) コモン電極駆動回路
JPH07152339A (ja) 表示制御装置
US4857909A (en) Image display apparatus
US5767831A (en) Dot-matrix display for screen having multiple portions
JP3523938B2 (ja) 表示制御装置
KR100272285B1 (ko) 7 세그먼트 디스플레이 구동장치
JP3707806B2 (ja) ドライバ回路
JP2574871B2 (ja) 表示装置
KR100594197B1 (ko) 문자형 액정구동장치
JPH0561435A (ja) マトリクス表示装置のデータドライバ
JP2820998B2 (ja) 発光素子ドットマトリクスディスプレイのスクロール回路
JPH0469392B2 (ja)
KR890000888B1 (ko) 대형 전광판 표시방법 및 장치
JPS604988A (ja) 画像表示装置
KR890007638Y1 (ko) Lcd 콘트롤러의 드라이브 선택신호 발생회로
JP2932627B2 (ja) 表示装置
JPH033234B2 (ja)
JPH06242744A (ja) Led表示装置