JP2021074146A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2021074146A5 JP2021074146A5 JP2019201924A JP2019201924A JP2021074146A5 JP 2021074146 A5 JP2021074146 A5 JP 2021074146A5 JP 2019201924 A JP2019201924 A JP 2019201924A JP 2019201924 A JP2019201924 A JP 2019201924A JP 2021074146 A5 JP2021074146 A5 JP 2021074146A5
- Authority
- JP
- Japan
- Prior art keywords
- output
- control unit
- circuit
- input
- main control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000000875 corresponding Effects 0.000 claims description 4
- 101700036381 RPA2 Proteins 0.000 description 1
Description
従来、中継基板を介して主制御基板を試験装置に接続可能な遊技機が特許文献1に提案されている(例えば、特許文献1参照)。
上述したような従来の遊技機のように、遊技機と試験装置とを接続する場合、中継基板を介して接続するのが一般的だが、遊技性等の遊技機の仕様に応じた中継基板を用意する必要がある。
本発明は、遊技機の仕様が変わったとしても、中継基板を変更することなく、また、最低限の変更により試験装置と接続することが可能な遊技機を提供することを目的とする。
本発明に係る遊技機は、
主制御部(主制御回路6100)と、
前記主制御部に接続された払出制御部(払出・発射制御回路6300)と、
前記主制御部又は前記払出制御部に接続された複数の入出力装置(各種スイッチ類、各種ソレノイド類等)と、を備え、
前記主制御部及び前記払出制御部は、接続中継部(試験中継端子板7001)を介して試験装置に接続可能であり、
前記接続中継部は、
前記主制御部から出力される試験信号が入力されるバッファ回路(試験中継端子板7001のBUF1)と、
前記バッファ回路から出力される試験信号が入力されるゲート回路(試験中継端子板7001のGATE1〜6)と、を有し、
前記ゲート回路から出力される試験信号は、スイッチ回路(試験中継端子板7001のSSW1〜SSW6)を経由し、前記試験装置に接続するためのコネクタ(試験中継端子板7001のコネクタCN2〜4)から出力可能に構成され、
前記スイッチ回路は、前記ゲート回路から出力される複数の試験信号に応じた入力端子と前記入力端子に対応する出力端子との間で前記コネクタの複数の試験信号に対して、グランド接地することが可能であり、
前記スイッチ回路を経由して前記コネクタに出力される試験信号は、前記スイッチ回路のスイッチをオフにすることで、1本単位で試験信号を常時オフ状態にすることを可能とし、
前記主制御部は、CPU(メインCPU6101)、RAM(メインRAM6103)及びROM(メインROM6102)を内蔵したマイクロプロセッサを有し、
前記マイクロプロセッサに設けられた複数のデータバス端子(D0〜D7)に接続された配線は、前記コネクタとは異なるコネクタ(試験中継端子板7001のコネクタCN1)を経由して前記ゲート回路の入力端子に接続され、
前記バッファ回路は、複数の出力端子(Y1〜Y8)を有し、
前記マイクロプロセッサの前記データバス端子は、前記ゲート回路の入力端子に接続される前に前記バッファ回路の入力端子(A1〜A8)に接続され、
前記バッファ回路の入力端子から入力された前記試験信号は、前記バッファ回路内で波形整形されて前記バッファ回路の出力端子から出力され、出力された前記試験信号が前記ゲート回路に入力される
構成を有している。
主制御部(主制御回路6100)と、
前記主制御部に接続された払出制御部(払出・発射制御回路6300)と、
前記主制御部又は前記払出制御部に接続された複数の入出力装置(各種スイッチ類、各種ソレノイド類等)と、を備え、
前記主制御部及び前記払出制御部は、接続中継部(試験中継端子板7001)を介して試験装置に接続可能であり、
前記接続中継部は、
前記主制御部から出力される試験信号が入力されるバッファ回路(試験中継端子板7001のBUF1)と、
前記バッファ回路から出力される試験信号が入力されるゲート回路(試験中継端子板7001のGATE1〜6)と、を有し、
前記ゲート回路から出力される試験信号は、スイッチ回路(試験中継端子板7001のSSW1〜SSW6)を経由し、前記試験装置に接続するためのコネクタ(試験中継端子板7001のコネクタCN2〜4)から出力可能に構成され、
前記スイッチ回路は、前記ゲート回路から出力される複数の試験信号に応じた入力端子と前記入力端子に対応する出力端子との間で前記コネクタの複数の試験信号に対して、グランド接地することが可能であり、
前記スイッチ回路を経由して前記コネクタに出力される試験信号は、前記スイッチ回路のスイッチをオフにすることで、1本単位で試験信号を常時オフ状態にすることを可能とし、
前記主制御部は、CPU(メインCPU6101)、RAM(メインRAM6103)及びROM(メインROM6102)を内蔵したマイクロプロセッサを有し、
前記マイクロプロセッサに設けられた複数のデータバス端子(D0〜D7)に接続された配線は、前記コネクタとは異なるコネクタ(試験中継端子板7001のコネクタCN1)を経由して前記ゲート回路の入力端子に接続され、
前記バッファ回路は、複数の出力端子(Y1〜Y8)を有し、
前記マイクロプロセッサの前記データバス端子は、前記ゲート回路の入力端子に接続される前に前記バッファ回路の入力端子(A1〜A8)に接続され、
前記バッファ回路の入力端子から入力された前記試験信号は、前記バッファ回路内で波形整形されて前記バッファ回路の出力端子から出力され、出力された前記試験信号が前記ゲート回路に入力される
構成を有している。
本発明は、遊技機の仕様が変わったとしても、中継基板を変更することなく、また、最低限の変更により試験装置と接続することが可能な遊技機を提供することができる。
各SSW1〜6は、入力端子I1〜I8と、出力端子O1〜O8とを有する。各SSW1〜6の入力端子I1〜I8は、各GATE1〜6の出力端子Q1〜Q8にそれぞれ接続されている。各SSW1〜6は、スライドスイッチ又はディップスイッチにより構成され、各入力端子I1〜I8と各出力端子Q1〜Q8との間を個別に接続及び切断(グランド接地)することができる。
Claims (1)
- 主制御部と、
前記主制御部に接続された払出制御部と、
前記主制御部又は前記払出制御部に接続された複数の入出力装置と、を備え、
前記主制御部及び前記払出制御部は、接続中継部を介して試験装置に接続可能であり、
前記接続中継部は、
前記主制御部から出力される試験信号が入力されるバッファ回路と、
前記バッファ回路から出力される試験信号が入力されるゲート回路と、を有し、
前記ゲート回路から出力される試験信号は、スイッチ回路を経由し、前記試験装置に接続するためのコネクタから出力可能に構成され、
前記スイッチ回路は、前記ゲート回路から出力される複数の試験信号に応じた入力端子と前記入力端子に対応する出力端子との間で前記コネクタの複数の試験信号に対して、グランド接地することが可能であり、
前記スイッチ回路を経由して前記コネクタに出力される試験信号は、前記スイッチ回路のスイッチをオフにすることで、1本単位で試験信号を常時オフ状態にすることを可能とし、
前記主制御部は、CPU、RAM及びROMを内蔵したマイクロプロセッサを有し、
前記マイクロプロセッサに設けられた複数のデータバス端子に接続された配線は、前記コネクタとは異なるコネクタを経由して前記ゲート回路の入力端子に接続され、
前記バッファ回路は、複数の出力端子を有し、
前記マイクロプロセッサの前記データバス端子は、前記ゲート回路の入力端子に接続される前に前記バッファ回路の入力端子に接続され、
前記バッファ回路の入力端子から入力された前記試験信号は、前記バッファ回路内で波形整形されて前記バッファ回路の出力端子から出力され、出力された前記試験信号が前記ゲート回路に入力される
ことを特徴とする遊技機。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019201924A JP7217962B2 (ja) | 2019-11-07 | 2019-11-07 | 遊技機 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019201924A JP7217962B2 (ja) | 2019-11-07 | 2019-11-07 | 遊技機 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2021074146A JP2021074146A (ja) | 2021-05-20 |
JP2021074146A5 true JP2021074146A5 (ja) | 2021-11-11 |
JP7217962B2 JP7217962B2 (ja) | 2023-02-06 |
Family
ID=75897412
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019201924A Active JP7217962B2 (ja) | 2019-11-07 | 2019-11-07 | 遊技機 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7217962B2 (ja) |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4393751B2 (ja) | 2002-05-14 | 2010-01-06 | 株式会社三共 | 遊技機 |
JP2004167117A (ja) | 2002-11-22 | 2004-06-17 | Sansei R & D:Kk | 遊技機 |
JP2006141460A (ja) | 2004-11-16 | 2006-06-08 | Sanyo Product Co Ltd | 遊技機 |
JP6059887B2 (ja) | 2012-05-25 | 2017-01-11 | 株式会社オリンピア | 遊技機 |
JP6199566B2 (ja) | 2013-01-17 | 2017-09-20 | 株式会社ソフイア | 遊技機 |
JP7166629B2 (ja) | 2019-11-07 | 2022-11-08 | 株式会社ユニバーサルエンターテインメント | 遊技機 |
JP7166627B2 (ja) | 2019-11-07 | 2022-11-08 | 株式会社ユニバーサルエンターテインメント | 遊技機 |
JP7166628B2 (ja) | 2019-11-07 | 2022-11-08 | 株式会社ユニバーサルエンターテインメント | 遊技機 |
-
2019
- 2019-11-07 JP JP2019201924A patent/JP7217962B2/ja active Active