JP2019012752A - 撮像装置、撮像システム、移動体 - Google Patents

撮像装置、撮像システム、移動体 Download PDF

Info

Publication number
JP2019012752A
JP2019012752A JP2017127979A JP2017127979A JP2019012752A JP 2019012752 A JP2019012752 A JP 2019012752A JP 2017127979 A JP2017127979 A JP 2017127979A JP 2017127979 A JP2017127979 A JP 2017127979A JP 2019012752 A JP2019012752 A JP 2019012752A
Authority
JP
Japan
Prior art keywords
wiring
pixel
partial
pixels
semiconductor region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017127979A
Other languages
English (en)
Other versions
JP7066342B2 (ja
Inventor
和田 洋一
Yoichi Wada
洋一 和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2017127979A priority Critical patent/JP7066342B2/ja
Priority to US16/008,984 priority patent/US10708530B2/en
Publication of JP2019012752A publication Critical patent/JP2019012752A/ja
Priority to US16/893,259 priority patent/US11265493B2/en
Application granted granted Critical
Publication of JP7066342B2 publication Critical patent/JP7066342B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/709Circuitry for control of the power supply
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/50Depth or shape recovery
    • G06T7/55Depth or shape recovery from multiple images
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/002Diagnosis, testing or measuring for television systems or their details for television cameras
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/67Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response
    • H04N25/671Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction
    • H04N25/673Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction by using reference sources
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/68Noise processing, e.g. detecting, correcting, reducing or removing noise applied to defects
    • H04N25/683Noise processing, e.g. detecting, correcting, reducing or removing noise applied to defects by defect estimation performed on the scene signal, e.g. real time or on the fly detection
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60WCONJOINT CONTROL OF VEHICLE SUB-UNITS OF DIFFERENT TYPE OR DIFFERENT FUNCTION; CONTROL SYSTEMS SPECIALLY ADAPTED FOR HYBRID VEHICLES; ROAD VEHICLE DRIVE CONTROL SYSTEMS FOR PURPOSES NOT RELATED TO THE CONTROL OF A PARTICULAR SUB-UNIT
    • B60W2520/00Input parameters relating to overall vehicle dynamics
    • B60W2520/10Longitudinal speed
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60WCONJOINT CONTROL OF VEHICLE SUB-UNITS OF DIFFERENT TYPE OR DIFFERENT FUNCTION; CONTROL SYSTEMS SPECIALLY ADAPTED FOR HYBRID VEHICLES; ROAD VEHICLE DRIVE CONTROL SYSTEMS FOR PURPOSES NOT RELATED TO THE CONTROL OF A PARTICULAR SUB-UNIT
    • B60W2520/00Input parameters relating to overall vehicle dynamics
    • B60W2520/14Yaw
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60WCONJOINT CONTROL OF VEHICLE SUB-UNITS OF DIFFERENT TYPE OR DIFFERENT FUNCTION; CONTROL SYSTEMS SPECIALLY ADAPTED FOR HYBRID VEHICLES; ROAD VEHICLE DRIVE CONTROL SYSTEMS FOR PURPOSES NOT RELATED TO THE CONTROL OF A PARTICULAR SUB-UNIT
    • B60W2554/00Input parameters relating to objects
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60WCONJOINT CONTROL OF VEHICLE SUB-UNITS OF DIFFERENT TYPE OR DIFFERENT FUNCTION; CONTROL SYSTEMS SPECIALLY ADAPTED FOR HYBRID VEHICLES; ROAD VEHICLE DRIVE CONTROL SYSTEMS FOR PURPOSES NOT RELATED TO THE CONTROL OF A PARTICULAR SUB-UNIT
    • B60W2710/00Output or target parameters relating to a particular sub-units
    • B60W2710/20Steering systems
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60WCONJOINT CONTROL OF VEHICLE SUB-UNITS OF DIFFERENT TYPE OR DIFFERENT FUNCTION; CONTROL SYSTEMS SPECIALLY ADAPTED FOR HYBRID VEHICLES; ROAD VEHICLE DRIVE CONTROL SYSTEMS FOR PURPOSES NOT RELATED TO THE CONTROL OF A PARTICULAR SUB-UNIT
    • B60W30/00Purposes of road vehicle drive control systems not related to the control of a particular sub-unit, e.g. of systems using conjoint control of vehicle sub-units
    • B60W30/08Active safety systems predicting or avoiding probable or impending collision or attempting to minimise its consequences
    • B60W30/09Taking automatic action to avoid collision, e.g. braking and steering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/30Subject of image; Context of image processing
    • G06T2207/30248Vehicle exterior or interior
    • G06T2207/30252Vehicle exterior; Vicinity of vehicle
    • G06T2207/30261Obstacle

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Theoretical Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Traffic Control Systems (AREA)
  • Studio Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

【課題】 一部の画素に第1電位を供給する第1電圧供給線と、他の一部の画素に第2電位を供給する第2電圧供給線とを設ける場合が有る。この第1電圧供給線と、第2電圧供給線とが仮に短絡すると、故障検出用の複数の画素に対し、所定の電位を供給できなくなるという課題が有る。【解決手段】 第1検出画素の第1半導体領域に第1電位を供給する第3配線と、前記第2検出画素の第1半導体領域に第2電位を供給する第4配線とを備え、第3配線の部分配線と、第4配線の部分配線との間隔が、第3配線の部分配線および第4配線の部分配線に沿って延在する、第1配線の部分配線および第2配線の部分配線の間隔よりも長いことを特徴とする。【選択図】 図4

Description

本発明は、撮像装置、撮像システム、移動体に関する。
近年、固体撮像装置の微細化とともに信頼性の向上が求められている。特に、車載等の用途では、使用環境が厳しいうえ安全対策は極めて重要であり、機能安全対応として、故障検出機能を備えた撮像システムが求められている。それに伴い、撮像装置にも故障検出用の仕組みを組み込むことが検討されている。
特許文献1には、故障検出用の手段を有する撮像装置として、各画素に光電変換部に加え、基準信号を生成する手段を設け、基準信号を出力する構成とした撮像装置が開示されている。出力される基準信号のレベルを予想される値と比較することで、比較結果が予想範囲から外れている場合に、撮像装置が故障していると判定することができるとされる。
国際公開第2006/120815号公報
故障検出用の複数の画素のうち、一部の画素に第1電位を供給する第1電圧供給線と、他の一部の画素に第2電位を供給する第2電圧供給線とを設ける場合が有る。この第1電圧供給線と、第2電圧供給線とが仮に短絡すると、故障検出用の複数の画素に対し、所定の電位を供給できなくなるという課題が有る。
本発明は、第1電圧供給線と第2電圧供給線との短絡が生じにくい撮像装置を提供する。
本発明は上記の課題を解決するために為されたものであり、一の態様は、複数行および複数列に渡って配された複数の画素を有する画素アレイを備える撮像装置であって、前記複数の画素は、第1検出画素と、第2検出画素と、有効画素とを有し、前記第1検出画素と前記第2検出画素の各々は、第1導電型の第1半導体領域と、前記第1導電型の第2半導体領域と、前記第1半導体領域と前記第2半導体領域とに接続された転送ゲートと、前記第2半導体領域に接続された増幅トランジスタとを有し、前記撮像装置は、前記有効画素に接続された第1配線および第2配線と、前記第1検出画素の前記第1半導体領域と、第1電位を供給する第3配線と、前記第2検出画素の前記第1半導体領域に、第2電位を供給する第4配線とを有し、前記第1配線と前記第2配線のそれぞれは、前記画素アレイにおいて第1方向に沿って延在する部分配線を備え、前記第1配線の部分配線と前記第2配線の部分配線は互いに隣り合い、前記第3配線と前記第4配線のそれぞれは、前記画素アレイにおいて前記第1方向に沿って延在する部分配線を備え、平面視において、前記第3配線の部分配線と、前記第4配線の部分配線の間隔が、前記第1配線の部分配線と前記第2配線の部分配線の間隔よりも長いことを特徴とする撮像装置である。
本発明により、第1電圧供給線と第2電圧供給線の短絡が生じにくい撮像装置を提供することができる。
撮像装置の全体図 画像取得用画素と故障検知用画素の等価回路図 画素の動作を示した図 画素の上面図と、画素の断面図 光電変換部、転送トランジスタの上面図 光電変換部、転送トランジスタの断面図 光電変換部、転送トランジスタの上面図 光電変換部、転送トランジスタの断面図 画素の上面図 撮像システムの全体図 移動体の全体図 移動体の制御フローを示す図
(実施例1)
図1は、本実施例における撮像装置の概略構成を示すブロック図である。図2は、本実施例による撮像装置における画素の構成例を示す回路図である。図3は、本実施例による撮像装置の駆動方法を示すタイミング図である。
はじめに、本実施例による撮像装置の構造について、図1及び図2を用いて説明する。
本実施例による撮像装置100は、図1に示すように、第1領域10、第2領域11、垂直走査回路102、列回路103、水平走査回路104、出力回路115、制御部107、電圧供給部12、電圧スイッチ13を含む。
画素アレイ20は、複数行および複数列に渡って配された複数の画素を有する。画素アレイ20は、その複数の画素の一部の画素が含まれる第1領域10と、複数の画素の他の一部の画素が含まれる第2領域11を有する。
第1領域10には、第1のグループの画素105と、第2のグループの画素106とが、複数の行及び複数の列に渡って配されている。第1領域10は、画像取得用の画素(有効画素)が配された、画像取得用画素領域である。画素105は、光電変換部を備えた画素であり、図1には白抜きのブロックで示している。画素106は、遮光された光電変換部を備えた画素であり、図1には斜線を付したブロックで示している。画素106は、黒レベルの基準となる基準信号を出力するための画素であり、典型的には第1領域10の周縁部に配される。なお、画素106は、必ずしも設ける必要はない。
第2領域11には、第3のグループの画素110と、第4のグループの画素111とが、複数の行及び複数の列に渡って配されている。第2領域11は、故障検出用の画素が配された、故障検出用画素領域である。画素110は、固定電圧端子V0の電位に応じた信号を出力する画素であり、図1には「V0」と記載されたブロックで示している。画素111は、固定電圧端子V1の電位に応じた信号を出力する画素であり、図1には「V1」と記載されたブロックで示している。
第1領域10と第2領域11とは行方向(図1において横方向)に隣接して配されており、第1領域10と第2領域11とが配された行は同じであるが列は異なっている。
第1領域10及び第2領域11の各行には、行方向に延在する画素制御線109が配されている。それぞれの行の画素制御線109は、対応する行に属する画素105,106,110,111に共通の信号線をなしている。画素制御線109は、垂直走査回路102に接続されている。
第1領域10及び第2領域11の各列には、列方向に延在する垂直出力線108が配されている。第1領域10のそれぞれの列の垂直出力線108は、対応する列に属する画素105,106に共通の信号線をなしている。第2領域11のそれぞれの列の垂直出力線108は、対応する列に属する画素110,111に共通の信号線をなしている。垂直出力線108は、列回路103に接続されている。
垂直走査回路102は、画素制御線109を介して画素105,106,110,111を駆動するための所定の制御信号を供給する。垂直走査回路102には、シフトレジスタやアドレスデコーダなどの論理回路が用い得る。図1には各行の画素制御線109を1本の信号線で示しているが、実際には複数の制御信号線を含む。垂直走査回路102により選択された行の画素105,106,110,111は、それぞれが対応する垂直出力線108に同時に信号を出力するように動作する。
列回路103は、垂直出力線108に出力された画素信号を増幅し、リセット時の信号と光電変換時の信号とに基づく相関二重サンプリング処理を行う。故障検出用の画素110、111から出力された画素信号に対しては、リセット時の信号と固定電圧入力時の信号とに基づく相関二重サンプリング処理を、画像取得用の画素105,106と同様に行う。
水平走査回路104は、列回路103において処理された画素信号を列毎に順次、出力回路115に転送するための制御信号を、列回路103に供給する。
出力回路115は、バッファアンプ、差動増幅器などから構成され、列回路103から転送される画素信号を撮像装置100の外部の信号処理部(図示せず)に出力する。なお、列回路103や出力回路115にAD変換部を設け、デジタルの画像信号を外部に出力するようにしてもよい。
電圧供給部12は、所定の固定電圧端子V0,V1の電位を供給する電源回路である。電圧スイッチ13は、スイッチSW0,SW1を含む。スイッチSW0は、電圧供給部12の固定電圧端子V0と電圧供給線112との間に設けられており、制御部107から制御信号線114を介して供給される制御信号(VPD_ON)に応じて、電圧供給線112に固定電圧端子V0の電位を供給する。スイッチSW1は、電圧供給部12の固定電圧端子V1と電圧供給線113との間に設けられており、制御部107から制御信号線114を介して供給される制御信号(VPD_ON)に応じて、電圧供給線113に固定電圧端子V1の電位を供給する。
電圧供給線112,113は、第2領域11に配された画素110,111に電圧供給部12からの固定電圧端子V0,V1の電位を供給するための配線である。第2領域11内の複数の画素110,111において、例えば図示するように電圧供給線112,113を共通化することで、省回路化を図ることが可能である。
第2領域11には、固定電圧端子V0の電位が供給される画素110と、固定電圧端子V0の電位とは異なる固定電圧端子V1の電位が供給される画素111とが、特定のパターンに従って行列状に配置されている。
第2領域11が3列で構成される場合を例にして説明すると、例えば、ある行(例えば、図1において一番下の行)には、各列に画素110,110,110が配されている。また、別の行(例えば、図1において下から二番目の行)には、各列に画素111,110,111が配されている。すなわち、垂直走査の行によって、画素110,111に印加される固定電圧のパターンが変わっている。
同じ行に属する故障検出用の画素110と画像取得用の画素105とは、画素制御線109を共有している。したがって、第2領域11における出力のパターンを期待値と照合することにより、垂直走査回路102が正常に動作しているのか、故障して想定と異なる行を走査しているのか、を検出することが可能となる。
なお、本実施例では第2領域11を3列で構成した場合を例示しているが、第2領域11を構成する列の数は3列に限定されるものではない。
図2は、第1領域10及び第2領域11を構成する画素105,106,110,111の構成例を示す回路図である。図2には、第1領域10のうちの1列から第1行に配された画素105と第2行の配された画素106とを、第2領域11のうちの1列から第1行に配された画素111と第m行の配された画素110とを抜き出して記載している。
第1領域10に配された画素105の各々は、光電変換部PD、転送トランジスタM1を含む。画素セル200は、2つの画素105を有する。画素セル200は、リセットトランジスタM2、増幅トランジスタM3、選択トランジスタM4を含む。光電変換部PDは、例えばフォトダイオードである。光電変換部PDのフォトダイオードは、アノードが基準電圧端子GNDに接続され、カソードが転送トランジスタM1のソースに接続されている。転送トランジスタM1のドレインは、リセットトランジスタM2のソース及び増幅トランジスタM3のゲートに接続されている。転送トランジスタM1のドレイン、リセットトランジスタM2のソース及び増幅トランジスタM5のゲートの接続ノードは、フローティングディフュージョンFDを構成する。リセットトランジスタM2のドレイン及び増幅トランジスタM3のドレインは、電源電圧端子VDDに接続されている。増幅トランジスタM3のソースは、選択トランジスタM4のドレインに接続されている。選択トランジスタM4のソースは、垂直出力線108に接続されている。1行目の画素105と2行目の画素105は、1つの増幅トランジスタM3のゲートの入力ノードであるフローティングディフュージョンFDを共有している。
第2領域11に配された画素110、画素111は、遮光されたフォトダイオードPD、転送トランジスタM1を含む。画素セル300は、画素110、画素111を有する。さらに画素セル300は、リセットトランジスタM2、増幅トランジスタM3、選択トランジスタM4を含む。画素111の転送トランジスタM1のソース(ソースとドレインの一方)は、電圧供給線112に接続されている。以下、画素111について説明する。転送トランジスタM1のドレイン(ソースとドレインの他方)は、リセットトランジスタM2のソース及び増幅トランジスタM3のゲートに接続されている。転送トランジスタM1のドレイン、リセットトランジスタM2のソース及び増幅トランジスタM5のゲートの接続ノードは、フローティングディフュージョンFDを構成する。リセットトランジスタM2のドレイン及び増幅トランジスタM3のドレインは、電源電圧端子VDDに接続されている。増幅トランジスタM3のソースは、選択トランジスタM4のドレインに接続されている。選択トランジスタM4のソースは、垂直出力線108に接続されている。1行目の画素111と2行目の画素110は、1つの増幅トランジスタM3のゲートの入力ノードであるフローティングディフュージョンFDを共有している。
第2領域11に配された画素110は、転送トランジスタM1のソースが電圧供給線112ではなく電圧供給線113に接続されている。
図2の画素構成の場合、各行に配された画素制御線109は、信号線TX,RES,SELを含む。信号線TXは、対応する行に属する画素の転送トランジスタM1のゲートにそれぞれ接続されている。信号線RESは、対応する行に属する画素のリセットトランジスタM2のゲートにそれぞれ接続されている。信号線SELは、対応する行に属する画素の選択トランジスタM4のゲートにそれぞれ接続されている。なお、図2には、信号線の参照符号に行番号を付記している(例えば、SEL(1),RES(1))。
信号線TXには、垂直走査回路102から、転送トランジスタM1を制御するための駆動パルスである制御信号PTXが出力される。信号線RESには、垂直走査回路102から、リセットトランジスタM2を制御するための駆動パルスである制御信号PRESが出力される。信号線SELには、垂直走査回路102から、選択トランジスタM4を制御するための駆動パルスである制御信号PSELが出力される。各トランジスタがN型トランジスタで構成される場合、垂直走査回路102からハイレベルの制御信号が供給されると対応するトランジスタがオンとなり、垂直走査回路102からローレベルの制御信号が供給されると対応するトランジスタがオフとなる。
画像取得用の画素105が備える光電変換部PDは、入射光をその光量に応じた量の電荷に変換(光電変換)するとともに、生じた電荷を蓄積する。画素105の転送トランジスタM1は、オンすることにより光電変換部PDの電荷をフローティングディフュージョンFDに転送する。フローティングディフュージョンFDは、その容量による電荷電圧変換によって、光電変換部PDから転送された電荷の量に応じた電圧となる。画素110,111の転送トランジスタM1は、オンすることにより電圧供給線112,113から供給された電圧をフローティングディフュージョンFDに印加する。増幅トランジスタM3は、ドレインに電源電圧が供給され、ソースに選択トランジスタM4を介して図示しない電流源からバイアス電流が供給される構成となっており、ゲートを入力ノードとする増幅部(ソースフォロワ回路)を構成する。これにより増幅トランジスタM3は、フローティングディフュージョンFDの電圧に基づく信号を、選択トランジスタM4を介して垂直出力線108に出力する。リセットトランジスタM2は、オンすることによりフローティングディフュージョンFDを電源電圧VDDに応じた電圧にリセットする。
同一行の画素に対しては、第1領域10と第2領域11とに、共通の制御信号PTX,PRES,PSELが垂直走査回路102から供給される。例えば、第m行の画素105,106,110,111の転送トランジスタM1、リセットトランジスタM2、選択トランジスタM4には、制御信号PTX(m)、PSEL(m)、PRES(m)が、それぞれ供給される。
次に、本実施例による撮像装置の駆動方法について、図3を用いて説明する。図3(a)は、1フレーム期間における読み出し走査とシャッタ走査との関係を示すタイミング図である。図3(b)は、読み出し走査行とシャッタ走査行の走査における画素の動作の詳細を示すタイミング図である。
図3(a)には、時刻T10に開始し時刻T20に終了する第Nフレームと、時刻T20から開始する第N+1フレームの動作の概略を示している。各フレームの動作には、画素105,106,110,111からの読み出し動作を行順次で行う読み出し走査と、画素105,106の光電変換部PDへの電荷蓄積を行順次で開始するシャッタ走査とが含まれる。
第Nフレームの読み出し走査は、時刻T10に開始され、時刻T20に終了するものとする。時刻T10が1行目の画素からの読み出し動作の開始時刻であり、時刻T20が最終行の画素からの読み出し動作の終了時刻である。
第Nフレームのシャッタ走査は、時刻T11に開始され、時刻T21に終了するものとする。時刻T11が1行目の画素におけるシャッタ動作の開始時刻であり、時刻T21が最終行の画素におけるシャッタ動作の終了時刻である。シャッタ動作の開始時刻から次の読み出し動作の開始時刻までの期間が、電荷蓄積時間となる。例えば1行目に着目すると、時刻T11から時刻T20までの期間が電荷蓄積時間となる。シャッタ動作の開始タイミングを制御することで、電荷蓄積時間を制御することが可能となる。
ここで、1行目の画素のシャッタ動作が開始する時刻T11において、m行目の画素からの読み出し動作が開始するものとする。1行目の画素のシャッタ動作及びm行目の画素106からの読み出し動作は、時刻T19に終了するものとする。
図3(b)は、時刻T11から時刻T19における画素の動作の詳細を示したものである。なお、シャッタ動作と読み出し動作とにおける画素の動作は同じである。
時刻T11において、読み出し走査行(第m行)の制御信号PSEL(m)がハイレベルとなり、読み出し走査行の画素の選択トランジスタM4がオンになる。この動作により、読み出し走査行の画素から垂直出力線108への信号の読み出しが可能な状態となる。
次いで、時刻T11から時刻T12の間に、シャッタ走査行(第1行)の制御信号PRES(1)と読み出し走査行の制御信号PRES(m)がハイレベルとなる。この動作により、シャッタ走査行及び読み出し走査行の画素のリセットトランジスタM2がオンになり、フローティングディフュージョンFDがリセットされる。
次いで、時刻T12において、読み出し走査行の制御信号PRES(m)がローレベルとなり、読み出し走査行の画素のリセットトランジスタM2がオフになる。この動作により、フローティングディフュージョンFDに存在する電荷が電源電圧端子VDDに排出され、フローティングディフュージョンFDの電圧がソースフォロワ動作によって増幅され、垂直出力線108に読み出される。
次いで、時刻T13において、制御信号VPD_ONがハイレベルとなることによって電圧スイッチ13のスイッチSW0,SW1がオンになり、電圧供給部12から電圧供給線112,113にそれぞれ固定電圧端子V0,V1の電位が供給される。
次いで、時刻T13から時刻T14の間に読み出し走査行の制御信号PTX(m)がハイレベルとなり、読み出し走査行の画素の転送トランジスタM1がオンになる。この動作により、読み出し走査行の画素105,106では、光電変換部PDに蓄積されていた電荷がフローティングディフュージョンFDへと転送される。また、読み出し走査行の画素110,111では、電圧供給部12から供給される固定電圧端子V0,V1の電位がフローティングディフュージョンFDに書き込まれる。
次いで、時刻T14において、読み出し走査行の制御信号PTX(m)がローレベルとなり、読み出し走査行の画素の転送トランジスタM1がオフになる。この動作により、読み出し走査行のフローティングディフュージョンFDの電圧が確定し、確定した電圧がソースフォロワ動作によって増幅され、垂直出力線108に読み出される。
次いで、時刻T15において、制御信号VPD_ONがローレベルとなることによって電圧スイッチ13のスイッチSW0,SW1がオフとなり、電圧供給部12から電圧供給線112,113への固定電圧端子V0,V1の電位の供給が遮断される。
次いで、時刻T16において、シャッタ走査行の制御信号PTX(1)がハイレベルとなり、シャッタ走査行の画素の転送トランジスタM1がオンになる。この際、シャッタ走査行の画素のリセットトランジスタM2もオンのため、光電変換部PDの電荷が転送トランジスタM1及びリセットトランジスタM2を介して電源電圧端子VDDに排出される。
次いで、時刻T17において、シャッタ走査行の制御信号PTX(1)がローレベルとなり、シャッタ走査行の画素の転送トランジスタM1がオフになる。また、時刻T18において、シャッタ走査行の制御信号PRES(1)がローレベルとなり、シャッタ走査行の画素のリセットトランジスタM2がオフになる。この動作により、シャッタ走査行のシャッタ動作が終了する。
次いで、時刻T19において、読み出し走査行の制御信号PSEL(m)がローレベルとなり、読み出し走査行の画素の選択トランジスタM4がオフになる。この動作により、読み出し走査行の画素の選択が解除され、読み出し走査行の読み出し動作が終了する。
本実施例では、上述のように、シャッタ走査行の転送トランジスタM1をオンにしている期間に、電圧スイッチ13のスイッチSW0,SW1をオフ(制御信号VPD_ONをローレベル)にしている。この理由について以下に説明する。
シャッタ動作によって第1領域10の画素105,106の光電変換部PDの電荷を完全に除去するためには、シャッタ走査行のリセットトランジスタM2と転送トランジスタM1とを同時にオンすることが望ましい。特に、光電変換部PDの飽和電荷量がフローティングディフュージョンFDの飽和電荷量を上回る場合は、リセットトランジスタM2と転送トランジスタM1とを同時にオンすることが必須である。
しかしながら、その状態で、故障検出用画素領域である第2領域11の画素110,111に電圧供給部12からの電圧供給がなされたままであると、固定電圧端子V1,V0と電源電圧端子VDDとが短絡してしまう。典型的には固定電圧端子V1の電位が約1.6V、電源電圧VDDが3.3Vであるため、短絡電流が流れることによって第2領域11の画素110,111の電位が正しく読めなくなる等の悪影響が発生する。
そこで、本実施例では、電圧供給部12と第2領域11の画素110,111との間に電圧スイッチ13を設ける構成としている。そして、シャッタ走査行の転送トランジスタM1をオンにするときには、電圧スイッチ13のスイッチSW0,SW1がオフになるように駆動する。
これにより、シャッタ走査時に固定電圧端子V0,V1と電源電圧端子VDDとが短絡することを回避し、故障検出の検出精度を高めることが可能となる。すなわち、シャッタ走査時の電圧端子間の短絡を回避することで、撮像と故障検出とをリアルタイムで行いつつ、故障検出の検出精度を高めるという効果が得られる。
なお、本実施例では、シャッタ走査行の転送トランジスタM1をオンにするタイミングが読み出し走査行の転送トランジスタM1をオンにするタイミングよりも後とした。本実施例は、必ずしもこの動作に限定されるものではない。すなわち、シャッタ走査行の転送トランジスタM1をオンにするタイミングは、読み出し走査行の転送トランジスタM1をオンにするタイミングよりも前であってもよい。
<画素の上面図>
図4(a)は、画素105、110、111の上面図である。図2で示した部材と同じ機能を有する部材については、図2で付した符号と同じ符号が図4(a)においても付されている。
画素電源配線201は、画像取得用の画素に電源電圧VDDを伝送する配線である。画素セル200は、光電変換部PDの一部である、半導体領域203A、203Bを有する。半導体領域203A、203Bは、光電変換によって生じた電荷を蓄積する電荷蓄積部である。ここでは、半導体領域203A、203Bの導電型はN型であるとする。また、半導体領域203A、203Bが蓄積する電荷が電子であるとする。
さらに画素セル200は、転送トランジスタM1のゲート204A、204B、フローティングディフュージョン(以下、FDと表す。)の一部である浮遊拡散領域205A、205Bを有する。さらに画素セル200は、選択トランジスタM4のゲート206、増幅トランジスタM3のゲート207、リセットトランジスタM2のゲート208を有する。さらに画素セル200は、FD接続コンタクト(以下、コンタクトをCNTと表す)209A、209B、FD接続配線210A、210B、FD接続配線211を含む。以下、リセットトランジスタのゲートをリセットゲート、転送トランジスタのゲートを転送ゲート、増幅トランジスタのゲートを増幅ゲート、選択トランジスタのゲートを選択ゲートと表す。
半導体領域203Aは転送ゲート204Aを介して浮遊拡散領域205Aに接続されている。半導体領域203Aに蓄積された電荷は、転送ゲート204Aを介して浮遊拡散領域205Aへ転送される。浮遊拡散領域205AはFD接続CNT209AとFD接続配線A210A、FD接続配線211を介して増幅ゲート207に接続される。
半導体領域203Bは、転送ゲート204Bを介して浮遊拡散領域205Bへ接続されている。半導体領域203Bに蓄積された電荷は、転送ゲート204Bを介して浮遊拡散領域205Bへ転送される。浮遊拡散領域205BはFD接続CNT209BとFD接続配線A210B、FD接続配線211を介して増幅ゲート207へ接続される。
浮遊拡散領域205AはFD接続CNT209AとFD接続配線A210AとFD接続配線211を介してリセットトランジスタM2に接続される。浮遊拡散領域205BはFD接続CNT209BとFD接続配線A210BとFD接続配線211を介してリセットトランジスタM2に接続される。
画素電源配線301は、故障検出用の画素に電源電圧VDDを伝送する配線である。
故障検出用の画素セル300は、遮光された光電変換部PDの一部である半導体領域303A、303Bを有する。画素セル300は、転送ゲート304A、304B、浮遊拡散領域305A、305B、選択ゲート306、増幅ゲート307、リセットゲート308を有する。半導体領域303Aは、第1導電型(N型)の第1半導体領域である。また、浮遊拡散領域305Aは、第1導電型(N型)の第2半導体領域である。
さらに画素セル300は、FD接続CNT309A、309B、FD接続配線A310A、310B、FD接続配線311、電圧供給線112、113を有する。さらに画素セル300は、故障検出用VIA313A、313B、故障検出用配線C314A、314B、故障検出用CNT315A、315Bを有する。
電圧供給線112と電圧供給線113は、画素セル300の光電変換部PDの上部に配されている。換言すれば、平面視において、電圧供給線112と光電変換部PDとが重なっており、電圧供給線113と光電変換部PDとが重なっている。
電圧供給線112は故障検出用VIA313Aを介して故障検出用配線C314Aに接続される。更に、故障検出用配線C314Aは故障検出用CNT315Aを介して半導体領域303Aに接続される。
半導体領域303Aに電圧供給線112より印加された電位が、転送トランジスタM2を介して浮遊拡散領域305Aへ出力される。
電圧供給線113は故障検出用VIA313Bを介して故障検出用配線C314Bに接続される。更に、故障検出用配線C314Bは故障検出用CNT315Bを介して半導体領域303Bに接続される。
半導体領域303Bに電圧供給線113より印加された電位が、転送トランジスタM2を介して浮遊拡散領域305Bへ出力される。
増幅トランジスタM3は、増幅ゲート307の電位に応じた信号を、選択トランジスタM4を介して垂直出力線108に出力する。
浮遊拡散領域305AはFD接続CNT309AとFD接続配線A310AとFD接続配線311を介してリセットトランジスタM2に接続される。浮遊拡散領域305BはFD接続CNT309BとFD接続配線A310BとFD接続配線311を介してリセットトランジスタM2に接続される。
故障検出用の画素セル300の出力は、電圧供給線112もしくは電圧供給線113の電位に応じた信号レベルとなる。
図4(a)に示した、垂直出力線108、画素電源配線201、画素電源配線301のそれぞれは、垂直出力線108、画素電源配線201、301のそれぞれの、図1に示した画素アレイ20において、第1方向に沿って延在する部分配線を示している。以下、説明を簡単にするために、特に断りのない限りは、垂直出力線108、画素電源配線201、画素電源配線301のそれぞれを、画素電源配線201、画素電源配線301のそれぞれの、第1方向に沿って延在する部分配線であるとして表記する。
画素電源配線201は、第1、第2有効画素105のそれぞれの増幅トランジスタM3のドレインに接続された、第1配線である。垂直出力線108は、第1、第2有効画素105のそれぞれの選択トランジスタM4のソースに接続された第2配線である。
画素電源配線201と、垂直出力線108との間隔を、図4(a)では長さY1として示している。この長さY1は、画素電源配線201の端部と、当該端部に対して対向する垂直出力線108の端部との間の最短の長さである。
電圧供給線112は、第1検出画素である画素111に第1電位を供給する第3配線である。電圧供給線113は、第2検出画素である画素110に第2電位を供給する第4配線である。
電圧供給線112と電圧供給線113との間隔を、図4(a)では長さXとして示している。この長さXは、電圧供給線112の端部と、当該端部に対して対向する電圧供給線113の端部との間の最短の長さである。
図4(b)は、図4(a)に示したM−Nの線の位置における断面図である。半導体基板の主面350の上部に、転送ゲート204B、304Bが設けられている。電圧供給線112、113が設けられた高さに、FD接続配線211、311、垂直出力線108、画素電源配線201、301が設けられている。
<長さXが長さY1よりも長いことによる効果>
電圧供給線112と電圧供給線113とがショートすると、画素111の半導体領域303Aと画素110の半導体領域303Bとに供給される電圧が所定の値とは異なるものとなる。これにより、画素110、画素111が出力する信号の値が所定の値とは異なるものとなる。この結果、撮像装置が不図示の故障判定回路により、故障と判定される。しかし、有効画素の動作が正常であるにもかかわらず、故障と判定されることとなる。よって、電圧供給線112と電圧供給線113がショートすると、有効画素の動作に対する正常な故障判定が行われなくなる。
本実施例では、長さXを、長さY1よりも長く設定している。これにより、電圧供給線112と電圧供給線113とのショートの発生確率を低減することができる。よって、有効画素に対する故障判定の精度を向上させることができる。また、故障と判定される頻度が低下することにより、撮像装置の製造の歩留りの向上の効果を得ることができる。
また、FD接続配線211の端部と、当該端部に対向する、画素電源配線201の端部との間の平面視における長さを、長さZ1として表している。仮に、FD接続配線211が、画素電源配線201と、半導体基板の主面との間の高さに配されている場合には、この長さZ1は、平面視における長さである。
本実施例では、長さXを、長さZ1よりも長くしている。これにより、上述したように、電圧供給線112と電圧供給線113とのショートの発生確率を低減することできる。
また、画素電源配線301の端部と、当該端部に対向する、垂直出力線108の端部との間隔を、図4(a)では長さY2として表している。長さXは、長さY2よりも長くなるようにしてもよい。
また、画素電源配線301の端部と、当該端部に対向する、FD接続配線311の端部との間隔を、図4(a)では長さZ2として表している。長さXは、長さZ2よりも長くなるようにしてもよい。
また、長さY1と長さY2は同じ長さであってもよい。また、長さZ1と長さZ2は同じ長さであってもよい。
また、画素電源配線201と垂直出力線108とが入れ替わった配置であってもよい。また、画素電源配線301と垂直出力線108とが入れ替わった配置であってもよい。
また、長さXとの比較の対象を、画素電源配線201と垂直出力線108との間隔、あるいは、電源配線201とFD接続配線211との間隔とした。この例に限定されるものでは無く、第1方向に沿って延在する、隣り合う配線同士の長さを、長さXとの比較の対象とすることができる。好ましくは、画素が備えるトランジスタのソースあるいはドレインに接続する配線の、第1方向に沿って延在する部分配線同士の間隔を、長さXの比較対象とするのが良い。本実施例で言えば画素電源配線201は、増幅トランジスタM3、リセットトランジスタM2のドレインに接続された配線である。また、垂直出力線108は、選択トランジスタM4のソースに接続された配線である。また、FD接続配線211は、転送トランジスタM1のソースとドレインの一方に接続された配線の部分配線である。
より好ましくは、長さXとの比較の対象を、複数の画素に渡って延在する配線同士の間隔とするのが良い。これは、電圧供給線112、電圧供給線113が複数の画素に渡って配される配線であるからである。すなわち、電圧供給線112、電圧供給線113と同じく、複数の画素に渡って配される画素電源配線201、垂直出力線108との間隔と比較することが好ましい。また、電圧供給線112、電圧供給線113の間隔に対する比較対象を、画素電源配線301と垂直出力線108との間隔よりも、画素電源配線201と垂直出力線108との間隔とするのが好ましい。例えば、複数行の有効画素からの信号の読み出しの高速化のため、1列の有効画素に対し、複数の垂直出力線108を設けることが有る。このように、有効画素については、第1方向に延在する配線の微細化が求められる傾向が有る。一方、電圧供給線112、電圧供給線113については、微細化を進めると、製造不良等による短絡の可能性が高まる。よって、第1方向に延在する配線において、有効画素に関わる配線については微細化を進め、故障検出用画素に関わる配線については、有効画素に関わる配線よりも微細化の進展を抑制する。これにより、有効画素の信号の読み出しの高速化と、故障検出の精度の低下の抑制とを両立することができる。
さらに言えば、電圧供給線112、電圧供給線113を同じ配線層に設ける場合には、長さXとの比較の対象を、電圧供給線112、電圧供給線113の配線層と同じ配線層に配された配線同士の間隔とするのが良い。電圧供給線112、電圧供給線113が設けられた配線層に画素電源配線201、垂直出力線108が設けられている場合には、画素電源配線201と垂直出力線108との間隔を長さXとの比較の対象とするのが良い。これは、同じ配線層に配される配線は、撮像装置の製造時に、並行して形成される。したがって、電圧供給線112、電圧供給線113と並行して形成される、第1方向に沿って延在する配線同士の間隔に対して長さXを大きくする。これにより、電圧供給線112、電圧供給線113のショートの発生確率を低減することができる効果が得られる。
<画素が選択トランジスタM4を備えない例>
なお、本実施例では、各画素に選択トランジスタM4が設けられていた。他の例として、各画素が選択トランジスタM4を有さない形態とすることができる。この場合には、第2配線である垂直出力線108は、増幅トランジスタM3のソースに接続される。また、信号を出力する画素行の選択は、リセットトランジスタM2のドレインに接続される電源電圧端子VDDの電位を変更することによって可能である。つまり、信号を出力しない画素行である、非選択の画素行に対しては、電源電圧端子VDDの電位を、増幅トランジスタM3がオフするための電位(オフ電位)とする。そして、リセットトランジスタM2をオンとし、フローティングディフュ−ジョンFDに、オフ電位を与える。これにより、オフ電位が与えられた増幅トランジスタM3はオフ状態となる。一方、信号を出力する画素行に対しては、電源電圧端子VDDの電位を、増幅トランジスタM3がオンするための電位(オン電位)とする。そして、リセットトランジスタM2をオンとし、フローティングディフュ−ジョンFDに、オン電位を与える。これにより、オン電位が与えられた増幅トランジスタM3はオン状態となって、垂直出力線108に信号を出力する。
<故障検出用VIA、故障検出用CNTの他の例>
本実施例では、画素111は、1つの故障検出用VIA313Aと、1つの故障検出用CNT315Aとを備えていた。(画素110についても同様)
他の例として、図9に示すように、故障検出用VIA313Aを複数設けてもよい。つまり、一の故障検出用VIA313Aが設けられた高さに、さらに別の故障検出用VIA313Aを設けてもよい。また、故障検出用CNT315Aを複数設けてもよい。つまり、一の故障検出用CNT315Aが設けられた高さに、さらに別の故障検出用CNT315Aを設けてもよい。これにより、電圧供給線112と半導体領域303Aとの間の抵抗を下げることができる。(画素110についても同様)
また、複数の故障検出用VIA313Aのうちのいずれかと、複数の故障検出用CNT315Aのいずれかが導通不良を生じていたとする。この場合、他の故障検出用VIA313Aと、他の故障検出用CNT315Aとが設けられていることにより、電圧供給線112と半導体領域303Aとを導通させることができる。
<光電変換部の上面図、断面図>
図4(a)で説明した画素の上面について、さらに光電変換部を中心に、図5を用いて説明する。
図5は、画像取得用の画素106と、故障検出用の画素111の光電変換部PDと、転送トランジスタM2とを示した上面図である。図4(a)で示した部材と同じ機能を有する部材については、図4(a)で付された符号と同じ符号が図5でも付されている。
まず、画像取得用の画素106について説明する。平面視において、電荷を蓄積する半導体領域203Aは、P型の半導体領域402と重なっている。図6を用いて後述するが、半導体領域402は、半導体領域203の表面を保護する表面保護層として機能する。以降、半導体領域402を表面保護層として表記することがある。
次に、故障検出用の画素111について説明する。平面視において、半導体領域303Aにおいて故障検出用CNT315Aが接続された部分と、転送ゲート304Aとの間に、P型の半導体領域502が設けられている。
図6(a)は、図5において、C−Dとして示した線が通過する位置における画素の断面図である。図6(b)は、図5において、A−Bとして示した線が通過する位置における画素の断面図である。
まず、図6(a)に示した、画像取得用の画素106(C−Dの線に対応する断面)について説明する。電荷を蓄積する半導体領域203Aは、P型の半導体領域402の下部に形成されている。これにより、半導体領域402は、半導体領域203の表面を保護する表面保護層として機能する。半導体領域402は、半導体基板の主面350と、半導体領域203Aとの間に形成されている。
次に図6(b)に示した、故障検出用の画素111(A−Bの線に対応する断面)について説明する。電荷を蓄積する半導体領域303Aの一部の領域に、故障検出用CNT315Aが接続されている。この故障検出用CNT315Aの下部には、半導体領域502は形成されていない。また、半導体領域303Aにおいて故障検出用CNT315Aが接続された部分と、転送ゲート304Aとの間には、半導体領域502が設けられている。また、半導体領域502と半導体領域303Aが平面視において重なる部分については、半導体領域502の下部に半導体領域303Aが設けられている。半導体領域502は、半導体基板の主面350と、半導体領域303Aとの間に形成されている。
<半導体領域502による効果>
半導体領域303Aの導電型がN型であるとすると、半導体領域502の導電型はP型である。このため、半導体領域502は半導体領域303Aに比べて低い電位となっている。つまり、半導体領域502の電位は、転送ゲート304Aのオフ時の電位と、半導体領域303Aの電位との間の電位となっている。半導体領域502が形成されていない場合には、転送ゲート304Aには、転送ゲート304と半導体領域303Aとの間の電位差に対応する電界が印加されている。一方、本実施例では半導体領域502を備えることにより、転送ゲート304には、転送ゲート304と半導体領域502との間の電位差に対応する電界に緩和される。これにより、故障検出用の画素111の転送トランジスタM2の故障を生じにくくさせることができる。つまり、本実施例の画素構成は、画素111の故障を生じにくくすることができる。また、本実施例の撮像装置は、製造不良を生じにくくさせることができる。これにより、本実施例の撮像装置は、撮像装置の製造の歩留りを向上させることができる効果も得られる。
(実施例2)
本実施例の撮像装置について、実施例1と異なる点を中心に説明する。
図7は、本実施例の撮像装置の画素105、110、111の上面図である。本実施例では、電圧供給線112、電圧供給線113の線幅を、第1方向に沿って延在する他の配線よりも太くしている。この第1方向に沿って延在する他の配線とは、画素電源配線201、301、垂直出力線108、FD接続配線211、311の少なくとも1つである。
図7では、電圧供給線112、113の配線幅を幅WAとして示している。垂直出力線108の線幅は幅WBであり、画素電源配線201、301の線幅は幅WCである。また、FD接続配線211、311の線幅は幅WDである。
本実施例では、WA>WB、WA>WC、WA>WDの関係としている。
一般的には、配線幅を細くするほど、断線などの不良が生じやすくなる。本実施例の撮像装置では、第1方向に沿って延在する他の配線よりも、電圧供給線112、113の配線幅を太くする。これにより、電圧供給線112、113の断線の発生確率を下げることができる。また、電圧供給線112、113の配線幅を太くすることにより、第1方向に沿って延在する他の配線と同じ太さとした場合に比べて、抵抗を下げることができる効果も得られる。
(実施例3)
本実施例の撮像装置について、実施例1と異なる点を中心に説明する。
図8は、本実施例の撮像装置の画素105、110、111の上面図である。
本実施例の撮像装置は、電圧供給線112と、電圧供給線113との間に、シールド配線801を有する。図4(b)で示したように、電圧供給線112、電圧供給線113は同じ高さに配されている。シールド配線801もまた、電圧供給線112、電圧供給線113が配された高さに配されている。
本実施例の撮像装置は、シールド配線801を備える。これにより、電圧供給線112の電位を変化させる場合に、電圧供給線113と電圧供給線112との間の容量カップリングにより引き起こされる、電圧供給線113の電位変動を低減させることが可能になる。これにより、電圧供給線113の電位変動による、故障の誤検出を生じにくくすることができる。
(実施例4)
図10は、本実施例による撮像システム500の構成を示すブロック図である。本実施例の撮像システム500は、上述の各実施例で述べた撮像装置のいずれかの構成を適用した撮像装置200を含む。撮像システム500の具体例としては、デジタルスチルカメラ、デジタルカムコーダー、監視カメラ等が挙げられる。図10に、上述の各実施例のいずれかの撮像装置を撮像装置200として適用したデジタルスチルカメラの構成例を示す。
図10に例示した撮像システム500は、撮像装置200、被写体の光学像を撮像装置200に結像させるレンズ5020、レンズ5020を通過する光量を可変にするための絞り504、レンズ5020の保護のためのバリア506を有する。レンズ5020及び絞り504は、撮像装置200に光を集光する光学系である。
撮像システム500は、また、撮像装置200から出力される出力信号の処理を行う信号処理部5080を有する。信号処理部5080は、必要に応じて入力信号に対して各種の補正、圧縮を行って出力する信号処理の動作を行う。信号処理部5080は、撮像装置200より出力される出力信号に対してAD変換処理を実施する機能を備えていてもよい。この場合、撮像装置200の内部には、必ずしもAD変換回路を有する必要はない。
撮像システム500は、更に、画像データを一時的に記憶するためのバッファメモリ部510、外部コンピュータ等と通信するための外部インターフェース部(外部I/F部)512を有する。更に撮像システム500は、撮像データの記録又は読み出しを行うための半導体メモリ等の記録媒体514、記録媒体514に記録又は読み出しを行うための記録媒体制御インターフェース部(記録媒体制御I/F部)516を有する。なお、記録媒体514は、撮像システム500に内蔵されていてもよく、着脱可能であってもよい。
更に撮像システム500は、各種演算を行うとともにデジタルスチルカメラ全体を制御する全体制御・演算部518、撮像装置200と信号処理部5080に各種タイミング信号を出力するタイミング発生部520を有する。ここで、タイミング信号などは外部から入力されてもよく、撮像システム500は、少なくとも撮像装置200と、撮像装置200から出力された出力信号を処理する信号処理部5080とを有すればよい。全体制御・演算部518及びタイミング発生部520は、撮像装置200の制御機能の一部又は全部を実施するように構成してもよい。
撮像装置200は、画像用信号を信号処理部5080に出力する。信号処理部5080は、撮像装置200から出力される画像用信号に対して所定の信号処理を実施し、画像データを出力する。また、信号処理部5080は、画像用信号を用いて、画像を生成する。
上述した各実施例の撮像装置による撮像装置を用いて撮像システムを構成することにより、より良質の画像が取得可能な撮像システムを実現することができる。
(実施例5)
本実施例の撮像システム及び移動体について、図11及び図12を用いて説明する。
図11は、本実施例による撮像システム及び移動体の構成例を示す概略図である。図12は、本実施例による撮像システムの動作を示すフロー図である。
本実施例では、車載カメラに関する撮像システムの一例を示す。図11は、車両システムとこれに搭載される撮像システムの一例を示したものである。撮像システム701は、撮像装置702、画像前処理部715、集積回路703、光学系714を含む。光学系714は、撮像装置702に被写体の光学像を結像する。撮像装置702は、光学系714により結像された被写体の光学像を電気信号に変換する。撮像装置702は、実施例1乃至実施例4のいずれかの撮像装置である。画像前処理部715は、撮像装置702から出力された信号に対して所定の信号処理を行う。画像前処理部715の機能は、撮像装置702内に組み込まれていてもよい。撮像システム701には、光学系714、撮像装置702及び画像前処理部715が、少なくとも2組設けられており、各組の画像前処理部715からの出力が集積回路703に入力されるようになっている。
集積回路703は、撮像システム用途向けの集積回路であり、メモリ705を含む画像処理部704、光学測距部706、視差演算部707、物体認知部708、異常検出部709を含む。画像処理部704は、画像前処理部715の出力信号に対して、現像処理や欠陥補正等の画像処理を行う。メモリ705は、撮像画像の一次記憶、撮像画素の欠陥位置を格納する。光学測距部706は、被写体の合焦や、測距を行う。視差演算部707は、複数の撮像装置702により取得された複数の画像データから視差(視差画像の位相差)の算出を行う。物体認知部708は、車、道、標識、人等の被写体の認知を行う。異常検出部709は、撮像装置702の異常を検出すると、主制御部713に異常を発報する。
集積回路703は、専用に設計されたハードウェアによって実現されてもよいし、ソフトウェアモジュールによって実現されてもよいし、これらの組合せによって実現されてもよい。また、FPGA(Field Programmable Gate Array)やASIC(Application Specific Integrated Circuit)等によって実現されてもよいし、これらの組合せによって実現されてもよい。
主制御部713は、撮像システム701、車両センサ710、制御ユニット720等の動作を統括・制御する。なお、主制御部713を持たず、撮像システム701、車両センサ710、制御ユニット720が個別に通信インターフェースを有して、それぞれが通信ネットワークを介して制御信号の送受を行う(例えばCAN規格)方法も取りうる。
集積回路703は、主制御部713からの制御信号を受け或いは自身の制御部によって、撮像装置702へ制御信号や設定値を送信する機能を有する。例えば、集積回路703は、撮像装置702内の電圧スイッチ13をパルス駆動させるための設定や、フレーム毎に電圧スイッチ13を切り替える設定等を送信する。
撮像システム701は、車両センサ710に接続されており、車速、ヨーレート、舵角などの自車両走行状態及び自車外環境や他車・障害物の状態を検出することができる。車両センサ710は、視差画像から対象物までの距離情報を取得する距離情報取得手段でもある。また、撮像システム701は、自動操舵、自動巡行、衝突防止機能等の種々の運転支援を行う運転支援制御部711に接続されている。特に、衝突判定機能に関しては、撮像システム701や車両センサ710の検出結果を基に他車・障害物との衝突推定・衝突有無を判定する。これにより、衝突が推定される場合の回避制御、衝突時の安全装置起動を行う。
また、撮像システム701は、衝突判定部での判定結果に基づいて、ドライバーに警報を発する警報装置712にも接続されている。例えば、衝突判定部の判定結果として衝突可能性が高い場合、主制御部713は、ブレーキをかける、アクセルを戻す、エンジン出力を抑制するなどして、衝突を回避、被害を軽減する車両制御を行う。警報装置712は、音等の警報を鳴らす、カーナビゲーションシステムやメーターパネルなどの表示部画面に警報情報を表示する、シートベルトやステアリングに振動を与えるなどしてユーザに警告を行う。
本実施例では、車両の周囲、例えば前方又は後方を撮像システム701で撮影する。図11(b)に、車両前方を撮像システム701で撮像する場合の撮像システム701の配置例を示す。
2つの撮像装置702は、車両700の前方に配置される。具体的には、車両700の進退方位又は外形(例えば車幅)に対する中心線を対称軸に見立て、その対称軸に対して2つの撮像装置702が線対称に配置されると、車両700と被写対象物との間の距離情報の取得や衝突可能性の判定を行う上で好ましい。また、撮像装置702は、運転者が運転席から車両700の外の状況を視認する際に運転者の視野を妨げない配置が好ましい。警報装置712は、運転者の視野に入りやすい配置が好ましい。
次に、撮像システム701における撮像装置702の故障検出動作について、図12を用いて説明する。撮像装置702の故障検出動作は、図12に示すステップS810〜S880に従って実施される。
ステップS810は、撮像装置702のスタートアップ時の設定を行うステップである。すなわち、撮像システム701の外部(例えば主制御部713)又は撮像システム701の内部から、撮像装置702の動作のための設定を送信し、撮像装置702の撮像動作及び故障検出動作を開始する。撮像装置702の動作のための設定には、電圧スイッチ13の制御のための設定が含まれる。
次いで、ステップS820において、走査行に属する画像取得用画素領域である第1領域10の画素105,106からの信号を取得する。また、ステップS830において、走査行に属する第2領域11の画素110,111からの出力値を取得する。なお、ステップS820とステップS830とは逆でもよい。
次いで、ステップS840において、画素110,111への固定電圧端子V0,V1の接続設定に基づく画素110,111の出力期待値と、実際の画素110,111からの出力値との該非判定を行う。
ステップS840における該非判定の結果、出力期待値と実際の出力値とが一致している場合は、ステップS850に移行し、第1領域10における撮像動作が正常に行われていると判定し、処理ステップがステップS860へと移行する。ステップS860では、走査行の画素信号をメモリ705に送信して一次保存する。そののち、ステップS820に戻り、故障検出動作を継続する。
一方、ステップS840における該非判定の結果、出力期待値と実際の出力値とが一致していない場合は、処理ステップはステップS870に移行する。ステップS870において、第1領域10における撮像動作に異常があると判定し、主制御部713、又は警報装置712に警報を発報する。警報装置712は、表示部に異常が検出されたことを表示させる。その後、ステップS880において撮像装置702を停止し、撮像システム701の動作を終了する。
なお、本実施例では、1行毎にフローチャートをループさせる例を例示したが、複数行毎にフローチャートをループさせてもよいし、1フレーム毎に故障検出動作を行ってもよい。
また、本実施例では、他の車両と衝突しない制御を説明したが、他の車両に追従して自動運転する制御や、車線からはみ出さないように自動運転する制御などにも適用可能である。さらに、撮像システム701は、自車両等の車両に限らず、例えば、船舶、航空機或いは産業用ロボットなどの移動体(移動装置)に適用することができる。加えて、移動体に限らず、高度道路交通システム(ITS)等、広く物体認識を利用する機器に適用することができる。
[変形実施例]
本発明は、上記実施例に限らず種々の変形が可能である。
例えば、いずれかの実施例の一部の構成を他の実施例に追加した例や、他の実施例の一部の構成と置換した例も、本発明の実施例である。
また、上記実施例では、画素105,106,110,111のトランジスタをN型トランジスタにより構成する場合を想定して説明を行ったが、画素105,106,110,111のトランジスタをP型トランジスタにより構成するようにしてもよい。この場合、上記説明における各駆動信号の信号レベルは逆になる。
また、これまで説明してきた画素の回路構成は、図2に示したものに限定されるものではなく、適宜変更が可能である。例えば、画素105,106,110,111は、1つのマイクロレンズに対し、2つの光電変換部が配されたデュアルピクセル構造であってもよい。
[変形実施例]
上述の実施例は、いずれも本発明を実施するにあたっての具体化の例を示したものに過ぎず、これらの例示によって本発明の技術的範囲が限定的に解釈されてはならない。すなわち、本発明はその技術思想、又はその主要な特徴から逸脱することなく、様々な態様で実施することができる。また、これまで述べた各実施例を種々組み合わせて実施することができる。
10 第1領域(画像取得用画素領域)
11 第2領域(故障検出用画素領域)
20 画素アレイ
108 垂直出力線
112、113 電圧供給線
201、301 画素電源配線
203A、303A 第1導電型の半導体領域(光電変換部PDの一部)
204A、304A 転送ゲート
205A、305A 第1導電型の半導体領域(転送トランジスタの一部)
211、311 FD接続配線
402、502 第2導電型の半導体領域
503 第1導電型の半導体領域(半導体領域303Aよりも高い不純物濃度を備える)
315A コンタクト

Claims (11)

  1. 複数行および複数列に渡って配された複数の画素を有する画素アレイを備える撮像装置であって、
    前記複数の画素は、第1検出画素と、第2検出画素と、有効画素とを有し、
    前記第1検出画素と前記第2検出画素の各々は、第1導電型の第1半導体領域と、前記第1導電型の第2半導体領域と、前記第1半導体領域と前記第2半導体領域とに接続された転送ゲートと、前記第2半導体領域に接続された増幅トランジスタとを有し、
    前記撮像装置は、
    前記有効画素に接続された第1配線および第2配線と、
    前記第1検出画素の前記第1半導体領域と、第1電位を供給する第3配線と、
    前記第2検出画素の前記第1半導体領域に、第2電位を供給する第4配線とを有し、
    前記第1配線と前記第2配線のそれぞれは、前記画素アレイにおいて第1方向に沿って延在する部分配線を備え、前記第1配線の部分配線と前記第2配線の部分配線は互いに隣り合い、
    前記第3配線と前記第4配線のそれぞれは、前記画素アレイにおいて前記第1方向に沿って延在する部分配線を備え、
    平面視において、前記第3配線の部分配線と、前記第4配線の部分配線の間隔が、前記第1配線の部分配線と前記第2配線の部分配線の間隔よりも長いことを特徴とする撮像装置。
  2. 前記有効画素は、光電変換部と、複数のトランジスタを有し、
    前記第1配線と前記第2配線のそれぞれは、前記有効画素の前記複数のトランジスタのいずれかに接続されており、
    前記有効画素は前記複数のトランジスタとして、増幅トランジスタと、前記光電変換部および前記増幅トランジスタに接続された転送トランジスタとを有することを特徴とする請求項1に記載の撮像装置。
  3. 前記撮像装置は、複数の前記有効画素を有し、
    前記複数の有効画素は、第1の有効画素と第2の有効画素とを有し、
    前記第1の有効画素と前記第2の有効画素のそれぞれの前記第2半導体領域は前記第1配線の部分配線によって接続されており、
    前記第2配線が、前記有効画素に電源電圧を供給する配線、あるいは、前記有効画素が出力する信号を伝送する配線であることを特徴とする請求項1または2に記載の撮像装置。
  4. 前記撮像装置は、複数の前記有効画素を有し、
    前記複数の有効画素は、第1の有効画素と第2の有効画素とを有し、
    前記第1有効画素の前記第2有効画素のそれぞれの前記第2半導体領域は接続配線によって接続されており、
    前記接続配線は、前記第1方向に沿って延在する部分配線を有し、
    平面視において、前記第3配線の部分配線と、前記第4配線の部分配線の間隔が、前記第1配線と前記第2配線の一方の部分配線と、前記接続配線の部分配線の間隔よりも長いことを特徴とする請求項1または2に記載の撮像装置。
  5. 前記第1有効画素と前記第2有効画素の各々は前記複数のトランジスタとして、前記増幅トランジスタに接続された選択トランジスタをさらに有し、
    前記第1配線が、前記増幅トランジスタに接続され、
    前記第2配線が、前記選択トランジスタに接続されていることを特徴とする請求項3または4に記載の撮像装置。
  6. 前記第1配線は、前記第1有効画素と前記第2有効画素とに電源電圧を供給する配線であり、
    前記第2配線は、前記第1有効画素と前記第2有効画素のそれぞれから、信号が出力される配線であることを特徴とする請求項1〜5のいずれか1項に記載の撮像装置。
  7. 前記第3配線の部分配線と、前記第4配線の部分配線との間に、前記第1方向に沿って延在するとともに、所定の電位が供給される第5配線をさらに備えることを特徴とする請求項1〜6のいずれか1項に記載の撮像装置。
  8. 前記第3配線の部分配線の幅は、前記第1配線の部分配線および前記第2配線の部分配線の幅よりも太く、
    前記第4配線の部分配線の幅は、前記第1配線の部分配線および前記第2配線の部分配線の幅よりも太いことを特徴とする請求項1〜7のいずれか1項に記載の撮像装置。
  9. 前記第3配線の部分配線と、前記第1半導体領域は、第1コンタクトを介して接続され、
    さらに、前記第3配線の部分配線と、前記第1半導体領域は、前記第1コンタクトが設けられた高さと同じ高さに設けられた第2コンタクトを介して接続されることを特徴とする請求項1〜8のいずれか1項に記載の撮像装置。
  10. 請求項1〜9のいずれか1項に記載の撮像装置と、
    前記撮像装置が出力する信号を処理することによって画像を生成する信号処理部とを有することを特徴とする撮像システム。
  11. 請求項1〜9のいずれか1項に記載の撮像装置と、
    前記撮像装置からの信号に基づく視差画像から、対象物までの距離情報を取得する距離情報取得手段と、を有する移動体であって、
    前記距離情報に基づいて前記移動体を制御する制御手段をさらに有することを特徴とする移動体。
JP2017127979A 2017-06-29 2017-06-29 撮像装置、撮像システム、移動体 Active JP7066342B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017127979A JP7066342B2 (ja) 2017-06-29 2017-06-29 撮像装置、撮像システム、移動体
US16/008,984 US10708530B2 (en) 2017-06-29 2018-06-14 Imaging sensor, imaging system, and moving body
US16/893,259 US11265493B2 (en) 2017-06-29 2020-06-04 Imaging sensor, imaging system, and moving body

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017127979A JP7066342B2 (ja) 2017-06-29 2017-06-29 撮像装置、撮像システム、移動体

Publications (2)

Publication Number Publication Date
JP2019012752A true JP2019012752A (ja) 2019-01-24
JP7066342B2 JP7066342B2 (ja) 2022-05-13

Family

ID=64739285

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017127979A Active JP7066342B2 (ja) 2017-06-29 2017-06-29 撮像装置、撮像システム、移動体

Country Status (2)

Country Link
US (2) US10708530B2 (ja)
JP (1) JP7066342B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022091755A1 (ja) * 2020-10-27 2022-05-05 ソニーセミコンダクタソリューションズ株式会社 撮像装置及び電子機器

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018113521A (ja) * 2017-01-10 2018-07-19 キヤノン株式会社 固体撮像装置及び撮像システム
JP7066342B2 (ja) * 2017-06-29 2022-05-13 キヤノン株式会社 撮像装置、撮像システム、移動体
CN110650300A (zh) * 2018-06-26 2020-01-03 松下知识产权经营株式会社 摄像装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006269546A (ja) * 2005-03-22 2006-10-05 Sony Corp 固体撮像装置
WO2006120815A1 (ja) * 2005-05-11 2006-11-16 Matsushita Electric Industrial Co., Ltd. 固体撮像装置、カメラ、自動車および監視装置
JP2008099003A (ja) * 2006-10-12 2008-04-24 Matsushita Electric Ind Co Ltd 固体撮像装置、撮像装置
JP2009118427A (ja) * 2007-11-09 2009-05-28 Panasonic Corp 固体撮像装置およびその駆動方法
JP2013157883A (ja) * 2012-01-31 2013-08-15 Sony Corp 固体撮像素子およびカメラシステム
JP2014033047A (ja) * 2012-08-02 2014-02-20 Nikon Corp 固体撮像装置、及び撮像装置
US20140347537A1 (en) * 2013-05-24 2014-11-27 Samsung Electronics Co., Ltd. Imaging sensor capable of phase difference focus detection
JP2016139875A (ja) * 2015-01-26 2016-08-04 キヤノン株式会社 撮像装置
JP2016178523A (ja) * 2015-03-20 2016-10-06 株式会社リコー 撮像装置、撮像方法、プログラム、車両制御システム、および車両
JP2016195186A (ja) * 2015-03-31 2016-11-17 キヤノン株式会社 固体撮像装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2701726B2 (ja) 1993-12-28 1998-01-21 日本電気株式会社 固体撮像装置
US6489798B1 (en) 2000-03-30 2002-12-03 Symagery Microsystems Inc. Method and apparatus for testing image sensing circuit arrays
JP6436953B2 (ja) * 2016-09-30 2018-12-12 キヤノン株式会社 固体撮像装置及びその駆動方法、並びに撮像システム
JP7066342B2 (ja) * 2017-06-29 2022-05-13 キヤノン株式会社 撮像装置、撮像システム、移動体

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006269546A (ja) * 2005-03-22 2006-10-05 Sony Corp 固体撮像装置
WO2006120815A1 (ja) * 2005-05-11 2006-11-16 Matsushita Electric Industrial Co., Ltd. 固体撮像装置、カメラ、自動車および監視装置
JP2008099003A (ja) * 2006-10-12 2008-04-24 Matsushita Electric Ind Co Ltd 固体撮像装置、撮像装置
JP2009118427A (ja) * 2007-11-09 2009-05-28 Panasonic Corp 固体撮像装置およびその駆動方法
JP2013157883A (ja) * 2012-01-31 2013-08-15 Sony Corp 固体撮像素子およびカメラシステム
JP2014033047A (ja) * 2012-08-02 2014-02-20 Nikon Corp 固体撮像装置、及び撮像装置
US20140347537A1 (en) * 2013-05-24 2014-11-27 Samsung Electronics Co., Ltd. Imaging sensor capable of phase difference focus detection
JP2016139875A (ja) * 2015-01-26 2016-08-04 キヤノン株式会社 撮像装置
JP2016178523A (ja) * 2015-03-20 2016-10-06 株式会社リコー 撮像装置、撮像方法、プログラム、車両制御システム、および車両
JP2016195186A (ja) * 2015-03-31 2016-11-17 キヤノン株式会社 固体撮像装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022091755A1 (ja) * 2020-10-27 2022-05-05 ソニーセミコンダクタソリューションズ株式会社 撮像装置及び電子機器

Also Published As

Publication number Publication date
US11265493B2 (en) 2022-03-01
US20190007635A1 (en) 2019-01-03
US20200304740A1 (en) 2020-09-24
US10708530B2 (en) 2020-07-07
JP7066342B2 (ja) 2022-05-13

Similar Documents

Publication Publication Date Title
JP6436953B2 (ja) 固体撮像装置及びその駆動方法、並びに撮像システム
US10764520B2 (en) Solid state imaging device
US20180197907A1 (en) Solid-state imaging device and imaging system
JP7066342B2 (ja) 撮像装置、撮像システム、移動体
TWI782208B (zh) 成像設備、成像系統、移動體以及用於層壓的半導體基板
CN113612911A (zh) 成像装置、成像系统和移动体
US20210258529A1 (en) Photoelectric conversion device, imaging system, moving body, and stackable semiconductor device
US20180342553A1 (en) Imaging device, imaging system, and moving body
JP7171170B2 (ja) 撮像装置、撮像システム、移動体、撮像装置の製造方法
US10469762B2 (en) Image pickup device, image pickup system, and movable body
JP6812397B2 (ja) 固体撮像装置及びその駆動方法、並びに撮像システム
US11108979B2 (en) Photoelectric conversion device, imaging system, and moving body
JP2018107747A (ja) 撮像装置、故障検知方法、撮像システム、及び移動体
JP7316049B2 (ja) 光電変換装置及び光電変換システム
JP7066347B2 (ja) 撮像装置、撮像システム、移動体
JP2021010075A (ja) 光電変換装置、光電変換システム、および移動体
JP7279105B2 (ja) 光電変換装置
JP2023174479A (ja) 光電変換装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200626

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210706

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210831

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211027

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220329

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220427

R151 Written notification of patent or utility model registration

Ref document number: 7066342

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151