JP2018536364A5 - - Google Patents

Download PDF

Info

Publication number
JP2018536364A5
JP2018536364A5 JP2018529177A JP2018529177A JP2018536364A5 JP 2018536364 A5 JP2018536364 A5 JP 2018536364A5 JP 2018529177 A JP2018529177 A JP 2018529177A JP 2018529177 A JP2018529177 A JP 2018529177A JP 2018536364 A5 JP2018536364 A5 JP 2018536364A5
Authority
JP
Japan
Prior art keywords
block
pixel
pixels
line
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018529177A
Other languages
English (en)
Other versions
JP2018536364A (ja
JP7198665B2 (ja
Filing date
Publication date
Priority claimed from US15/369,723 external-priority patent/US10368073B2/en
Application filed filed Critical
Publication of JP2018536364A publication Critical patent/JP2018536364A/ja
Publication of JP2018536364A5 publication Critical patent/JP2018536364A5/ja
Application granted granted Critical
Publication of JP7198665B2 publication Critical patent/JP7198665B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (28)

  1. 固定ビットレートビデオコーディング方式の簡略化されたブロック予測モードでビデオデータのブロックをコーディングするための方法であって、前記方法は、
    現在スライス中の現在ブロックを予測するために使用される候補ブロックを決定することと、前記候補ブロックは、前記現在スライス中の再構成されたピクセルに各々対応する複数のピクセル位置の範囲内にあり、複数のピクセル位置の前記範囲は、少なくとも(i)前記現在スライス中の複数のピクセルの第1のライン中の1つまたは複数の第1のピクセル位置を含む第1の領域と、ここで、複数のピクセルの前記第1のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの全体の幅にわたる、(ii)前記現在スライス中の複数のピクセルの第2のライン中の1つまたは複数の第2のピクセル位置を含む第2の領域と、ここで、複数のピクセルの前記第2のラインは、前記現在ブロック中のいずれのピクセルも含まないが、前記現在スライスの前記全体の幅にわたる、を備える、
    複数の潜在的な候補ブロックの各潜在的な候補ブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられたコストを決定することと、前記複数の潜在的な候補ブロックは、前記第1および第2の領域中の前記第1および第2のピクセル位置の1つに各々対応する、
    最低コストを有する前記第1および第2の領域中の前記複数の潜在的な候補ブロックのうちの1つを、前記候補ブロックとして識別することと、
    複数のピクセル位置の前記範囲内の前記候補ブロックのピクセル位置を示す予測ベクトルを決定することと、前記候補ブロックの前記ピクセル位置は、前記第1の領域または前記第2の領域のうちの1つにある、
    前記予測ベクトルをシグナリングすることを少なくとも部分的に介して、簡略化されたブロック予測モードで前記現在ブロックをコーディングすることと
    を備える、方法。
  2. 複数のピクセルの前記第1のラインおよび複数のピクセルの前記第2のラインは、前記現在スライスの2つの隣接するラスタスキャンラインを備える、請求項1に記載の方法。
  3. 前記現在ブロックは、簡略化されたブロック予測モードで予測された2×8ブロック内の1×2区分である、請求項1に記載の方法。
  4. 前記現在ブロックは、簡略化されたブロック予測モードで予測された2×8ブロック内の2×2区分である、請求項1に記載の方法。
  5. 複数のピクセル位置の前記範囲は、複数のピクセルの前記第2のライン中の1つまたは複数の第3のピクセル位置を備える第3の領域をさらに含み、前記1つまたは複数の第3のピクセル位置は、前記現在ブロックの一部である前記第1のライン中のピクセル位置に関してコロケートされた前記第2のライン中のいずれのピクセル位置も含まない、請求項1に記載の方法。
  6. 前記第2の領域および前記第3の領域は、同じラスタスキャンラインを占有する、請求項5に記載の方法。
  7. 前記第1の領域は、第1の数のピクセル位置を含み、前記第2の領域は、第2の数のピクセル位置を含み、前記第3の領域は、第3の数のピクセル位置を含み、前記第1の数は、前記第2の数よりも大きく、かつ前記第3の数よりも大きい、請求項5に記載の方法。
  8. 前記第1、第2、および第3の数は、互いに異なる、請求項7に記載の方法。
  9. 複数のピクセル位置の前記範囲中の各ピクセル位置を一意に識別するために必要とされるビットの数は、第1の数に等しく、前記方法は、
    前記現在スライス内のあらかじめ定められた領域内に前記現在ブロックがあると決定することと、
    ビットの前記第1の数よりも小さいものを使用して前記予測ベクトルをシグナリングすることと
    をさらに備える、請求項1に記載の方法。
  10. 前記現在スライス中の複数のピクセルの前記第1のライン中の少なくとも1つのピクセルと、複数のピクセルの第3のライン中の少なくとも1つのピクセルとを前記現在ブロックが含むことを決定することと、複数のピクセルの前記第3のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの前記全体の幅にわたり、ここにおいて、前記第3のラインは、前記第1のラインとは異なる、
    第1のブロックに基づいて前記現在ブロックをコーディングすることに関連付けられたコストを決定することと、前記第1のブロックは、前記第1の領域中の少なくとも1つのピクセルと前記第2の領域中の少なくとも1つのピクセルとを含む、
    前記第1のブロックに基づいて前記現在ブロックをコーディングすることに関連付けられた前記コストに基づいて、前記現在ブロックを予測するために使用される、前記候補ブロックとなる前記第1のブロックを決定することと
    をさらに備える、請求項1に記載の方法。
  11. 前記現在スライス中の複数のピクセルの前記第1のライン中の少なくとも1つのピクセルと、複数のピクセルの第3のライン中の少なくとも1つのピクセルとを前記現在ブロックが含むことを決定することと、複数のピクセルの前記第3のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの前記全体の幅にわたり、ここにおいて、前記第3のラインは、前記第1のラインとは異なる、
    前記現在ブロックよりも少ない数のピクセルを有する第1のブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられた第1のコストを決定することと、前記第1のブロックは、前記第2の領域中各々ある1つまたは複数のピクセルを含む、
    前記現在ブロックと同じ数のピクセルを有する第2のブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられた第2のコストを決定することと、前記第2のブロックは、前記第1のブロック中の前記1つまたは複数のピクセルの全てと、前記第1の領域中各々ある1つまたは複数の追加のピクセルとを含む、
    前記第2のコストが前記第1のコストよりも大きいとの決定に基づいて、前記現在ブロックを予測するために使用される前記候補ブロックとなる前記第1のブロックを決定することと
    をさらに備える、請求項1に記載の方法。
  12. 固定ビットレートビデオコーディング方式の簡略化されたブロック予測モードでビデオデータのブロックをコーディングするための装置であって、前記装置は、
    ビデオデータの現在スライスの1つまたは複数の再構成されたピクセルを記憶するように構成されたメモリと、
    前記メモリと通信状態にある1つまたは複数のプロセッサとを備え、前記1つまたは複数のプロセッサは、
    前記現在スライス中の現在ブロックを予測するために使用される候補ブロックを決定することと、前記候補ブロックは、前記現在スライス中の再構成されたピクセルに各々対応する複数のピクセル位置の範囲内にあり、複数のピクセル位置の前記範囲は、少なくとも(i)前記現在スライス中の複数のピクセルの第1のライン中の1つまたは複数の第1のピクセル位置を含む第1の領域と、ここで、複数のピクセルの前記第1のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの全体の幅にわたる、(ii)前記現在スライス中の複数のピクセルの第2のライン中の1つまたは複数の第2のピクセル位置を含む第2の領域と、ここで、複数のピクセルの前記第2のラインは、前記現在ブロック中のいずれのピクセルも含まないが、前記現在スライスの前記全体の幅にわたる、を備える、
    前記現在スライス中の複数のピクセルの前記第1のライン中の少なくとも1つのピクセルと、複数のピクセルの第3のライン中の少なくとも1つのピクセルとを前記現在ブロックが含むことを決定することと、複数のピクセルの前記第3のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの前記全体の幅にわたり、ここにおいて、前記第3のラインは、前記第1のラインとは異なる、
    第1のブロックに基づいて前記現在ブロックをコーディングすることに関連付けられたコストを決定することと、前記第1のブロックは、前記第1の領域中の少なくとも1つのピクセルと前記第2の領域中の少なくとも1つのピクセルとを含む、
    前記第1のブロックに基づいて前記現在ブロックをコーディングすることに関連付けられた前記コストに基づいて、前記現在ブロックを予測するために使用される、前記候補ブロックとなる前記第1のブロックを決定することと、
    複数のピクセル位置の前記範囲内の前記候補ブロックのピクセル位置を示す予測ベクトルを決定することと、前記候補ブロックの前記ピクセル位置は、前記第1の領域または前記第2の領域のうちの1つにある、
    前記予測ベクトルをシグナリングすることを少なくとも部分的に介して、簡略化されたブロック予測モードで前記現在ブロックをコーディングすることと
    を行うように構成される、装置。
  13. 複数のピクセルの前記第1のラインおよび複数のピクセルの前記第2のラインは、前記現在スライスの2つの隣接するラスタスキャンラインを備える、請求項12に記載の装置。
  14. 前記現在ブロックは、簡略化されたブロック予測モードで予測された2×8ブロック内の1×2区分である、請求項12に記載の装置。
  15. 前記現在ブロックは、簡略化されたブロック予測モードで予測された2×8ブロック内の2×2区分である、請求項12に記載の装置。
  16. 複数のピクセル位置の前記範囲は、複数のピクセルの前記第2のライン中の1つまたは複数の第3のピクセル位置を備える第3の領域をさらに含み、前記1つまたは複数の第3のピクセル位置は、前記現在ブロックの一部である前記第1のライン中のピクセル位置に関してコロケートされた前記第2のライン中のいずれのピクセル位置も含まない、請求項12に記載の装置。
  17. 前記第2の領域および前記第3の領域は、同じラスタスキャンラインを占有する、請求項16に記載の装置。
  18. 前記第1の領域は、第1の数のピクセル位置を含み、前記第2の領域は、第2の数のピクセル位置を含み、前記第3の領域は、第3の数のピクセル位置を含み、前記第1の数は、前記第2の数よりも大きく、かつ前記第3の数よりも大きい、請求項16に記載の装置。
  19. 前記第1、第2、および第3の数は、互いに異なる、請求項18に記載の装置。
  20. 前記1つまたは複数のプロセッサは、
    複数の潜在的な候補ブロックの各潜在的な候補ブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられたコストを決定することと、前記複数の潜在的な候補ブロックは、前記第1および第2の領域中の前記第1および第2のピクセル位置の1つに各々対応する、
    最低コストを有する前記第1および第2の領域中の前記複数の潜在的な候補ブロックのうちの1つを、前記候補ブロックとして識別することと
    を行うようにさらに構成される、請求項12に記載の装置。
  21. 複数のピクセル位置の前記範囲中の各ピクセル位置を一意に識別するために必要とされるビットの数は、第1の数に等しく、前記1つまたは複数のプロセッサは、
    前記現在スライス内のあらかじめ定められた領域内に前記現在ブロックがあると決定することと、
    ビットの前記第1の数よりも小さいものを使用して前記予測ベクトルをシグナリングすることと
    を行うようにさらに構成される、請求項12に記載の装置。
  22. 前記1つまたは複数のプロセッサは、
    前記現在スライス中の複数のピクセルの前記第1のライン中の少なくとも1つのピクセルと、複数のピクセルの第3のライン中の少なくとも1つのピクセルとを前記現在ブロックが含むことを決定することと、複数のピクセルの前記第3のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの前記全体の幅にわたり、ここにおいて、前記第3のラインは、前記第1のラインとは異なる、
    前記現在ブロックよりも少ない数のピクセルを有する第1のブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられた第1のコストを決定することと、前記第1のブロックは、前記第2の領域中各々ある1つまたは複数のピクセルを含む、
    前記現在ブロックと同じ数のピクセルを有する第2のブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられた第2のコストを決定することと、前記第2のブロックは、前記第1のブロック中の前記1つまたは複数のピクセルの全てと、前記第1の領域中各々ある1つまたは複数の追加のピクセルとを含む、
    前記第2のコストが前記第1のコストよりも大きいとの決定に基づいて、前記現在ブロックを予測するために使用される前記候補ブロックとなる前記第1のブロックを決定することと
    を行うようにさらに構成される、請求項12に記載の装置。
  23. 固定ビットレートビデオコーディング方式の簡略化されたブロック予測モードでビデオデータのブロックをコーディングするように構成されたコードを備える非一時的物理的コンピュータストレージであって、前記コードは、実行されたとき、装置に、
    現在スライス中の現在ブロックを予測するために使用される候補ブロックを決定することと、前記候補ブロックは、前記現在スライス中の再構成されたピクセルに各々対応する複数のピクセル位置の範囲内にあり、複数のピクセル位置の前記範囲は、少なくとも(i)前記現在スライス中の複数のピクセルの第1のライン中の1つまたは複数の第1のピクセル位置を含む第1の領域と、ここで、複数のピクセルの前記第1のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの全体の幅にわたる、(ii)前記現在スライス中の複数のピクセルの第2のライン中の1つまたは複数の第2のピクセル位置を含む第2の領域と、ここで、複数のピクセルの前記第2のラインは、前記現在ブロック中のいずれのピクセルも含まないが、前記現在スライスの前記全体の幅にわたる、を備える、
    前記現在スライス中の複数のピクセルの前記第1のライン中の少なくとも1つのピクセルと、複数のピクセルの第3のライン中の少なくとも1つのピクセルとを前記現在ブロックが含むことを決定することと、複数のピクセルの前記第3のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの前記全体の幅にわたり、ここにおいて、前記第3のラインは、前記第1のラインとは異なる、
    第1のブロックに基づいて前記現在ブロックをコーディングすることに関連付けられたコストを決定することと、前記第1のブロックは、前記第1の領域中の少なくとも1つのピクセルと前記第2の領域中の少なくとも1つのピクセルとを含む、
    前記第1のブロックに基づいて前記現在ブロックをコーディングすることに関連付けられた前記コストに基づいて、前記現在ブロックを予測するために使用される、前記候補ブロックとなる前記第1のブロックを決定することと、
    複数のピクセル位置の前記範囲内の前記候補ブロックのピクセル位置を示す予測ベクトルを決定することと、前記候補ブロックの前記ピクセル位置は、前記第1の領域または前記第2の領域のうちの1つにある、
    前記予測ベクトルをシグナリングすることを少なくとも部分的に介して、簡略化されたブロック予測モードで前記現在ブロックをコーディングすることと
    を行わせる、非一時的物理的コンピュータストレージ。
  24. 複数のピクセル位置の前記範囲は、複数のピクセルの前記第2のライン中の1つまたは複数の第3のピクセル位置を備える第3の領域をさらに含み、前記1つまたは複数の第3のピクセル位置は、前記現在ブロックの一部である前記第1のライン中のピクセル位置に関してコロケートされた前記第2のライン中のいずれのピクセル位置も含まない、請求項23に記載の非一時的物理的コンピュータストレージ。
  25. 前記第1の領域は、第1の数のピクセル位置を含み、前記第2の領域は、第2の数のピクセル位置を含み、前記第3の領域は、第3の数のピクセル位置を含み、前記第1の数は、前記第2の数よりも大きく、かつ前記第3の数よりも大きい、請求項24に記載の非一時的物理的コンピュータストレージ。
  26. 固定ビットレートビデオコーディング方式の簡略化されたブロック予測モードでビデオデータのブロックをコーディングするように構成されたビデオコーディングデバイスであって、前記ビデオコーディングデバイスは、
    現在スライス中の現在ブロックを予測するために使用される候補ブロックを決定することと、前記候補ブロックは、前記現在スライス中の再構成されたピクセルに各々対応する複数のピクセル位置の範囲内にあり、複数のピクセル位置の前記範囲は、少なくとも(i)前記現在スライス中の複数のピクセルの第1のライン中の1つまたは複数の第1のピクセル位置を含む第1の領域と、ここで、複数のピクセルの前記第1のラインは、前記現在ブロック中の少なくとも1つのピクセルを含み、前記現在スライスの全体の幅にわたる、(ii)前記現在スライス中の複数のピクセルの第2のライン中の1つまたは複数の第2のピクセル位置を含む第2の領域と、ここで、複数のピクセルの前記第2のラインは、前記現在ブロック中のいずれのピクセルも含まないが、前記現在スライスの前記全体の幅にわたる、を備える、
    複数の潜在的な候補ブロックの各潜在的な候補ブロックに基づいて、前記現在ブロックをコーディングすることに関連付けられたコストを決定することと、前記複数の潜在的な候補ブロックは、前記第1および第2の領域中の前記第1および第2のピクセル位置の1つに各々対応する、
    最低コストを有する前記第1および第2の領域中の前記複数の潜在的な候補ブロックのうちの1つを、前記候補ブロックとして識別することと
    複数のピクセル位置の前記範囲内の前記候補ブロックのピクセル位置を示す予測ベクトルを決定することと、前記候補ブロックの前記ピクセル位置は、前記第1の領域または前記第2の領域のうちの1つにある、
    前記予測ベクトルをシグナリングすることを少なくとも部分的に介して、簡略化されたブロック予測モードで前記現在ブロックをコーディングすること
    を備える、ビデオコーディングデバイス。
  27. 複数のピクセル位置の前記範囲は、複数のピクセルの前記第2のライン中の1つまたは複数の第3のピクセル位置を備える第3の領域をさらに含み、前記1つまたは複数の第3のピクセル位置は、前記現在ブロックの一部である前記第1のライン中のピクセル位置に関してコロケートされた前記第2のライン中のいずれのピクセル位置も含まない、請求項26に記載のビデオコーディングデバイス。
  28. 前記第1の領域は、第1の数のピクセル位置を含み、前記第2の領域は、第2の数のピクセル位置を含み、前記第3の領域は、第3の数のピクセル位置を含み、前記第1の数は、前記第2の数よりも大きく、かつ前記第3の数よりも大きい、請求項27に記載のビデオコーディングデバイス。
JP2018529177A 2015-12-07 2016-12-06 ディスプレイストリーム圧縮(dsc)のためのブロック予測モードに関するマルチ領域探索範囲 Active JP7198665B2 (ja)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US201562264087P 2015-12-07 2015-12-07
US62/264,087 2015-12-07
US201662304879P 2016-03-07 2016-03-07
US62/304,879 2016-03-07
US15/369,723 US10368073B2 (en) 2015-12-07 2016-12-05 Multi-region search range for block prediction mode for display stream compression (DSC)
US15/369,723 2016-12-05
PCT/US2016/065186 WO2017100206A1 (en) 2015-12-07 2016-12-06 Multi-region search range for block prediction mode for display stream compression (dsc)

Publications (3)

Publication Number Publication Date
JP2018536364A JP2018536364A (ja) 2018-12-06
JP2018536364A5 true JP2018536364A5 (ja) 2020-01-30
JP7198665B2 JP7198665B2 (ja) 2023-01-04

Family

ID=58800491

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018529177A Active JP7198665B2 (ja) 2015-12-07 2016-12-06 ディスプレイストリーム圧縮(dsc)のためのブロック予測モードに関するマルチ領域探索範囲

Country Status (10)

Country Link
US (1) US10368073B2 (ja)
EP (1) EP3387832B1 (ja)
JP (1) JP7198665B2 (ja)
KR (1) KR102102066B1 (ja)
CN (1) CN108293114B (ja)
BR (1) BR112018011398B1 (ja)
CA (1) CA3004185C (ja)
HU (1) HUE049810T2 (ja)
TW (1) TWI692244B (ja)
WO (1) WO2017100206A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10368073B2 (en) * 2015-12-07 2019-07-30 Qualcomm Incorporated Multi-region search range for block prediction mode for display stream compression (DSC)
KR20200012957A (ko) * 2017-06-30 2020-02-05 후아웨이 테크놀러지 컴퍼니 리미티드 인터-프레임 예측 방법 및 디바이스
US10564890B2 (en) * 2017-07-07 2020-02-18 Seagate Technology Llc Runt handling data storage system
US10685031B2 (en) * 2018-03-27 2020-06-16 New Relic, Inc. Dynamic hash partitioning for large-scale database management systems
US10516885B1 (en) * 2018-07-11 2019-12-24 Tencent America LLC Method and apparatus for video coding
US10965315B2 (en) * 2018-08-09 2021-03-30 Andrew Kamal Data compression method
US10798419B2 (en) * 2018-11-19 2020-10-06 Sony Corporation Embedded codec circuitry for sub-block based encoding of quantized prediction residual levels
CN111787322B (zh) * 2020-08-04 2022-05-13 北京百度网讯科技有限公司 视频编码的方法、装置、电子设备及计算机可读存储介质

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7145950B2 (en) * 2003-07-14 2006-12-05 Primax Electronics Ltd. Method of motion vector determination in digital video compression
EP1856912A2 (en) * 2005-02-28 2007-11-21 Nxp B.V. New compression format and apparatus using the new compression format for temporarily storing image data in a frame memory
US8494052B2 (en) * 2006-04-07 2013-07-23 Microsoft Corporation Dynamic selection of motion estimation search ranges and extended motion vector ranges
KR101228020B1 (ko) * 2007-12-05 2013-01-30 삼성전자주식회사 사이드 매칭을 이용한 영상의 부호화 방법 및 장치, 그복호화 방법 및 장치
EP2071852A1 (en) * 2007-12-11 2009-06-17 Alcatel Lucent Process for delivering a video stream over a wireless bidirectional channel between a video encoder and a video decoder
WO2010027170A2 (ko) * 2008-09-03 2010-03-11 에스케이텔레콤 주식회사 예측 방향 전환과 선택적 부호화를 이용한 영상 부호화/복호화 장치 및 방법
GB2471323B (en) * 2009-06-25 2014-10-22 Advanced Risc Mach Ltd Motion vector estimator
CN103039075B (zh) * 2010-05-21 2015-11-25 Jvc建伍株式会社 图像编码装置、图像编码方法、以及图像解码装置、图像解码方法
TWI412281B (zh) * 2010-12-28 2013-10-11 Nat Univ Chung Cheng A Method of Calculating Reverse Conversion of Low Complexity
US8681170B2 (en) * 2011-05-05 2014-03-25 Ati Technologies Ulc Apparatus and method for multi-streaming for more than three pixel component values
US9282338B2 (en) * 2011-06-20 2016-03-08 Qualcomm Incorporated Unified merge mode and adaptive motion vector prediction mode candidates selection
CN102946532A (zh) * 2011-09-02 2013-02-27 斯凯普公司 视频编码
US8963944B2 (en) * 2012-05-15 2015-02-24 Omnivision Technologies, Inc. Method, apparatus and system to provide video data for buffering
US9781418B1 (en) * 2012-06-12 2017-10-03 Google Inc. Adaptive deadzone and rate-distortion skip in video processing
JP6005865B2 (ja) * 2012-09-28 2016-10-12 インテル・コーポレーション スケーラブルビデオ符号化のためのエンハンスド参照領域の利用
US9451250B2 (en) * 2012-10-03 2016-09-20 Broadcom Corporation Bounded rate compression with rate control for slices
US9813711B2 (en) * 2012-10-03 2017-11-07 Avago Technologies General Ip (Singapore) Pte. Ltd. Hybrid transform-based compression
TR201906908T4 (tr) * 2013-01-04 2019-05-21 Samsung Electronics Co Ltd Dilim parçaları için entropi kod çözme cihazı.
KR102070719B1 (ko) * 2013-01-23 2020-01-30 한국전자통신연구원 인터 예측 방법 및 그 장치
JP5845202B2 (ja) * 2013-03-22 2016-01-20 株式会社東芝 画像圧縮装置および画像処理システム
US11284103B2 (en) * 2014-01-17 2022-03-22 Microsoft Technology Licensing, Llc Intra block copy prediction with asymmetric partitions and encoder-side search patterns, search ranges and approaches to partitioning
CN106664386A (zh) * 2014-03-18 2017-05-10 联发科技股份有限公司 具有改进的抗错性的用于发送/接收压缩的显示数据的数据处理装置和相关数据处理方法
US10477232B2 (en) * 2014-03-21 2019-11-12 Qualcomm Incorporated Search region determination for intra block copy in video coding
US9848193B2 (en) * 2014-04-15 2017-12-19 Qualcomm Incorporated System and method for selecting quantization parameter (QP) in display stream compression (DSC)
US9866853B2 (en) * 2014-04-15 2018-01-09 Qualcomm Incorporated System and method for lagrangian parameter calculation for display stream compression (DSC)
US9930346B2 (en) * 2014-04-15 2018-03-27 Qualcomm Incorporated System and method for flatness detection for display stream compression (DSC)
US10631005B2 (en) * 2014-04-21 2020-04-21 Qualcomm Incorporated System and method for coding in block prediction mode for display stream compression (DSC)
US10104397B2 (en) * 2014-05-28 2018-10-16 Mediatek Inc. Video processing apparatus for storing partial reconstructed pixel data in storage device for use in intra prediction and related video processing method
GB201409634D0 (en) * 2014-05-30 2014-07-16 Canon Kk Intra block copy mode encoding choice
US20160127771A1 (en) * 2014-10-30 2016-05-05 Broadcom Corporation System and method for transporting hd video over hdmi with a reduced link rate
US9716889B2 (en) * 2014-12-09 2017-07-25 Sony Corporation Intra and inter-color prediction for Bayer image coding
US9936203B2 (en) * 2015-04-13 2018-04-03 Qualcomm Incorporated Complex region detection for display stream compression
US10200713B2 (en) * 2015-05-11 2019-02-05 Qualcomm Incorporated Search region determination for inter coding within a particular picture of video data
US10200697B2 (en) * 2015-07-09 2019-02-05 Qualcomm Incorporated Display stream compression pixel format extensions using subpixel packing
US20170085886A1 (en) 2015-09-18 2017-03-23 Qualcomm Incorporated Variable partition size for block prediction mode for display stream compression (dsc)
US10368073B2 (en) * 2015-12-07 2019-07-30 Qualcomm Incorporated Multi-region search range for block prediction mode for display stream compression (DSC)
US10091533B2 (en) * 2016-02-18 2018-10-02 Cisco Technology, Inc. Generalized filter for removing video compression artifacts
US10567803B2 (en) * 2017-04-12 2020-02-18 Qualcomm Incorporated Midpoint prediction error diffusion for display stream compression

Similar Documents

Publication Publication Date Title
JP2018536364A5 (ja)
JP2019535192A5 (ja)
JP2018522464A5 (ja)
JP2017504243A5 (ja)
US20160065959A1 (en) Learning-based partitioning for video encoding
JP2017085617A5 (ja)
US10666977B2 (en) Methods and apparatuses for coding and decoding depth map
JP2018523376A5 (ja)
ES2897462T3 (es) Señalización de uniformidad de modo para intracodificación
JP2018513627A (ja) 画像符号化/復号方法および関連装置
JP2017535180A5 (ja)
JP2017513361A5 (ja)
JP2016534649A5 (ja)
BR112014004922B1 (pt) Aparelho para decodificação de informações de movimento em modo de fusão
JP2016501484A5 (ja)
JP2015008497A5 (ja)
RU2009130154A (ru) Усовершенствованное межуровневое предсказание для расширенной пространственной масштабируемости при кодировании видеосигнала
JP2016197894A (ja) エンコーディングおよびデコーディングの方法および装置
JP2018530963A5 (ja)
AR116861A1 (es) Restricciones de predicción de copia intrabloque en la codificación de video
JP2017503448A5 (ja)
CN110945871A (zh) 针对屏幕数据的有效帧内编码
JP2017515377A5 (ja)
RU2020113977A (ru) Кодирование и декодирование данных изображения
ES2857857T3 (es) Método y dispositivo de codificación bi-predictiva inter-fotograma