JP2018160007A - ニューラルネットワーク回路 - Google Patents
ニューラルネットワーク回路 Download PDFInfo
- Publication number
- JP2018160007A JP2018160007A JP2017055744A JP2017055744A JP2018160007A JP 2018160007 A JP2018160007 A JP 2018160007A JP 2017055744 A JP2017055744 A JP 2017055744A JP 2017055744 A JP2017055744 A JP 2017055744A JP 2018160007 A JP2018160007 A JP 2018160007A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- differential amplifier
- neural network
- converter
- polarity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000013528 artificial neural network Methods 0.000 title claims abstract description 19
- 230000006870 function Effects 0.000 claims abstract description 29
- 238000006243 chemical reaction Methods 0.000 claims abstract description 14
- 230000004913 activation Effects 0.000 claims abstract description 9
- 238000004364 calculation method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 210000000225 synapse Anatomy 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 210000002569 neuron Anatomy 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/388—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using other various devices such as electro-chemical, microwave, surface acoustic wave, neuristor, electron beam switching, resonant, e.g. parametric, ferro-resonant
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N3/00—Computing arrangements based on biological models
- G06N3/02—Neural networks
- G06N3/04—Architecture, e.g. interconnection topology
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/544—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices for evaluating functions by calculation
- G06F7/5443—Sum of products
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N3/00—Computing arrangements based on biological models
- G06N3/02—Neural networks
- G06N3/06—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
- G06N3/063—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
- G06N3/065—Analogue means
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/54—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using elements simulating biological cells, e.g. neuron
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0038—Power supply circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/38—Indexing scheme relating to groups G06F7/38 - G06F7/575
- G06F2207/48—Indexing scheme relating to groups G06F7/48 - G06F7/575
- G06F2207/4802—Special implementations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/38—Indexing scheme relating to groups G06F7/38 - G06F7/575
- G06F2207/48—Indexing scheme relating to groups G06F7/48 - G06F7/575
- G06F2207/4802—Special implementations
- G06F2207/4814—Non-logic devices, e.g. operational amplifiers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/38—Indexing scheme relating to groups G06F7/38 - G06F7/575
- G06F2207/48—Indexing scheme relating to groups G06F7/48 - G06F7/575
- G06F2207/4802—Special implementations
- G06F2207/4828—Negative resistance devices, e.g. tunnel diodes, gunn effect devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45138—Two or more differential amplifiers in IC-block form are combined, e.g. measuring amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45528—Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Health & Medical Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- Biomedical Technology (AREA)
- Molecular Biology (AREA)
- Pure & Applied Mathematics (AREA)
- General Health & Medical Sciences (AREA)
- Mathematical Optimization (AREA)
- Mathematical Analysis (AREA)
- Computational Mathematics (AREA)
- Biophysics (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Artificial Intelligence (AREA)
- Computational Linguistics (AREA)
- Data Mining & Analysis (AREA)
- Evolutionary Computation (AREA)
- Power Engineering (AREA)
- Neurology (AREA)
- Computer Hardware Design (AREA)
- Analogue/Digital Conversion (AREA)
- Logic Circuits (AREA)
Abstract
Description
以下、第1実施形態について説明する。図1に示すアナログ積和演算回路1は、入力データData_inをD/Aコンバータ2により電圧変換する。変換された電圧はドライブアンプ3を介してメモリスタクロスバー回路4に印加される。メモリスタクロスバー回路4は、メモリスタを記憶素子とするもので、複数の記憶素子を格子状に配置して構成されており、記憶部に相当する。
f(x)=max(0,x) …(1)
このランプ関数f(x)は正極性である。その後、出力されたデータは、次段のアナログ積和演算回路1に入力される。
以下、第1実施形態と同一部分には同一符号を付して説明を省略し、異なる部分について説明する。第2実施形態は、入力データData_inが極性ビットを持つことを前提としている。MSBの配置される極性ビットは、データ値が正であれば「1」となり、データ値が負又はゼロであれば「0」になるものとする。この場合、図4に示すように、判定回路6のORゲートに替えて、正転電圧バッファ12を用い、極性ビットの値に応じて各部の動作状態,待機状態の切り換えを行う。尚、極性ビットが2の補数表現の場合は、反転バッファを用いれば良い。
選択回路8は、必要に応じて設ければ良い。
本開示は、実施例に準拠して記述されたが、本開示は当該実施例や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらに一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
Claims (5)
- 活性化関数としてランプ関数を使用するもので、
可変抵抗素子であるメモリスタ(G)を記憶素子として、前記記憶素子を格子状に結合してなり、印加電圧により駆動される記憶部(4)と、
前記記憶素子を介して流れる電流を電圧に変換して出力する複数のI/V変換増幅回路(7)と、
対を成す2つのI/V変換増幅回路(7p,7n)の出力について、差動演算を行う差動増幅回路(9)と、
この差動増幅回路の演算結果をA/D変換するA/Dコンバータ(11)と、
前記差動増幅回路の入力信号を参照し、前記ランプ関数の極性の正負に応じて当該差動増幅回路の出力信号の値が活性領域に属するか不活性領域に属するかを判定し、当該判定結果に基づき当該差動増幅回路及び前記A/Dコンバータを動作状態と待機状態とに切り換える出力判定部(10,12)とを備えるニューラルネットワーク回路。 - 前記2つのI/V変換増幅回路の出力端子と、前記差動増幅回路の入力端子との間に配置されるスイッチ回路(8p,8n)を備え、
前記出力判定部は、前記差動増幅回路を待機状態に切換える際には、前記スイッチ回路をオンからオフにする請求項1記載のニューラルネットワーク回路。 - 入力データを電圧に変換するD/Aコンバータ(2)と、
前記電圧を前記記憶部に印加するドライブアンプ(3)とを備え、
前記入力データを参照し、前記ランプ関数の極性の正負に応じて当該データの値が活性領域に属するか不活性領域に属するかを判定し、当該判定結果に基づき前記D/Aコンバータ及び前記ドライブアンプを動作状態と待機状態とに切り換える入力判定部(5,6)とを備える請求項1又は2記載のニューラルネットワーク回路。 - 前記入力判定部(5)は、前記待機状態に切り換える際には、前記記憶部に対し、電力を消費させないように基準電圧を印加する請求項3記載のニューラルネットワーク回路。
- 前記入力データが極性ビットを有している際に、
前記入力判定部(12)は、前記極性ビットの値を参照して前記判定を行う請求項3又は4記載のニューラルネットワーク回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017055744A JP6794891B2 (ja) | 2017-03-22 | 2017-03-22 | ニューラルネットワーク回路 |
PCT/JP2018/002285 WO2018173472A1 (ja) | 2017-03-22 | 2018-01-25 | ニューラルネットワーク回路 |
US16/561,207 US11487992B2 (en) | 2017-03-22 | 2019-09-05 | Neural network circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017055744A JP6794891B2 (ja) | 2017-03-22 | 2017-03-22 | ニューラルネットワーク回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018160007A true JP2018160007A (ja) | 2018-10-11 |
JP6794891B2 JP6794891B2 (ja) | 2020-12-02 |
Family
ID=63584382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017055744A Active JP6794891B2 (ja) | 2017-03-22 | 2017-03-22 | ニューラルネットワーク回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11487992B2 (ja) |
JP (1) | JP6794891B2 (ja) |
WO (1) | WO2018173472A1 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021165799A1 (ja) * | 2020-02-21 | 2021-08-26 | 株式会社半導体エネルギー研究所 | 半導体装置、及び電子機器 |
CN113656751A (zh) * | 2021-08-10 | 2021-11-16 | 上海新氦类脑智能科技有限公司 | 无符号dac实现有符号运算的方法、装置、设备和介质 |
US11302392B2 (en) | 2019-06-26 | 2022-04-12 | Samsung Electronics Co., Ltd. | Analog-to-digital converter and neuromorphic computing device including the same |
JP2022546355A (ja) * | 2019-08-26 | 2022-11-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | アナログ-デジタル変換に先立つ初期統合をもたらすニューラル・ネットワーク回路 |
JP2023505822A (ja) * | 2019-12-16 | 2023-02-13 | アーエムエス インターナショナル アーゲー | ニューラルアンプ、ニューラルネットワーク及びセンサ装置 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180136202A (ko) * | 2017-06-14 | 2018-12-24 | 에스케이하이닉스 주식회사 | 컨볼루션 신경망 및 컨볼루션 신경망을 가진 신경망 시스템 |
US10831860B2 (en) * | 2018-10-11 | 2020-11-10 | International Business Machines Corporation | Alignment techniques to match symmetry point as zero-weight point in analog crosspoint arrays |
US10891222B2 (en) * | 2018-12-24 | 2021-01-12 | Macronix International Co., Ltd. | Memory storage device and operation method thereof for implementing inner product operation |
CN110033082B (zh) * | 2019-03-19 | 2021-05-18 | 浙江工业大学 | 一种识别ai设备中深度学习模型的方法 |
US11531898B2 (en) | 2019-05-16 | 2022-12-20 | International Business Machines Corporation | Training of artificial neural networks |
CN110932399B (zh) * | 2019-11-28 | 2022-02-25 | 上海宏力达信息技术股份有限公司 | 一种电网的智能开关调控方法、系统、储存介质及终端 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015001697A1 (ja) * | 2013-07-04 | 2015-01-08 | パナソニックIpマネジメント株式会社 | ニューラルネットワーク回路、およびその学習方法 |
JP2015195011A (ja) * | 2014-03-18 | 2015-11-05 | パナソニックIpマネジメント株式会社 | ニューラルネットワーク回路およびその学習方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5376920B2 (ja) | 2008-12-04 | 2013-12-25 | キヤノン株式会社 | コンボリューション演算回路、階層的コンボリューション演算回路及び物体認識装置 |
JP6180318B2 (ja) | 2013-12-27 | 2017-08-16 | ソニーセミコンダクタソリューションズ株式会社 | コンパレータ回路 |
JP6708146B2 (ja) * | 2017-03-03 | 2020-06-10 | 株式会社デンソー | ニューラルネットワーク回路 |
-
2017
- 2017-03-22 JP JP2017055744A patent/JP6794891B2/ja active Active
-
2018
- 2018-01-25 WO PCT/JP2018/002285 patent/WO2018173472A1/ja active Application Filing
-
2019
- 2019-09-05 US US16/561,207 patent/US11487992B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015001697A1 (ja) * | 2013-07-04 | 2015-01-08 | パナソニックIpマネジメント株式会社 | ニューラルネットワーク回路、およびその学習方法 |
JP2015195011A (ja) * | 2014-03-18 | 2015-11-05 | パナソニックIpマネジメント株式会社 | ニューラルネットワーク回路およびその学習方法 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11302392B2 (en) | 2019-06-26 | 2022-04-12 | Samsung Electronics Co., Ltd. | Analog-to-digital converter and neuromorphic computing device including the same |
JP2022546355A (ja) * | 2019-08-26 | 2022-11-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | アナログ-デジタル変換に先立つ初期統合をもたらすニューラル・ネットワーク回路 |
JP7398552B2 (ja) | 2019-08-26 | 2023-12-14 | インターナショナル・ビジネス・マシーンズ・コーポレーション | アナログ-デジタル変換に先立つ初期統合をもたらすニューラル・ネットワーク回路 |
JP2023505822A (ja) * | 2019-12-16 | 2023-02-13 | アーエムエス インターナショナル アーゲー | ニューラルアンプ、ニューラルネットワーク及びセンサ装置 |
JP7461477B2 (ja) | 2019-12-16 | 2024-04-03 | アーエムエス インターナショナル アーゲー | ニューラルアンプ、ニューラルネットワーク及びセンサ装置 |
WO2021165799A1 (ja) * | 2020-02-21 | 2021-08-26 | 株式会社半導体エネルギー研究所 | 半導体装置、及び電子機器 |
CN113656751A (zh) * | 2021-08-10 | 2021-11-16 | 上海新氦类脑智能科技有限公司 | 无符号dac实现有符号运算的方法、装置、设备和介质 |
CN113656751B (zh) * | 2021-08-10 | 2024-02-27 | 上海新氦类脑智能科技有限公司 | 无符号dac实现有符号运算的方法、装置、设备和介质 |
Also Published As
Publication number | Publication date |
---|---|
JP6794891B2 (ja) | 2020-12-02 |
US20190392289A1 (en) | 2019-12-26 |
US11487992B2 (en) | 2022-11-01 |
WO2018173472A1 (ja) | 2018-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2018173472A1 (ja) | ニューラルネットワーク回路 | |
US11604977B2 (en) | Computing circuitry | |
US20190080230A1 (en) | Method and system for performing analog complex vector-matrix multiplication | |
CN111431536A (zh) | 子单元、mac阵列、位宽可重构的模数混合存内计算模组 | |
US7629917B2 (en) | Integrator and cyclic AD converter using the same | |
CN111052153B (zh) | 使用半导体存储元件的神经网络运算电路及动作方法 | |
US11966833B2 (en) | Accelerating neural networks in hardware using interconnected crossbars | |
CN111095300B (zh) | 使用半导体存储元件的神经网络运算电路 | |
CN113627601B (zh) | 子单元、mac阵列、位宽可重构的模数混合存内计算模组 | |
US20200327401A1 (en) | Computing circuitry | |
CN111125616B (zh) | 一种二维离散傅里叶变换运算电路及运算方法 | |
US20120112948A1 (en) | Compact sar adc | |
WO2023142883A1 (zh) | 存算一体运算方法、忆阻器神经网络芯片及存储介质 | |
US11783171B2 (en) | Computing circuitry | |
US11922169B2 (en) | Refactoring mac operations | |
CN109977470B (zh) | 忆阻Hopfield神经网络稀疏编码的电路及其操作方法 | |
EP4086816A1 (en) | Neural network circuit and neural network system | |
Dbouk et al. | KeyRAM: A 0.34 uJ/decision 18 k decisions/s recurrent attention in-memory processor for keyword spotting | |
CN113741857B (zh) | 一种乘累加运算电路 | |
Liang et al. | Learning to topology derivation of power electronics converters with graph neural network | |
CN113796012A (zh) | 低功率电流导引数模转换器 | |
US20240176587A1 (en) | Multi-bit analog multiplication and accumulation circuit system | |
Benadero et al. | Analysis of coexisting solutions and control of their bifurcations in a parallel LC resonant inverter | |
CN117610629B (zh) | 一种基于仿生机制的抑制负面情绪与自我修复的忆阻神经网络电路 | |
WO2024203769A1 (ja) | アナログ演算器及びニューロモルフィックデバイス |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190522 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200707 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200722 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201013 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201026 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6794891 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |