JP2017038518A - スイッチング電源装置、半導体装置、テレビ - Google Patents
スイッチング電源装置、半導体装置、テレビ Download PDFInfo
- Publication number
- JP2017038518A JP2017038518A JP2016218641A JP2016218641A JP2017038518A JP 2017038518 A JP2017038518 A JP 2017038518A JP 2016218641 A JP2016218641 A JP 2016218641A JP 2016218641 A JP2016218641 A JP 2016218641A JP 2017038518 A JP2017038518 A JP 2017038518A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- sub
- main
- signal
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 39
- 230000005236 sound signal Effects 0.000 claims description 8
- 238000012544 monitoring process Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 25
- 239000003990 capacitor Substances 0.000 description 24
- 230000007704 transition Effects 0.000 description 18
- 230000005669 field effect Effects 0.000 description 12
- 230000006870 function Effects 0.000 description 9
- 230000004888 barrier function Effects 0.000 description 8
- 238000001514 detection method Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 230000008859 change Effects 0.000 description 6
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 239000000470 constituent Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 208000032365 Electromagnetic interference Diseases 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000004146 energy storage Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- BNPSSFBOAGDEEL-UHFFFAOYSA-N albuterol sulfate Chemical compound OS(O)(=O)=O.CC(C)(C)NCC(O)C1=CC=C(O)C(CO)=C1.CC(C)(C)NCC(O)C1=CC=C(O)C(CO)=C1 BNPSSFBOAGDEEL-UHFFFAOYSA-N 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 239000000779 smoke Substances 0.000 description 1
Images
Landscapes
- Dc-Dc Converters (AREA)
- Electronic Switches (AREA)
Abstract
【解決手段】スイッチング電源装置201は、互いに並列接続された複数の第1トランジスタ(Tr1、211)と、入力電圧Vinから所望の出力電圧Voutを生成して負荷Zに供給するように所定の周波数で複数の第1トランジスタ(Tr1、211)のオン/オフ制御信号を生成する制御部(217、218)を有する。制御部(217、218)は、負荷Zの重さに基づいて駆動対象の第1トランジスタを決定する。複数の第1トランジスタ(Tr1、211)は、半導体装置210に外付けされた第1メイントランジスタTr1と、半導体装置210に内蔵された第1サブトランジスタ211を含む。第1メイントランジスタTr1は第1サブトランジスタ211よりもオン抵抗値が小さく、第1サブトランジスタ211は第1メイントランジスタTr1よりもゲート容量値が小さい。
【選択図】図17
Description
スイッチングレギュレータ、モータドライバ、その他さまざまな電子回路において、パワートランジスタが利用される。図1は、パワートランジスタを有する昇圧型スイッチングレギュレータの構成例を示す回路図である。
従来より、重負荷領域ではPWM[pulse width modulation]方式のスイッチング制御を行い、軽負荷領域ではPFM[pulse frequency modulation]方式のスイッチング制御を行うスイッチング電源装置が開示・提案されている。
ドライバ回路20rは、ハイサイドトランジスタM2とローサイドトランジスタM3を有するインバータ形式で構成される。この構成では、ゲート信号VGがローレベルからハイレベルに立ち上がるときの遷移時間(ライズタイムTR)は、ハイサイドトランジスタM2の電流能力、すなわちサイズに依存し、ゲート信号VGがハイレベルからローレベルに立ち下がるときの遷移時間(フォールタイムTF)は、ローサイドトランジスタM3の電流能力に依存して決まる。
上記第2の背景技術によれば、重負荷領域から軽負荷領域に至る幅広い負荷領域でスイッチング電源装置の効率を高めることができる(図11を参照)。
以下、本発明を好適な実施の形態をもとに図面を参照しながら説明する。各図面に示される同一または同等の構成要素、部材、処理には、同一の符号を付するものとし、適宜重複した説明は省略する。また、実施の形態は、発明を限定するものではなく例示であり、実施の形態に記述されるすべての特徴やその組み合わせは、必ずしも発明の本質的なものであるとは限らない。
IREF=VBGR’/RADJ …(1)
基準電流源32は、第1バイポーラトランジスタQ1に流れる電流を、基準電流IREFとして出力する。
[第1実施形態]
図5は、スイッチング電源装置の第1実施形態を示す図である。第1実施形態のスイッチング電源装置101は、半導体集積回路装置110のほか、これに接続されるディスクリート素子として、コイルL1と、ショットキーバリアダイオードD1と、キャパシタC1と、抵抗R1及びR2と、を有する昇圧型スイッチングレギュレータである。
図10は、スイッチング電源装置の第2実施形態を示す図である。第2実施形態のスイッチング電源装置101は、第1実施形態とほぼ同様の構成であり、チャージポンプ回路120をさらに有する点に特徴を有している。そこで、第1実施形態と同様の構成要素については図5と同一の符号を付すことで重複した説明を割愛し、以下では、第2実施形態の特徴部分について重点的な説明を行う。
次に、スイッチング電源装置の効率に関連する回路特性として、出力トランジスタのスルーレートに着目する。図12は、出力トランジスタのスルーレートを説明するための図である。スイッチング電源装置の効率を高めるためには、出力トランジスタのスルーレートを大きく設定して、スイッチ電圧Vswの立上がり時間tr及び立下り時間tfを短縮する必要がある。ただし、出力トランジスタのスルーレートを大きく設定すると、電磁波ノイズ(EMI[electro-magnetic interference]ノイズ)の発生量が増大する。そのため、スイッチング電源装置の効率と電磁波ノイズの発生量とのトレードオフを考慮して出力トランジスタのスルーレートを最適値に調整することが重要である。
図17は、スイッチング電源装置の第4実施形態を示す図である。第4実施形態のスイッチング電源装置201は、半導体集積回路装置210のほか、これに外付けされるディスクリート素子として、Nチャネル型MOS電界効果トランジスタTr1及びTr2(以下メイントランジスタTr1及びTr2と呼ぶ)と、コイルL2と、キャパシタC2と、抵抗R3及びR4と、を有する降圧型スイッチングレギュレータである。
図19はスイッチング電源装置を搭載したテレビの一構成例を示すブロック図である。また、図20A〜図20Cは、それぞれ、スイッチング電源装置を搭載したテレビの正面図、側面図、及び、背面図である。本構成例のテレビXは、チューナ部X1と、デコーダ部X2と、表示部X3と、スピーカ部X4と、操作部X5と、インタフェイス部X6と、制御部X7と、電源部X8と、を有する。
上記の実施形態では、昇圧型や降圧型のスイッチング電源装置を例に挙げて説明を行ったが、本発明の適用対象は何らこれに限定されるものではなく、昇降圧型のスイッチング電源装置にも広く適用することが可能である。
110、210 半導体集積回路装置(スイッチング電源IC)
11、11a、11b、11c 出力トランジスタ(NMOSFET)
12、12a、12b、12c ドライバ
12x、12y、12z、12k 単位ドライバ
13 制御部
130 誤差増幅器
131 比較器
132 発振器
133 RSフリップフロップ
134、135 比較器
136、137 Dフリップフロップ
138 判定部
139 信号ゲート部
14 イネーブルロジック部
120 チャージポンプ回路
121、122 キャパシタ
123、124 ダイオード
211、212 Nチャネル型MOS電界効果トランジスタ(サブ)
213、214 メインドライバ(上側/下側)
215、216 サブドライバ(上側/下側)
217 メインコントローラ
218 サブコントローラ
219 負荷検出部
L1、L2 コイル
C1、C2 キャパシタ
R1、R2、R3、R4 抵抗
D1 ショットキーバリアダイオード
Tr1、Tr2 Nチャネル型MOS電界効果トランジスタ(メイン)
Z 負荷
T1 スイッチ端子
T2 帰還端子
T3 スルーレート調整端子
T11〜T16 外部端子
K1、M11、N11 Pチャネル型MOS電界効果トランジスタ
K2、M12、N12 Nチャネル型MOS電界効果トランジスタ
K3 ORゲート
K4 ANDゲート
K5、K6 NOTゲート
X テレビ
X0 アンテナ
X1 チューナ部
X2 デコーダ部
X3 表示部
X4 スピーカ部
X5 操作部
X6 インタフェイス部
X7 制御部
X8 電源部
Claims (9)
- 互いに並列に接続された複数の第1トランジスタと、
入力電圧から所望の出力電圧を生成して負荷に供給するように所定の周波数で前記複数の第1トランジスタのオン/オフ制御信号を生成する制御部と、
を有し、
前記制御部は、前記負荷の重さに基づいて駆動対象の第1トランジスタを決定するものであり、
前記複数の第1トランジスタは、半導体装置に外付けされた第1メイントランジスタと、前記半導体装置に内蔵された第1サブトランジスタと、を含み、
前記第1メイントランジスタは前記第1サブトランジスタよりもオン抵抗値が小さく、前記第1サブトランジスタは前記第1メイントランジスタよりもゲート容量値が小さいことを特徴とするスイッチング電源装置。 - 互いに並列接続された複数の第2トランジスタをさらに有し、
前記制御部は、前記複数の第1トランジスタと前記複数の第2トランジスタとを相補的にオン/オフする際、前記負荷の重さに基づいて駆動対象の第1トランジスタ及び第2トランジスタを決定することを特徴とする請求項1に記載のスイッチング電源装置。 - 前記複数の第2トランジスタは、前記半導体装置に外付けされた第2メイントランジスタと、前記半導体装置に内蔵された第2サブトランジスタと、を含み、
前記第2メイントランジスタは前記第2サブトランジスタよりもオン抵抗値が小さく、前記第2サブトランジスタは前記第2メイントランジスタよりもゲート容量値が小さいことを特徴とする請求項2に記載のスイッチング電源装置。 - 前記第1メイントランジスタ、前記第2メイントランジスタ、前記第1サブトランジスタ、及び、前記第2サブトランジスタは、いずれも、Nチャネル型であることを特徴とする請求項3に記載のスイッチング電源装置。
- 前記半導体装置に内蔵され、前記複数の第1トランジスタと前記複数の第2トランジスタとの接続ノードに現れる電圧を監視することにより前記負荷の重さを検出する負荷検出部をさらに有することを特徴とする請求項2〜請求項4のいずれか一項に記載のスイッチング電源装置。
- 前記制御部は、重負荷領域では前記第1メイントランジスタ及び前記第2メイントランジスタを駆動対象とし、軽負荷領域では前記第1サブトランジスタ及び前記第2メイントランジスタを駆動対象とすることを特徴とする請求項3〜請求項5のいずれか一項に記載のスイッチング電源装置。
- 前記半導体装置に内蔵され、
前記第1メイントランジスタを駆動する第1メインドライバと、
前記第1サブトランジスタを駆動する第1サブドライバと、
前記第2メイントランジスタを駆動する第2メインドライバと、
前記第2サブトランジスタを駆動する第2サブドライバと、
をさらに有することを特徴とする請求項3〜請求項6のいずれか一項に記載のスイッチング電源装置。 - 第1外部端子〜第5外部端子と、
前記第1外部端子と前記第3外部端子との間に接続された第1サブトランジスタと、
前記第3外部端子と前記第5外部端子との間に接続された第2サブトランジスタと、
第1サブ制御信号に応じた第1サブ駆動信号を生成して前記第1サブトランジスタに供給する第1サブドライバと、
第2サブ制御信号に応じた第2サブ駆動信号を生成して前記第2サブトランジスタに供給する第2サブドライバと、
第1メイン制御信号に応じた第1メイン駆動信号を生成して前記第2外部端子に供給する第1メインドライバと、
第2メイン制御信号に応じた第2メイン駆動信号を生成して前記第4外部端子に供給する第2メインドライバと、
重負荷モード時に前記第1メイン制御信号及び前記第2メイン制御信号を生成するメインコントローラと、
軽負荷モード時に前記第1サブ制御信号及び前記第2サブ制御信号を生成するサブコントローラと、
負荷の重さを検出して前記重負荷モードと前記軽負荷モードを切り替えるように前記メインコントローラ及び前記サブコントローラを制御する負荷検出部と、
を有することを特徴とする半導体装置。 - 受信信号から所望チャンネルの放送信号を選局するチューナ部と、
前記チューナ部で選局された放送信号から映像信号と音声信号を生成するデコーダ部と、
前記映像信号を映像として出力する表示部と、
前記音声信号を音声として出力するスピーカ部と、
ユーザ操作を受け付ける操作部と、
外部入力信号を受け付けるインタフェイス部と、
上記各部の動作を統括的に制御する制御部と、
上記各部に電力供給を行う電源部と、
を有し、
前記電源部は、請求項1〜請求項7のいずれか一項に記載のスイッチング電源装置、または、請求項8に記載の半導体装置を含むことを特徴とするテレビ。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011108658 | 2011-05-13 | ||
JP2011108658 | 2011-05-13 | ||
JP2011137998 | 2011-06-22 | ||
JP2011137998 | 2011-06-22 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012099956A Division JP6042091B2 (ja) | 2011-05-13 | 2012-04-25 | スイッチングレギュレータの制御回路、スイッチングレギュレータおよび電子機器、スイッチング電源装置、テレビ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017038518A true JP2017038518A (ja) | 2017-02-16 |
JP6272442B2 JP6272442B2 (ja) | 2018-01-31 |
Family
ID=58048175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016218641A Active JP6272442B2 (ja) | 2011-05-13 | 2016-11-09 | スイッチング電源装置、半導体装置、テレビ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6272442B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020099139A (ja) * | 2018-12-18 | 2020-06-25 | ローム株式会社 | スイッチ装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997044884A1 (fr) * | 1996-05-21 | 1997-11-27 | Hitachi, Ltd. | Circuit d'alimentation a decoupage |
JP2002064975A (ja) * | 2000-08-17 | 2002-02-28 | Taiyo Yuden Co Ltd | Dc/dcコンバータの駆動制御方法及びdc/dcコンバータ |
US20080191674A1 (en) * | 2007-02-14 | 2008-08-14 | Texas Instruments Incorporated | Regulator with Automatic Power Output Device Detection |
JP2009011080A (ja) * | 2007-06-28 | 2009-01-15 | Toshiba Corp | スイッチング電源回路および放送受信装置 |
-
2016
- 2016-11-09 JP JP2016218641A patent/JP6272442B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997044884A1 (fr) * | 1996-05-21 | 1997-11-27 | Hitachi, Ltd. | Circuit d'alimentation a decoupage |
JP2002064975A (ja) * | 2000-08-17 | 2002-02-28 | Taiyo Yuden Co Ltd | Dc/dcコンバータの駆動制御方法及びdc/dcコンバータ |
US20080191674A1 (en) * | 2007-02-14 | 2008-08-14 | Texas Instruments Incorporated | Regulator with Automatic Power Output Device Detection |
JP2009011080A (ja) * | 2007-06-28 | 2009-01-15 | Toshiba Corp | スイッチング電源回路および放送受信装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020099139A (ja) * | 2018-12-18 | 2020-06-25 | ローム株式会社 | スイッチ装置 |
Also Published As
Publication number | Publication date |
---|---|
JP6272442B2 (ja) | 2018-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6042091B2 (ja) | スイッチングレギュレータの制御回路、スイッチングレギュレータおよび電子機器、スイッチング電源装置、テレビ | |
JP5586211B2 (ja) | Dc−dcコンバータおよび半導体集積回路 | |
US7602167B2 (en) | Reconfigurable topology for switching and linear voltage regulators | |
US7714546B2 (en) | Step-up regulator with multiple power sources for the controller | |
US9244102B2 (en) | Comparator, oscillator using the same, dc/dc converter, control circuit thereof, and electronic apparatus | |
JP6031303B2 (ja) | スイッチングレギュレータおよびその制御回路、制御方法、ならびに電子機器 | |
US9001098B2 (en) | Power supply and display apparatus having the same | |
US8134348B2 (en) | DC-DC converter | |
JP6356214B2 (ja) | スイッチングレギュレータにおける100パーセントデューティサイクルのためのシステムおよび方法 | |
US20140015503A1 (en) | Boot-strap circuit and voltage converting device thereof | |
JP2012191745A (ja) | 電源回路システム | |
JP2012114085A (ja) | 発光ダイオード駆動回路、発光ダイオード駆動方法及びこれを含む発光ダイオードシステム | |
US20160056712A1 (en) | Audible noise avoiding circuit and dc-dc boost converter having the same | |
US8294299B2 (en) | Control device for DC-DC converter and related DC-DC converter | |
JP2012019625A (ja) | 駆動回路、該駆動回路を備えた半導体装置、これらを用いたスイッチングレギュレータおよび電子機器 | |
US9467044B2 (en) | Timing generator and timing signal generation method for power converter | |
JP2015171274A (ja) | Dc−dcコンバータおよび半導体集積回路 | |
US9755510B2 (en) | Switching power supply | |
JP2011199972A (ja) | スイッチング電源の制御回路及び電子機器 | |
JP2010130136A (ja) | オーディオ信号処理回路およびチャージポンプ回路の制御方法 | |
JP6272442B2 (ja) | スイッチング電源装置、半導体装置、テレビ | |
JP2014207820A (ja) | スイッチングレギュレータおよびその制御回路、それを用いた電子機器 | |
US20120105035A1 (en) | Buck Circuit Having Fast Transient Response Mechanism and Operation of the Same | |
JP4611109B2 (ja) | 降圧型スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器 | |
KR20140086909A (ko) | 차지 펌프 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161109 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170920 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170926 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171115 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171212 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171228 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6272442 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |