JP2016535555A - クロック回復方法及び装置 - Google Patents

クロック回復方法及び装置 Download PDF

Info

Publication number
JP2016535555A
JP2016535555A JP2016547210A JP2016547210A JP2016535555A JP 2016535555 A JP2016535555 A JP 2016535555A JP 2016547210 A JP2016547210 A JP 2016547210A JP 2016547210 A JP2016547210 A JP 2016547210A JP 2016535555 A JP2016535555 A JP 2016535555A
Authority
JP
Japan
Prior art keywords
clock
sampling
module
value
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016547210A
Other languages
English (en)
Other versions
JP6194122B2 (ja
Inventor
リャオ,クン
サイ,イー
ジョウ,ウェイチン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Publication of JP2016535555A publication Critical patent/JP2016535555A/ja
Application granted granted Critical
Publication of JP6194122B2 publication Critical patent/JP6194122B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2649Demodulators
    • H04L27/26524Fast Fourier transform [FFT] or discrete Fourier transform [DFT] demodulators in combination with other circuits for demodulation
    • H04L27/26526Fast Fourier transform [FFT] or discrete Fourier transform [DFT] demodulators in combination with other circuits for demodulation with inverse FFT [IFFT] or inverse DFT [IDFT] demodulators, e.g. standard single-carrier frequency-division multiple access [SC-FDMA] receiver or DFT spread orthogonal frequency division multiplexing [DFT-SOFDM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • H04B10/6161Compensation of chromatic dispersion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • H04B10/6162Compensation of polarization related effects, e.g., PMD, PDL
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • H04B10/6164Estimation or correction of the frequency offset between the received optical signal and the optical local oscillator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • H04B10/6165Estimation of the phase of the received optical signal, phase error estimation or phase error correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/61Coherent receivers
    • H04B10/616Details of the electronic signal processing in coherent optical receivers
    • H04B10/6166Polarisation demultiplexing, tracking or alignment of orthogonal polarisation components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/02Channels characterised by the type of signal
    • H04L5/04Channels characterised by the type of signal the signals being represented by different amplitudes or polarities, e.g. quadriplex
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • H04L7/0037Delay of clock signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Optical Communication System (AREA)

Abstract

クロック回復方法及び装置である。通信分野に関し、送信機及び受信機のサンプリングクロックが同期しない問題を解決する。該方法は、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算することと、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整することと、前記信号位相誤差補償値に基づいて第1回位相調整を行うことと、前記残留位相誤差補償値に基づいて第2回位相調整を行うことと、を含む。本発明の実施例が提供する技術的手段はコヒーレントデータ受信機に適用され、クロックに対する3段誤差補償メカニズムを実現する。【選択図】図1

Description

本発明はクロック回復技術分野に関し、特にクロック回復方法及び装置に関する。
通信システムにおける送信機と受信機のサンプリングクロックが完全に同期するものではなく、正確的に受信端で送信信号を取得するために、送信機と受信機のクロックが同期しない問題を解決する必要があり、クロック回復は送信機と受信機のサンプリングクロックが同期しない問題を解決するためのものである。
現代の通信デジタル受信機は一般的にコヒーレントデジタル受信機を使用し、コヒーレントデジタル受信機はデジタル領域で受信信号における伝送劣化を補償することができ、例えば、波長分散補償、偏波モード分散補償、クロック回復、周波数オフセット補償及び位相補償等がある。クロック回復モジュールはサンプリングされたデジタル信号からサンプリングクロック周波数及びサンプリング位相を正確的に抽出することができ、且つ信号に誤差補償を行う。それにより伝送信号を正確的に復調することができる。
本発明の実施例は、送信機と受信機のサンプリングクロックが同期しない問題を解決するクロック回復方法及び装置を提供する。
クロック回復方法であって、
偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算することと、
前記クロックサンプリング誤差に基づいてサンプリングクロックを調整することと、
前記信号位相誤差補償値に基づいて第1回位相調整を行うことと、
前記残留位相誤差補償値に基づいて第2回位相調整を行うことと、を含む。
Figure 2016535555
選択的に、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整するステップは、
前記クロックサンプリング誤差に基づいてアナログ-デジタル変換装置ADCのサンプリング周波数を変更することを含む。
Figure 2016535555
Figure 2016535555
選択的に、前記信号位相誤差補償値に基づいて第1回位相調整を行うステップの前に、
変更後のADCサンプリング周波数によりデジタル信号をサンプリングすることと、
サンプリングして得られたデジタル信号データに前端のデジタル信号処理を行うことと、
前端データ信号処理後のデータを周波数領域信号のデータに変換することと、を更に含む。
選択的に、前記残留位相誤差補償値に基づいて第2回位相調整を行うステップの前に、
第1回位相調整を行った後のデジタル信号データに偏光分離を行い、且つ信号に均等化処理を行うことを更に含む。
選択的に、前記残留位相誤差補償値に基づいて第2回位相調整を行うステップの後、
第2回位相調整の後得られた周波数領域データを時間領域データに変換し、後続のキャッシュに用いることを更に含む。
選択的に、該方法は、
前記位相弁別値に対して補間値又は削除値、又は保持指令を計算するフィルタリング処理を行い、補間値又は削除値、又は保持指令を得ることを更に含む。
選択的に、前記第2回位相調整の後得られた周波数領域データを時間領域データに変換し、後続のキャッシュに用いるステップの後、
受信した時間領域データをキャッシュすることと、
前記補間値又は削除値、又は保持指令により、受信した時間領域データに対して対応する補間又は削除、又は保持操作を実行することを更に含む。
本発明の実施例はクロック回復装置を更に提供し、クロック誤差計算モジュール、アナログ-デジタル変換装置ADCモジュール、第1サンプリング位相調整モジュール及び第2サンプリング位相調整モジュールを含み、
前記クロック誤差計算モジュールは、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算するように設定され、
前記ADCモジュールは、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整するように設定され、
前記第1サンプリング位相調整モジュールは、前記信号位相誤差補償値に基づいて第1回位相調整を行うように設定され、
前記第2サンプリング位相調整モジュールは、前記残留位相誤差補償値に基づいて第2回位相調整を行うように設定される。
Figure 2016535555
選択的に、前記クロック誤差計算モジュールは、
前記位相弁別値に対して、補間値又は削除値、又は保持指令を計算するフィルタリング処理を行い、補間値又は削除値、又は保持指令を得るように設定される第4クロック誤差計算ユニットを更に含む。
選択的に、前記装置は、
受信した時間領域データをキャッシュし、且つ前記補間値又は削除値又は保持指令により、受信した時間領域データに対して対応する補間又は削除、又は保持操作を実行するように設定されるバッファBUFFERモジュールを更に含む。
選択的に、該装置は、
第1回位相調整を行った後のデジタル信号データに偏光分離を行い、且つ信号に均等化処理を行うように設定される偏光逆多重化及び均等化モジュールを更に含む。
本発明の実施例はクロック回復方法及び装置を提供し、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算し、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整し、前記信号位相誤差補償値に基づいて第1回位相調整を行い、更に前記残留位相誤差補償値に基づいて第2回位相調整を行い、クロックに対する3段誤差補償メカニズムを実現し、送信機及び受信機のサンプリングクロックが同期しない問題を解決する。
図1は本発明の実施例1によるクロック回復装置の構造模式図である。 図2は図1におけるクロック誤差計算モジュールの構造模式図である。 図3は本発明の実施例1における第1サンプリング位相調整モジュール及び第2サンプリング位相調整モジュールの実現原理模式図である。 図4は本発明の実施例1におけるADCモジュールのサンプリング周波数調整の実現原理の模式図である。 図5は本発明の実施例1におけるBUFFERモジュールを利用してサンプルポイント保持、サンプルポイント補間及びサンプルポイント削除を実現する操作模式図である。 図6は本発明の実施例2によるクロック回復方法のフローチャートである。
本発明の実施例はクロック回復方法及び装置を提供する。以下、図面を参照しながら本発明の実施例を詳しく説明する。なお、衝突しない場合に、本願における実施例及び実施例における特徴を互いに任意に組み合わせることができる。
まず、図面を参照しながら、本発明の実施例1を説明する。
本発明の実施例によるクロック回復の装置は、その構造が図1に示すように、アナログ-デジタル変換装置(ADC)モジュール11、前端デジタル信号処理モジュール12、フーリエ変換モジュール(FT)13、第1サンプリング位相調整モジュール14、偏光逆多重化及び均等化モジュール15、クロック誤差計算モジュール16、第2サンプリング位相調整モジュール17、フーリエ逆変換モジュール(IFT)18及びバッファ(BUFFER)モジュール19を含む。
ADCモジュール11は、受信したアナログ信号をデジタル信号に変換し、且つ該デジタル信号を前端デジタル信号処理モジュールに送信し、且つクロック誤差計算モジュールで計算されたクロックサンプリング誤差によりサンプリングクロックを調整する。
前端デジタル信号処理モジュールは、受信したデジタル信号に前端のデジタル信号処理を行い、遅延調整、直流除去等のデジタル信号処理を含む。そして、該モジュールは処理した後の信号を後続のIFTモジュールに送信する。
IFTモジュール18は、受信した時間領域信号を周波数領域に変換する。そして、該モジュールは処理した後の周波数領域信号を後続の第1サンプリング位相調整モジュールに送信する。
クロック誤差計算モジュール16は、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算し、計算したクロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を第1サンプリング位相調整モジュール14、第2サンプリング位相調整モジュール17及びADCモジュール11に送信し、且つサンプルポイント保持、サンプルポイント補間及びサンプルポイント削除指令を生成してBUFFERモジュールに伝達するように設定される。
第1サンプリング位相調整モジュール14は、前記信号位相誤差補償値に基づいて第1回位相調整を行い、受信した信号の位相を調整するように設定される。そして、該モジュールは処理した後の信号を後続の偏光逆多重化及び均等化モジュールに送信する。
偏光逆多重化及び均等化モジュール15は、第1回位相調整を行った後のデジタル信号データに偏光分離を行い、且つ信号に均等化処理を行うように設定される。対応的に、受信したデジタル信号に偏光分離を行い、且つ信号に均等化処理を行い、信号の有色雑音(残留色度色散及び偏波モード分散等を含む)を除去する。そして、該モジュールは処理した後の信号を後続の第2サンプリング位相調整モジュール及びクロック誤差計算モジュールに送信する。
第2サンプリング位相調整モジュール17は、前記残留位相誤差補償値に基づいて第2回位相調整を行うように設定される。
クロック誤差計算モジュール16は装置全体のコアモジュールである。色度色散、偏波モード分散及び他の雑音が誤差計算に大きな影響を与えるので、このモジュールは偏光逆多重化及び均等化モジュールの後に設定され、このように、これらの雑音の誤差計算に対する影響を除去する。
クロック誤差計算モジュール16は3つのレベルのクロック誤差を計算し、このモジュールにより相対的に固定されたクロック誤差補償値をADCモジュールに伝達し、ADCモジュールのサンプリング周波数を変更し、それによりADCのサンプリングクロックができるだけDACのサンプリングクロックに近接する。クロック誤差はデータにおいてサンプリング位相の変化と表現し、クロック誤差計算モジュール及び第1サンプリング位相調整モジュールはフィードバックループであるので、計算した位相誤差が複数のクロックの前のデータに基づくものであり、現在の位相誤差と一定の偏差が存在するので、第1サンプリング位相調整モジュールは変化が比較的に遅い位相誤差のみを処理する。クロック誤差計算モジュール及び第2サンプリング位相調整モジュールはフィードフォワードループであり、現在データの位相誤差をリアルタイムに処理することができ、このため、第2サンプリング位相調整モジュールを利用して第1サンプリング位相調整モジュールの余剰の残留位相誤差を処理する。このような3段誤差補償メカニズムにより、様々なタイプのクロック誤差を効果的に補償することができる。
また、デジタル-アナログ変換装置DACとADCとの間のクロック誤差により、受信したデータが送信したデータよりも多い又は少ない現象は出現することがあり、クロック誤差計算モジュールは補間又は削除指令を同時に計算し、且つこの指令をIFTの後のバッファ(BUFFER)に伝達し、補間又は削除操作を行う。
第2サンプリング位相調整モジュール17は、クロック誤差計算モジュールで計算された残留位相誤差補償値により、サンプリング信号の位相を調整する。そして、該モジュールは処理した後の信号を後続のIIFTモジュールに送信する。
IIFTモジュール18は、第2サンプリング位相調整モジュールからのデータを受信し、周波数領域データを時間領域データに変換する。そして、該モジュールは処理した後の信号を後続のバッファモジュールに送信する。
BUFFERモジュール19は、受信した時間領域データをキャッシュし(IFTモジュールからのデータを受信する)、クロック誤差計算モジュールからの補間又は削除指令により、受信した時間領域データに対して対応する操作を実行する(例えば補間又は削除操作を行う)ように設定される。そして、該モジュールは処理した後の信号を後続の他のデジタル信号処理モジュールに送信する。
そのうち、クロック誤差計算モジュールの構造は、図2に示すように、クロック誤差位相弁別ユニット161、第1クロック誤差計算ユニット162、第2クロック誤差計算ユニット163、第3クロック誤差計算ユニット164、第4クロック誤差計算ユニット165を含む。
Figure 2016535555
第1クロック誤差計算ユニット162は、前記位相弁別値に対して、前記クロックサンプリング誤差を計算するフィルタリング処理を行い、前記クロックサンプリング誤差を得るように設定される。
第2クロック誤差計算ユニット163は、前記位相弁別値に対して、前記信号位相誤差補償値を計算するフィルタリング処理を行い、前記信号位相誤差補償値を得るように設定される。
第3クロック誤差計算ユニット164は、前記位相弁別値に対して、前記残留位相誤差補償値を計算するフィルタリング処理を行い、前記残留位相誤差補償値を得るように設定される。
第4クロック誤差計算ユニット165は、前記位相弁別値に対して、補間値又は削除値、又は保持指令を計算するフィルタリング処理を行い、補間値又は削除値、又は保持指令を得るように設定される。
本発明の実施例はクロック回復の方法を更に提供する。偏光逆多重化及び均等化の後のデータにより、クロック回復に用いるパラメータを計算する。図1に示すクロック回復装置を合わせて、ADCモジュール、第1サンプリング位相調整モジュール、第2サンプリング位相調整モジュール及びバッファモジュールは計算したクロック誤差パラメータにより、サンプリングクロック、サンプリング位相の調整及びサンプルポイント保持、サンプルポイント削除及びサンプルポイント補間操作を行う。
ADCモジュール11は、クロック誤差計算モジュールが計算したサンプリングクロック誤差値によりサンプリングクロックを調整し、且つアナログ信号をデジタル信号に変換し、且つ後続の前端デジタル信号処理モジュールに伝達し、前端デジタル信号処理モジュールにおいて固定遅延補償、直流バイアス補償等のデジタル信号処理を行い、そして、信号をIFTモジュールに伝達し、IFTモジュールは時間領域データを周波数領域データに変化し、そして、データを第1サンプリング位相調整モジュール14に伝達し、第1サンプリング位相調整モジュールはクロック誤差計算モジュールが計算した信号位相誤差補償値によりデータを位相調整し、そして、位相調整した後のデータを偏光逆多重化及び均等化モジュールに伝達し、偏光逆多重化及び均等化モジュールは2つの偏光分離及び均等化処理を行い、そして、処理後のデータをクロック誤差計算モジュール及び第2サンプリング位相調整モジュール17に伝達し、クロック誤差計算モジュールは偏光逆多重化及び均等化モジュールの後のデータにより、クロックサンプリング誤差、信号位相誤差補償値、残留位相誤差補償値及びサンプルポイント保持、サンプルポイント補間及びサンプルポイント削除指令を計算し、それぞれADCモジュール11、第1サンプリング位相調整モジュール14、第2サンプリング位相調整モジュール17及びBUFFERモジュール19に伝達し、第2サンプリング位相調整モジュールはクロック誤差計算モジュールが計算した残留位相誤差補償値により、偏光逆多重化及び均等化の後のデータを更に位相調整し、そして、データをIIFTモジュールに伝達し、IIFTモジュールは周波数領域データを時間領域データに変換し、且つデータをバッファに伝達し、バッファはクロック誤差計算モジュールの指令により、サンプルポイント値保持、サンプルポイント補間又はサンプルポイント削除操作を行い、そして、データを受信機の後続モジュールに伝達する。
クロック誤差計算モジュールは偏光逆多重化及び均等化の後のデータによりクロック誤差を計算する。そのうち、クロック誤差位相弁別モジュールは位相弁別誤差を計算する。
Figure 2016535555
Figure 2016535555
(3)位相弁別結果を第1クロック誤差計算ユニットに送信し、フィルタリング処理により、ADCモジュールのクロック周波数調整指令を計算し、該クロック周波数調整指令はクロックサンプリング誤差を含む。変化が遅いクロック誤差に適合し、フィルタ係数はこの条件に基づいて設定されることができる。
(4)位相弁別結果を第2クロック誤差計算ユニットに送信し、フィルタリング処理により、第1サンプリング位相調整モジュールに適合した信号位相誤差補償値を算出する。変化が速いクロック誤差に適合し、フィルタ係数はこの条件に基づいて設定されることができる。
(5)位相弁別結果を第3クロック誤差計算ユニットに送信し、フィルタリング処理により、第2サンプリング位相調整モジュールに適合した残留位相誤差補償値を算出する。変化が非常に速いクロック誤差に適合し、フィルタ係数はこの条件に基づいて設定されることができる。
(6)位相弁別結果を第4クロック誤差計算ユニットに送信し、フィルタリング処理により、BUFFERモジュールの補間値又は削除値、又は保持指令を算出する。補間/削除指令は、サンプリングクロック誤差によるデータサンプリングポイントの差異が既に1つのサンプルポイントに達すると表し、保持指令は、サンプリングクロック誤差によるデータサンプリングポイントの差異が1つのサンプルポイントの内にあると表す。
図3は本発明の実施例の第1サンプリング位相調整モジュール及び第2サンプリング位相調整モジュールの位相調整原理模式図であり、cos及びsinの生成はルックアップテーブル( look-up table)の方式で実現されてもよく、他の方式で実現されてもよい。
Figure 2016535555
図4は本発明の実施例におけるADCモジュールのサンプリング周波数調整の実現原理の模式図である。
ADCモジュール11のサンプリングクロックもクロック誤差計算モジュール16からのサンプリングクロック誤差値によりサンプリングクロックを調整する。例えば、サンプリングクロック誤差モジュールが長期的に削除状態にあることは、ADCモジュールのサンプリングクロックが速すぎると表し、サンプリングクロックを低減する必要がある。逆に、長期的に補間状態にあることは、ADCモジュールのサンプリングクロックが遅すぎると表し、サンプリングクロックを向上させる必要がある。
図5は発明の実施例のBUFFERモジュールを利用してサンプルポイント保持、サンプルポイント補間及びサンプルポイント削除操作を実現する模式図である。NがFT点数であり、Lが冗長データ点数であり、Dが誤差計算モジュールで得られた補間又は削除を必要とするサンプルポイント数である。
BUFFERモジュールはクロック誤差計算モジュールで計算して得られたサンプルポイント保持、サンプルポイント補間又はサンプルポイント削除指令により、サンプルポイント保持、サンプルポイント補間又はサンプルポイント削除操作を行う。
以下、図面を参照しながら、本発明の実施例2を説明する。
本発明の実施例はクロック回復方法を提供し、本発明の実施例1におけるクロック回復装置を合わせて、サンプリングクロックを回復するプロセスは、図6に示すように、以下のステップ601〜ステップ605を含む。
ステップ601、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値、残留位相誤差補償値及び補間値又は削除値又は保持指令を計算する。
Figure 2016535555
ステップ602、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整する。
該ステップにおいて、前記クロックサンプリング誤差に基づいてADCのサンプリング周波数を変更する。そして、受信したデータに対して、まず変更後のADCサンプリング周波数によりデジタル信号をサンプリングし、そして、サンプリングして得られたデジタル信号データに前端のデジタル信号処理を行い、更に前端データ信号処理後のデータを周波数領域信号のデータに変換する。周波数領域信号のデータを第1サンプリング位相調整モジュールに送信する。
ステップ603、前記信号位相誤差補償値に基づいて第1回位相調整を行う。
Figure 2016535555
ステップ604、前記残留位相誤差補償値に基づいて第2回位相調整を行う。
Figure 2016535555
ステップ605、受信した時間領域データをキャッシュし、且つ前記補間値又は削除値又は保持指令により、受信した時間領域データに対して対応する補間又は削除、又は保持操作を実行する。
該ステップにおいて、BUFFERモジュールはクロック誤差計算モジュールで計算して得られた補間値又は削除値、又は保持指令により、対応する補間又は削除、又は保持操作を実行する。
本発明の実施例はクロック回復方法及び装置を提供し、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算し、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整し、前記信号位相誤差補償値に基づいて第1回位相調整を行い、更に前記残留位相誤差補償値に基づいて第2回位相調整を行い、クロックに対する3段誤差補償メカニズムを実現し、送信機及び受信機のサンプリングクロックが同期しない問題を解決する。
当業者は、上記実施例の全部又は一部のステップがコンピュータプログラムプロセスで実現することができることを理解することができ、前記コンピュータプログラムはコンピュータ可読記憶媒体に記憶されることができ、前記コンピュータプログラムは対応するハードウェアプラットフォーム(例えばシステム、デバイス、装置、機器等)で実行し、実行する際、方法の実施例のステップの1つ又はその組み合わせを含む。
選択的に、上記実施例の全部又は一部のステップは集積回路を使用して実現することもでき、これらのステップはそれぞれ1つの集積回路モジュールに製造されるか、又はそれらの中の複数のモジュール又はステップを単一の集積回路モジュールに製造して実現することができる。このように、本発明は任意の特定のハードウェアとソフトウェアの組合せに限定されない。
上記実施例における各装置/機能モジュール/機能ユニットは汎用の計算装置を採用して実現することができ、それらは単一の計算装置に集積されてもよく、複数の計算装置からなるネットワークに分布されてもよい。
上記実施例における各装置/機能モジュール/機能ユニットはソフトウェア機能モジュールで実現するとともに独立な製品として販売又は使用される場合、1つのコンピュータ読み取り可能な記憶媒体に記憶することができる。上記のコンピュータ読み取り可能な記憶媒体は読み取り専用メモリ、磁気ディスク又はCD等であってよい。
任意の当業者が本発明に開示された技術範囲内において簡単に考えられる変換又は切替は、いずれも本発明の保護範囲に属すべきである。このため、本発明の保護範囲は請求の範囲に記載の保護範囲を標準とすべきである。
本発明の実施例はクロックに対する3段誤差補償メカニズムを実現し、送信機及び受信機のサンプリングクロックが同期しない問題を解決する。このため、強い産業上の利用可能性を有する。

Claims (15)

  1. 偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算することと、
    前記クロックサンプリング誤差に基づいてサンプリングクロックを調整することと、
    前記信号位相誤差補償値に基づいて第1回位相調整を行うことと、
    前記残留位相誤差補償値に基づいて第2回位相調整を行うことと、を含むクロック回復方法。
  2. Figure 2016535555
  3. 前記クロックサンプリング誤差に基づいてサンプリングクロックを調整するステップは、
    前記クロックサンプリング誤差に基づいてアナログ-デジタル変換装置ADCのサンプリング周波数を変更することを含む請求項1に記載のクロック回復方法。
  4. Figure 2016535555
  5. Figure 2016535555
  6. 前記信号位相誤差補償値に基づいて第1回位相調整を行うステップの前に、
    変更後のADCサンプリング周波数によりデジタル信号をサンプリングすることと、
    サンプリングして得られたデジタル信号データに対し前端のデジタル信号処理を行うことと、
    前端データ信号処理後のデータを周波数領域信号のデータに変換することと、を更に含む請求項3に記載のクロック回復方法。
  7. 前記残留位相誤差補償値に基づいて第2回位相調整を行うステップの前に、
    第1回位相調整を行った後のデジタル信号データに対し偏光分離を行い、且つ信号に対し均等化処理を行うことを更に含む請求項6に記載のクロック回復方法。
  8. 前記残留位相誤差補償値に基づいて第2回位相調整を行うステップの後、
    第2回位相調整の後に得られた周波数領域データを時間領域データに変換し、後続のキャッシュに用いることを更に含む請求項6又は7に記載のクロック回復方法。
  9. 前記位相弁別値に対して、補間値又は削除値、又は保持指令を計算するフィルタリング処理を行い、補間値又は削除値、又は保持指令を得ることを更に含む請求項8に記載のクロック回復方法。
  10. 前記第2回位相調整の後に得られた周波数領域データを時間領域データに変換し、後続のキャッシュに用いるステップの後、
    受信した時間領域データをキャッシュすることと、
    前記補間値又は削除値、又は保持指令により、受信した時間領域データに対して対応する補間又は削除、又は保持操作を実行することを更に含む請求項9に記載のクロック回復方法。
  11. クロック回復装置であって、クロック誤差計算モジュール、アナログ-デジタル変換装置ADCモジュール、第1サンプリング位相調整モジュール及び第2サンプリング位相調整モジュールを含み、
    前記クロック誤差計算モジュールは、偏光逆多重化及び均等化後のデータにより、クロックサンプリング誤差、信号位相誤差補償値及び残留位相誤差補償値を計算するように設定され、
    前記ADCモジュールは、前記クロックサンプリング誤差に基づいてサンプリングクロックを調整するように設定され、
    前記第1サンプリング位相調整モジュールは、前記信号位相誤差補償値に基づいて第1回位相調整を行うように設定され、
    前記第2サンプリング位相調整モジュールは、前記残留位相誤差補償値に基づいて第2回位相調整を行うように設定されるクロック回復装置。
  12. Figure 2016535555
  13. 前記クロック誤差計算モジュールは、
    前記位相弁別値に対して、補間値又は削除値、又は保持指令を計算するフィルタリング処理を行い、補間値又は削除値、又は保持指令を得るように設定される第4クロック誤差計算ユニットを更に含む請求項12に記載のクロック回復装置。
  14. 受信した時間領域データをキャッシュし、且つ前記補間値又は削除値又は保持指令により、受信した時間領域データに対して対応する補間又は削除、又は保持操作を実行するように設定されるバッファBUFFERモジュールを更に含む請求項13に記載のクロック回復装置。
  15. 第1回位相調整を行った後のデジタル信号データに対し偏光分離を行い、且つ信号に対し均等化処理を行うように設定される偏光逆多重化及び均等化モジュールを更に含む請求項11に記載のクロック回復装置。

JP2016547210A 2013-10-15 2014-05-28 クロック回復方法及び装置 Active JP6194122B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310482054.1A CN104579621B (zh) 2013-10-15 2013-10-15 时钟恢复方法和装置
CN201310482054.1 2013-10-15
PCT/CN2014/078655 WO2014180404A1 (zh) 2013-10-15 2014-05-28 时钟恢复方法和装置

Publications (2)

Publication Number Publication Date
JP2016535555A true JP2016535555A (ja) 2016-11-10
JP6194122B2 JP6194122B2 (ja) 2017-09-06

Family

ID=51866784

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016547210A Active JP6194122B2 (ja) 2013-10-15 2014-05-28 クロック回復方法及び装置

Country Status (5)

Country Link
US (1) US9948448B2 (ja)
EP (1) EP3046300B1 (ja)
JP (1) JP6194122B2 (ja)
CN (1) CN104579621B (ja)
WO (1) WO2014180404A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018078544A (ja) * 2016-11-10 2018-05-17 富士通株式会社 バイアスドリフト補償装置、受信信号復元装置及び受信機

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104780037B (zh) * 2014-01-10 2019-04-30 深圳市中兴微电子技术有限公司 一种时钟恢复方法、装置及系统
WO2017070826A1 (zh) * 2015-10-26 2017-05-04 华为技术有限公司 一种时钟性能监控系统、方法及装置
CN107592194B (zh) * 2016-07-06 2019-05-24 中兴通讯股份有限公司 用于qpsk系统的时钟均衡方法、装置及系统
CN107819519B (zh) * 2016-09-13 2020-04-14 富士通株式会社 残余直流分量的测量装置
CN110365610A (zh) * 2018-03-26 2019-10-22 晨星半导体股份有限公司 相位恢复装置及相位恢复方法
CN114840464A (zh) * 2021-02-01 2022-08-02 武汉杰开科技有限公司 调整波特率的方法、电子设备及计算机存储介质
CN114554525B (zh) * 2022-02-22 2024-02-06 上海星思半导体有限责任公司 信号处理方法、装置、电子设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010134321A1 (ja) * 2009-05-18 2010-11-25 日本電信電話株式会社 信号生成回路、光信号送信装置、信号受信回路、光信号同期確立方法、および光信号同期システム
WO2013083190A1 (en) * 2011-12-07 2013-06-13 Huawei Technologies Co., Ltd. Method for recovering clock information from a received optical signal
EP2615769A1 (en) * 2011-12-15 2013-07-17 Cisco Technology, Inc. Clock recovery through digital techniques in a coherent receiver
US20130243420A1 (en) * 2012-03-19 2013-09-19 Futurewei Technologies, Inc. Method and Apparatus of Using Joint Timing Recovery for a Coherent Optical System

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970068393A (ko) * 1996-03-11 1997-10-13 김광호 이산 다중 톤 시스템 수신단의 샘플링 클럭 복원 장치 및 방법
KR100398884B1 (ko) * 2001-11-01 2003-09-19 삼성전자주식회사 다중 전송 경로를 통해 전송된 방송신호의 복원시발생하는 위상에러를 보상할 수 있는 디지털방송 수신기의에러복원장치
US7843806B2 (en) * 2008-05-07 2010-11-30 Wipro Techno Centre (Singapore) Pte Ltd. Apparatus and methods for estimating and compensating sampling clock offset
CA2765362C (en) * 2009-06-17 2017-09-26 Huawei Technologies Co., Ltd. Method for carrier frequency recovery and optical intradyne coherent receiver
JP5444877B2 (ja) 2009-06-24 2014-03-19 富士通株式会社 デジタルコヒーレント受信器
JP5482273B2 (ja) 2010-02-12 2014-05-07 富士通株式会社 光受信器
EP2436128B1 (en) 2010-02-20 2020-04-08 Huawei Technologies Co., Ltd. Clock phase recovery apparatus
CN102231648B (zh) * 2011-06-24 2014-02-26 电子科技大学 基于单载波和多载波的混合传输系统
WO2014032694A1 (en) * 2012-08-28 2014-03-06 Huawei Technologies Co., Ltd. Optical receiver
CN103220252A (zh) * 2013-04-10 2013-07-24 安徽华东光电技术研究所 编码正交频分复用的无线信号接收处理装置及其处理方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010134321A1 (ja) * 2009-05-18 2010-11-25 日本電信電話株式会社 信号生成回路、光信号送信装置、信号受信回路、光信号同期確立方法、および光信号同期システム
WO2013083190A1 (en) * 2011-12-07 2013-06-13 Huawei Technologies Co., Ltd. Method for recovering clock information from a received optical signal
EP2615769A1 (en) * 2011-12-15 2013-07-17 Cisco Technology, Inc. Clock recovery through digital techniques in a coherent receiver
US20130243420A1 (en) * 2012-03-19 2013-09-19 Futurewei Technologies, Inc. Method and Apparatus of Using Joint Timing Recovery for a Coherent Optical System

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018078544A (ja) * 2016-11-10 2018-05-17 富士通株式会社 バイアスドリフト補償装置、受信信号復元装置及び受信機
JP7009890B2 (ja) 2016-11-10 2022-01-26 富士通株式会社 バイアスドリフト補償装置、受信信号復元装置及び受信機

Also Published As

Publication number Publication date
JP6194122B2 (ja) 2017-09-06
EP3046300A1 (en) 2016-07-20
EP3046300A4 (en) 2017-01-18
CN104579621A (zh) 2015-04-29
US9948448B2 (en) 2018-04-17
US20160261398A1 (en) 2016-09-08
EP3046300B1 (en) 2020-12-09
CN104579621B (zh) 2019-09-13
WO2014180404A1 (zh) 2014-11-13

Similar Documents

Publication Publication Date Title
JP6194122B2 (ja) クロック回復方法及び装置
JP4648904B2 (ja) データ変換の方法とシステム
JP6825700B2 (ja) 信号合成装置及び信号合成方法
US8781333B2 (en) Clock recovery apparatus
JP5965356B2 (ja) 信号処理システム、及び信号処理方法
US20200021367A1 (en) Frequency deviation compensation scheme and frequency deviation compensation method
US20150372764A1 (en) Optical receiver having an equalization filter with an integrated signal re-sampler
JP2015510366A (ja) 波長分散処理の装置及び方法
JP6485670B2 (ja) 光信号を復号する方法、並びに光信号を受信及び復号する受信機
WO2015103816A1 (zh) 一种时钟恢复方法、装置、系统及计算机存储介质
US10171177B2 (en) Digital signal processor, digital optical receiver using the same, and digital signal processing method
US8902959B2 (en) System and method for determining channel loss in a dispersive communication channel at the Nyquist frequency
US20160050024A1 (en) Chromatic dispersion compensator with integrated anti-aliasing filter and resampler
WO2017077802A1 (ja) 波長分散推定回路、光受信装置及び波長分散量推定方法
CN106330320B (zh) 一种自适应均衡器及其实现自适应均衡处理的方法
JPWO2013128783A1 (ja) デジタル信号処理装置、受信装置、及び信号送受信システム
KR20120001512A (ko) 데이터의 고속 전송을 위한 적응 알고리즘을 적용한 등화기 및 등화 방법
CN105262707B (zh) 高速光传输系统自适应均衡的方法及装置
WO2016101541A1 (zh) 时钟恢复均衡装置与方法、计算机存储介质
JP6355465B2 (ja) 光受信器、送受信装置、光通信システムおよび波形歪補償方法
US9768883B2 (en) Low power equalizer for an optical receiver
WO2016119611A1 (zh) 一种数据处理的方法和装置
US10135548B2 (en) System, apparatus, and method for at least mitigating a signal reflection
WO2015052894A1 (ja) 搬送波周波数偏差推定装置および搬送波周波数偏差推定方法
CN109716664B (zh) 梳状滤波噪声消除方法、装置及频域自适应均衡装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170224

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170328

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170627

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170711

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170810

R150 Certificate of patent or registration of utility model

Ref document number: 6194122

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250