JP2016532206A - 大容量記憶装置ベースのインタフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法 - Google Patents
大容量記憶装置ベースのインタフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法 Download PDFInfo
- Publication number
- JP2016532206A JP2016532206A JP2016536351A JP2016536351A JP2016532206A JP 2016532206 A JP2016532206 A JP 2016532206A JP 2016536351 A JP2016536351 A JP 2016536351A JP 2016536351 A JP2016536351 A JP 2016536351A JP 2016532206 A JP2016532206 A JP 2016532206A
- Authority
- JP
- Japan
- Prior art keywords
- phy
- pins
- pin
- memory card
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/03—Protocol definition or specification
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/387—Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4265—Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0013—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
- G06K7/0021—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers for reading/sensing record carriers having surface contacts
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W40/00—Communication routing or communication path finding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W80/00—Wireless network protocols or protocol adaptations to wireless operation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Artificial Intelligence (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Telephone Function (AREA)
- Bus Control (AREA)
Abstract
Description
本出願は、参照によりその全体を本明細書に組み込まれている、2013年8月19日に出願した、「OPERATING M-PHY BASED COMMUNICATIONS OVER MASS STORAGE-BASED INTERFACES, AND RELATED CONNECTORS, SYSTEMS AND METHODS」という名称の米国仮特許出願第61/867343号の優先権およびその利益を主張するものである。
12 ピン
14 ハウジング
16 マルチメディアカード
18 ピン
20 ハウジング
22 従来のカード
24 ホスト
26 差し込み口
28 送信要素
30 受信要素
32 電気接点
34 ピン
36 受信要素
38 送信要素
40 コンピュータ可読メモリ
50 M-PHY信号パスレイアウト
52 電子デバイス
54 電子デバイス
56 信号レーン
58 ピン
60 ピン
62 ピン
64 ピン
66 送信機、受信機
68 送信機、受信機
70 レーン管理モジュール
72 Mポート
74 Mポート
76 周辺機器交換フォーマット(PIF)リンク
78 リンク
172 中央処理装置(CPU)
174 プロセッサ
176 キャッシュメモリ
180 システムバス
182 メモリシステム
184 入力デバイス
186 出力デバイス
188 ネットワークインタフェースデバイス
190 ディスプレイコントローラ
192 ネットワーク
193 メモリユニット
194 ディスプレイ
196 ビデオプロセッサ
200 コントローラ
202 コネクタ
Claims (21)
- M-PHYプロトコルを使用して動作するように構成された電子デバイスであって、
前記M-PHYプロトコルに準拠した複数のデータパスを有する通信インタフェースと、
前記通信インタフェースのM-PHY RXDNおよびRXDPデータパスに電気的に結合された第1の差動データ出力ピンペア、ならびに
前記通信インタフェースのM-PHY TXDNおよびTXDPデータパスに電気的に結合された第1の差動データ入力ピンペア
を含む複数のピンを有するメモリカード型コネクタと
を含む、デバイス。 - 前記複数のピンの他のピンが、挿入検出を可能にするように構成された、請求項1に記載のデバイス。
- 前記複数のピンの他のピンが、それを通して電力を提供するように構成された、請求項1に記載のデバイス。
- 前記複数のピンの他のピンが、それを通して追加のデータチャネルを提供するように構成された、請求項1に記載のデバイス。
- 前記メモリカード型コネクタが、コンパクトフラッシュ(IおよびII)、セキュアデジタル(SD)(SD、miniSD、microSD、SDHC、miniSDHC、microSDHC、SDXC)、メモリスティック(スタンダード、Pro、Pro Duo、Pro-HG Duo、Micro(M2)、xC)、MultiMediaCard(MMC)(MMC、RS-MMC、MMCmobile、MMCplus、MMCmicro、eMMC)、シリアル周辺機器インタフェース(SPI)、xD(スタンダード、Type M、Type H、Type M+)、XQD、およびウルトラハイスピード(UHS:Ultra High Speed)(IおよびII)から成る群から選択される規格の1つに準拠する、請求項1に記載のデバイス。
- 前記複数のピンの他のピンが、それを通してクロック信号を提供するように構成された、請求項1に記載のデバイス。
- 前記複数のピンの少なくとも1つが、複数のピンでどのタイプのメモリカードピンレイアウトが使用されているかを示す識別信号を提供するように構成された、請求項1に記載のデバイス。
- 集積回路(IC)に組み込まれた、請求項1に記載のデバイス。
- 前記電子デバイスが組み込まれた、セットトップボックス、エンターテイメントユニット、ナビゲーションデバイス、通信デバイス、固定位置データユニット、モバイル位置データユニット、携帯電話、セルラ電話、コンピュータ、ポータブルコンピュータ、デスクトップコンピュータ、携帯情報端末(PDA)、モニタ、コンピュータモニタ、テレビ、チューナ、ラジオ、衛星ラジオ、音楽プレーヤ、デジタル音楽プレーヤ、ポータブル音楽プレーヤ、デジタルビデオプレーヤ、ビデオプレーヤ、デジタルビデオディスク(DVD)プレーヤ、およびポータブルデジタルビデオプレーヤから成る群から選択されたデバイスをさらに含む、請求項1に記載のデバイス。
- M-PHYプロトコルを使用して動作するように構成された電子デバイスであって、
前記M-PHYプロトコルに準拠した複数のデータパスを有する、前記電子デバイスを別のデバイスにインタフェースするための手段と、
前記インタフェースするための手段のM-PHY RXDNおよびRXDP差動データパスに電気的に結合された第1のデータ出力手段、ならびに
前記インタフェースするための手段のM-PHY TXDNおよびTXDP差動データパスに電気的に結合された第1のデータ入力手段
を含む接続手段を有するメモリカード型コネクタと
を含む、デバイス。 - 前記インタフェース手段が通信インタフェースを含む、請求項10に記載のデバイス。
- 前記接続手段が複数のピンを含む、請求項10に記載のデバイス。
- 他のピンをさらに含み、前記他のピンが挿入検出を可能にするように構成された、請求項12に記載のデバイス。
- 他のピンをさらに含み、前記他のピンがそれを通して電力を提供するように構成された、請求項12に記載のデバイス。
- 前記メモリカード型コネクタが、コンパクトフラッシュ(IおよびII)、セキュアデジタル(SD)(SD、miniSD、microSD、SDHC、miniSDHC、microSDHC、SDXC)、メモリスティック(スタンダード、Pro、Pro Duo、Pro-HG Duo、Micro(M2)、xC)、MultiMediaCard(MMC)(MMC、RS-MMC、MMCmobile、MMCplus、MMCmicro、eMMC)、シリアル周辺機器インタフェース(SPI)、xD(スタンダード、Type M、Type H、Type M+)、XQD、およびウルトラハイスピード(UHS:Ultra High Speed)(IおよびII)から成る群から選択される規格の1つに準拠する、請求項10に記載のデバイス。
- 他のピンをさらに含み、前記他のピンがそれを通してクロック信号を提供するように構成された、請求項12に記載のデバイス。
- M-PHYプロトコルを使用して動作するように構成された電子デバイスを第2のデバイスに接続する方法であって、
前記M-PHYプロトコルに準拠した複数のデータパスを提供するステップと、
複数のピンを有するメモリカード型コネクタを提供するステップと、
第1の差動データ出力ピンペアをM-PHY RXDNおよびRXDPデータパスに電気的に結合するステップと、
第1の差動データ入力ピンペアをM-PHY TXDNおよびTXDPデータパスに電気的に結合するステップと
を含む、方法。 - 前記メモリカード型コネクタの挿入を検出するステップをさらに含む、請求項17に記載の方法。
- 前記メモリカード型コネクタを通した電力をさらに含む、請求項17に記載の方法。
- 1つまたは複数の追加データチャネルを提供するステップをさらに含む、請求項17に記載の方法。
- M-PHYプロトコルを使用して動作するように構成された電子デバイスであって、
前記M-PHYプロトコルに準拠した複数のデータパスを有する通信インタフェースと、
前記通信インタフェースのM-PHY RXDNデータパスに電気的に結合された第1のデータ出力ピン、および
前記通信インタフェースのM-PHY TXDNデータパスに電気的に結合された第1のデータ入力ピン
を含む複数のピンを有するメモリカード型コネクタと
を含む、デバイス。
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361867353P | 2013-08-19 | 2013-08-19 | |
US201361867343P | 2013-08-19 | 2013-08-19 | |
US61/867,343 | 2013-08-19 | ||
US61/867,353 | 2013-08-19 | ||
US14/267,974 US9674310B2 (en) | 2013-08-19 | 2014-05-02 | Operating M-PHY based communications over mass storage-based interfaces, and related connectors, systems and methods |
US14/267,974 | 2014-05-02 | ||
PCT/US2014/051478 WO2015026716A1 (en) | 2013-08-19 | 2014-08-18 | Operating m-phy based communications over mass storage-based interfaces, and related connectors, systems and methods |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016532206A true JP2016532206A (ja) | 2016-10-13 |
JP2016532206A5 JP2016532206A5 (ja) | 2017-09-07 |
JP6549579B2 JP6549579B2 (ja) | 2019-07-24 |
Family
ID=52466809
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016515956A Active JP6069586B2 (ja) | 2013-08-19 | 2014-08-18 | 大容量記憶装置ベースのインターフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法 |
JP2016536351A Expired - Fee Related JP6549579B2 (ja) | 2013-08-19 | 2014-08-18 | 大容量記憶装置ベースのインタフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016515956A Active JP6069586B2 (ja) | 2013-08-19 | 2014-08-18 | 大容量記憶装置ベースのインターフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9137335B2 (ja) |
EP (2) | EP3036691A1 (ja) |
JP (2) | JP6069586B2 (ja) |
KR (2) | KR101678348B1 (ja) |
CN (2) | CN105474238B (ja) |
CA (2) | CA2918425A1 (ja) |
WO (2) | WO2015026717A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9552318B2 (en) * | 2014-06-04 | 2017-01-24 | Qualcomm Incorporated | Removable memory card type detection systems and methods |
KR20180077727A (ko) | 2016-12-29 | 2018-07-09 | 삼성전자주식회사 | 반도체 집적 회로 카드 및 이를 포함하는 통신 시스템 |
US11037042B2 (en) | 2016-12-29 | 2021-06-15 | Samsung Electronics Co., Ltd. | Semiconductor integrated circuit cards and communication systems including the same |
KR20190051530A (ko) | 2017-11-07 | 2019-05-15 | 에스케이하이닉스 주식회사 | 데이터 처리 시스템 및 데이터 처리 시스템의 동작 방법 |
US10353840B2 (en) | 2017-11-27 | 2019-07-16 | Motorola Solutions, Inc. | Secure digital format card having two interfaces to communicate with two processors |
US10940959B2 (en) * | 2018-10-05 | 2021-03-09 | Simmonds Precision Products, Inc. | Configurable distributed health monitoring system for a landing system |
CN111783484A (zh) * | 2019-04-04 | 2020-10-16 | 深圳市江波龙电子股份有限公司 | 一种存储卡的识别方法、电子设备以及计算机存储介质 |
JP2021162907A (ja) * | 2020-03-30 | 2021-10-11 | キヤノン株式会社 | 通信装置、制御方法、及びプログラム |
TW202236821A (zh) | 2021-03-08 | 2022-09-16 | 韓商愛思開海力士有限公司 | 用於一互連協定的功耗模式改變的資訊配置的方法、控制器以及儲存裝置 |
US11902366B2 (en) | 2022-05-25 | 2024-02-13 | Bank Of America Corporation | System for implementing dynamic multi-factor soft lock on user identifiers |
US20240126431A1 (en) * | 2022-10-14 | 2024-04-18 | Qualcomm Incorporated | Configurable flash memory physical interface in a host device |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003281477A (ja) * | 2002-03-25 | 2003-10-03 | Toshiba Corp | 電子機器、電子カード、及びカード識別方法 |
JP2005316868A (ja) * | 2004-04-30 | 2005-11-10 | Ricoh Co Ltd | カードアクセス装置及びそれを搭載する電子機器 |
US20120271985A1 (en) * | 2011-04-20 | 2012-10-25 | Samsung Electronics Co., Ltd. | Semiconductor memory system selectively storing data in non-volatile memories based on data characterstics |
JP2013050938A (ja) * | 2011-08-01 | 2013-03-14 | Toshiba Corp | メモリ・デバイス |
US20130191568A1 (en) * | 2012-01-23 | 2013-07-25 | Qualcomm Incorporated | Operating m-phy based communications over universal serial bus (usb) interface, and related cables, connectors, systems and methods |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5555510A (en) * | 1994-08-02 | 1996-09-10 | Intel Corporation | Automatic computer card insertion and removal algorithm |
US5589719A (en) * | 1995-03-10 | 1996-12-31 | Fiset; Peter D. | Card out of socket detector for IC cards |
US5568610A (en) * | 1995-05-15 | 1996-10-22 | Dell Usa, L.P. | Method and apparatus for detecting the insertion or removal of expansion cards using capacitive sensing |
US5805903A (en) * | 1996-05-21 | 1998-09-08 | Compaq Computer Corporation | Protection of computer system against incorrect card insertion during start-up |
US6062480A (en) * | 1998-07-20 | 2000-05-16 | Vlsi Technologies, Inc. | Hot docking system and methods for detecting and managing hot docking of bus cards |
FI107973B (fi) | 1999-03-11 | 2001-10-31 | Nokia Mobile Phones Ltd | Menetelmä ja välineet lisäkorttien käyttämiseksi matkaviestimessä |
TWI222028B (en) | 2002-06-07 | 2004-10-11 | Carry Computer Eng Co Ltd | Switching method and judgment method of common connector and terminals of memory card |
KR100440972B1 (ko) | 2002-07-27 | 2004-07-21 | 삼성전자주식회사 | 카드 삽입 인식에 의한 데이터 전송 상태 자동 설정 장치및 방법 |
US7664902B1 (en) | 2004-03-16 | 2010-02-16 | Super Talent Electronics, Inc. | Extended SD and microSD hosts and devices with USB-like high performance packetized interface and protocol |
US7464213B2 (en) | 2004-12-24 | 2008-12-09 | Sony Corporation | Memory adapter and unit including independent radio circuit and removable memory store |
JP4817836B2 (ja) * | 2004-12-27 | 2011-11-16 | 株式会社東芝 | カードおよびホスト機器 |
KR100589227B1 (ko) | 2005-05-23 | 2006-06-19 | 엠텍비젼 주식회사 | 메모리 인터페이스 공유 기능을 구비한 장치 및 그 공유방법 |
TWM328041U (en) | 2007-05-16 | 2008-03-01 | Genesys Logic Inc | Card reader controlling apparatus based on secure digital protocol |
US8359418B2 (en) | 2009-02-26 | 2013-01-22 | Sandisk Il Ltd. | Host device with USB interface |
US8301822B2 (en) | 2009-09-23 | 2012-10-30 | Sandisk Il Ltd. | Multi-protocol storage device bridge |
KR101679430B1 (ko) * | 2010-09-30 | 2016-11-25 | 삼성전자주식회사 | 휴대단말기에서 심카드의 삽입을 인식하는 방법 및 장치 |
US20120185663A1 (en) | 2011-01-14 | 2012-07-19 | Satoshi Yokoya | Memory Interface Converter |
DE112011105674T5 (de) * | 2011-09-28 | 2014-07-17 | Intel Corp. | Datenwiederherstellung bei niedriger Energie unter Verwendung von Übertaktung |
KR101911059B1 (ko) | 2011-10-18 | 2018-10-24 | 삼성전자주식회사 | Ufs 인터페이스의 테스트 방법 및 이의 테스트 방법으로 테스트를 수행하는 메모리 장치 |
US9081907B2 (en) * | 2012-10-29 | 2015-07-14 | Qualcomm Incorporated | Operating M-PHY based communications over peripheral component interconnect (PCI)-based interfaces, and related cables, connectors, systems and methods |
US20140244904A1 (en) | 2013-02-28 | 2014-08-28 | Kabushiki Kaisha Toshiba | Memory device and computer system |
US9086966B2 (en) * | 2013-03-15 | 2015-07-21 | Intel Corporation | Systems, apparatuses, and methods for handling timeouts |
US9563260B2 (en) * | 2013-03-15 | 2017-02-07 | Intel Corporation | Systems, apparatuses, and methods for synchronizing port entry into a low power state |
-
2014
- 2014-05-02 US US14/267,983 patent/US9137335B2/en active Active
- 2014-05-02 US US14/267,974 patent/US9674310B2/en active Active
- 2014-08-18 JP JP2016515956A patent/JP6069586B2/ja active Active
- 2014-08-18 CN CN201480045694.9A patent/CN105474238B/zh not_active Expired - Fee Related
- 2014-08-18 WO PCT/US2014/051482 patent/WO2015026717A1/en active Application Filing
- 2014-08-18 CA CA2918425A patent/CA2918425A1/en not_active Abandoned
- 2014-08-18 CA CA2917817A patent/CA2917817A1/en not_active Abandoned
- 2014-08-18 EP EP14759391.7A patent/EP3036691A1/en not_active Ceased
- 2014-08-18 CN CN201480045690.0A patent/CN105453108A/zh active Pending
- 2014-08-18 WO PCT/US2014/051478 patent/WO2015026716A1/en active Application Filing
- 2014-08-18 KR KR1020167005334A patent/KR101678348B1/ko active IP Right Grant
- 2014-08-18 KR KR1020167005332A patent/KR20160042921A/ko active IP Right Grant
- 2014-08-18 EP EP14759392.5A patent/EP3036682A1/en not_active Ceased
- 2014-08-18 JP JP2016536351A patent/JP6549579B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003281477A (ja) * | 2002-03-25 | 2003-10-03 | Toshiba Corp | 電子機器、電子カード、及びカード識別方法 |
JP2005316868A (ja) * | 2004-04-30 | 2005-11-10 | Ricoh Co Ltd | カードアクセス装置及びそれを搭載する電子機器 |
US20120271985A1 (en) * | 2011-04-20 | 2012-10-25 | Samsung Electronics Co., Ltd. | Semiconductor memory system selectively storing data in non-volatile memories based on data characterstics |
JP2013050938A (ja) * | 2011-08-01 | 2013-03-14 | Toshiba Corp | メモリ・デバイス |
US20130191568A1 (en) * | 2012-01-23 | 2013-07-25 | Qualcomm Incorporated | Operating m-phy based communications over universal serial bus (usb) interface, and related cables, connectors, systems and methods |
Also Published As
Publication number | Publication date |
---|---|
CN105453108A (zh) | 2016-03-30 |
US9674310B2 (en) | 2017-06-06 |
US20150049746A1 (en) | 2015-02-19 |
KR101678348B1 (ko) | 2016-11-21 |
KR20160029148A (ko) | 2016-03-14 |
CA2918425A1 (en) | 2015-02-26 |
EP3036691A1 (en) | 2016-06-29 |
KR20160042921A (ko) | 2016-04-20 |
CN105474238A (zh) | 2016-04-06 |
WO2015026717A1 (en) | 2015-02-26 |
EP3036682A1 (en) | 2016-06-29 |
CA2917817A1 (en) | 2015-02-26 |
US9137335B2 (en) | 2015-09-15 |
JP6069586B2 (ja) | 2017-02-01 |
WO2015026716A1 (en) | 2015-02-26 |
JP6549579B2 (ja) | 2019-07-24 |
CN105474238B (zh) | 2018-09-21 |
US20150052266A1 (en) | 2015-02-19 |
JP2016534420A (ja) | 2016-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6069586B2 (ja) | 大容量記憶装置ベースのインターフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法 | |
US9081907B2 (en) | Operating M-PHY based communications over peripheral component interconnect (PCI)-based interfaces, and related cables, connectors, systems and methods | |
US20130191568A1 (en) | Operating m-phy based communications over universal serial bus (usb) interface, and related cables, connectors, systems and methods | |
US10339089B2 (en) | Enhanced communications over a universal serial bus (USB) type-C cable | |
JP2011166720A (ja) | 複数バージョンのusbと互換性があるマザーボード及び関連方法 | |
JP2018536239A (ja) | ユニバーサルシリアルバス(usb)ケーブルにおけるデータフローの増大 | |
JP2019197598A (ja) | 低電圧セキュアデジタル(sd)インターフェースのためのシステムおよび方法 | |
CN106575140B (zh) | 用于实现从通用串行总线(usb)3.x主机对usb规范版本2.0(usb 2.0)便携式电子设备的更高电流充电的装置、方法和系统 | |
US9081908B2 (en) | Operating M-PHY based communications over serial advanced technology attachment (SATA)-based interface, and related cables, connectors, systems and methods |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170724 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170724 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180322 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180409 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180628 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190124 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190603 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190627 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6549579 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |