JP2016500166A - 自動化された選択的パワーサイクリングを介した計算サブシステムハードウェアリカバリ - Google Patents
自動化された選択的パワーサイクリングを介した計算サブシステムハードウェアリカバリ Download PDFInfo
- Publication number
- JP2016500166A JP2016500166A JP2015534457A JP2015534457A JP2016500166A JP 2016500166 A JP2016500166 A JP 2016500166A JP 2015534457 A JP2015534457 A JP 2015534457A JP 2015534457 A JP2015534457 A JP 2015534457A JP 2016500166 A JP2016500166 A JP 2016500166A
- Authority
- JP
- Japan
- Prior art keywords
- component
- power
- processor circuit
- controller
- inoperable
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001351 cycling effect Effects 0.000 title claims abstract description 38
- 238000011084 recovery Methods 0.000 title description 2
- 238000003860 storage Methods 0.000 claims abstract description 108
- 239000004020 conductor Substances 0.000 claims description 97
- 238000000034 method Methods 0.000 claims description 49
- 230000004044 response Effects 0.000 claims description 10
- 238000012544 monitoring process Methods 0.000 claims description 7
- 230000011664 signaling Effects 0.000 abstract description 11
- 238000012545 processing Methods 0.000 description 35
- 230000008878 coupling Effects 0.000 description 24
- 238000010168 coupling process Methods 0.000 description 24
- 238000005859 coupling reaction Methods 0.000 description 24
- 238000005516 engineering process Methods 0.000 description 20
- 230000006870 function Effects 0.000 description 18
- 230000008569 process Effects 0.000 description 13
- 238000004891 communication Methods 0.000 description 10
- 230000003287 optical effect Effects 0.000 description 7
- 239000007787 solid Substances 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 239000000872 buffer Substances 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000008921 facial expression Effects 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 230000000644 propagated effect Effects 0.000 description 2
- 230000003252 repetitive effect Effects 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- FMFKNGWZEQOWNK-UHFFFAOYSA-N 1-butoxypropan-2-yl 2-(2,4,5-trichlorophenoxy)propanoate Chemical compound CCCCOCC(C)OC(=O)C(C)OC1=CC(Cl)=C(Cl)C=C1Cl FMFKNGWZEQOWNK-UHFFFAOYSA-N 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000000446 fuel Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000003340 mental effect Effects 0.000 description 1
- 238000003801 milling Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000004549 pulsed laser deposition Methods 0.000 description 1
- 210000001747 pupil Anatomy 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- 230000001755 vocal effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/266—Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Computer Hardware Design (AREA)
- Power Sources (AREA)
- Debugging And Monitoring (AREA)
Abstract
Description
少なくとも制御ルーチン240を実行する際、プロセッサ回路250は、動作不能になったコンポーネントのインスタンスを検出するため、ストレージコントローラ165c、ディスプレイインタフェース185及びインタフェースコントローラ195a〜bのそれぞれを繰り返しモニタさせる。対応して、プロセッサ回路250は、パワーコンダクタ116〜119の関連するものにおけるコントローラ200によって電源110からこれらのコンポーネントに1つに供給される電力を、これらのコンポーネントのその他への電力の供給を維持しながらサイクル処理させる(例えば、電力の供給を一時的に止め、その後に電力の供給を再開するなど)。各コンポーネント165c,185,195a〜bは、“オン”又は“電源オン”されると(例えば、電力が供給されるなど)、自らを既知の初期状態に初期化するロジックを搭載する。従って、パワーコンダクタ116〜119の関連するものにおける電力の供給のサイクル処理は、動作不能状態になったとして検出されるコンポーネントの1つを既知の初期状態に配置させる。その後、これらのコンポーネントの1つに関連するデバイスドライバは、計算装置1000のユーザにより指示された機能を実行する際に利用するコンポーネントの1つをプロセッサ回路150に完全にリターンさせるため通知される。
Claims (30)
- コントローラプロセッサ回路と、
デジタルロジックを有し、前記コントローラプロセッサ回路により制御される電力が供給される第1コンポーネントと、
デジタルロジックを有し、前記コントローラプロセッサ回路により制御される電力が供給される第2コンポーネントと、
前記コントローラプロセッサ回路に通信接続され、前記コントローラプロセッサ回路上で実行される命令を格納するよう構成されるコントローラストレージと、
を有する装置であって、
前記命令は、
前記第1コンポーネントが動作不能であることを示す信号を受信するステップと、
前記信号に基づき前記第2コンポーネントに電力を供給することを継続しながら前記第1コンポーネントへの電力をサイクル処理するステップと、
を実行するためのものである装置。 - 前記コントローラプロセッサ回路は、前記第1コンポーネント及び前記第2コンポーネントに接続され、
前記コントローラプロセッサ回路上で実行される命令は、前記第1コンポーネント又は前記第2コンポーネントの何れかが動作不能であることを通知するため、前記第1及び第2コンポーネントから受信した信号を繰り返しモニタするステップを実行するためのものである、請求項1記載の装置。 - 前記第1コンポーネントが動作不能であることを示す信号は、前記第1コンポーネントから受信され、前記第1コンポーネントのレジスタのビットの値の通知を含む、請求項2記載の装置。
- 前記コントローラプロセッサ回路は、バスを介し前記第1コンポーネントに接続され、
前記コントローラプロセッサ回路上で実行される命令は、
前記バス上のバスマスタの役割を想定するステップと、
前記第1コンポーネントのレジスタを読み出すステップと、
を実行するためのものであり、
前記第1コンポーネントが動作不能であることを示す信号は、前記レジスタの読み出しを介し受信され、前記レジスタのビットの値の通知を含む、請求項1記載の装置。 - メインプロセッサ回路を有し、
前記コントローラプロセッサ回路上で実行される命令は、前記第1コンポーネントが動作不能であることを示す信号を前記メインプロセッサ回路から受信するステップを実行するためのものである、請求項1記載の装置。 - 前記第1コンポーネントに電力を供給する第1及び第2パワーコンダクタを有し、
前記コントローラプロセッサ回路上で実行される命令は、
前記第1パワーコンダクタを介し前記第1コンポーネントへの電力の供給を停止するステップと、
前記第1パワーコンダクタを介した電力の供給の停止後、前記第2パワーコンダクタを介し前記第1コンポーネントへの電力の供給を停止するステップと、
前記第1パワーコンダクタと前記第2パワーコンダクタとの双方を介した電力の供給の停止後、前記第2パワーコンダクタを介した前記第1コンポーネントへの電力の供給を再開するステップと、
前記第2パワーコンダクタを介した電力の供給の再開後、前記第1パワーコンダクタを介した前記第1コンポーネントへの電力の供給を再開するステップと、
を実行するためのものである、請求項1記載の装置。 - 前記コントローラプロセッサ回路上で実行される命令は、
前記第1コンポーネントに供給される電力のサイクル処理前、前記第1コンポーネントに供給される電力をデバイスに供給することを前記第1コンポーネントに停止させるため、前記第1コンポーネントのレジスタにアクセスするステップと、
前記第1コンポーネントに提供される電力のサイクル処理後、前記第1コンポーネントに供給される電力の前記デバイスへの供給を前記第1コンポーネントに再開させるため、前記第1コンポーネントのレジスタにアクセスするステップと、
を実行するためのものである、請求項1記載の装置。 - メインプロセッサ回路を有し、
前記コントローラプロセッサ回路上で実行される命令は、
前記第1コンポーネントが動作不能であるという通知を前記メインプロセッサ回路に提供するステップと、
前記第1コンポーネントをリセットするための前記メインプロセッサ回路による試みが成功しなかったという通知を前記メインプロセッサ回路から受信するステップと、
を実行するためのものである、請求項1記載の装置。 - メインプロセッサ回路を有し、
前記コントローラプロセッサ回路上で実行される命令は、前記第1コンポーネントに供給される電力がサイクル処理されたという通知を前記メインプロセッサ回路に提供するステップを実行するためのものである、請求項1記載の装置。 - メインプロセッサ回路と、
コントローラと、
前記メインプロセッサ回路に通信接続され、前記メインプロセッサ回路上で実行される命令を格納するよう構成されるメインストレージと、
を有する装置であって、
前記命令は、
第1コンポーネントが動作不能であるという通知を受信するステップであって、前記第1コンポーネントはデジタルロジックを有し、前記コントローラにより制御される電力が供給される、受信するステップと、
前記通知に基づき第2コンポーネントに電力を供給することを継続しながら、前記第1コンポーネントに供給される電力をサイクル処理するための信号を前記コントローラに送信するステップであって、前記第2コンポーネントはデジタルロジックを有し、前記コントローラにより制御される電力が供給される、送信するステップと、
を実行するためのものである装置。 - 前記メインプロセッサ回路は、前記第1コンポーネント及び前記第2コンポーネントに接続され、
前記メインプロセッサ回路上で実行される命令は、前記第1コンポーネント又は前記第2コンポーネントの何れかが動作不能であることを通知するため、前記第1及び第2コンポーネントから受信した信号を繰り返しモニタするステップを実行するためのものである、請求項10記載の装置。 - 前記第1コンポーネントが動作不能であるという通知は、前記第1コンポーネントのレジスタのビットの値の通知を有する、請求項11記載の装置。
- 前記第1コンポーネントが動作不能であるという通知は、前記コントローラから受信される、請求項10記載の装置。
- 前記メインプロセッサ回路上で実行される命令は、前記第1コンポーネントのレジスタにアクセスすることによって、前記第1コンポーネントをリセットすることを試みるステップを実行するためのものである、請求項10記載の装置。
- 前記メインプロセッサ回路上で実行される命令は、前記第1コンポーネントをリセットするための試みの失敗に応答して、前記第1コンポーネントに供給される電力をサイクル処理するための信号を送信するステップを実行するためのものである、請求項14記載の装置。
- 前記メインプロセッサ回路上で実行される命令は、
前記第1コンポーネントに供給される電力がサイクル処理されたという通知を前記コントローラから受信するステップと、
前記第1コンポーネントに供給される電力がサイクル処理されたという通知の受信に応答して、前記第1コンポーネントを使用に設定するステップと、
を実行するためのものである、請求項10記載の装置。 - コンピュータにより実現される方法であって、
計算装置の第1コンポーネントが動作不能であることを示す信号を受信するステップと、
前記計算装置の第2コンポーネントに電力を供給することを継続しながら、前記第1コンポーネントに供給される電力をサイクル処理するステップと、
を有する方法。 - 前記第1コンポーネント又は前記第2コンポーネントの何れかが動作不能であることを通知するため、前記第1及び第2コンポーネントから受信される信号を繰り返しモニタするステップを有する、請求項17記載の方法。
- 前記第1コンポーネントが動作不能であることを通知する信号は、前記第1コンポーネントから受信され、前記第1コンポーネントのレジスタのビットの値の通知を有する、請求項18記載の方法。
- 前記第1コンポーネントが動作不能であることを通知する信号を前記計算装置のメインプロセッサ回路から受信するステップを有する、請求項17記載の方法。
- 第1パワーコンダクタを介し前記第1コンポーネントへの電力の供給を停止し、
前記第1パワーコンダクタを介した電力の供給の停止後、第2パワーコンダクタを介し前記第1コンポーネントへの電力の供給を停止し、
前記第1パワーコンダクタと前記第2パワーコンダクタとの双方を介した電力の供給の停止後、前記第2パワーコンダクタを介した前記第1コンポーネントへの電力の供給を再開し、
前記第2パワーコンダクタを介した電力の供給の再開後、前記第1パワーコンダクタを介した前記第1コンポーネントへの電力の供給を再開することによって、
前記第1コンポーネントに供給される電力をサイクル処理するステップを有する、請求項17記載の方法。 - 前記第1コンポーネントに供給される電力のサイクル処理前、前記第1コンポーネントに供給される電力をデバイスに供給することを前記第1コンポーネントに停止させるため、前記第1コンポーネントのレジスタにアクセスするステップと、
前記第1コンポーネントに提供される電力のサイクル処理後、前記第1コンポーネントに供給される電力の前記デバイスへの供給を前記第1コンポーネントに再開させるため、前記第1コンポーネントのレジスタにアクセスするステップと、
を有する、請求項17記載の方法。 - 前記第1コンポーネントが動作不能であるという通知を前記計算装置のメインプロセッサ回路に提供するステップと、
前記第1コンポーネントをリセットするための前記メインプロセッサ回路による試みが成功しなかったという通知を前記メインプロセッサ回路から受信するステップと、
を有する、請求項17記載の方法。 - 前記第1コンポーネントに供給される電力がサイクル処理されたという通知を前記計算装置のメインプロセッサ回路に提供するステップを有する、請求項17記載の方法。
- ロジックを有するコントローラを有する装置であって、
前記ロジックは、
第1コンポーネントが動作不能であることを通知する信号を受信するステップであって、前記第1コンポーネントはデジタルロジックを有し、少なくとも第1パワースイッチデバイスを介し前記コントローラにより制御される電力が供給される、受信するステップと、
前記信号に基づき第2コンポーネントに電力を供給することを継続しながら、前記第1コンポーネントへの電力をサイクル処理するステップであって、前記第2コンポーネントはデジタルロジックを有し、少なくとも第2パワースイッチデバイスを介し前記コントローラにより制御される電力が供給される、サイクル処理するステップと、
を前記コントローラに実行させる装置。 - 前記コントローラは、前記第1コンポーネント及び前記第2コンポーネントに接続され、
前記コントローラは、前記第1コンポーネント又は前記第2コンポーネントの何れかが動作不能であることを通知するため、前記第1及び第2コンポーネントから受信される信号を繰り返しモニタするステップを実行する、請求項25記載の装置。 - 前記コントローラは、バスを介し前記第1コンポーネントに接続され、
前記バス上のバスマスタの役割を想定するステップと、
前記第1コンポーネントのレジスタを読み出すステップであって、前記第1コンポーネントが動作不能であることを示す信号が前記レジスタを読み出すことを介し受信され、前記レジスタのビットの値の通知を有する、読み出すステップと、
を実行する、請求項25記載の装置。 - メインプロセッサ回路を有し、
前記コントローラは、前記第1コンポーネントが動作不能であることを示す信号を前記メインプロセッサ回路から受信するステップを実行する、請求項25記載の装置。 - 前記少なくとも第1パワースイッチデバイスは、第1パワーコンダクタを介し前記第1コンポーネントに電力を供給するよう動作する第1スイッチデバイスと、第2パワーコンダクタを介し前記第1コンポーネントに電力を供給するよう動作する第2スイッチデバイスとを有し、
前記コントローラは、
前記第1パワーコンダクタを介した前記第1コンポーネントへの電力の供給を停止するよう前記第1パワースイッチデバイスを動作させるステップと、
前記第1パワーコンダクタを介した電力の供給の停止後、前記第2パワーコンダクタを介した前記第1コンポーネントへの電力の供給を停止するよう前記第2パワースイッチデバイスを動作させるステップと、
前記第1パワーコンダクタと前記第2パワーコンダクタとの双方を介した電力の供給の停止後、前記第2パワーコンダクタを介した前記第1コンポーネントへの電力の供給を再開するよう前記第2パワースイッチデバイスを動作させるステップと、
前記第2パワーコンダクタを介した電力の供給の再開後、前記第1パワーコンダクタを介した前記第1コンポーネントへの電力の供給を再開するよう前記第1パワースイッチデバイスを動作させるステップと、
を実行する、請求項25記載の装置。 - 前記コントローラは、前記少なくとも第1パワースイッチデバイスと前記少なくとも第2パワースイッチデバイスとを有する、請求項1記載の装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IN4471CH2012 | 2012-10-26 | ||
IN4471/CHE/2012 | 2012-10-26 | ||
PCT/US2012/072085 WO2014065841A1 (en) | 2012-10-26 | 2012-12-28 | Computing subsystem hardware recoveryvia automated selective power cycling |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016500166A true JP2016500166A (ja) | 2016-01-07 |
JP6151362B2 JP6151362B2 (ja) | 2017-06-21 |
Family
ID=50545047
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015534457A Active JP6151362B2 (ja) | 2012-10-26 | 2012-12-28 | 自動化された選択的パワーサイクリングを介した計算サブシステムハードウェアリカバリ |
Country Status (5)
Country | Link |
---|---|
US (1) | US9766676B2 (ja) |
JP (1) | JP6151362B2 (ja) |
KR (1) | KR101764657B1 (ja) |
CN (1) | CN104641312B (ja) |
WO (1) | WO2014065841A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9939865B2 (en) | 2014-06-13 | 2018-04-10 | Seagate Technology Llc | Selective storage resource powering for data transfer management |
US9396070B2 (en) | 2014-09-11 | 2016-07-19 | Qualcomm Incorporated | System and method for system-on-a-chip subsystem external access detection and recovery |
US10467172B2 (en) | 2016-06-01 | 2019-11-05 | Seagate Technology Llc | Interconnect for shared control electronics |
US10725851B2 (en) | 2018-04-27 | 2020-07-28 | Seagate Technology Llc | Storage device self-recovery exception engine |
US12093546B2 (en) | 2021-03-02 | 2024-09-17 | Seagate Technology Llc | Operating multiple storage devices using NVM interface |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04153810A (ja) * | 1990-10-18 | 1992-05-27 | Fujitsu Ltd | 異常処理方式 |
JP2001184138A (ja) * | 1999-12-24 | 2001-07-06 | Toshiba Corp | ハードウェアシステムとその障害解消方法 |
JP2001202162A (ja) * | 2000-01-19 | 2001-07-27 | Pfu Ltd | 端末装置のリモート電源制御の2重化方法およびリモート電源制御が2重化された端末装置ならびに記録媒体 |
JP2001257694A (ja) * | 2000-03-09 | 2001-09-21 | Auto Network Gijutsu Kenkyusho:Kk | 情報電源管理装置 |
JP2004266661A (ja) * | 2003-03-03 | 2004-09-24 | Ricoh Co Ltd | 画像形成装置 |
JP2006309317A (ja) * | 2005-04-26 | 2006-11-09 | Hitachi Ltd | ストレージシステム及びその制御方法 |
JP2011238231A (ja) * | 2010-05-07 | 2011-11-24 | Samsung Electronics Co Ltd | システムオンチップ、それを含む装置、及び該システムオンチップの電力制御方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5398265A (en) * | 1988-11-10 | 1995-03-14 | Hughes Aircraft Company | Computer subsystem reset by address dependent RC discharge |
US6625740B1 (en) * | 2000-01-13 | 2003-09-23 | Cirrus Logic, Inc. | Dynamically activating and deactivating selected circuit blocks of a data processing integrated circuit during execution of instructions according to power code bits appended to selected instructions |
US7111201B2 (en) | 2000-05-19 | 2006-09-19 | Self Repairing Computers, Inc. | Self repairing computer detecting need for repair and having switched protected storage |
US7502817B2 (en) * | 2001-10-26 | 2009-03-10 | Qualcomm Incorporated | Method and apparatus for partitioning memory in a telecommunication device |
US7350087B2 (en) * | 2003-03-31 | 2008-03-25 | Intel Corporation | System and method of message-based power management |
US20070006294A1 (en) * | 2005-06-30 | 2007-01-04 | Hunter G K | Secure flow control for a data flow in a computer and data flow in a computer network |
US7774633B1 (en) * | 2006-12-21 | 2010-08-10 | Google Inc. | Controlled power cycling in computing devices |
TW200947204A (en) | 2008-05-02 | 2009-11-16 | Inventec Corp | A power recovery server device and method thereof |
US8954977B2 (en) * | 2008-12-09 | 2015-02-10 | Intel Corporation | Software-based thread remapping for power savings |
US8053925B2 (en) * | 2009-02-04 | 2011-11-08 | Astronics Advanced Electronic Systems Corp. | Modulation monitor and control |
US8719613B2 (en) * | 2010-01-28 | 2014-05-06 | Futurewei Technologies, Inc. | Single-wire serial interface with delay module for full clock rate data communication between master and slave devices |
-
2012
- 2012-12-28 US US14/129,538 patent/US9766676B2/en active Active
- 2012-12-28 CN CN201280076073.8A patent/CN104641312B/zh not_active Expired - Fee Related
- 2012-12-28 WO PCT/US2012/072085 patent/WO2014065841A1/en active Application Filing
- 2012-12-28 JP JP2015534457A patent/JP6151362B2/ja active Active
- 2012-12-28 KR KR1020157007496A patent/KR101764657B1/ko active IP Right Grant
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04153810A (ja) * | 1990-10-18 | 1992-05-27 | Fujitsu Ltd | 異常処理方式 |
JP2001184138A (ja) * | 1999-12-24 | 2001-07-06 | Toshiba Corp | ハードウェアシステムとその障害解消方法 |
JP2001202162A (ja) * | 2000-01-19 | 2001-07-27 | Pfu Ltd | 端末装置のリモート電源制御の2重化方法およびリモート電源制御が2重化された端末装置ならびに記録媒体 |
JP2001257694A (ja) * | 2000-03-09 | 2001-09-21 | Auto Network Gijutsu Kenkyusho:Kk | 情報電源管理装置 |
JP2004266661A (ja) * | 2003-03-03 | 2004-09-24 | Ricoh Co Ltd | 画像形成装置 |
JP2006309317A (ja) * | 2005-04-26 | 2006-11-09 | Hitachi Ltd | ストレージシステム及びその制御方法 |
JP2011238231A (ja) * | 2010-05-07 | 2011-11-24 | Samsung Electronics Co Ltd | システムオンチップ、それを含む装置、及び該システムオンチップの電力制御方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2014065841A1 (en) | 2014-05-01 |
US20150220126A1 (en) | 2015-08-06 |
KR20150048811A (ko) | 2015-05-07 |
US9766676B2 (en) | 2017-09-19 |
CN104641312B (zh) | 2018-10-19 |
JP6151362B2 (ja) | 2017-06-21 |
KR101764657B1 (ko) | 2017-08-03 |
CN104641312A (zh) | 2015-05-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3238077B1 (en) | Fault tolerant automatic dual in-line memory module refresh | |
JP6333965B2 (ja) | ウェイクロック使用を追跡する技術 | |
US8433833B2 (en) | Dynamic reassignment for I/O transfers using a completion queue | |
US9983812B1 (en) | Automated node failure detection in an active/hot-standby storage cluster | |
JP6151362B2 (ja) | 自動化された選択的パワーサイクリングを介した計算サブシステムハードウェアリカバリ | |
US7478187B2 (en) | System and method for information handling system hot insertion of external graphics | |
KR20170131738A (ko) | 적응 인터럽트 제어를 수행하는 컴퓨터 시스템 및 그것의 인터럽트 제어 방법 | |
WO2014105611A1 (en) | Mixed cell type battery module and uses thereof | |
US20160034020A1 (en) | Staged power distribution control | |
US20170195378A1 (en) | Multiple-device screen capture | |
BR102014005665A2 (pt) | Técnicas para economia de energia em cargas de trabalho | |
US11302405B2 (en) | System approach to reduce stable threshold voltage (Vt) read disturb degradation | |
KR20170013882A (ko) | 플래시 메모리 기반 저장 디바이스의 멀티 호스트 전력 제어기(mhpc) | |
US9891846B2 (en) | System and method for preventing solid state drive corruption after dirty shutdown power loss | |
US20170371785A1 (en) | Techniques for Write Commands to a Storage Device | |
CN105190577A (zh) | 合并存储器访问请求 | |
US10978171B2 (en) | Identification of susceptibility to induced charge leakage | |
US20210096634A1 (en) | Reducing power consumption in nonvolatile memory due to standby leakage current | |
US9342134B2 (en) | Power consumption reduction in a computing device | |
WO2018112738A1 (en) | Power state management | |
WO2021026868A1 (en) | Methods and apparatus to recover a mobile device when a command-mode panel timing synchronization signal is lost | |
CN106815008A (zh) | 系统暂停方法、系统回复方法及应用其的计算机系统 | |
JP2016522502A (ja) | クイックレスポンス静電容量方式タッチスクリーンデバイス | |
US20190385567A1 (en) | Display processing blinking operation | |
US8605565B2 (en) | Information processing apparatus and operation control method of an information processing apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160427 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160510 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160809 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20161129 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170329 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20170404 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170425 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170524 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6151362 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |