JP2015079493A5 - - Google Patents

Download PDF

Info

Publication number
JP2015079493A5
JP2015079493A5 JP2014188834A JP2014188834A JP2015079493A5 JP 2015079493 A5 JP2015079493 A5 JP 2015079493A5 JP 2014188834 A JP2014188834 A JP 2014188834A JP 2014188834 A JP2014188834 A JP 2014188834A JP 2015079493 A5 JP2015079493 A5 JP 2015079493A5
Authority
JP
Japan
Prior art keywords
data store
section
version
ancestor
target
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014188834A
Other languages
English (en)
Other versions
JP2015079493A (ja
JP6352744B2 (ja
Filing date
Publication date
Priority claimed from US14/036,734 external-priority patent/US9557989B2/en
Application filed filed Critical
Publication of JP2015079493A publication Critical patent/JP2015079493A/ja
Publication of JP2015079493A5 publication Critical patent/JP2015079493A5/ja
Application granted granted Critical
Publication of JP6352744B2 publication Critical patent/JP6352744B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (14)

  1. 集積回路(IC)設計情報を管理するための、コンピュータによって実施される方法であって、
    第1のデータストア内で対象IC設計情報の第1のバージョンを表現するステップと、
    第2のデータストア内で前記対象IC設計情報の第2のバージョンを表現するステップ
    と、
    前記第1のデータストアを複数のセクションに分割するステップであって、各セクションは前記第1のバージョンにおける前記対象IC設計情報の一部分を表すそれぞれのオブジェクトを保持する、該ステップと、
    前記第2のデータストアを前記第1のデータストアの前記複数のセクションに対応するセクションに分割するステップであって、前記第2のデータストアの各セクションは前記第2のバージョンにおける前記対象IC設計情報の一部分を表すそれぞれのオブジェクトを保持する、該ステップと、
    各セクションについて、前記オブジェクトの態様に従って前記セクション内の各オブジェクトに鍵を割り当てるステップであって、前記鍵の割当ては、
    (a)同じ鍵が、
    (i)前記第1のデータストア内のセクション内の対象オブジェクトと、
    (ii)前記第1のデータストア内の前記対象オブジェクトに対応するオブジェクトである前記第2のデータストア内の対応するセクション内のオブジェクトとに割り当てられ、
    (b)それぞれの鍵が、別途鍵が割り当てられていない各オブジェクトに割り当てられるという結果になる、該ステップと、
    各所与のセクションについて、前記第1のデータストア内の前記セクション内の前記オブジェクトの鍵、および前記第2のデータストア内の対応するセクション内の前記オブジェクトの鍵に基づいて、第1の比較を実施することによって、前記セクションのオブジェクトが追加、削除、または修正されているかどうか決定するステップと、
    前記第1のデータストア内の各所与のオブジェクト、および前記第2のデータストア内で前記同じ鍵を共有するその対応するオブジェクトについて、1または複数のオブジェクトの相違を決定する第2の比較を実施するステップと、
    前記第1の比較および前記第2の比較の結果に基づいて、前記第1のデータストア内の前記対象IC設計情報の前記第1のバージョンと前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンとの間の1または複数の相違を提示するステップと
    を備えたことを特徴とする方法。
  2. エンドユーザが前記1または複数の相違のうちの少なくとも1つの相違セットを選択することを可能にするステップと、
    前記エンドユーザが前記選択された相違セットを前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンに適用することを可能にするステップと
    をさらに備えたことを特徴とする請求項1に記載のコンピュータによって実施される方法。
  3. 前記1または複数の相違がテキストによるフォーマットでエンドユーザに提示されることを特徴とする請求項1に記載のコンピュータによって実施される方法。
  4. 前記1または複数の相違がグラフィカル表現上で各相違を強調表示することによってエンドユーザに提示されることを特徴とする請求項1に記載のコンピュータによって実施される方法。
  5. 各オブジェクトに鍵を割り当てるステップは、前記オブジェクトの位置情報とプロパティ情報の任意の組合せに基づいて前記鍵を割り当てるステップを含むことを特徴とする請求項1に記載のコンピュータによって実施される方法。
  6. 先祖データストア内の前記対象IC設計情報の先祖バージョンを表現するステップであって、前記第1のバージョンおよび前記第2のバージョンは、前記先祖バージョンからのものである、該ステップと、
    前記先祖データストアを、前記第1のデータストアおよび前記第2のデータストアのうちの前記複数のセクションに対応するセクションに分割するステップであって、前記先祖データストアの各セクションは、前記先祖バージョン内の前記IC設計情報の一部分を表すそれぞれのオブジェクトを保持する、該ステップと、
    前記先祖データストア内の各セクションについて、前記オブジェクトの態様に従って各オブジェクトに鍵を割り当てるステップであって、前記先祖データストアの各セクションについて、
    (1)同じ鍵が、前記先祖データストアの前記セクション内の所与のオブジェクトと、前記先祖データストア内の前記所与のオブジェクトに対応する前記第1のデータストアおよび前記第2のデータストアの対応するセクション内の対応するオブジェクトとに割り当てられ、および、
    (2)それぞれの鍵が、前記先祖データストアの前記セクション内の残りのオブジェクトに割り当てられるという結果になる、該ステップと、
    各所与のセクションについて、前記第1のデータストアおよび前記第2のデータストア内の前記セクション内の前記オブジェクトの鍵、ならびに前記先祖データストア内の対応するセクション内の前記オブジェクトの鍵に基づいて、第3の比較を実施することによって、前記セクションのオブジェクトが追加、削除、または修正されているかどうか決定するステップと、
    前記第1のデータストアおよび前記第2のデータストア内の各所与のオブジェクト、ならびに前記先祖データストア内で前記同じ鍵を共有するその対応するオブジェクトについて、1または複数のそれぞれのオブジェクトの相違を決定する第4の比較を実施するステップと、
    前記第3の比較および前記第4の比較の結果に基づいて、前記先祖データストア内の前記対象IC設計情報の前記先祖バージョンと、前記第1のデータストア内の前記対象IC設計情報の前記第1のバージョンおよび前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンのうちの少なくとも1つとの間の少なくとも1つの相違を提示するステップと、
    エンドユーザが前記少なくとも1つの相違のうちの少なくとも1つの、それぞれの相違セットを選択することを可能にするステップと、
    前記エンドユーザが前記選択されたそれぞれの相違セットを前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンに適用することを可能にするステップとをさらに備えたことを特徴とする請求項1に記載のコンピュータによって実施される方法。
  7. 集積回路(IC)設計情報を管理するための、コンピュータによって実施されるシステムであって、
    第1のデータストア内で対象IC設計情報の第1のバージョンを表現するように構成されたデータモジュールであって、
    前記データモジュールは第2のデータストア内で前記対象IC設計情報の第2のバージョンを表現するようにさらに構成された、該データモジュールと、
    前記第1のデータストアを複数のセクションに分割するように構成された分割モジュールであって、各セクションは前記第1のバージョンにおける前記対象IC設計情報の一部分を表すそれぞれのオブジェクトを保持し、
    前記分割モジュールは、前記第2のデータストアを前記第1のデータストアの前記複数のセクションに対応するセクションに分割するようにさらに構成され、前記第2のデータストアの各セクションは前記第2のバージョンにおける前記対象IC設計情報の一部分を表すそれぞれのオブジェクトを保持する、該分割モジュールと、
    各セクションについて、前記オブジェクトの態様に従って前記セクション内の各オブジェクトに鍵を割り当てるように構成された制御モジュールであって、前記制御モジュールによる鍵の割当ては、
    (a)同じ鍵が、制御モジュールによって、
    (i)前記第1のデータストア内のセクション内の対象オブジェクトと、
    (ii)前記第1のデータストア内の前記対象オブジェクトに対応するオブジェクトである前記第2のデータストア内の対応するセクション内のオブジェクトとに割り当てられ、および、
    (b)それぞれの鍵が、前記制御モジュールによって、別途制御モジュールによって鍵が割り当てられていない各オブジェクトに割り当てられるという結果になり、
    前記制御モジュールは、各所与のセクションについて、前記第1のデータストア内の前記セクション内の前記オブジェクトの鍵、および前記第2のデータストア内の対応するセクション内の前記オブジェクトの鍵に基づいて、第1の比較を実施することによって、前記セクションのオブジェクトが追加、削除、または修正されているかどうか決定するようにさらに構成され、
    前記制御モジュールは、前記第1のデータストア内の各所与のオブジェクト、および前記第2のデータストア内で前記同じ鍵を共有するその対応するオブジェクトについて、1または複数のオブジェクトの相違を決定する第2の比較を実施するようにさらに構成された、該制御モジュールと、
    前記第1の比較および前記第2の比較の結果に基づいて、前記第1のデータストア内の前記対象IC設計情報の前記第1のバージョンと前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンとの間の1または複数の相違を提示するように構成された表示モジュールと
    を備えたことを特徴とするシステム。
  8. 前記制御モジュールは、エンドユーザが前記1または複数の相違のうちの少なくとも1つの相違セットを選択することを可能にするようにさらに構成され、
    前記制御モジュールは、前記エンドユーザが前記選択された相違セットを前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンに適用することを可能にするようにさらに構成されたことを特徴とする請求項7に記載のコンピュータによって実施されるシステム。
  9. 前記表示モジュールは、前記1または複数の相違をテキストによるフォーマットでエンドユーザに提示するようにさらに構成されたことを特徴とする請求項7に記載のコンピュータによって実施されるシステム。
  10. 前記表示モジュールは、前記1または複数の相違を、グラフィカル表現上で各相違を強調表示することによってエンドユーザに提示するようにさらに構成されたことを特徴とする請求項7に記載のコンピュータによって実施されるシステム。
  11. 前記制御モジュールは、各オブジェクトに鍵を割り当てるようにさらに構成され、前記制御モジュールは、前記オブジェクトの位置情報とプロパティ情報の任意の組合せに基づいて前記鍵を割り当てることを特徴とする請求項7に記載のコンピュータによって実施されるシステム。
  12. 前記データモジュールは、先祖データストア内の前記対象IC設計情報の先祖バージョンを表現するようにさらに構成され、前記第1のバージョンおよび前記第2のバージョンは、前記先祖バージョンからのものであり、
    前記分割モジュールは、前記先祖データストアを、前記第1のデータストアおよび前記第2のデータストアのうちの前記複数のセクションに対応するセクションに分割するようにさらに構成され、前記先祖データストアの各セクションは前記先祖バージョン内の前記IC設計情報の一部分を表すそれぞれのオブジェクトを保持し、
    前記制御モジュールは、前記先祖データストア内の各セクションについて、前記オブジェクトの態様に従って各オブジェクトに鍵を割り当て、前記先祖データストアの各セクションについて、
    (1)同じ鍵が、前記制御モジュールによって、前記先祖データストアの前記セクション内の所与のオブジェクトと、前記先祖データストア内の前記所与のオブジェクトに対応する前記第1のデータストアおよび前記第2のデータストアの対応するセクション内の対応するオブジェクトとに割り当てられ、および、
    (2)それぞれの鍵が、前記制御モジュールによって、前記先祖データストアの前記セクション内の残りのオブジェクトに割り当てられるという結果になり、
    前記制御モジュールは、各所与のセクションについて、前記第1のデータストアおよび前記第2のデータストア内の前記セクション内の前記オブジェクトの鍵、ならびに前記先祖データストア内の対応するセクション内の前記オブジェクトの鍵に基づいて、第3の比較を実施することによって、前記セクションのオブジェクトが追加、削除、または修正されているかどうか決定するようにさらに構成され、
    前記制御モジュールは、前記第1のデータストアおよび前記第2のデータストア内の各所与のオブジェクト、ならびに前記先祖データストア内で前記同じ鍵を共有するその対応するオブジェクトについて、第4の比較を実施するようにさらに構成され、該さらなる比較は1または複数のそれぞれのオブジェクトの相違を決定し、
    前記表示モジュールは、第3の比較および第4の比較の結果に基づいて、前記先祖データストア内の前記対象IC設計情報の前記先祖バージョンと、前記第1のデータストア内の前記対象IC設計情報の前記第1のバージョンおよび前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンのうちの少なくとも1つとの間の少なくとも1つの相違を提示するようにさらに構成され、
    前記制御モジュールは、エンドユーザが前記少なくとも1つの相違うちの少なくとも1つの、それぞれの相違セットを選択することを可能にするようにさらに構成され、
    前記制御モジュールは、前記エンドユーザが前記選択されたそれぞれの相違セットを前記第2のデータストア内の前記対象IC設計情報の前記第2のバージョンに適用することを可能にするようにさらに構成されたことを特徴とする請求項7に記載のコンピュータによって実施されるシステム。
  13. コンピュータに、請求項1ないし6のいずれかに記載の方法を実行させることを特徴とするコンピュータプログラム
  14. 請求項13記載のコンピュータプログラムを記録した非一時的なコンピュータ可読媒体。
JP2014188834A 2013-09-25 2014-09-17 Ic設計データの比較およびマージング Active JP6352744B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/036,734 US9557989B2 (en) 2013-09-25 2013-09-25 Comparison and merging of IC design data
US14/036,734 2013-09-25

Publications (3)

Publication Number Publication Date
JP2015079493A JP2015079493A (ja) 2015-04-23
JP2015079493A5 true JP2015079493A5 (ja) 2017-08-31
JP6352744B2 JP6352744B2 (ja) 2018-07-04

Family

ID=51618999

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014188834A Active JP6352744B2 (ja) 2013-09-25 2014-09-17 Ic設計データの比較およびマージング

Country Status (6)

Country Link
US (1) US9557989B2 (ja)
EP (1) EP2854052A1 (ja)
JP (1) JP6352744B2 (ja)
KR (1) KR20150034106A (ja)
CN (1) CN104572800B (ja)
CA (1) CA2864915A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9779193B1 (en) * 2015-03-31 2017-10-03 Cadence Design Systems, Inc. Methods, systems, and computer program product for implementing electronic design layouts with symbolic representations
US11226788B2 (en) * 2016-02-01 2022-01-18 Shapedo Ltd. Comparing and merging complex data structures
CN106777766B (zh) * 2017-01-03 2019-09-03 山东理工大学 一级渐变刚度板簧的各片副簧下料长度的设计方法
JP6870479B2 (ja) 2017-05-30 2021-05-12 オムロン株式会社 Hmi開発支援装置、hmi開発支援方法、および、hmi開発支援プログラム
CN107341197B (zh) * 2017-06-16 2020-05-05 国电南瑞科技股份有限公司 一种电力系统多版本图形差异可视化展示方法
US10423750B1 (en) * 2017-10-24 2019-09-24 Cadence Design Systems, Inc. Technology database independent components for integrated circuit package
CN114416163A (zh) * 2021-12-27 2022-04-29 中国民航信息网络股份有限公司 一种制品管理方法、系统、存储介质和电子设备

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3137231B2 (ja) * 1995-11-02 2001-02-19 株式会社図研 差分表示装置
JP3761156B2 (ja) * 2001-07-27 2006-03-29 三菱電機株式会社 接続図面の編集表示装置、その動作方法およびその方法をコンピュータに実行させるプログラム
US7420573B1 (en) 2001-11-09 2008-09-02 The Mathworks, Inc. System and method for merging electronic diagrams
GB0217201D0 (en) * 2002-07-24 2002-09-04 Beach Solutions Ltd XML database differencing engine
US7373586B2 (en) 2004-09-03 2008-05-13 International Business Machines Corporation Differencing and merging tree-structured documents
US7703027B2 (en) 2005-01-13 2010-04-20 National Instruments Corporation Merging graphical programs
US7904844B2 (en) 2007-03-30 2011-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. System, method, and computer program product for matching cell layout of an integrated circuit design
EP3866047A1 (en) * 2008-06-10 2021-08-18 Oasis Tooling, Inc. Methods and devices for independent evaluation of cell integrity, changes and origin in chip design for production workflow
US8286132B2 (en) 2008-09-25 2012-10-09 International Business Machines Corporation Comparing and merging structured documents syntactically and semantically
JP2012038266A (ja) * 2010-08-11 2012-02-23 Ricoh Co Ltd 設計支援装置及び設計支援方法
US8555219B2 (en) 2011-06-10 2013-10-08 Oasis Tooling, Inc. Identifying hierarchical chip design intellectual property through digests

Similar Documents

Publication Publication Date Title
JP2015079493A5 (ja)
CL2017001872A1 (es) Actualización de modelos de clasificador de entendimiento de lenguaje para un asistente digital personal basándose en externalización masiva
GB2550800A (en) Managing data in storage according to a log structure
JP2016024789A5 (ja)
BR112016014387A2 (pt) Sistemas, métodos e aparelho para composição e/ou recuperação digital
JP2016535335A5 (ja)
JP2012226744A5 (ja)
JP2017505475A5 (ja)
JP2016526238A5 (ja)
WO2015195676A3 (en) Computer-implemented tools and methods for extracting information about the structure of a large computer software system, exploring its structure, discovering problems in its design, and enabling refactoring
JP2017188137A5 (ja)
GB2559709A (en) Translation of natural language into user interface actions
MX361184B (es) Sistemas y metodos para la evaluacion cuantitativa de una propiedad para renovacion.
RU2016152187A (ru) Представление составного приложения в множественных устройствах
RU2018135284A (ru) Генерирование представлений контекстного поиска
MX361672B (es) Método y dispositivo para determinar un usuario asociado.
JP2014507022A5 (ja)
JP2017520058A5 (ja)
PH12016000106B1 (en) Ticket solver system
JP2018206376A5 (ja) 情報検索システム
JP2016531352A5 (ja)
JP2016015101A5 (ja)
JP2016514296A5 (ja)
JP2016504675A5 (ja)
JP2014219834A5 (ja)