JP2013054366A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2013054366A
JP2013054366A JP2012228630A JP2012228630A JP2013054366A JP 2013054366 A JP2013054366 A JP 2013054366A JP 2012228630 A JP2012228630 A JP 2012228630A JP 2012228630 A JP2012228630 A JP 2012228630A JP 2013054366 A JP2013054366 A JP 2013054366A
Authority
JP
Japan
Prior art keywords
liquid crystal
transistor
electrode
pixel
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012228630A
Other languages
English (en)
Other versions
JP5371159B2 (ja
Inventor
Hajime Kimura
肇 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2012228630A priority Critical patent/JP5371159B2/ja
Publication of JP2013054366A publication Critical patent/JP2013054366A/ja
Application granted granted Critical
Publication of JP5371159B2 publication Critical patent/JP5371159B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

【課題】1画素に複数の副画素を設けることにより視野角特性を向上させた表示装置を提
供することを課題とする。又は、複数の副画素を設けた場合であっても開口率の低下を抑
制する表示装置を提供することを課題とする。
【解決手段】第1の副画素、第2の副画素及び第3の副画素を有する画素と、走査線と、
信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線とを設け、第1の副画
素〜第3の副画素にそれぞれ、第1の容量素子〜第3の容量素子の一方の電極及び第1の
容量配線〜第3の容量配線に電気的に接続する画素電極とを設け、第1の容量配線及び第
2の容量配線の電位を変化させ、第3の容量配線の電位を概略一定に保持する構成とする

【選択図】図1

Description

本発明は、物、方法又は物を生産する方法に関する。特に、表示装置又は半導体装置に関
し、より詳しくは画素に複数の副画素を設けた表示装置に関する。
近年、液晶を始めとする薄型の表示装置が携帯電話のディスプレイやTV等に幅広く利用
されている。特に、液晶表示装置は、高精細、薄型、低消費電力等の優れた特徴を有して
おり、市場規模が拡大している。一方で、これらの表示装置は益々性能の向上が要求され
ており、例えば、液晶表示装置では、高い視野角を有し高画質のものが望まれている。
視野角特性の向上を図る技術として、1画素を複数のサブピクセル(副画素)に分割する
ことにより、液晶の配向状態を異ならせて視野角特性を改善する方法が提案されている(
例えば、特許文献1)。また、特許文献2には、液晶表示装置におけるγ特性の視野角依
存性を改善する方法が提案されている。
特開2006−276582号公報 特開2005−189804号公報
画素に副画素を設け配向状態を異ならせることにより視野角特性を向上させることができ
るが、1画素に対して1の副画素を追加したのみでは不十分であり、より多くのサブピク
セルを設けることで視野角特性を更に向上させることができ、その結果、画質を向上させ
ることが出来る。その一方で、サブピクセル数が増加すると、開口率が低下するおそれが
生じる。
開口率が低下すると、輝度が低下してしまう。輝度の低下を抑えるためには、バックライ
トの輝度を上げる必要が生じる。バックライト輝度が高くなると、消費電力が高くなって
しまう。又は、バックライト自身の寿命も短くなってしまう。又は、熱が高くなり、液晶
材料やカラーフィルタなどに悪影響を及ぼし、表示装置の寿命が短くなってしまう。又は
、開口率の低下により、配線や電極の配置密度が高くなってしまう。その結果、ゴミやエ
ッチング残りなどにより、配線や電極のショートや断線が生じてしまう。その結果、製造
歩留まりが低くなってしまう。歩留まりが低いと、その分だけコストが高くなってしまう
本発明は、上記問題を鑑み1画素に複数の副画素を設けることにより視野角特性を向上さ
せた表示装置を提供することを課題とする。又は、複数の副画素を設けた場合であっても
開口率の低下を抑制する表示装置を提供することを課題とする。又は、輝度の低下を抑制
する表示装置を提供することを課題とする。又は、消費電力が低減される表示装置を提供
することを課題とする。又は、寿命の低減が抑制される表示装置を提供することを課題と
する。又は、熱の上昇が抑制される表示装置を提供することを課題とする。又は、製造歩
留まりが向上される表示装置を提供することを課題とする。又は、コストが低減される表
示装置を提供することを課題とする。又は、画質が向上される表示装置を提供することを
課題とする。
本発明の液晶表示装置は、第1の副画素、第2の副画素及び第3の副画素を有する画素と
、走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線とを有し
、第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
第1のトランジスタは、ゲートが走査線に電気的に接続され、ソース又はドレインの一方
が信号線に電気的に接続され、ソース又はドレインの他方が第1の画素電極に電気的に接
続され、第1の容量素子は、第1の電極が第1の容量配線に電気的に接続され、第2の電
極が第1の画素電極に電気的に接続されており、第2の副画素は、第2の画素電極、第2
のトランジスタ及び第2の容量素子を具備し、第2のトランジスタは、ゲートが走査線に
電気的に接続され、ソース又はドレインの一方が信号線に電気的に接続され、ソース又は
ドレインの他方が第2の画素電極に電気的に接続され、第2の容量素子は、第1の電極が
第2の容量配線に電気的に接続され、第2の電極が第2の画素電極に電気的に接続されて
おり、第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備
し、第3のトランジスタは、ゲートが走査線に電気的に接続され、ソース又はドレインの
一方が信号線に電気的に接続され、ソース又はドレインの他方が第3の画素電極に電気的
に接続され、第3の容量素子は、第1の電極が第3の容量配線に電気的に接続され、第2
の電極が第3の画素電極に電気的に接続されており、第1の容量配線及び第2の容量配線
は、電位が変化し、第3の容量配線は、電位が概略一定であることを特徴とする。なお、
第3の容量配線の電位が概略一定であるとは、第3の容量配線に電位が加えられている期
間において、第3の容量配線の電位が常に一定である場合はもちろん、一部の期間におい
て第3の容量配線の電位が一定でない場合も含むものとする。また、一部の期間とは、第
3の容量配線に電位が加えられている期間の好ましくは10%以下、より好ましくは1%
以下とする。また、ノイズ等により、第3の容量配線の電位がゆらいで変化した場合も概
略一定に含まれるものとする。
また、本発明の液晶表示装置は、第1の副画素、第2の副画素及び第3の副画素を有する
画素と、第1の走査線を含む複数の走査線と、信号線と、第1の容量配線と、第2の容量
配線とを有し、第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素
子を具備し、第1のトランジスタは、ゲートが第1の走査線に電気的に接続され、ソース
又はドレインの一方が信号線に電気的に接続され、ソース又はドレインの他方が第1の画
素電極に電気的に接続され、第1の容量素子は、第1の電極が第1の容量配線に電気的に
接続され、第2の電極が第1の画素電極に電気的に接続されており、第2の副画素は、第
2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、第2のトランジスタは
、ゲートが第1の走査線に電気的に接続され、ソース又はドレインの一方が信号線に電気
的に接続され、ソース又はドレインの他方が第2の画素電極に電気的に接続され、第2の
容量素子は、第1の電極が第2の容量配線に電気的に接続され、第2の電極が第2の画素
電極に電気的に接続されており、第3の副画素は、第3の画素電極、第3のトランジスタ
及び第3の容量素子を具備し、第3のトランジスタは、ゲートが第1の走査線に電気的に
接続され、ソース又はドレインの一方が信号線に電気的に接続され、ソース又はドレイン
の他方が第3の画素電極に電気的に接続され、第3の容量素子は、第1の電極が第1の走
査線と異なる第2の走査線に電気的に接続され、第2の電極が第3の画素電極に電気的に
接続されており、第1の容量配線及び第2の容量配線は、電位が変化することを特徴とす
る。
また、本発明の液晶表示装置は、第1の副画素、第2の副画素、第3の副画素及び第4の
副画素を有する画素と、走査線と、信号線と、第1の容量配線と、第2の容量配線と、第
3の容量配線と、第4の容量配線とを有し、第1の副画素は、第1の画素電極、第1のト
ランジスタ及び第1の容量素子を具備し、第1のトランジスタは、ゲートが走査線に電気
的に接続され、ソース又はドレインの一方が信号線に電気的に接続され、ソース又はドレ
インの他方が第1の画素電極に電気的に接続され、第1の容量素子は、第1の電極が第1
の容量配線に電気的に接続され、第2の電極が第1の画素電極に電気的に接続されており
、第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
第2のトランジスタは、ゲートが走査線に電気的に接続され、ソース又はドレインの一方
が信号線に電気的に接続され、ソース又はドレインの他方が第2の画素電極に電気的に接
続され、第2の容量素子は、第1の電極が第2の容量配線に電気的に接続され、第2の電
極が第2の画素電極に電気的に接続されており、第3の副画素は、第3の画素電極、第3
のトランジスタ及び第3の容量素子を具備し、第3のトランジスタは、ゲートが走査線に
電気的に接続され、ソース又はドレインの一方が信号線に電気的に接続され、ソース又は
ドレインの他方が第3の画素電極に電気的に接続され、第3の容量素子は、第1の電極が
第3の容量配線に電気的に接続され、第2の電極が第3の画素電極に電気的に接続されて
おり、第4の副画素は、第4の画素電極、第4のトランジスタ及び第4の容量素子を具備
し、第4のトランジスタは、ゲートが走査線に電気的に接続され、ソース又はドレインの
一方が信号線に電気的に接続され、ソース又はドレインの他方が第4の画素電極に電気的
に接続され、第4の容量素子は、第1の電極が第4の容量配線に電気的に接続され、第2
の電極が第4の画素電極に電気的に接続されており、第1の容量配線及び第2の容量配線
は、電位が変化し、第3の容量配線及び第4の容量配線は、電位が概略一定であることを
特徴とする。
なお本発明の表示装置は、例えば液晶表示装置、有機発光素子(OLED)に代表される
発光素子を各画素に備えた発光装置、DMD(Digital Micromirror
Device)、PDP(Plasma Display Panel)、FED(F
ield Emission Display)等、アクティブマトリクス型の表示装置
がその範疇に含まれる。またパッシブマトリクス型の表示装置も含まれる。
なお、スイッチは、様々な形態のものを用いることができる。例としては、電気的スイッ
チや機械的なスイッチなどがある。つまり、電流の流れを制御できるものであればよく、
特定のものに限定されない。例えば、スイッチとして、トランジスタ(例えば、バイポー
ラトランジスタ、MOSトランジスタなど)、ダイオード(例えば、PNダイオード、P
INダイオード、ショットキーダイオード、MIM(Metal Insulator
Metal)ダイオード、MIS(Metal Insulator Semicond
uctor)ダイオード、ダイオード接続のトランジスタなど)、サイリスタなどを用い
ることが出来る。または、これらを組み合わせた論理回路をスイッチとして用いることが
出来る。
機械的なスイッチの例としては、デジタルマイクロミラーデバイス(DMD)のように、
MEMS(マイクロ・エレクトロ・メカニカル・システム)技術を用いたスイッチがある
。そのスイッチは、機械的に動かすことが出来る電極を有し、その電極が動くことによっ
て、接続と非接続とを制御して動作する。
スイッチとしてトランジスタを用いる場合、そのトランジスタは、単なるスイッチとして
動作するため、トランジスタの極性(導電型)は特に限定されない。ただし、オフ電流を
抑えたい場合、オフ電流が少ない方の極性のトランジスタを用いることが望ましい。オフ
電流が少ないトランジスタとしては、LDD領域を有するトランジスタやマルチゲート構
造を有するトランジスタ等がある。または、スイッチとして動作させるトランジスタのソ
ース端子の電位が、低電位側電源(Vss、GND、0Vなど)の電位に近い状態で動作
する場合はNチャネル型トランジスタを用いることが望ましい。反対に、ソース端子の電
位が、高電位側電源(Vddなど)の電位に近い状態で動作する場合はPチャネル型トラ
ンジスタを用いることが望ましい。なぜなら、Nチャネル型トランジスタではソース端子
が低電位側電源の電位に近い状態で動作するとき、Pチャネル型トランジスタではソース
端子が高電位側電源の電位に近い状態で動作するとき、ゲートとソースの間の電圧の絶対
値を大きくできるため、スイッチとして動作しやすいからである。また、ソースフォロワ
動作をしてしまうことが少ないため、出力電圧の大きさが小さくなってしまうことが少な
いからである。
なお、Nチャネル型トランジスタとPチャネル型トランジスタの両方を用いて、CMOS
型のスイッチをスイッチとして用いてもよい。CMOS型のスイッチにすると、Pチャネ
ル型トランジスタまたはNチャネル型トランジスタのどちらか一方のトランジスタが導通
すれば電流が流れるため、スイッチとして機能しやすくなる。例えば、スイッチへの入力
信号の電圧が高い場合でも、低い場合でも、適切に電圧を出力させることが出来る。さら
に、スイッチをオン・オフさせるための信号の電圧振幅値を小さくすることが出来るので
、消費電力を小さくすることも出来る。
なお、スイッチとしてトランジスタを用いる場合、スイッチは、入力端子(ソース端子ま
たはドレイン端子の一方)と、出力端子(ソース端子またはドレイン端子の他方)と、導
通を制御する端子(ゲート端子)とを有している。一方、スイッチとしてダイオードを用
いる場合、スイッチは、導通を制御する端子を有していない場合がある。そのため、トラ
ンジスタよりもダイオードをスイッチとして用いた方が、端子を制御するための配線を少
なくすることが出来る。
なお、AとBとが接続されている、と明示的に記載する場合は、AとBとが電気的に接続
されている場合と、AとBとが機能的に接続されている場合と、AとBとが直接接続され
ている場合とを含むものとする。ここで、A、Bは、対象物(例えば、装置、素子、回路
、配線、電極、端子、導電膜、層、など)であるとする。したがって、所定の接続関係、
例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関
係以外のものも含むものとする。
例えば、AとBとが電気的に接続されている場合として、AとBとの電気的な接続を可能
とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイ
オードなど)が、AとBとの間に1個以上配置されていてもよい。あるいは、AとBとが
機能的に接続されている場合として、AとBとの機能的な接続を可能とする回路(例えば
、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回
路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、
降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、
切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、
差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制
御回路など)が、AとBとの間に1個以上配置されていてもよい。あるいは、AとBとが
直接接続されている場合として、AとBとの間に他の素子や他の回路を挟まずに、AとB
とが直接接続されていてもよい。
なお、AとBとが直接接続されている、と明示的に記載する場合は、AとBとが直接接続
されている場合(つまり、AとBとの間に他の素子や他の回路を間に介さずに接続されて
いる場合)と、AとBとが電気的に接続されている場合(つまり、AとBとの間に別の素
子や別の回路を挟んで接続されている場合)とを含むものとする。
なお、AとBとが電気的に接続されている、と明示的に記載する場合は、AとBとが電気
的に接続されている場合(つまり、AとBとの間に別の素子や別の回路を挟んで接続され
ている場合)と、AとBとが機能的に接続されている場合(つまり、AとBとの間に別の
回路を挟んで機能的に接続されている場合)と、AとBとが直接接続されている場合(つ
まり、AとBとの間に別の素子や別の回路を挟まずに接続されている場合)とを含むもの
とする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、接続され
ている、とのみ明示的に記載されている場合と同じであるとする。
なお、表示素子、表示素子を有する装置である表示装置、発光素子、発光素子を有する装
置である発光装置は、様々な形態を用い、また様々な素子を有することが出来る。例えば
、表示素子、表示装置、発光素子または発光装置としては、EL素子(有機物及び無機物
を含むEL素子、有機EL素子、無機EL素子)、電子放出素子、液晶素子、電子インク
、電気泳動素子、グレーティングライトバルブ(GLV)、プラズマディスプレイ(PD
P)、デジタルマイクロミラーデバイス(DMD)、圧電セラミックディスプレイ、カー
ボンナノチューブ、など、電気磁気的作用により、コントラスト、輝度、反射率、透過率
などが変化する表示媒体を用いることができる。なお、EL素子を用いた表示装置として
はELディスプレイ、電子放出素子を用いた表示装置としてはフィールドエミッションデ
ィスプレイ(FED)やSED方式平面型ディスプレイ(SED:Surface−co
nduction Electron−emitter Disply)など、液晶素子
を用いた表示装置としては液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶デ
ィスプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレ
イ)、電子インクや電気泳動素子を用いた表示装置としては電子ペーパーがある。
なお、EL素子とは、陽極と、陰極と、陽極と陰極との間に挟まれたEL層とを有する素
子である。なお、EL層としては、1重項励起子からの発光(蛍光)を利用するもの、3
重項励起子からの発光(燐光)を利用するもの、1重項励起子からの発光(蛍光)を利用
するものと3重項励起子からの発光(燐光)を利用するものとを含むもの、有機物によっ
て形成されたもの、無機物によって形成されたもの、有機物によって形成されたものと無
機物によって形成されたものとを含むもの、高分子の材料、低分子の材料、高分子の材料
と低分子の材料とを含むものなどを用いることができる。ただし、これに限定されず、E
L素子として様々なものを用いることができる。
なお、電子放出素子とは、先鋭な陰極に高電界を集中して電子を引き出す素子である。例
えば、電子放出素子として、スピント型、カーボンナノチューブ(CNT)型、金属―絶
縁体―金属を積層したMIM(Metal−Insulator−Metal)型、金属
―絶縁体―半導体を積層したMIS(Metal−Insulator−Semicon
ductor)型、MOS型、シリコン型、薄膜ダイオード型、ダイヤモンド型、表面伝
導エミッタSCD型、オード型、ダイヤモンド型、表面伝導エミッタSCD型、金属―絶
縁体―半導体−金属型等の薄膜型、HEED型、EL型、ポーラスシリコン型、表面伝導
(SED)型などを用いることができる。ただし、これに限定されず、電子放出素子とし
て様々なものを用いることができる。
なお、液晶素子とは、液晶の光学的変調作用によって光の透過または非透過を制御する素
子であり、一対の電極、及び液晶により構成される。なお、液晶の光学的変調作用は、液
晶にかかる電界(横方向の電界、縦方向の電界又は斜め方向の電界を含む)によって制御
される。なお、液晶素子としては、ネマチック液晶、コレステリック液晶、スメクチック
液晶、ディスコチック液晶、サーモトロピック液晶、ライオトロピック液晶、リオトロピ
ック液晶、低分子液晶、高分子液晶、強誘電液晶、反強誘電液晶、主鎖型液晶、側鎖型高
分子液晶、プラズマアドレス液晶(PDLC)、バナナ型液晶、TN(Twisted
Nematic)モード、STN(Super Twisted Nematic)モー
ド、IPS(In−Plane−Switching)モード、FFS(Fringe
Field Switching)モード、MVA(Multi−domain Ver
tical Alignment)モード、PVA(Patterned Vertic
al Alignment)、ASV(Advanced Super View)モー
ド、ASM(Axially Symmetric aligned Micro−ce
ll)モード、OCB(Optical Compensated Birefring
ence)モード、ECB(Electrically Controlled Bir
efringence)モード、FLC(Ferroelectric Liquid
Crystal)モード、AFLC(AntiFerroelectric Liqui
d Crystal)モード、PDLC(Polymer Dispersed Liq
uid Crystal)モード、ゲストホストモードなどを用いることができる。ただ
し、これに限定されず、液晶素子として様々なものを用いることができる。
なお、電子ペーパーとしては、光学異方性と染料分子配向のような分子により表示される
もの、電気泳動、粒子移動、粒子回転、相変化のような粒子により表示されるもの、フィ
ルムの一端が移動することにより表示されるもの、分子の発色/相変化により表示される
もの、分子の光吸収により表示されるもの、電子とホールが結合して自発光により表示さ
れるものなどのことをいう。例えば、電子ペーパーとして、マイクロカプセル型電気泳動
、水平移動型電気泳動、垂直移動型電気泳動、球状ツイストボール、磁気ツイストボール
、円柱ツイストボール方式、帯電トナー、電子粉流体、磁気泳動型、磁気感熱式、エレク
トロウェッテイング、光散乱(透明白濁)、コレステリック液晶/光導電層、コレステリ
ック液晶、双安定性ネマチック液晶、強誘電性液晶、2色性色素・液晶分散型、可動フィ
ルム、ロイコ染料発消色、フォトクロミック、エレクトロクロミック、エレクトロデポジ
ション、フレキシブル有機ELなどを用いることができる。ただし、これに限定されず、
電子ペーパーとして様々なものを用いることができる。ここで、マイクロカプセル型電気
泳動を用いることによって、電気泳動方式の欠点である泳動粒子の凝集、沈殿を解決する
ことができる。電子粉流体は、高速応答性、高反射率、広視野角、低消費電力、メモリ性
などのメリットを有する。
なお、プラズマディスプレイは、電極を表面に形成した基板と、電極及び微小な溝を表面
に形成し且つ溝内に蛍光体層を形成した基板とを狭い間隔で対向させて、希ガスを封入し
た構造を有する。なお、電極間に電圧をかけることによって紫外線を発生させ、蛍光体を
光らせることで、表示を行うことができる。なお、プラズマディスプレイとしては、DC
型PDP、AC型PDPでもよい。ここで、プラズマディスプレイパネルとしては、AS
W(Address While Sustain)駆動、サブフレームをリセット期間
、アドレス期間、維持期間に分割するADS(Address Display Sep
arated)駆動、CLEAR(Low Energy Address and R
eduction of False Contour Sequence)駆動、AL
IS(Alternate Lighting of Surfaces)方式、TER
ES(Techbology of Reciprocal Susfainer)駆動
などを用いることができる。ただし、これに限定されず、プラズマディスプレイとして様
々なものを用いることができる。
なお、光源を必要とする表示装置、例えば、液晶ディスプレイ(透過型液晶ディスプレイ
、半透過型液晶ディスプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射
型液晶ディスプレイ)、グレーティングライトバルブ(GLV)を用いた表示装置、デジ
タルマイクロミラーデバイス(DMD)を用いた表示装置などの光源としては、エレクト
ロルミネッセンス、冷陰極管、熱陰極管、LED、レーザー光源、水銀ランプなどを用い
ることができる。ただし、これに限定されず、光源して様々なものを用いることができる
なお、トランジスタとして、様々な形態のトランジスタを用いることが出来る。よって、
用いるトランジスタの種類に限定はない。例えば、非晶質シリコン、多結晶シリコン、微
結晶(マイクロクリスタル、セミアモルファスとも言う)シリコンなどに代表される非単
結晶半導体膜を有する薄膜トランジスタ(TFT)などを用いることが出来る。TFTを
用いる場合、様々なメリットがある。例えば、単結晶シリコンの場合よりも低い温度で製
造できるため、製造コストの削減、又は製造装置の大型化を図ることができる。製造装置
を大きくできるため、大型基板上に製造できる。そのため、同時に多くの個数の表示装置
を製造できるため、低コストで製造できる。さらに、製造温度が低いため、耐熱性の弱い
基板を用いることができる。そのため、透明基板上にトランジスタを製造できる。そして
、透明な基板上のトランジスタを用いて表示素子での光の透過を制御することが出来る。
あるいは、トランジスタの膜厚が薄いため、トランジスタを構成する膜の一部は、光を透
過させることが出来る。そのため、開口率が向上させることができる。
なお、多結晶シリコンを製造するときに、触媒(ニッケルなど)を用いることにより、結
晶性をさらに向上させ、電気特性のよいトランジスタを製造することが可能となる。その
結果、ゲートドライバ回路(走査線駆動回路)やソースドライバ回路(信号線駆動回路)
、信号処理回路(信号生成回路、ガンマ補正回路、DA変換回路など)を基板上に一体形
成することが出来る。
なお、微結晶シリコンを製造するときに、触媒(ニッケルなど)を用いることにより、結
晶性をさらに向上させ、電気特性のよいトランジスタを製造することが可能となる。この
とき、レーザー光の照射を行うことなく、熱処理を加えるだけで、結晶性を向上させるこ
とができる。その結果、ゲートドライバ回路(走査線駆動回路)やソースドライバ回路の
一部(アナログスイッチなど)を基板上に一体形成することが出来る。さらに、結晶化の
ためにレーザー光の照射を行わない場合は、シリコンの結晶性のムラを抑えることができ
る。そのため、綺麗な画像を表示することが出来る。
ただし、触媒(ニッケルなど)を用いずに、多結晶シリコンや微結晶シリコンを製造する
ことは可能である。
なお、シリコンの結晶性を、多結晶または微結晶などへと向上させることは、パネル全体
で行うことが望ましいが、それに限定されない。パネルの一部の領域のみにおいて、シリ
コンの結晶性を向上させてもよい。選択的に結晶性を向上させることは、レーザー光を選
択的に照射することなどにより可能である。例えば、画素以外の領域である周辺回路領域
にのみ、レーザー光を照射してもよい。または、ゲートドライバ回路、ソースドライバ回
路等の領域にのみ、レーザー光を照射してもよい。あるいは、ソースドライバ回路の一部
(例えば、アナログスイッチ)の領域にのみ、レーザー光を照射してもよい。その結果、
回路を高速に動作させる必要がある領域にのみ、シリコンの結晶化を向上させることがで
きる。画素領域は、高速に動作させる必要性が低いため、結晶性が向上されなくても、問
題なく画素回路を動作させることが出来る。結晶性を向上させる領域が少なくて済むため
、製造工程も短くすることが出来、スループットが向上し、製造コストを低減させること
が出来る。また、必要とされる製造装置の数も少なくて製造できるため、製造コストを低
減させることが出来る。
または、半導体基板やSOI基板などを用いてトランジスタを形成することが出来る。こ
れらにより、特性やサイズや形状などのバラツキが少なく、電流供給能力が高く、サイズ
の小さいトランジスタを製造することができる。これらのトランジスタを用いると、回路
の低消費電力化、又は回路の高集積化を図ることができる。
または、ZnO、a−InGaZnO、SiGe、GaAs、IZO、ITO、SnOな
どの化合物半導体または酸化物半導体を有するトランジスタや、さらに、これらの化合物
半導体または酸化物半導体を薄膜化した薄膜トランジスタなどを用いることが出来る。こ
れらにより、製造温度を低くでき、例えば、室温でトランジスタを製造することが可能と
なる。その結果、耐熱性の低い基板、例えばプラスチック基板やフィルム基板に直接トラ
ンジスタを形成することが出来る。なお、これらの化合物半導体または酸化物半導体を、
トランジスタのチャネル部分に用いるだけでなく、それ以外の用途で用いることも出来る
。例えば、これらの化合物半導体または酸化物半導体を抵抗素子、画素電極、透明電極と
して用いることができる。さらに、それらをトランジスタと同時に成膜又は形成できるた
め、コストを低減できる。
または、インクジェットや印刷法を用いて形成したトランジスタなどを用いることが出来
る。これらにより、室温で製造、低真空度で製造、又は大型基板上に製造することができ
る。また、マスク(レチクル)を用いなくても製造することが可能となるため、トランジ
スタのレイアウトを容易に変更することが出来る。さらに、レジストを用いる必要がない
ので、材料費が安くなり、工程数を削減できる。さらに、必要な部分にのみ膜を付けるた
め、全面に成膜した後でエッチングする、という製法よりも、材料が無駄にならず、低コ
ストにできる。
または、有機半導体やカーボンナノチューブを有するトランジスタ等を用いることができ
る。これらにより、曲げることが可能な基板上にトランジスタを形成することが出来る。
そのため、衝撃に強くできる。
さらに、様々な構造のトランジスタを用いることができる。例えば、MOS型トランジス
タ、接合型トランジスタ、バイポーラトランジスタなどをトランジスタとして用いること
が出来る。MOS型トランジスタを用いることにより、トランジスタのサイズを小さくす
ることが出来る。よって、多数のトランジスタを搭載することができる。バイポーラトラ
ンジスタを用いることにより、大きな電流を流すことが出来る。よって、高速に回路を動
作させることができる。
なお、MOS型トランジスタ、バイポーラトランジスタなどを1つの基板に混在させて形
成してもよい。これにより、低消費電力、小型化、高速動作などを実現することが出来る
その他、様々なトランジスタを用いることができる。
なお、トランジスタは、様々な基板を用いて形成することができる。基板の種類は、特定
のものに限定されることはない。トランジスタが形成される基板としては、例えば、単結
晶基板、SOI基板、ガラス基板、石英基板、プラスチック基板、紙基板、セロファン基
板、石材基板、木材基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリ
ウレタン、ポリエステル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生ポ
リエステル)などを含む)、皮革基板、ゴム基板、ステンレス・スチル基板、ステンレス
・スチル・ホイルを有する基板などを用いることが出来る。あるいは、人などの動物の皮
膚(皮表、真皮)又は皮下組織を基板として用いてもよい。または、ある基板を用いてト
ランジスタを形成し、その後、別の基板にトランジスタを転置し、別の基板上にトランジ
スタを配置してもよい。トランジスタが転置される基板としては、単結晶基板、SOI基
板、ガラス基板、石英基板、プラスチック基板、紙基板、セロファン基板、石材基板、木
材基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリウレタン、ポリエ
ステル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生ポリエステル)など
を含む)、皮革基板、ゴム基板、ステンレス・スチル基板、ステンレス・スチル・ホイル
を有する基板などを用いることができる。あるいは、人などの動物の皮膚(皮表、真皮)
又は皮下組織を基板として用いてもよい。または、ある基板を用いてトランジスタを形成
し、その基板を研磨して薄くしてもよい。研磨される基板としては、単結晶基板、SOI
基板、ガラス基板、石英基板、プラスチック基板、紙基板、セロファン基板、石材基板、
木材基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリウレタン、ポリ
エステル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生ポリエステル)な
どを含む)、皮革基板、ゴム基板、ステンレス・スチル基板、ステンレス・スチル・ホイ
ルを有する基板などを用いることができる。あるいは、人などの動物の皮膚(皮表、真皮
)又は皮下組織を基板として用いてもよい。これらの基板を用いることにより、特性のよ
いトランジスタの形成、消費電力の小さいトランジスタの形成、壊れにくい装置の製造、
耐熱性の付与、軽量化、又は薄型化を図ることができる。
なお、トランジスタの構成は、様々な形態をとることができる。特定の構成に限定されな
い。例えば、ゲート電極が2個以上のマルチゲート構造を用いてもよい。マルチゲート構
造にすると、チャネル領域が直列に接続されるため、複数のトランジスタが直列に接続さ
れた構成となる。マルチゲート構造により、オフ電流の低減、トランジスタの耐圧向上に
よる信頼性の向上を図ることができる。あるいは、マルチゲート構造により、飽和領域で
動作する時に、ドレイン・ソース間電圧が変化しても、ドレイン・ソース間電流があまり
変化せず、電圧・電流特性の傾きがフラットな特性にすることができる。電圧・電流特性
の傾きがフラットである特性を利用すると、理想的な電流源回路や、非常に高い抵抗値を
もつ能動負荷を実現することが出来る。その結果、特性のよい差動回路やカレントミラー
回路を実現することが出来る。また、チャネルの上下にゲート電極が配置されている構造
でもよい。チャネルの上下にゲート電極が配置されている構造にすることにより、チャネ
ル領域が増えるため、電流値の増加、又は空乏層ができやすくなることによるS値の低減
を図ることができる。チャネルの上下にゲート電極が配置されると、複数のトランジスタ
が並列に接続されたような構成となる。
あるいは、チャネル領域の上にゲート電極が配置されている構造でもよいし、チャネル領
域の下にゲート電極が配置されている構造でもよい。あるいは、正スタガ構造または逆ス
タガ構造でもよいし、チャネル領域が複数の領域に分かれていてもよいし、チャネル領域
が並列に接続されていてもよいし、チャネル領域が直列に接続されていてもよい。また、
チャネル領域(もしくはその一部)にソース電極やドレイン電極が重なっていてもよい。
チャネル領域(もしくはその一部)にソース電極やドレイン電極が重なる構造にすること
により、チャネル領域の一部に電荷がたまって、動作が不安定になることを防ぐことがで
きる。また、LDD領域を設けても良い。LDD領域を設けることにより、オフ電流の低
減、又はトランジスタの耐圧向上による信頼性の向上を図ることができる。あるいは、L
DD領域を設けることにより、飽和領域で動作する時に、ドレイン・ソース間電圧が変化
しても、ドレイン・ソース間電流があまり変化せず、電圧・電流特性の傾きがフラットな
特性にすることができる。
なお、トランジスタは、様々なタイプを用いることができ、様々な基板を用いて形成させ
ることができる。したがって、所定の機能を実現させるために必要な回路の全てが、同一
の基板に形成されていてもよい。例えば、所定の機能を実現させるために必要な回路の全
てが、ガラス基板、プラスチック基板、単結晶基板、またはSOI基板を用いて形成され
ていてもよく、さまざまな基板を用いて形成されていてもよい。所定の機能を実現させる
ために必要な回路の全てが同じ基板を用いて形成されていることにより、部品点数の削減
によるコストの低減、又は回路部品との接続点数の低減による信頼性の向上を図ることが
できる。あるいは、所定の機能を実現させるために必要な回路の一部が、ある基板に形成
されており、所定の機能を実現させるために必要な回路の別の一部が、別の基板に形成さ
れていてもよい。つまり、所定の機能を実現させるために必要な回路の全てが同じ基板を
用いて形成されていなくてもよい。例えば、所定の機能を実現させるために必要な回路の
一部は、ガラス基板上にトランジスタを用いて形成され、所定の機能を実現させるために
必要な回路の別の一部は、単結晶基板上に形成され、単結晶基板上のトランジスタで構成
されたICチップをCOG(Chip On Glass)でガラス基板に接続して、ガ
ラス基板上にそのICチップを配置してもよい。あるいは、そのICチップをTAB(T
ape Automated Bonding)やプリント基板を用いてガラス基板と接
続してもよい。このように、回路の一部が同じ基板に形成されていることにより、部品点
数の削減によるコストの低減、又は回路部品との接続点数の低減による信頼性の向上を図
ることができる。また、駆動電圧が高い部分や駆動周波数が高い部分の回路は、消費電力
が大きくなってしまうので、そのような部分の回路は同じ基板に形成せず、そのかわりに
、例えば、単結晶基板上にその部分の回路を形成して、その回路で構成されたICチップ
を用いるようにすれば、消費電力の増加を防ぐことができる。
なお、一画素とは、明るさを制御できる要素一つ分を示すものとする。よって、一例とし
ては、一画素とは、一つの色要素を示すものとし、その色要素一つで明るさを表現する。
従って、そのときは、R(赤)G(緑)B(青)の色要素からなるカラー表示装置の場合
には、画像の最小単位は、Rの画素とGの画素とBの画素との三画素から構成されるもの
とする。なお、色要素は、三色に限定されず、三色以上を用いても良いし、RGB以外の
色を用いても良い。例えば、白色を加えて、RGBW(Wは白)としてもよい。また、R
GBに、例えば、イエロー、シアン、マゼンタ、エメラルドグリーン、朱色などを一色以
上追加してもよい。また、例えば、RGBの中の少なくとも一色に類似した色を、RGB
に追加してもよい。例えば、R、G、B1、B2としてもよい。B1とB2とは、どちら
も青色であるが、少し周波数が異なっている。同様に、R1、R2、G、Bとしてもよい
。このような色要素を用いることにより、より実物に近い表示を行うことができる。ある
いは、このような色要素を用いることにより、消費電力を低減することが出来る。また、
別の例としては、1つの色要素について、複数の領域を用いて明るさを制御する場合は、
その領域一つ分を一画素としてもよい。よって、一例として、面積階調を行う場合または
副画素(サブ画素)を有している場合、一つの色要素につき、明るさを制御する領域が複
数あり、その全体で階調を表現するわけであるが、明るさを制御する領域の一つ分を一画
素としてもよい。よって、その場合は、一つの色要素は、複数の画素で構成されることと
なる。あるいは、明るさを制御する領域が1つの色要素の中に複数あっても、それらをま
とめて、1つの色要素を1画素としてもよい。よって、その場合は、一つの色要素は、一
つの画素で構成されることとなる。また、1つの色要素について、複数の領域を用いて明
るさを制御する場合、画素によって、表示に寄与する領域の大きさが異なっている場合が
ある。また、一つの色要素につき複数ある、明るさを制御する領域において、各々に供給
する信号を僅かに異ならせるようにして、視野角を広げるようにしてもよい。つまり、1
つの色要素について、複数個ある領域が各々有する画素電極の電位が、各々異なっていて
もよい。その結果、液晶分子に加わる電圧が各画素電極によって各々異なる。よって、視
野角を広くすることが出来る。
なお、一画素(三色分)と明示的に記載する場合は、RとGとBの三画素分を一画素と考
える場合であるとする。一画素(一色分)と明示的に記載する場合は、一つの色要素につ
き、複数の領域がある場合、それらをまとめて一画素と考える場合であるとする。
なお、本書類(明細書、特許請求の範囲又は図面など)において、画素は、マトリクス状
に配置(配列)されている場合がある。ここで、画素がマトリクスに配置(配列)されて
いるとは、縦方向もしくは横方向において、画素が直線上に並んで配置されている場合や
、ギザギザな線上に配置されている場合を含む。よって、例えば三色の色要素(例えばR
GB)でフルカラー表示を行う場合に、ストライプ配置されている場合や、三つの色要素
のドットがデルタ配置されている場合も含む。さらに、ベイヤー配置されている場合も含
む。なお、色要素は、三色に限定されず、それ以上でもよく、例えば、RGBW(Wは白
)や、RGBに、イエロー、シアン、マゼンタなどを一色以上追加したものなどがある。
また、色要素のドット毎にその表示領域の大きさが異なっていてもよい。これにより、低
消費電力化、又は表示素子の長寿命化を図ることができる。
なお、画素に能動素子を有するアクティブマトリクス方式、または、画素に能動素子を有
しないパッシブマトリクス方式を用いることが出来る。
アクティブマトリクス方式では、能動素子(アクティブ素子、非線形素子)として、トラ
ンジスタだけでなく、さまざまな能動素子(アクティブ素子、非線形素子)を用いること
が出来る。例えば、MIM(Metal Insulator Metal)やTFD(
Thin Film Diode)などを用いることも可能である。これらの素子は、製
造工程が少ないため、製造コストの低減、又は歩留まりの向上を図ることができる。さら
に、素子のサイズが小さいため、開口率を向上させることができ、低消費電力化や高輝度
化をはかることが出来る。
なお、アクティブマトリクス方式以外のものとして、能動素子(アクティブ素子、非線形
素子)を用いないパッシブマトリクス型を用いることも可能である。能動素子(アクティ
ブ素子、非線形素子)を用いないため、製造工程が少なく、製造コストの低減、又は歩留
まりの向上を図ることができる。また、能動素子(アクティブ素子、非線形素子)を用い
ないため、開口率を向上させることができ、低消費電力化や高輝度化をはかることが出来
る。
なお、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子
を有する素子であり、ドレイン領域とソース領域の間にチャネル領域を有しており、ドレ
イン領域とチャネル領域とソース領域とを介して電流を流すことが出来る。ここで、ソー
スとドレインとは、トランジスタの構造や動作条件等によって変わるため、いずれがソー
スまたはドレインであるかを限定することが困難である。そこで、本書類(明細書、特許
請求の範囲又は図面など)においては、ソース及びドレインとして機能する領域を、ソー
スもしくはドレインと呼ばない場合がある。その場合、一例としては、それぞれを第1端
子、第2端子と表記する場合がある。あるいは、それぞれを第1の電極、第2の電極と表
記する場合がある。あるいは、ソース領域、ドレイン領域と表記する場合がある。
なお、トランジスタは、ベースとエミッタとコレクタとを含む少なくとも三つの端子を有
する素子であってもよい。この場合も同様に、エミッタとコレクタとを、第1端子、第2
端子と表記する場合がある。
なお、ゲートとは、ゲート電極とゲート配線(ゲート線、ゲート信号線、走査線、走査信
号線等とも言う)とを含んだ全体、もしくは、それらの一部のことを言う。ゲート電極と
は、チャネル領域を形成する半導体と、ゲート絶縁膜を介してオーバーラップしている部
分の導電膜のことを言う。なお、ゲート電極の一部は、LDD(Lightly Dop
ed Drain)領域又はソース領域(又はドレイン領域)と、ゲート絶縁膜を介して
オーバーラップしている場合もある。ゲート配線とは、各トランジスタのゲート電極の間
を接続するための配線、各画素の有するゲート電極の間を接続するための配線、又はゲー
ト電極と別の配線とを接続するための配線のことを言う。
ただし、ゲート電極としても機能し、ゲート配線としても機能するような部分(領域、導
電膜、配線など)も存在する。そのような部分(領域、導電膜、配線など)は、ゲート電
極と呼んでも良いし、ゲート配線と呼んでも良い。つまり、ゲート電極とゲート配線とが
、明確に区別できないような領域も存在する。例えば、延伸して配置されているゲート配
線の一部とチャネル領域がオーバーラップしている場合、その部分(領域、導電膜、配線
など)はゲート配線として機能しているが、ゲート電極としても機能していることになる
。よって、そのような部分(領域、導電膜、配線など)は、ゲート電極と呼んでも良いし
、ゲート配線と呼んでも良い。
なお、ゲート電極と同じ材料で形成され、ゲート電極と同じ島(アイランド)を形成して
つながっている部分(領域、導電膜、配線など)も、ゲート電極と呼んでも良い。同様に
、ゲート配線と同じ材料で形成され、ゲート配線と同じ島(アイランド)を形成してつな
がっている部分(領域、導電膜、配線など)も、ゲート配線と呼んでも良い。このような
部分(領域、導電膜、配線など)は、厳密な意味では、チャネル領域とオーバーラップし
ていない場合、又は別のゲート電極と接続させる機能を有していない場合がある。しかし
、製造時の仕様等の関係でゲート電極またはゲート配線と同じ材料で形成され、ゲート電
極またはゲート配線と同じ島(アイランド)を形成してつながっている部分(領域、導電
膜、配線など)がある。よって、そのような部分(領域、導電膜、配線など)もゲート電
極またはゲート配線と呼んでも良い。
なお、例えば、マルチゲートのトランジスタにおいて、1つのゲート電極と、別のゲート
電極とは、ゲート電極と同じ材料で形成された導電膜で接続される場合が多い。そのよう
な部分(領域、導電膜、配線など)は、ゲート電極とゲート電極とを接続させるための部
分(領域、導電膜、配線など)であるため、ゲート配線と呼んでも良いが、マルチゲート
のトランジスタを1つのトランジスタと見なすことも出来るため、ゲート電極と呼んでも
良い。つまり、ゲート電極またはゲート配線と同じ材料で形成され、ゲート電極またはゲ
ート配線と同じ島(アイランド)を形成してつながっている部分(領域、導電膜、配線な
ど)は、ゲート電極やゲート配線と呼んでも良い。さらに、例えば、ゲート電極とゲート
配線とを接続させている部分の導電膜であって、ゲート電極またはゲート配線とは異なる
材料で形成された導電膜も、ゲート電極と呼んでも良いし、ゲート配線と呼んでも良い。
なお、ゲート端子とは、ゲート電極の部分(領域、導電膜、配線など)または、ゲート電
極と電気的に接続されている部分(領域、導電膜、配線など)について、その一部分のこ
とを言う。
なお、ゲート配線、ゲート線、ゲート信号線、走査線、走査信号線などと呼ぶ場合、配線
にトランジスタのゲートが接続されていない場合もある。この場合、ゲート配線、ゲート
線、ゲート信号線、走査線、走査信号線は、トランジスタのゲートと同じ層で形成された
配線、トランジスタのゲートと同じ材料で形成された配線またはトランジスタのゲートと
同時に成膜された配線を意味している場合がある。例としては、保持容量用配線、電源線
、基準電位供給配線などがある。
なお、ソースとは、ソース領域とソース電極とソース配線(ソース線、ソース信号線、デ
ータ線、データ信号線等とも言う)とを含んだ全体、もしくは、それらの一部のことを言
う。ソース領域とは、P型不純物(ボロンやガリウムなど)やN型不純物(リンやヒ素な
ど)が多く含まれる半導体領域のことを言う。従って、少しだけP型不純物やN型不純物
が含まれる領域、いわゆる、LDD(Lightly Doped Drain)領域は
、ソース領域には含まれない。ソース電極とは、ソース領域とは別の材料で形成され、ソ
ース領域と電気的に接続されて配置されている部分の導電層のことを言う。ただし、ソー
ス電極は、ソース領域も含んでソース電極と呼ぶこともある。ソース配線とは、各トラン
ジスタのソース電極の間を接続するための配線、各画素の有するソース電極の間を接続す
るための配線、又はソース電極と別の配線とを接続するための配線のことを言う。
しかしながら、ソース電極としても機能し、ソース配線としても機能するような部分(領
域、導電膜、配線など)も存在する。そのような部分(領域、導電膜、配線など)は、ソ
ース電極と呼んでも良いし、ソース配線と呼んでも良い。つまり、ソース電極とソース配
線とが、明確に区別できないような領域も存在する。例えば、延伸して配置されているソ
ース配線の一部とソース領域とがオーバーラップしている場合、その部分(領域、導電膜
、配線など)はソース配線として機能しているが、ソース電極としても機能していること
になる。よって、そのような部分(領域、導電膜、配線など)は、ソース電極と呼んでも
良いし、ソース配線と呼んでも良い。
なお、ソース電極と同じ材料で形成され、ソース電極と同じ島(アイランド)を形成して
つながっている部分(領域、導電膜、配線など)や、ソース電極とソース電極とを接続す
る部分(領域、導電膜、配線など)も、ソース電極と呼んでも良い。さらに、ソース領域
とオーバーラップしている部分も、ソース電極と呼んでも良い。同様に、ソース配線と同
じ材料で形成され、ソース配線と同じ島(アイランド)を形成してつながっている領域も
、ソース配線と呼んでも良い。このような部分(領域、導電膜、配線など)は、厳密な意
味では、別のソース電極と接続させる機能を有していない場合がある。しかし、製造時の
仕様等の関係でソース電極またはソース配線と同じ材料で形成され、ソース電極またはソ
ース配線とつながっている部分(領域、導電膜、配線など)がある。よって、そのような
部分(領域、導電膜、配線など)もソース電極またはソース配線と呼んでも良い。
なお、例えば、ソース電極とソース配線とを接続させている部分の導電膜であって、ソー
ス電極またはソース配線とは異なる材料で形成された導電膜も、ソース電極と呼んでも良
いし、ソース配線と呼んでも良い。
なお、ソース端子とは、ソース領域の領域や、ソース電極や、ソース電極と電気的に接続
されている部分(領域、導電膜、配線など)について、その一部分のことを言う。
なお、ソース配線、ソース線、ソース信号線、データ線、データ信号線などと呼ぶ場合、
配線にトランジスタのソース(ドレイン)が接続されていない場合もある。この場合、ソ
ース配線、ソース線、ソース信号線、データ線、データ信号線は、トランジスタのソース
(ドレイン)と同じ層で形成された配線、トランジスタのソース(ドレイン)と同じ材料
で形成された配線またはトランジスタのソース(ドレイン)と同時に成膜された配線を意
味している場合がある。例としては、保持容量用配線、電源線、基準電位供給配線などが
ある。
なお、ドレインについては、ソースと同様である。
なお、半導体装置とは半導体素子(トランジスタ、ダイオード、サイリスタなど)を含む
回路を有する装置のことをいう。さらに、半導体特性を利用することで機能しうる装置全
般を半導体装置と呼んでもよい。または、半導体材料を有する装置のことを半導体装置と
言う。
なお、表示素子とは、光学変調素子、液晶素子、発光素子、EL素子(有機EL素子、無
機EL素子又は有機物及び無機物を含むEL素子)、電子放出素子、電気泳動素子、放電
素子、光反射素子、光回折素子、デジタルマイクロミラーデバイス(DMD)、などのこ
とを言う。ただし、これに限定されない。
なお、表示装置とは、表示素子を有する装置のことを言う。なお、表示装置は、表示素子
を含む複数の画素を含んでいても良い。なお、表示装置は、複数の画素を駆動させる周辺
駆動回路を含んでいても良い。なお、複数の画素を駆動させる周辺駆動回路は、複数の画
素と同一基板上に形成されてもよい。なお、表示装置は、ワイヤボンディングやバンプな
どによって基板上に配置された周辺駆動回路、いわゆる、チップオングラス(COG)で
接続されたICチップ、または、TABなどで接続されたICチップを含んでいても良い
。なお、表示装置は、ICチップ、抵抗素子、容量素子、インダクタ、トランジスタなど
が取り付けられたフレキシブルプリントサーキット(FPC)を含んでもよい。なお、表
示装置は、フレキシブルプリントサーキット(FPC)などを介して接続され、ICチッ
プ、抵抗素子、容量素子、インダクタ、トランジスタなどが取り付けられたプリント配線
基盤(PWB)を含んでいても良い。なお、表示装置は、偏光板または位相差板などの光
学シートを含んでいても良い。なお、表示装置は、照明装置、筐体、音声入出力装置、光
センサなどを含んでいても良い。ここで、バックライトユニットのような照明装置は、導
光板、プリズムシート、拡散シート、反射シート、光源(LED、冷陰極管など)、冷却
装置(水冷式、空冷式)などを含んでいても良い。
なお、照明装置は、バックライトユニット、導光板、プリズムシート、拡散シート、反射
シート、光源(LED、冷陰極管、熱陰極管など)、冷却装置などを有している装置のこ
とをいう。
なお、発光装置とは、発光素子などを有している装置のことをいう。表示素子として発光
素子を有している場合は、発光装置は、表示装置の具体例の一つである。
なお、反射装置とは、光反射素子、光回折素子、光反射電極などを有している装置のこと
をいう。
なお、液晶表示装置とは、液晶素子を有している表示装置をいう。液晶表示装置には、直
視型、投写型、透過型、反射型、半透過型などがある。
なお、駆動装置とは、半導体素子、電気回路、電子回路を有する装置のことを言う。例え
ば、ソース信号線から画素内への信号の入力を制御するトランジスタ(選択用トランジス
タ、スイッチング用トランジスタなどと呼ぶことがある)、画素電極に電圧または電流を
供給するトランジスタ、発光素子に電圧または電流を供給するトランジスタなどは、駆動
装置の一例である。さらに、ゲート信号線に信号を供給する回路(ゲートドライバ、ゲー
ト線駆動回路などと呼ぶことがある)、ソース信号線に信号を供給する回路(ソースドラ
イバ、ソース線駆動回路などと呼ぶことがある)などは、駆動装置の一例である。
なお、表示装置、半導体装置、照明装置、冷却装置、発光装置、反射装置、駆動装置など
は、互いに重複して有している場合がある。例えば、表示装置が、半導体装置および発光
装置を有している場合がある。あるいは、半導体装置が、表示装置および駆動装置を有し
ている場合がある。
なお、Aの上にBが形成されている、あるいは、A上にBが形成されている、と明示的に
記載する場合は、Aの上にBが直接接して形成されていることに限定されない。直接接し
てはいない場合、つまり、AとBと間に別の対象物が介在する場合も含むものとする。こ
こで、A、Bは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、
など)であるとする。
従って例えば、層Aの上に(もしくは層A上に)、層Bが形成されている、と明示的に記
載されている場合は、層Aの上に直接接して層Bが形成されている場合と、層Aの上に直
接接して別の層(例えば層Cや層Dなど)が形成されていて、その上に直接接して層Bが
形成されている場合とを含むものとする。なお、別の層(例えば層Cや層Dなど)は、単
層でもよいし、複層でもよい。
さらに、Aの上方にBが形成されている、と明示的に記載されている場合についても同様
であり、Aの上にBが直接接していることに限定されず、AとBとの間に別の対象物が介
在する場合も含むものとする。従って例えば、層Aの上方に、層Bが形成されている、と
いう場合は、層Aの上に直接接して層Bが形成されている場合と、層Aの上に直接接して
別の層(例えば層Cや層Dなど)が形成されていて、その上に直接接して層Bが形成され
ている場合とを含むものとする。なお、別の層(例えば層Cや層Dなど)は、単層でもよ
いし、複層でもよい。
なお、Aの上にBが直接接して形成されている、と明示的に記載する場合は、Aの上に直
接接してBが形成されている場合を含み、AとBと間に別の対象物が介在する場合は含ま
ないものとする。
なお、Aの下にBが、あるいは、Aの下方にBが、の場合についても、同様である。
なお、明示的に単数として記載されているものについては、単数であることが望ましい。
ただし、これに限定されず、複数であることも可能である。同様に、明示的に複数として
記載されているものについては、複数であることが望ましい。ただし、これに限定されず
、単数であることも可能である。
1画素に副画素を3つ以上設け、各副画素の液晶層に加わる電圧を異ならせ配向状態を異
ならせることにより視野角特性を向上することができる。また、隣接する画素同士で保持
容量配線を共通して設けることにより副画素を複数設けた場合であっても開口率の低下を
抑制することが可能となる。また、コントラストに優れた表示装置を得ることができる。
また、表示品位に優れた表示装置を提供することをできる。また、ノイズの影響を受けに
くく、綺麗な表示を行うことが可能な表示装置を提供することができる。または、表示の
劣化が生じにくい表示装置を提供すること ができる。または、製品寿命に優れた表示装
置を提供することができる。
本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の画素の一構成例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の駆動方法の一例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の周辺構成部材の一例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の作製方法の一例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の副画素のレイアウトの一例を示す図。 本発明に係る表示装置の副画素のレイアウトの一例を示す図。 本発明に係る表示装置の副画素のレイアウトの一例を示す図。 本発明に係る表示装置の周辺構成部材の一例を示す図。 本発明に係る表示装置の周辺構成部材の一例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の一構成例を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置の駆動方法を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。 本発明に係る表示装置を用いた電子機器を示す図。
以下に、本発明の実施の形態を図面に基づいて説明する。但し、本発明は多くの異なる態
様で実施することが可能であり、本発明の趣旨及びその範囲から逸脱することなくその形
態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本実施
の形態の記載内容に限定して解釈されるものではない。なお、実施の形態を説明するため
の全図において、同一部分又は同様な機能を有する部分には同一の符号を付し、その繰り
返しの説明は省略する。
(実施の形態1)
本実施の形態では、本発明の表示装置の一構成例に関して図面を参照して説明する。
本実施の形態で示す表示装置は、複数の画素を有しており、各画素には副画素が複数設け
られた構成となっている。図1を用いて一つの画素の構成を説明する。
図1に示す画素は、3つの副画素が設けられた構成を示している。第1の副画素110は
、第1の液晶層111、第1の容量素子112、第1のトランジスタ113を有している
。同様に、第2の副画素120は、第2の液晶層121、第2の容量素子122、第2の
トランジスタ123を有し、第3の副画素130は、第3の液晶層131、第3の容量素
子132、第3のトランジスタ133を有している。なお、ここでは、トランジスタを設
けた構成を示しているが、ダイオード等の他のスイッチ素子を設けてもよい。
第1の液晶層111、第2の液晶層121、第3の液晶層131は、それぞれ画素電極と
、共通電極と、それらによって制御される液晶とを有している。共通電極は各副画素で共
通して設けた構成とすることができる。ただし、これに限定されない。以下、第1の液晶
層111が有する画素電極を第1の画素電極、第2の液晶層121が有する画素電極を第
2の画素電極、第3の液晶層131が有する画素電極を第3の画素電極と記す。
第1の容量素子112、第2の容量素子122、第3の容量素子132は、各々が有する
第1の電極と第2の電極間に絶縁膜が設けられた構成とすることができる。第1の電極、
第2の電極としては、導電膜、半導体膜、不純物元素が導入された半導体膜、又は酸化物
半導体膜等を用いることができる。
第1のトランジスタ113は、ゲート電極が、走査線として機能しうる配線(以下、「走
査線101」と記す)に接続され、ソース又はドレインの一方が、信号線として機能しう
る配線(以下、「信号線102」と記す)に接続され、ソース又はドレインの他方が、第
1の液晶層111の第1の画素電極及び第1の容量素子112の第2の電極に接続されて
いる。
また、第2のトランジスタ123は、ゲート電極が、走査線101に接続され、ソース又
はドレインの一方が、信号線102に接続され、ソース又はドレインの他方が、第2の液
晶層121の第2の画素電極及び第2の容量素子122の第2の電極に接続されている。
また、第3のトランジスタ133は、ゲート電極が、走査線101に接続され、ソース又
はドレインの一方が、信号線102に接続され、ソース又はドレインの他方が、第3の液
晶層131の第3の画素電極及び第3の容量素子132の第2の電極に接続されている。
第1の容量素子112は、第1の電極が、容量配線として機能しうる配線(以下、「第1
の容量配線114」と記す)に接続され、第2の電極が第1の液晶層111の第1の画素
電極に接続されている。
また、第2の容量素子122は、第1の電極が容量配線として機能しうる配線(以下、「
第2の容量配線124」と記す)に接続され、第2の電極が第2の液晶層121の第2の
画素電極に接続されている。
また、第3の容量素子132は、第1の電極が容量配線として機能しうる配線(以下、「
第3の容量配線134」と記す)に接続され、第2の電極が第3の液晶層131の第3の
画素電極に接続されている。
また、第1の容量配線114、第2の容量配線124、第3の容量配線134は、各画素
に対応するように一つずつ設けた構成としてもよいが、隣接する画素が有する配線と共有
して設けた構成としてもよい。
例えば、図2に示すように、複数の画素100a〜100fにおいて、画素100bは、
画素100aと第1の容量配線114を共有し、画素100cと第2の容量配線124及
び第3の容量配線134を共有している。このように、画素間で配線を共有して設けるこ
とにより配線数を低減し、開口率を向上させることが可能となる。
又は、図13で示すように、複数の画素100a〜100fにおいて、画素100bは、
画素100aと第1の容量配線114を共有し、画素100cと第2の容量配線124を
共有し、第3の容量配線134は、画素毎に配置するようにすることも可能である。
また、第1の容量配線114は、複数の画素において、一本で設けた構成としてもよいし
、複数本設けた構成としてもよい。第2の容量配線124、第3の容量配線134も同様
に、複数の画素において、一本で設けた構成としてもよいし、複数本設けた構成としても
よい。
次に、図1で示した画素を有する表示装置の駆動方法に関して図3を参照して説明する。
図3は、走査線101の電位Vg、信号線102の電位Vs、第1の容量配線114の電
位Vcs1、第2の容量配線124の電位Vcs2、第3の容量配線の電位Vcs3、第
1の液晶層111の第1の画素電極の電位Vlc1、第2の液晶層121の第2の画素電
極の電位Vlc2、第3の液晶層131の第3の画素電極の電位Vlc3、共通電極の電
位Vcomを示している。
なお、以下の説明において、第1のトランジスタ113のソース又はドレインの他方、第
1の画素電極及び第1の容量素子112の第2の電極の接続箇所を第1のノードα、第2
のトランジスタ123のソース又はドレインの他方、第2の画素電極及び第2の容量素子
122の第2の電極の接続箇所を第2のノードβ、第3のトランジスタ133のソース又
はドレインの他方、第3の画素電極及び第3の容量素子122の第2の電極の接続箇所を
第3のノードγとする。また、第1の容量配線114の電位Vcs1及び第2の容量配線
124の電位Vcs2を変化させ、第3の容量配線134の電位Vcs3を概略一定とす
る場合に関して説明する。
図3において、T1になった場合、走査線101の電位Vgがロウ(Low)からハイ(
high)に変化するため、第1のトランジスタ113、第2のトランジスタ123及び
第3のトランジスタ133がオン(On)となり、第1の画素電極、第2の画素電極及び
第3の画素電極に信号線102の電位Vsが印加される。また、第1の容量素子112の
第2の電極、第2の容量素子122の第2の電極及び第3の容量素子132の第2の電極
にもVsが印加され、容量素子の充電が行われる。
図3において、T2になった場合、走査線101の電位Vgがハイからロウに変化するた
め、第1のトランジスタ113、第2のトランジスタ123及び第3のトランジスタ13
3がオフ(Off)となり、第1の画素電極〜第3の画素電極、第1の容量素子112、
第2の容量素子122及び第3の容量素子132が信号線102と電気的に絶縁される。
その結果、第1のノードα、第2のノードβ及び第3のノードγが浮遊状態となる。
図3において、T3になった場合、第1の容量配線114の電位Vcs1がハイからロウ
に変化するため、浮遊状態にある第1のノードαの電位も変化する。ノードαの電位の変
化量は、第1の液晶層111の容量の大きさと、第1の容量素子112の容量の大きさと
の関係から、決定される。つまり、第1の容量配線114の電位Vcs1の電圧の振幅値
が、容量分割されることによって、ノードαの電位の変化量が決定される。
仮に、第1の液晶層111の容量値と、第1の容量素子112の容量値とが、同じ大きさ
である場合は、ノードαの電位の変化量は、第1の容量配線114の電位Vcs1の変化
量の半分と、概ね等しくなる。又は、第1の液晶層111の容量値よりも、第1の容量素
子112の容量値の方が小さい場合は、ノードαの電位の変化量は、第1の容量配線11
4の電位Vcs1の変化量の半分よりも、小さくなる。又は、第1の液晶層111の容量
値よりも、第1の容量素子112の容量値の方が十分に大きい場合は、ノードαの電位の
変化量は、第1の容量配線114の電位Vcs1の変化量と、概ね等しくなる。
従って、その場合は、例えば、Vcs1がVcom+VxからVcom−Vxまで変化し
た場合には、第1の液晶層111の第1の画素電極の電位Vlc1が2Vx低下する。又
は、例えば、第1の液晶層111の容量値が、第1の容量素子112の容量値と概ね等し
い場合では、第1の液晶層111の第1の画素電極の電位Vlc1がVx低下する。同様
に、第2の容量配線124の電位Vcs2がロウからハイに変化するため、浮遊状態にあ
る第2のノードβの電位もそれに応じて変化する。例えば、第2の液晶層121の容量値
よりも、第2の容量素子122の容量値の方が十分に大きい場合において、Vcs2がV
com−VxからVcom+Vxまで変化した場合には、第2の液晶層121の第2の画
素電極の電位Vlc2が2Vx増加する。なお、ここでは、第3の容量配線134の電位
Vcs3は概略一定であるため、第3のノードγの電位は変化せず、第3の液晶層131
の第3の電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持す
る。
なお、第3の容量配線134の電位Vcs3が概略一定であるとは、第3の容量配線13
4に電位が加えられている期間において、第3の容量配線134の電位が常に一定である
場合はもちろん、一部の期間において第3の容量配線134の電位が一定でない場合も含
むものとする。また、一部の期間とは、第3の容量配線134に電位が加えられている期
間の好ましくは10%以下、より好ましくは1%以下とする。また、ノイズ等により、第
3の容量配線134の電位がゆらいで変化した場合も概略一定に含まれるものとする。
図3において、T4になった場合、第1の容量配線114の電位Vcs1がロウからハイ
に変化するため、浮遊状態にある第1のノードαの電位もそれに応じて変化する。例えば
、第1の液晶層111の容量値よりも、第1の容量素子112の容量値の方が十分に大き
い場合において、Vcs1がVcom−VxからVcom+Vxまで変化した場合には、
第1の液晶層111の第1の画素電極の電位Vlc1が2Vx増加する。又は、例えば、
第1の液晶層111の容量値が、第1の容量素子112の容量値と概ね等しい場合では、
第1の液晶層111の第1の画素電極の電位Vlc1がVx増加する。
同様に、第2の容量配線124の電位Vcs2がハイからロウに変化するため、浮遊状態
にある第2のノードβの電位もそれに応じて変化する。例えば、第2の液晶層121の容
量値よりも、第2の容量素子122の容量値の方が十分に大きい場合において、Vcs2
がVcom+VxからVcom−Vxまで変化した場合には、第2の液晶層121の第2
の画素電極の電位Vlc2が2Vx低下する。又は、例えば、第2の液晶層121の容量
値が、第2の容量素子122の容量値と概ね等しい場合では、第2の液晶層121の第2
の画素電極の電位Vlc2がVx低下する。なお、ここでは、第3の容量配線134の電
位Vcs3は一定であるため、第3のノードγの電位は変化せず、第3の液晶層131の
第3の電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持する
その後も、一定の期間毎に第1の容量配線114の電位Vcs1及び第2の容量配線12
4の電位Vcs2が交互に変化することによって、第1の液晶層111の第1の画素電極
の電位Vlc1と、第2の液晶層121の第2の画素電極の電位Vlc2が増減する。ま
た、第3の容量配線134の電位Vcs3を一定にした場合には、第3の液晶層131の
第3の画素電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持
する。その結果、第1の液晶層111に加わる電圧V1、第2の液晶層121に加わる電
圧V2、第3の液晶層131に加わる電圧V3は、それぞれ異なった値(ここでは、V1
<V3<V2)となる。
なお、ここでは、V1はVcomを基準とした場合のVlc1の実効電圧、V2はVco
mを基準とした場合のVlc2の実効電圧、V3はVcomを基準とした場合のVlc3
の電圧となる。
通常、加えられた電圧の実効値に応じて、液晶の配向状態が制御される。
ここで、図3では、共通電極の電位Vcomよりも画素電極の電圧の方が大きい場合、つ
まり、ビデオ信号が正極の場合について示した。しかし、通常、液晶は交流駆動を行う。
そこで、図14では、共通電極の電位Vcomよりも画素電極の電圧の方が小さい場合、
つまり、ビデオ信号が負極の場合について示す。
図14において、T1になった場合、走査線101の電位Vgがロウ(Low)からハイ
(high)に変化するため、第1のトランジスタ113、第2のトランジスタ123及
び第3のトランジスタ133がオン(On)となり、第1の画素電極、第2の画素電極及
び第3の画素電極に信号線102の電位Vsが印加される。また、第1の容量素子112
の第2の電極、第2の容量素子122の第2の電極及び第3の容量素子132の第2の電
極にもVsが印加され、容量素子の充電が行われる。
図14において、T2になった場合、走査線101の電位Vgがハイからロウに変化する
ため、第1のトランジスタ113、第2のトランジスタ123及び第3のトランジスタ1
33がオフ(Off)となり、第1の画素電極〜第3の画素電極、第1の容量素子112
、第2の容量素子122及び第3の容量素子132が信号線102と電気的に絶縁される
。その結果、第1のノードα、第2のノードβ及び第3のノードγが浮遊状態となる。
図14において、T3になった場合、第1の容量配線114の電位Vcs1がハイからロ
ウに変化するため、浮遊状態にある第1のノードαの電位も変化する。ノードαの電位の
変化量は、第1の液晶層111の容量の大きさと、第1の容量素子112の容量の大きさ
との関係から、決定される。つまり、第1の容量配線114の電位Vcs1の電圧の振幅
値が、容量分割されることによって、ノードαの電位の変化量が決定される。
仮に、第1の液晶層111の容量値と、第1の容量素子112の容量値とが、同じ大きさ
である場合は、ノードαの電位の変化量は、第1の容量配線114の電位Vcs1の変化
量の半分と、概ね等しくなる。又は、第1の液晶層111の容量値よりも、第1の容量素
子112の容量値の方が小さい場合は、ノードαの電位の変化量は、第1の容量配線11
4の電位Vcs1の変化量の半分よりも、小さくなる。又は、第1の液晶層111の容量
値よりも、第1の容量素子112の容量値の方が十分に大きい場合は、ノードαの電位の
変化量は、第1の容量配線114の電位Vcs1の変化量と、概ね等しくなる。
従って、その場合は、例えば、Vcs1がVcom+VxからVcom−Vxまで変化し
た場合には、第1の液晶層111の第1の画素電極の電位Vlc1が2Vx低下する。又
は、例えば、第1の液晶層111の容量値が、第1の容量素子112の容量値と概ね等し
い場合では、第1の液晶層111の第1の画素電極の電位Vlc1がVx低下する。同様
に、第2の容量配線124の電位Vcs2がロウからハイに変化するため、浮遊状態にあ
る第2のノードβの電位もそれに応じて変化する。例えば、第2の液晶層121の容量値
よりも、第2の容量素子122の容量値の方が十分に大きい場合において、Vcs2がV
com−VxからVcom+Vxまで変化した場合には、第2の液晶層121の第2の画
素電極の電位Vlc2が2Vx増加する。なお、ここでは、第3の容量配線134の電位
Vcs3は一定であるため、第3のノードγの電位は変化せず、第3の液晶層131の第
3の電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持する。
図14において、T4になった場合、第1の容量配線114の電位Vcs1がロウからハ
イに変化するため、浮遊状態にある第1のノードαの電位もそれに応じて変化する。例え
ば、第1の液晶層111の容量値よりも、第1の容量素子112の容量値の方が十分に大
きい場合において、Vcs1がVcom−VxからVcom+Vxまで変化した場合には
、第1の液晶層111の第1の画素電極の電位Vlc1が2Vx増加する。又は、例えば
、第1の液晶層111の容量値が、第1の容量素子112の容量値と概ね等しい場合では
、第1の液晶層111の第1の画素電極の電位Vlc1がVx増加する。
同様に、第2の容量配線124の電位Vcs2がハイからロウに変化するため、浮遊状態
にある第2のノードβの電位もそれに応じて変化する。例えば、第2の液晶層121の容
量値よりも、第2の容量素子122の容量値の方が十分に大きい場合において、Vcs2
がVcom+VxからVcom−Vxまで変化した場合には、第2の液晶層121の第2
の画素電極の電位Vlc2が2Vx低下する。又は、例えば、第2の液晶層121の容量
値が、第2の容量素子122の容量値と概ね等しい場合では、第2の液晶層121の第2
の画素電極の電位Vlc2がVx低下する。なお、ここでは、第3の容量配線134の電
位Vcs3は一定であるため、第3のノードγの電位は変化せず、第3の液晶層131の
第3の電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持する
その後も、一定の期間毎に第1の容量配線114の電位Vcs1及び第2の容量配線12
4の電位Vcs2が交互に変化することによって、第1の液晶層111の第1の画素電極
の電位Vlc1と、第2の液晶層121の第2の画素電極の電位Vlc2が増減する。ま
た、第3の容量配線134の電位Vcs3を一定にした場合には、第3の液晶層131の
第3の画素電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持
する。その結果、第1の液晶層111に加わる実効電圧V1、第2の液晶層121に加わ
る実効電圧V2、第3の液晶層131に加わる実効電圧V3は、それぞれ異なった値(こ
こでは、V2<V3<V1)となる。
このように、同じタイミングで信号を入力しても、画像信号が正極の場合の実効電圧の関
係(V1<V3<V2)と、画像信号が負極の場合の実効電圧の関係(V2<V3<V1
)とは、異なってくる。ただし、画像信号が正極の場合のV1と、画像信号が負極の場合
のV2とは、概ね同じ大きさの実効電圧であり、画像信号が負極の場合のV2と、画像信
号が正極の場合のV1とは、概ね同じ大きさの実効電圧である。つまり、副画素が入れ替
わった形になるだけであるため、正常に表示させることが出来る。
一方、ここで、図15に示すように、第3の容量配線134の電位が、第1の容量配線1
14のように、変化した場合について考える。その場合、第3の液晶層131に加わる実
効電圧V3は、ビデオ信号が正極の場合と負極の場合とでは、異なってくる。なぜなら、
図15に示すように、第1の容量配線114のような波形であれば、第3の液晶層131
の第3の画素電極の電位Vlc3は、信号線102の電位Vsよりも低くなる。その結果
、ビデオ信号が正極の場合は、液晶に加わる実効電圧は小さくなり、ビデオ信号が負極の
場合は、液晶に加わる実効電圧は大きくなるためである。したがって、第3の容量配線1
34の電位が変化する場合は、信号線102の電位Vsと共通電極の電位Vcomとの差
の絶対値が同じであっても、ビデオ信号が正極の場合と負極の場合とでは、液晶に加わる
実効電圧が異なってしまう。そのため、同じ大きさの実効電圧を液晶に供給したいときに
は、正極用のビデオ信号と、負極用のビデオ信号とで、別々の処理が必要となってしまう
また、図16に示すように、第3の容量配線134の電位が、第2の容量配線124のよ
うに、変化した場合について考える。その場合、第3の液晶層131の第3の画素電極の
電位Vlc3は、信号線102の電位Vsよりも高くなる。その結果、ビデオ信号が正極
の場合は、液晶に加わる実効電圧は大きくなり、ビデオ信号が負極の場合は、液晶に加わ
る実効電圧は小さくなる。
したがって、図15と図16とを比較してみると、信号線102の電位Vsが同じであっ
ても、第3の容量配線134の電位が、第1の容量配線114のように変化した場合と、
第2の容量配線124のように変化した場合とでは、液晶に加わる実効電圧が異なってく
る。したがって、同じ大きさの実効電圧を液晶に供給したいときには、第3の容量配線1
34の電位の波形に応じて、別々の処理が必要となってしまう。
このように、第3の容量配線134の電位が変化する場合は、様々な状況に応じて、液晶
に加わる実効電圧が異なってきてしまう。しかし、図3に示すように、第3の容量配線1
34の電位が変化せず、一定値である場合には、このような問題は生じない。
このようにすることにより、3つの副画素において、液晶に加わる実効電圧は、各々異な
るようにすることが出来る。したがって、斜めから見た場合の階調の変化量を小さくする
ことができ、視野角を広くすることが出来る。
このように、奇数個の副画素を配置する場合は、奇数個分の副画素においては、容量配線
の電位を一定値にすることが望ましい。ただし、これに限定されない。
また、逆の見方をすれば、容量配線の電位を一定値にする副画素を配置することによって
、副画素の数を奇数個にすることが出来ると言うことができる。仮に、全ての容量配線の
電位を変化させる場合であれば、副画素の数を2個以上にしたい場合は、4個の副画素に
する必要がある。そのため、副画素の数が2個では不十分である場合、4個まで増やさざ
るを得ない。その結果、開口率の低下や歩留まりの低下を招いてしまう可能性がある。し
かし、容量配線の電位を一定値にする副画素を配置することによって、副画素の数を奇数
個にすることが出来るため、副画素の数が2個では不十分である場合は、副画素の数を3
個にして、開口率と視野角とのバランスを取りながら、正常に動作させることが出来る。
このように、一つの画素に複数の副画素を設け、当該副画素毎に液晶の配向状態を異なら
せることにより、視野角特性を向上させることができる。特に、ここでは、第3の画素電
極に第3の容量素子132を介して接続された第3の容量配線134の電位を一定とする
ことにより、第3の液晶層131には信号線102から供給された電位が加わることとな
るため、ビデオ信号に特別な処理を加えずに副画素数を増やすことが出来るという利点を
有している。
上記説明においては、第1の容量配線114の電位Vcs1、第2の容量配線124の電
位Vcs2を、ある周波数を有し互いに1/2周期異なる電位とし、同じ振幅の電圧とし
、第3の容量配線134の電位Vcs3を、Vcs1とVcs2のハイの電位VHとロウ
の電位VLの中間値(例えば、Vcom)とした例を示したが、これに限られない。例え
ば、Vcs3を電位VH又は電位VLの概略一定の値としてもよいし、電位VHより大き
くしてもよいし、電位VLより小さくしてもよい。また、Vcs3をある周波数を有する
電位としてもよい。あるいは、電位VHは、Vcomと同じ電位でもよいし、電位VLが
Vcomと同じ電位でもよい。または、第1の容量配線114のハイの電位と、第2の容
量配線124のハイの電位とが異なっていても良い。または、第1の容量配線114のロ
ウの電位と、第2の容量配線124のロウの電位とが異なっていても良い。
なお、第1の副画素110と、第2の副画素120とは、交互に状態が入れ替わるような
形で、互いに対称な動作を行う場合が多い。したがって、各々の構成要素は、概ね同じ構
成になっていることが望ましい。例えば、トランジスタのサイズ(チャネル長またはチャ
ネル幅)は、第1の副画素110と第2の副画素120とでは、概ね等しいことが望まし
い。または、保持容量の容量値(またはレイアウト形状)は、第1の副画素110と第2
の副画素120とでは、概ね等しいことが望ましい。または、液晶の容量値(またはレイ
アウト形状)は、第1の副画素110と第2の副画素120とでは、概ね等しいことが望
ましい。ここで、概ね等しいとは、製造上の誤差などが原因となって、多少のズレが生じ
ている場合も含むものとする。
一方、第3の副画素130は、第1の副画素110または第2の副画素120と、対称的
な動作をすることはない。したがって、各々の構成要素は、異なっていても良い。その結
果、トランジスタや保持容量や液晶素子のレイアウトに自由度が生じ、柔軟な設計を行う
ことが出来る。例えば、トランジスタのサイズ(チャネル長またはチャネル幅)は、第3
の副画素130と第1の副画素110(または第2の副画素120)とでは、異なってい
ても良い。または、保持容量の容量値(またはレイアウト形状)は、第3の副画素130
と第1の副画素110(または第2の副画素120)とでは、異なっていても良い。また
は、液晶の容量値(またはレイアウト形状)は、第3の副画素130と第1の副画素11
0(または第2の副画素120)とでは、異なっていても良い。
なお、第3の副画素130の保持容量の容量値は、第1の副画素110または第2の副画
素120の保持容量の容量値よりも小さくても良い。なぜなら、第3の副画素130の容
量配線の電位は、一定であるからである。したがって、容量値が最小の場合として、図1
7に示すように、第3の副画素130では、保持容量を設けなくても良い。図17のよう
に、第3の容量配線134、第3の容量素子132を設けないようにする。その結果、開
口率を向上させたり、製造歩留まりを向上させたりすることが出来る。
なお、図3と図14とを見ると、ビデオ信号が正極の場合は、第1の液晶層111に加わ
る電圧の実効値(または、絶対値)は、第2の液晶層121に加わる電圧の実効値(また
は、絶対値)よりも小さく、ビデオ信号が負極の場合は、第1の液晶層111に加わる電
圧の実効値(または、絶対値)は、第2の液晶層121に加わる電圧の実効値(または、
絶対値)よりも大きい。したがって、液晶の中に存在する不純物が、局所的に集まってし
まう可能性がある。液晶では、通常、交流駆動を行うことによって、不純物が偏らないよ
うにしている。しかし、液晶層に加わる電圧に偏りが生じると、不純物も偏ってしまう。
したがって、第1の容量配線114の波形と第2の容量配線124の波形とを、図18の
ように、図3とは逆にすることにより、つまり、ビデオ信号が正極の時と、負極の時とで
、第1の容量配線114と第2の容量配線124とに加わる波形を逆にすることにより、
液晶層に加わる実効値(または、絶対値)が概ね等しくなるようにする事が出来る。この
結果、不純物が液晶層の中で偏ることを低減することが出来る。
なお、ビデオ信号が正極の時の第1の容量配線114と第2の容量配線124の波形が、
図3で示した波形である場合、第1の液晶層111に加わる電圧の実効値(または、絶対
値)の方が、第2の液晶層121に加わる電圧の実効値(または、絶対値)よりも、小さ
くなってしまう。しかしながら、これが切り替わることによって、平均化されて見えるた
め、望ましい。そこで、図3の波形と、図19の波形とを切り替えて動作させることが望
ましい。図3と図19とでは、第1の容量配線114と第2の容量配線124とに加わる
波形が逆になっている。それにより、第1の液晶層111に加わる電圧の実効値(または
、絶対値)と、第2の液晶層121に加わる電圧の実効値(または、絶対値)とが、切り
替わるため、平均化され、滑らかに表示させることが出来る。ビデオ信号が負極の時も同
様に、図14の波形と、図18の波形のように、第1の容量配線114と第2の容量配線
124とに加わる波形を逆にした波形を用いることにより、第1の液晶層111に加わる
電圧の実効値(または、絶対値)と、第2の液晶層121に加わる電圧の実効値(または
、絶対値)とが、切り替わるため、平均化され、滑らかに表示させることが出来る。
なお、図3、図14、図18、図19の波形を用いて、それらを適宜切り替えることによ
って、液晶層での不純物の偏りの低減と、画像の滑らかな表示とを行うことも可能である
また、本実施の形態では、一つの画素に3つの副画素が設けられた例を示したがこれに限
られず、副画素を3つ以上設けた構成としてもよい。例えば、図20に示した構成として
もよい。図20に示す構成は、図1に示した構成に第4の副画素140を追加した構成と
なっている。第4の副画素140は、第4の液晶層141、第4の容量素子142、第4
のトランジスタ143を有している。第4の容量素子142は、第1の電極が容量配線と
して機能しうる配線(以下、「第4の容量配線144」と記す)に接続され、第2の電極
が第4の液晶層141の第4の画素電極に接続されている。
図20に示す構成において、第3の容量配線134及び第4の容量配線144の電位を一
定とすることができる。図20に示すように第4の副画素140を追加することによって
、画素のレイアウトを対称な形とすることができ、容量の大きさを副画素間で概ね等しく
することができる。
他にも、図17に示す構成に第4の副画素140を追加した構成としてもよい(図21)
。図21で示す構成において、第3の副画素130、第4の副画素140に保持容量を設
けない場合を示している。このように、第3の容量配線134、第3の容量素子132、
第4の容量配線144、第4の容量素子142を設けない構成とすることによって、開口
率の向上や、製造歩留まりの向上を図ることができる。また、第4の副画素140を追加
することによって、画素のレイアウトを対称な形とすることができ、容量の大きさを副画
素間で概ね等しくすることができる。
なお、液晶層、容量素子または容量配線などを複数個に分割してもよい。例として、第3
の副画素130において、第3の液晶層131、第3の容量素子132および第3の容量
配線134を2つに分割した場合について、図22に示す。この場合、画素のレイアウト
を対象な形に出来るため、望ましい。なお、第3のトランジスタ133は共通に設けた場
合を示したが、第3のトランジスタ133を分割して設けた構成としてもよい。
また、上述した説明において、例えば、第1のトランジスタ113〜第3のトランジスタ
133の走査線101は、1つの画素につき、1本にしている場合について示しているが
、これに限定されず、複数本でもよい。例えば、図25に示すように、走査線を複数本に
することにより、画素のレイアウトの自由度が向上し、画素電極の形を対称性よく配置す
ることができる。なお、ここでは、一例として、第3のトランジスタ133のゲート電極
が、第2の走査線201に接続された構成を示している。
また、図26に示すように、第3の容量配線134、第3の容量素子132を設けない構
成としてもよい。その結果、開口率を向上させたり、製造歩留まりを向上させたりするこ
とが出来る。
また、本実施の形態では、表示装置として液晶を用いた例を示したが、これに限られずE
L素子(有機物及び無機物を含むEL素子、有機EL素子、無機EL素子)等を用いた発
光装置に適用することも可能である。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換えなどを自由に
行うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施
の形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
(実施の形態2)
本実施の形態では、上記実施の形態と異なる表示装置の構成に関して図面を参照して説明
する。具体的には、上記実施の形態で示した構成において、走査線と第3の容量配線とを
共通に設けた構成に関して説明する。
図4に、本実施の形態で示す表示装置の画素の構成を示す。なお、図4は、複数の画素1
00a〜100fにそれぞれ3つの副画素が設けられた構成を示している。具体的には、
第1の副画素には第1の液晶層111、第1の容量素子112、第1のトランジスタ11
3が設けられており、第2の副画素には第2の液晶層121、第2の容量素子122、第
2のトランジスタ123が設けられており、第3の副画素には第3の液晶層131、第3
の容量素子132、第3のトランジスタ133が設けられている。
第1のトランジスタ113は、ゲート電極が、走査線101に接続され、ソース又はドレ
インの一方が、信号線102に接続され、ソース又はドレインの他方が、第1の液晶層1
11の第1の画素電極及び第1の容量素子112の第2の電極に接続されている。
また、第2のトランジスタ123は、ゲート電極が、走査線101に接続され、ソース又
はドレインの一方が、信号線102に接続され、ソース又はドレインの他方が、第2の液
晶層121の第2の画素電極及び第2の容量素子122の第2の電極に接続されている。
また、第3のトランジスタ133は、ゲート電極が、走査線101に接続され、ソース又
はドレインの一方が、信号線102に接続され、ソース又はドレインの他方が、第3の液
晶層131の第3の画素電極及び第3の容量素子132の第2の電極に接続されている。
また、第1の容量素子112の第1の電極は容量配線として機能しうる配線(第1の容量
配線114)に接続され、第2の容量素子122の第1の電極は容量配線として機能しう
る配線(第2の容量配線124)に接続され、第3の容量素子132の第1の電極は走査
線101に接続されている。
図4に示す構成は、上記実施の形態で示した構成(図2)と比較して、第3の容量配線1
34を省略し、走査線101と第3の容量配線134を共通に設けている。つまり、本実
施の形態において、走査線101は容量配線としても機能しうる。
このように、第3の副画素に設けられた第3の容量素子132の第1の電極を走査線10
1に接続する構成とすることによって、配線数の増加を伴わずに副画素の数を増加させる
ことが可能となる。また、隣接する画素同士で第1の容量配線114、第2の容量配線1
24を共有して設け、第3の容量配線と走査線を共通して設けることにより、画素に3つ
以上の副画素を設けた場合であっても、配線数を低減し、開口率の低下を抑制することが
できる。
なお、図4では、第3の副画素に設けられた第3の容量素子132の第1の電極を当該画
素(m行)の一行前の画素(m−1)行に接続された走査線101に接続した構成を示し
ているが、これに限定されない。例えば、当該画素の一行後(m+1行)に接続された走
査線101に接続させた構成としてもよい(図5)。又は、数行前の画素(m−n行、こ
こでnは自然数)に接続された走査線に接続してもよいし、数行後(m+n行、ここでn
は自然数)に接続された走査線に接続してもよい。または、図24に示すように、第3の
容量素子132を配置しないようにしてもよい。
次に、図4で示した画素を有する表示装置の駆動方法に関して図6を参照して説明する。
図6は、図4におけるm行目の画素100bの副画素の駆動について示しており、m行目
の走査線101の電位Vgm、信号線102の電位Vs、第1の容量配線114の電位V
cs1、第2の容量配線124の電位Vcs2、第1の液晶層111の第1の画素電極の
電位Vlc1、第2の液晶層121の第2の画素電極の電位Vlc2、第3の液晶層13
1の第3の画素電極の電位Vlc3、共通電極の電位Vcomを示している。また、(m
−1)行目の走査線の電位Vg(m−1)も示している。
なお、以下の説明において、第1のトランジスタ113のソース又はドレインの他方、第
1の画素電極及び第1の容量素子112の第2の電極の接続箇所を第1のノードα、第2
のトランジスタ123のソース又はドレインの他方、第2の画素電極及び第2の容量素子
122の第2の電極の接続箇所を第2のノードβ、第3のトランジスタ133のソース又
はドレインの他方、第3の画素電極及び第3の容量素子122の第2の電極の接続箇所を
第3のノードγとする。また、第1の容量配線114の電位Vcs1及び第2の容量配線
124の電位Vcs2を変化させる場合に関して説明する。
図6において、T1になった場合、m行目の走査線101の電位Vgmがロウ(Low)
からハイ(high)に変化するため、第1のトランジスタ113、第2のトランジスタ
123及び第3のトランジスタ133がオン(On)となり、第1の画素電極、第2の画
素電極及び第3の画素電極に信号線102の電位Vsが印加される。また、第1の容量素
子112の第2の電極、第2の容量素子122の第2の電極及び第3の容量素子132の
第2の電極にもVsが印加され、容量素子の充電が行われる。
図6において、T2になった場合、m行目の走査線101の電位Vgmがハイからロウに
変化するため、第1のトランジスタ113、第2のトランジスタ123及び第3のトラン
ジスタ133がオフ(Off)となり、第1の画素電極〜第3の画素電極、第1の容量素
子112、第2の容量素子122及び第3の容量素子132が信号線102と電気的に絶
縁される。その結果、第1のノードα、第2のノードβ及び第3のノードγが浮遊状態と
なる。
図6において、T3になった場合、第1の容量配線114の電位Vcs1がハイからロウ
に変化するため、浮遊状態にある第1のノードαの電位もそれに応じて変化する。第1の
液晶層111の容量値よりも、第1の容量素子112の容量値の方が十分に大きい場合に
おいて、例えば、Vcs1がVcom+VxからVcom−Vxまで変化した場合には、
第1の液晶層111の第1の画素電極の電位Vlc1が2Vx低下する。又は、例えば、
第1の液晶層111の容量値が、第1の容量素子112の容量値と概ね等しい場合では、
第1の液晶層111の第1の画素電極の電位Vlc1がVx低下する。同様に、第2の容
量配線124の電位Vcs2がロウからハイに変化するため、浮遊状態にある第2のノー
ドβの電位もそれに応じて変化する。
例えば、第2の液晶層121の容量値よりも、第2の容量素子122の容量値の方が十分
に大きい場合において、Vcs2がVcom−VxからVcom+Vxまで変化した場合
には、第2の液晶層121の第2の画素電極の電位Vlc2が2Vx増加する。又は、例
えば、第2の液晶層121の容量値が、第2の容量素子122の容量値と概ね等しい場合
では、第2の液晶層121の第2の画素電極の電位Vlc2がVx増加する。なお、ここ
では、(m−1)行目の走査線101の電位Vg(m−1)は既に一定になっているため
、第3のノードγの電位は変化せず、第3の液晶層131の第3の電極の電位Vlc3は
概略一定値(信号線102から加えられた電位)を保持する。
図6において、T4になった場合、第1の容量配線114の電位Vcs1がロウからハイ
に変化するため、浮遊状態にある第1のノードαの電位もそれに応じて変化する。例えば
、第1の液晶層111の容量値よりも、第1の容量素子112の容量値の方が十分に大き
い場合において、Vcs1がVcom−VxからVcom+Vxまで変化した場合には、
第1の液晶層111の第1の画素電極の電位Vlc1が2Vx増加する。又は、例えば、
第1の液晶層111の容量値が、第1の容量素子112の容量値と概ね等しい場合では、
第1の液晶層111の第1の画素電極の電位Vlc1がVx増加する。同様に、第2の容
量配線124の電位Vcs2がハイからロウに変化するため、浮遊状態にある第2のノー
ドβの電位もそれに応じて変化する。例えば、第2の液晶層121の容量値よりも、第2
の容量素子122の容量値の方が十分に大きい場合において、Vcs2がVcom+Vx
からVcom−Vxまで変化した場合には、第2の液晶層121の第2の画素電極の電位
Vlc2が2Vx低下する。又は、例えば、第2の液晶層121の容量値が、第2の容量
素子122の容量値と概ね等しい場合では、第2の液晶層121の第2の画素電極の電位
Vlc2がVx低下する。なお、ここでは、(m−1)行目の走査線101の電位Vg(
m−1)は一定であるため、第3のノードγの電位は変化せず、第3の液晶層131の第
3の電極の電位Vlc3は概略一定値(信号線102から加えられた電位)を保持する。
その後も、一定の期間毎に第1の容量配線114の電位Vcs1及び第2の容量配線12
4の電位Vcs2が交互に変化することによって、第1の液晶層111の第1の画素電極
の電位Vlc1と、第2の液晶層121の第2の画素電極の電位Vlc2が増減する。ま
た、(m−1)行目の走査線101の電位Vg(m−1)は一定であるため、第3の液晶
層131の第3の画素電極の電位Vlc3は概略一定値(信号線102から加えられた電
位)を保持する。その結果、第1の液晶層111、第2の液晶層121、第3の液晶層1
31にはそれぞれ異なる電位(ここでは、Vlc1<Vlc3<Vlc2)が加えられる
こととなる。
このように、一つの画素に複数の副画素を設け、当該副画素毎に液晶の配向状態を異なら
せることにより、視野角特性を向上させることができる。特に、ここでは、第3の画素電
極を第3の容量素子132を介して(m−1)行目の走査線101に接続することにより
、第3の液晶層131には信号線102から供給された電位を保持することとなるため、
ビデオ信号に特別な処理を加えずに副画素数を増やすことが出来るという利点を有してい
る。
なお、図6では、第3の副画素に設けられた第3の容量素子132の第1の電極を当該画
素(m行)の一行前の画素(m−1行)に接続された走査線101に接続した構成(図4
)の駆動方法を示しているが、当該画素の一行後(m+1行)に接続された走査線101
に接続させた構成(図5)の駆動方法を図7に示す。この場合、T2になった場合、(m
+1)行目の走査線101の電位Vg(m+1)がロウからハイに変化するため、浮遊状
態にある第3のノードγの電位もそれに応じて変化する。しかしながら、(m+1)行目
の走査線101の電位Vg(m+1)の電位が変化する期間は、(m+1)行目の画素が
選択される期間であり、第3の容量配線134に電位が加えられている全期間と比較して
短いため液晶に加えられる実効電圧としては、影響は小さい。
本実施の形態では、一つの画素に3つの副画素が設けられた例を示したがこれに限られず
、副画素を3つ以上設けた構成としてもよい。また、本実施の形態では、表示装置として
液晶を用いた例を示したが、これに限られずEL素子(有機物及び無機物を含むEL素子
、有機EL素子、無機EL素子)等を用いた発光装置に適用することも可能である。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換えなどを自由に
行うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施
の形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
(実施の形態3)
本実施の形態では、上記実施の形態と異なる半導体装置について図面を参照して説明す
る。
図8に、本実施の形態で示す表示装置の画素の構成を示す。
図8に示す画素は、5つの副画素が設けられた構成を示している。第1の副画素110は
、第1の液晶層111、第1の容量素子112、第1のトランジスタ113を有している
。同様に、第2の副画素120は、第2の液晶層121、第2の容量素子122、第2の
トランジスタ123を有し、第3の副画素130は、第3の液晶層131、第3の容量素
子132、第3のトランジスタ133を有し、第4の副画素140は、第4の液晶層14
1、第4の容量素子142、第4のトランジスタ143を有し、第5の副画素150は、
第5の液晶層151、第5の容量素子152、第5のトランジスタ153を有している。
つまり、本実施の形態で示す画素は、上記図1の構成に第4の副画素140と第5の副画
素150を追加した構成となっている。
第4の液晶層141、第5の液晶層151は、第1の液晶層111、第2の液晶層121
、第3の液晶層131と同様に、画素電極と共通電極とそれらによって制御される液晶を
有しており、共通電極は各副画素で共通して設けた構成とすることができる。以下、第4
の液晶層141が有する画素電極を第4の画素電極、第5の液晶層151が有する画素電
極を第5の画素電極と記す。
第4の容量素子142、第5の容量素子152は、各々が有する第1の電極と第2の電極
間に絶縁膜が設けられた構成とすることができ、第1の電極、第2の電極としては、導電
膜、半導体膜、不純物元素が導入された半導体膜、又は酸化物半導体膜等を用いることが
できる。
第4のトランジスタ143は、ゲート電極が、走査線101に接続され、ソース又はドレ
インの一方が、信号線102に接続され、ソース又はドレインの他方が、第4の液晶層1
41の第4の画素電極及び第4の容量素子142の第2の電極に接続されている。
また、第5のトランジスタ153は、ゲート電極が、走査線101に接続され、ソース又
はドレインの一方が、信号線102に接続され、ソース又はドレインの他方が、第5の液
晶層151の第5の画素電極及び第5の容量素子152の第2の電極に接続されている。
第4の容量素子142は、第1の電極が、容量配線として機能しうる配線(以下、「第4
の容量配線144」と記す)に接続され、第2の電極が第4の液晶層141の第4の画素
電極に接続されている。
また、第5の容量素子152は、第1の電極が容量配線として機能しうる配線(以下、「
第5の容量配線154」と記す)に接続され、第5の電極が第5の液晶層151の第5の
画素電極に接続されている。
また、第1の容量配線114、第2の容量配線124、第3の容量配線134、第4の容
量配線144、第5の容量配線154は、各画素に対応するように一つずつ設けた構成と
してもよいが、隣接する画素と共有して設けた構成としてもよい(図9)。又は、図23
に示すように、第3の容量素子132を配置しないようにしてもよい。
また、図9の構成において、走査線101と第3の容量配線134とを共通に設けた構成
としてもよい(図10)。具体的には、図10に示す構成は、図9の構成において、第3
の容量配線134を省略し、走査線101と第3の容量配線を共通に設けている。つまり
、走査線101は容量配線としても機能しうる。
このように、第3の副画素に設けられた第3の容量素子132の第1の電極を走査線10
1に接続する構成とすることによって、複数の副画素を設けた場合であっても、配線数を
低減し、開口率の低下を抑制することができる。なお、m行目の画素(ここでは、画素2
00a、200c)に設けられた第3の容量素子132の第1の電極は、(m−1)行目
の走査線に接続してもよいし、(m+1)行目の走査線に接続してもよい。なお、m行目
の走査線に接続してもよいし、又は、数行前の画素(m−n行、ここでnは自然数)に接
続された走査線に接続してもよいし、数行後(m+n行、ここでnは自然数)に接続され
た走査線に接続してもよい。
次に、第1の容量配線114、第2の容量配線124、第3の容量配線134、第4の容
量配線144、第5の容量配線154に加える電位について説明する。
例えば、図11に示すように、第1の容量配線114の電位Vcs1、第2の容量配線1
24の電位Vcs2、第4の容量配線Vcs4、第5の容量配線Vcs5をある周波数を
有する電位とし、第3の容量配線134の電位Vcs3を概略一定電位とすることができ
る。なお、図11では、第1の容量配線114の電位Vcs1と第2の容量配線124の
電位Vcs2が互いに1/2周期異なる電位とし、第4の容量配線144の電位Vcs4
と第5の容量配線154の電位Vcs5が互いに1/2周期異なる電位とし、さらにVc
s1とVcs2よりVcs4とVcs5の電位振幅を大きくした例を示している。
また、図12に示すように、第1の容量配線114の電位Vcs1と第2の容量配線12
4の電位Vcs2の周波数と、第4の容量配線Vcs4と第5の容量配線Vcs5の周波
数を異なる周波数としてもよい。
なお、図11、図12において、第3の容量配線134の電位VcsはVcomで一定と
した場合を示したが、これに限られない。例えば、Vcs1とVcs2のハイの電位又は
ロウの電位としてもよいし、Vcs4とVcs5のハイの電位又はロウの電位としてもよ
いし、走査線の電位Vgと同じ電位とすることも可能である。また、Vcs3をある周波
数を有する電位としてもよい。
このように、容量配線の振幅が異なるようにすることにより、副画素の液晶層に加わる電
圧の実効値が、各々異なるようにすることが出来る。その結果、液晶の配向状態が各々異
なる副画素が複数個配置されることになるため、斜めから見たときに、平均化され、視野
角を広くすることが出来る。
本実施の形態では、表示装置として液晶を用いた例を示したが、これに限られずEL素子
(有機物及び無機物を含むEL素子、有機EL素子、無機EL素子)等を用いた発光装置
に適用することも可能である。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換えなどを自由に
行うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施
の形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
(実施の形態4)
本実施の形態においては、上記実施の形態で説明した画素の構成に関して説明する。
まず、上記図13で示した画素のレイアウトについて図27を参照して説明する。なお、
図27は、上記図13に示した複数の画素において、画素100bの模式図に相当する。
図27では、第1のトランジスタ113〜第3のトランジスタ133は、ゲート電極とし
ても機能しうる走査線101上に設けられた半導体膜161をチャネル領域として利用す
る。半導体膜161は、例えば、アモルファスシリコン(a−Si)、マイクロクリスタ
ルシリコン(μc−Si)等を用いることができる。また、容量線の電位を一定にする副
画素(ここでは、第3の副画素)を構成する液晶層(ここでは、第3の液晶層131)、
容量素子(ここでは、第3の容量素子132)を画素100bの真ん中に配置し、それと
隣接するように(紙面の上下に)容量線の電位を変化させる副画素を構成する液晶層(こ
こでは、第1の液晶層111、第2の液晶層121)を配置する。これにより、容量線(
ここでは、第1の容量線114、第2の容量線124)を上下の画素で共用しやすくする
ことができる。
第1の副画素を構成する第1の容量素子112は、第1の容量配線114を第1の電極と
し、当該第1の容量配線114上に設けられた導電膜163を第2の電極として設けるこ
とができる。また、導電膜163と第1の液晶層111を構成する第1の画素電極が電気
的に接続される。導電膜163は、信号線102を構成する導電膜と同時に設けることが
できる。
第2の副画素を構成する第2の容量素子122は、第2の容量配線124を第1の電極と
し、当該第2の容量配線124上に設けられた導電膜163を第2の電極として設けるこ
とができる。また、導電膜163と第2の液晶層121を構成する第2の画素電極が電気
的に接続される。導電膜163は、信号線102を構成する導電膜と同時に設けることが
できる。
第3の副画素を構成する第3の容量素子132は、第3の容量配線134を第1の電極と
し、当該第3の容量配線134上に設けられた導電膜163を第2の電極として設けるこ
とができる。また、導電膜163と第3の液晶層131を構成する第3の画素電極が電気
的に接続される。導電膜163は、信号線102を構成する導電膜と同時に設けることが
できる。
また、容量線の電位を一定にする副画素(ここでは、第3の副画素)を構成する液晶層(
ここでは、液晶層131)、容量素子(ここでは、第3の容量素子132)を画素100
bの真ん中に配置し、それと隣接するように(ここでは、紙面の上下に)容量線の電位を
変化させる副画素(ここでは、第1の副画素、第2の副画素)を構成する液晶層(ここで
は、第1の液晶層111、第2の液晶層121)を配置する。これにより、容量線(ここ
では、第1の容量線114、第2の容量線124)を上下の画素で共用しやすくすること
ができる。
また、液晶層を構成する画素電極にスリットを設けてもよい。画素電極にスリットを設け
る場合には、液晶の配向(スリットの方向)を考慮して設けることが好ましい。例えば、
容量配線の電位を変化させる第1の副画素の第1の液晶層111を構成する第1の画素電
極に形成されるスリットの方向と、容量配線の電位を変化させる第2の副画素の第2の液
晶層121を構成する第2の画素電極に形成されるスリットの方向とを、第3の液晶層1
31を挟んで対称に設ける。また、容量配線の電位を変化させない第3の副画素において
は、第3の液晶層131を構成する第3の画素電極の中で液晶の配向(スリットの方向)
が異なる領域が形成されるように設ける。これにより、視野角を広くすることが可能とな
る。
また、図27の構成において、上記図17で示したように、第3の副画素130において
、第3の容量配線134、第3の容量素子132を設けない構成としてもよい(図28)
。その結果、開口率の向上や、製造歩留まりの向上を図ることができる。
次に、上記図25で示した画素のレイアウトについて図29を参照して説明する。
図29では、一つの画素につき走査線を複数(ここでは、走査線101、走査線201)
を設けた構成となっている。第1のトランジスタ113、第3のトランジスタ133は、
それぞれゲート電極として機能しうる走査線101の下方に設けられた半導体膜162を
チャネル領域として利用する。また、第2のトランジスタ123は、ゲート電極として機
能しうる第2の走査線201の下方に設けられた半導体膜162をチャネル領域として利
用する。半導体膜162は、例えば、多結晶シリコン(p−Si)等を用いることができ
る。
第1の副画素を構成する第1の容量素子112は、第1の容量配線114を第1の電極と
し、当該第1の容量配線114の下方に設けられた半導体膜162を第2の電極として設
けることができる。なお、半導体膜162を第2の電極として用いる場合には、不純物元
素を導入することが好ましい。また、第2の電極となる半導体膜162と第1の液晶層1
11を構成する第1の画素電極が電気的に接続される。第1の容量配線114の第2の電
極となる半導体膜162を第1のトランジスタ113の半導体膜162と同時に設け、第
1の容量配線114を走査線101と同時に設けることによって、第1のトランジスタ1
13のゲート絶縁膜を第1の容量素子112の絶縁膜として利用することができ、容量を
大きくとることが可能となる。
第2の副画素を構成する第2の容量素子122は、第2の容量配線124を第1の電極と
し、当該第2の容量配線124の下方に設けられた半導体膜162を第2の電極として設
けることができる。なお、半導体膜162を第2の電極として用いる場合には、不純物元
素を導入することが好ましい。また、第2の電極となる半導体膜162と第2の液晶層1
21を構成する第2の画素電極が電気的に接続される。第2の容量配線124の第2の電
極となる半導体膜162を第2のトランジスタ123の半導体膜162と同時に設け、第
2の容量配線124を走査線201と同時に設けることによって、第2のトランジスタ1
23のゲート絶縁膜を第2の容量素子122の絶縁膜として利用することができ、容量を
大きくとることが可能となる。
第3の副画素を構成する第3の容量素子132は、第3の容量配線134を第1の電極と
し、当該第3の容量配線134の下方に設けられた半導体膜162を第2の電極として設
けることができる。なお、半導体膜162を第2の電極として用いる場合には、不純物元
素を導入することが好ましい。また、第2の電極となる半導体膜162と第3の液晶層1
31を構成する第3の画素電極が電気的に接続される。第3の容量配線134の第2の電
極となる半導体膜162を第3のトランジスタ133の半導体膜162と同時に設け、第
3の容量配線134を走査線101と同時に設けることによって、第3のトランジスタ1
33のゲート絶縁膜を第3の容量素子132の絶縁膜として利用することができ、容量を
大きくとることが可能となる。
また、容量線の電位を一定にする副画素(ここでは、第3の副画素)を構成する液晶層(
ここでは、液晶層131)、容量素子(ここでは、第3の容量素子132)を画素100
bの真ん中に配置し、それと隣接するように(紙面の上下に)容量線の電位を変化させる
副画素(ここでは、第1の副画素、第2の副画素)を構成する液晶層(ここでは、第1の
液晶層111、第2の液晶層121)を配置する。これにより、容量線(ここでは、第1
の容量線114、第2の容量線124)を上下の画素で共用しやすくすることができる。
また、液晶層を構成する画素電極にスリットを設けてもよい。画素電極にスリットを設け
る場合には、液晶の配向(スリットの方向)を考慮して設けることが好ましい。例えば、
容量配線の電位を変化させる第1の副画素の第1の液晶層111を構成する第1の画素電
極に形成されるスリットの方向と、容量配線の電位を変化させる第2の副画素の第2の液
晶層121を構成する第2の画素電極に形成されるスリットの方向とを、第3の液晶層1
31を挟んで対称に設ける。また、容量配線の電位を変化させない第3の副画素において
は、第3の液晶層131を構成する第3の画素電極の中で液晶の配向(スリットの方向)
が異なる領域が形成されるように設ける。これにより、視野角を広くすることが可能とな
る。
また、図29の構成において、上記図26で示したように、第3の副画素130において
、第3の容量配線134、第3の容量素子132を設けない構成としてもよい(図30)
。その結果、開口率の向上や、製造歩留まりの向上を図ることができる。
(実施の形態5)
本実施の形態においては、表示装置の画素構造について説明する。特に、液晶表示装置の
画素構造について説明する。
各液晶モードとトランジスタとを組み合わせた場合の画素構造について、画素の断面図を
参照して説明する。
なお、トランジスタとしては、非晶質シリコン、多結晶シリコン、微結晶(マイクロクリ
スタル、セミアモルファスとも言う)シリコンなどに代表される非単結晶半導体層を有す
る薄膜トランジスタ(TFT)などを用いることが出来る。
なお、トランジスタの構造としては、トップゲート型又はボトムゲート型などを用いるこ
とができる。なお、ボトムゲート型のトランジスタとしては、チャネルエッチ型又はチャ
ネル保護型などを用いることができる。
図60は、TN方式とトランジスタとを組み合わせた場合の画素の断面図の一例である。
図60に示す画素構造を液晶表示装置に適用することによって、安価に液晶表示装置を製
造することができる。
図60に示す画素構造の特徴について説明する。図60に示した液晶分子10118は、
長軸と短軸を持った細長い分子である。液晶分子10118の向きを示すため、図60に
おいては、その長さによって表現している。すなわち、長く表現された液晶分子1011
8は、その長軸の向きが紙面に平行であり、短く表現された液晶分子10118ほど、そ
の長軸の向きが紙面の法線方向に近くなっているとする。つまり、図60に示した液晶分
子10118は、第1の基板10101に近いものと、第2の基板10116に近いもの
とでは、その長軸の向きが90度異なっており、これらの中間に位置する液晶分子101
18の長軸の向きは、これらを滑らかにつなぐような向きとなる。すなわち、図60に示
した液晶分子10118は、第1の基板10101と第2の基板10116の間で、90
度ねじれているような配向状態となっている。
なお、トランジスタとして、非晶質半導体を用いたボトムゲート型のトランジスタを用い
た場合について説明する。非晶質半導体を用いたトランジスタを用いた場合、大面積の基
板を用いて、安価に液晶表示装置を製造することができる。
液晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネル
は、加工を施した2枚の基板を、数マイクロメートルのギャップを持たせて貼り合わせ、
2枚の基板間に液晶材料を注入することで作製される。図60において、2枚の基板は、
第1の基板10101及び第2の基板10116である。第1の基板には、トランジスタ
及び画素電極が形成される。第2の基板には、遮光膜10114、カラーフィルタ101
15、第4の導電層10113、スペーサ10117、及び第2の配向膜10112が形
成される。
なお、第2の基板10116に遮光膜10114が形成されていなくてもよい。遮光膜1
0114を形成しない場合は、工程数が減少するため、製造コストを低減することができ
る。構造が簡単であるので、歩留まりの向上を図ることができる。一方、遮光膜1011
4を形成する場合は、黒表示時に光漏れの少ない表示装置を得ることができる。
なお、第2の基板10116にカラーフィルタ10115が形成されていなくてもよい。
カラーフィルタ10115を形成しない場合は、工程数が減少するため、製造コストを低
減することができる。構造が簡単であるので、歩留まりの向上を図ることができる。ただ
し、カラーフィルタ10115を形成しない場合でも、フィールドシーケンシャル駆動に
よってカラー表示ができる表示装置を得ることができる。一方、カラーフィルタ1011
5を形成する場合は、カラー表示ができる表示装置を得ることができる。
なお、スペーサ10117の代わりに、球状のスペーサを散布してもよい。球状のスペー
サを散布する場合は、工程数が減少するため、製造コストを低減することができる。構造
が簡単であるので、歩留まりの向上を図ることができる。一方、スペーサ10117を形
成する場合は、スペーサの位置がばらつかないため、2枚の基板間の距離を一様にするこ
とができ、表示ムラの少ない表示装置を得ることができる。
第1の基板10101に施す加工について説明する。
まず、第1の基板10101上に、第1の絶縁膜10102がスパッタ法、印刷法又は塗
布法などによって成膜される。ただし、第1の絶縁膜10102は成膜されていなくても
よい。第1の絶縁膜10102は、基板からの不純物が半導体層に影響を及ぼし、トラン
ジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の絶縁膜10102上に、第1の導電層10103がフォトリソグラフィ法、
レーザー直描法又はインクジェット法などによって形成される。
次に、第2の絶縁膜10104がスパッタ法、印刷法又は塗布法などによって全面に成膜
されている。第2の絶縁膜10104は、基板からの不純物が半導体層に影響を及ぼし、
トランジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の半導体層10105及び第2の半導体層10106が形成される。なお、第
1の半導体層10105及び第2の半導体層10106は連続して成膜され、同時にその
形状が加工される。
次に、第2の導電層10107がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。なお、第2の導電層10107の形状が加工されるとき
に行われるエッチング方法としては、ドライエッチングを用いることが好適である。なお
、第2の導電層10107としては、透明性を有する材料を用いてもよいし、反射性を有
する材料を用いてもよい。
次に、トランジスタのチャネル領域を形成する。その工程の一例を説明する。第2の半導
体層10106は、第2の導電層10107をマスクとして用いてエッチングされる。ま
た、マスクには第2の導電層10107の形状を加工するためのマスクを用いてエッチン
グしてもよい。そして、第2の半導体層10106が除去された部分の第1の半導体層1
0105がトランジスタとチャネル領域となる。こうすることで、マスク枚数を減らすこ
とができるので、製造コストを低減することができる。
次に、第3の絶縁膜10108が形成され、第3の絶縁膜10108には選択的にコンタ
クトホールが形成されている。なお、第3の絶縁膜10108にコンタクトホールを形成
すると同時に、第2の絶縁膜10104にもコンタクトホールを形成してもよい。なお、
第3の絶縁膜10108の表面は、できるだけ平坦であることが好適である。なぜならば
、液晶が接する面の凹凸により、液晶分子の配向が影響を受けてしまうからである。
次に、第3の導電層10109がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。
次に、第1の配向膜10110が形成される。なお、第1の配向膜10110を形成後、
液晶分子の配向を制御するために、ラビングを行なってもよい。ラビングは、布で配向膜
をこすることによって、配向膜にスジをつける工程である。ラビングを行なうことによっ
て、配向膜に配向性を持たせることができる。
以上のように作製した第1の基板10101と、遮光膜10114、カラーフィルタ10
115、第4の導電層10113、スペーサ10117及び第2の配向膜10112が形
成された第2の基板10116とがシール材によって数マイクロメートルのギャップを持
たせて貼り合わせられる。そして、2枚の基板間に液晶材料が注入される。なお、TN方
式では、第4の導電層10113は、第2の基板10116の全面に形成される。
図61(A)は、MVA(Multi−domain Vertical Alignm
ent)方式とトランジスタとを組み合わせた場合の画素の断面図の一例である。図61
(A)に示す画素構造を液晶表示装置に適用することによって、視野角が大きく、応答速
度が速く、コントラストの大きい液晶表示装置を得ることができる。
図61(A)に示す画素構造の特徴について説明する。MVA方式の液晶パネルの画素構
造の特徴について説明する。図61(A)に示した液晶分子10218は、長軸と短軸を
持った細長い分子である。液晶分子10218の向きを示すため、図61(A)において
は、その長さによって表現している。すなわち、長く表現された液晶分子10218は、
その長軸の向きが紙面に平行であり、短く表現された液晶分子10218ほど、その長軸
の向きが紙面の法線方向に近くなっているとする。つまり、図61(A)に示した液晶分
子10218は、その長軸の向きが配向膜の法線方向を向くように配向している。よって
、配向制御用突起10219のある部分の液晶分子10218は、配向制御用突起102
19を中心として放射状に配向する。この状態となることによって、視野角の大きい液晶
表示装置を得ることができる。
なお、トランジスタとして、非晶質半導体を用いたボトムゲート型のトランジスタを用い
た場合について説明する。非晶質半導体を用いたトランジスタを用いた場合、大面積の基
板を用いて、安価に液晶表示装置を製造することができる。
液晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネル
は、加工を施した2枚の基板を、数マイクロメートルのギャップを持たせて貼り合わせ、
2枚の基板間に液晶材料を注入することで作製される。図61(A)において、2枚の基
板は、第1の基板10201及び第2の基板10216である。第1の基板には、トラン
ジスタ及び画素電極が形成されている。第2の基板には、遮光膜10214、カラーフィ
ルタ10215、第4の導電層10213、スペーサ10217、第2の配向膜1021
2、及び配向制御用突起10219が形成されている。
なお、第2の基板10216に遮光膜10214が形成されていなくてもよい。遮光膜1
0214を形成しない場合は、工程数が減少するため、製造コストを低減することができ
る。構造が簡単であるので、歩留まりの向上を図ることができる。一方、遮光膜1021
4を形成する場合は、黒表示時に光漏れの少ない表示装置を得ることができる。
なお、第2の基板10216にカラーフィルタ10215が形成されていなくてもよい。
カラーフィルタ10215を形成しない場合は、工程数が減少するため、製造コストを低
減することができる。構造が簡単であるので、歩留まりの向上を図ることができる。ただ
し、カラーフィルタ10215を作製しない場合でも、フィールドシーケンシャル駆動に
よってカラー表示ができる表示装置を得ることができる。一方、カラーフィルタ1021
5を形成する場合は、カラー表示ができる表示装置を得ることができる。
なお、第2の基板10216にスペーサ10217の代わりに、球状のスペーサを散布し
てもよい。球状のスペーサを散布する場合は、工程数が減少するため、製造コストを低減
することができる。構造が簡単であるので、歩留まりを向上させることができる。一方、
スペーサ10217を形成する場合は、スペーサの位置がばらつかないため、2枚の基板
間の距離を一様にすることができ、表示ムラの少ない表示装置を得ることができる。
第1の基板10201に施す加工について説明する。
まず、第1の基板10201上に、第1の絶縁膜10202がスパッタ法、印刷法又は塗
布法などによって成膜される。ただし、第1の絶縁膜10202は成膜されていなくても
よい。第1の絶縁膜10202は、基板からの不純物が半導体層に影響を及ぼし、トラン
ジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の絶縁膜10202上に、第1の導電層10203がフォトリソグラフィ法、
レーザー直描法又はインクジェット法などによって形成される。
次に、第2の絶縁膜10204がスパッタ法、印刷法又は塗布法などによって全面に成膜
されている。第2の絶縁膜10204は、基板からの不純物が半導体層に影響を及ぼし、
トランジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の半導体層10205及び第2の半導体層10206が形成される。なお、第
1の半導体層10205及び第2の半導体層10206は連続して成膜され、同時にその
形状が加工される。
次に、第2の導電層10207がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。なお、第2の導電層10207の形状が加工されるとき
に行われるエッチング方法としては、ドライエッチングを用いることが好適である。なお
、第2の導電層10207としては、透明性を有する材料を用いてもよいし、反射性を有
する材料を用いてもよい。
次に、トランジスタのチャネル領域を形成する。その工程の一例を説明する。第2の半導
体層10206は、第2の導電層10207をマスクとして用いてエッチングされる。ま
た、マスクには第2の導電層10207の形状を加工するためのマスクを用いてエッチン
グしてもよい。そして、第2の半導体層10206が除去された部分の第1の半導体層1
0205がトランジスタとチャネル領域となる。こうすることで、マスク枚数を減らすこ
とができるので、製造コストを低減することができる。
次に、第3の絶縁膜10208が形成され、第3の絶縁膜10208には選択的にコンタ
クトホールが形成されている。なお、第3の絶縁膜10208にコンタクトホールを形成
すると同時に、第2の絶縁膜10204にもコンタクトホールを形成してもよい。
次に、第3の導電層10209がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。
次に、第1の配向膜10210が形成される。なお、第1の配向膜10210を形成後、
液晶分子の配向を制御するために、ラビングを行なってもよい。ラビングは、布で配向膜
をこすることによって、配向膜にスジをつける工程である。ラビングを行なうことによっ
て、配向膜に配向性を持たせることができる。
以上のように作製した第1の基板10201と、遮光膜10214、カラーフィルタ10
215、第4の導電層10213、スペーサ10217、及び第2の配向膜10212を
作製した第2の基板10216とがシール材によって数マイクロメートルのギャップを持
たせて貼り合わせられる。そして、2枚の基板間に液晶材料が注入される。なお、MVA
方式では、第4の導電層10213は、第2の基板10216の全面に形成されている。
なお、第4の導電層10213に接して、配向制御用突起10219が形成されている。
配向制御用突起10219の形状は、滑らかな曲面を持った形状であることが好ましい。
こうすることで、近接する液晶分子10218の配向が極近いものとなるため、配向不良
を低減することができる。配向膜の段切れによって起こる配向膜の不良を低減することが
できる。
図61(B)は、PVA(Paterned Vertical Alignment)
方式とトランジスタとを組み合わせた場合の画素の断面図の一例である。図61(B)に
示す画素構造を液晶表示装置に適用することによって、視野角が大きく、応答速度が速く
、コントラストの大きい液晶表示装置を得ることができる。
図61(B)に示す画素構造の特徴について説明する。図61(B)に示した液晶分子1
0248は、長軸と短軸を持った細長い分子である。液晶分子10248の向きを示すた
め、図61(B)においては、その長さによって表現している。すなわち、長く表現され
た液晶分子10248は、その長軸の向きが紙面に平行であり、短く表現された液晶分子
10248ほど、その長軸の向きが紙面の法線方向に近くなっているとする。つまり、図
61(B)に示した液晶分子10248は、その長軸の向きが配向膜の法線方向を向くよ
うに配向している。よって、電極切り欠き部10249のある部分の液晶分子10248
は、電極切り欠き部10249と第4の導電層10243の境界を中心として放射状に配
向する。この状態となることによって、視野角の大きい液晶表示装置を得ることができる
なお、トランジスタとして、非晶質半導体を用いたボトムゲート型のトランジスタを用い
た場合について説明する。非晶質半導体を用いたトランジスタを用いた場合、大面積の基
板を用いて、安価に液晶表示装置を製造することができる。
液晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネル
は、加工を施した2枚の基板を、数マイクロメートルのギャップを持たせて貼り合わせ、
2枚の基板間に液晶材料を注入することで作製される。図61(B)において、2枚の基
板は、第1の基板10231、及び第2の基板10246である。第1の基板には、トラ
ンジスタ及び画素電極が形成されている。第2の基板には、遮光膜10244、カラーフ
ィルタ10245、第4の導電層10243、スペーサ10247、及び第2の配向膜1
0242が形成されている。
なお、第2の基板10246に遮光膜10244が形成されていなくてもよい。遮光膜1
0244を形成しない場合は、工程数が減少するため、製造コストを低減することができ
る。構造が簡単であるので、歩留まりの向上を図ることができる。一方、遮光膜1024
4を形成する場合は、黒表示時に光漏れの少ない表示装置を得ることができる。
なお、第2の基板10246にカラーフィルタ10245が形成されていなくてもよい。
カラーフィルタ10245を形成しない場合は、工程数が減少するため、製造コストを低
減することができる。構造が簡単であるので、歩留まりの向上を図ることができる。ただ
し、カラーフィルタ10245を作製しない場合でも、フィールドシーケンシャル駆動に
よってカラー表示ができる表示装置を得ることができる。一方、カラーフィルタ1024
5を形成する場合は、カラー表示ができる表示装置を得ることができる。
なお、第2の基板10246にスペーサ10247の代わりに、球状のスペーサを散布し
てもよい。球状のスペーサを散布する場合は、工程数が減少するため、製造コストを低減
することができる。構造が簡単であるので、歩留まりを向上させることができる。一方、
スペーサ10247を形成する場合は、スペーサの位置がばらつかないため、2枚の基板
間の距離を一様にすることができ、表示ムラの少ない表示装置を得ることができる。
第1の基板10231に施す加工について説明する。
まず、第1の基板10231上に、第1の絶縁膜10232がスパッタ法、印刷法又は塗
布法などによって成膜される。ただし、第1の絶縁膜10232は成膜されていなくても
よい。第1の絶縁膜10232は、基板からの不純物が半導体層に影響を及ぼし、トラン
ジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の絶縁膜10232上に、第1の導電層10233がフォトリソグラフィ法、
レーザー直描法又はインクジェット法などによって形成される。
次に、第2の絶縁膜10234がスパッタ法、印刷法又は塗布法などによって全面に成膜
されている。第2の絶縁膜10234は、基板からの不純物が半導体層に影響を及ぼし、
トランジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の半導体層10235及び第2の半導体層10236が形成される。なお、第
1の半導体層10235及び第2の半導体層10236は連続して成膜され、同時にその
形状が加工される。
次に、第2の導電層10237がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。なお、第2の導電層10237の形状が加工されるとき
に行われるエッチング方法としては、ドライエッチングで行なうのが好適である。なお、
第2の導電層10237としては、透明性を有する材料を用いてもよいし、反射性を有す
る材料を用いてもよい。
次に、トランジスタのチャネル領域を形成する。その工程の一例を説明する。第2の半導
体層10236は、第2の導電層10237をマスクとして用いてエッチングされる。あ
るいは、第2の導電層10237の形状を加工するためのマスクを用いてエッチングされ
る。そして、第2の半導体層10236が除去された部分の第1の導電層10233がト
ランジスタとチャネル領域となる。こうすることで、マスク枚数を減らすことができるの
で、製造コストを低減することができる。
次に、第3の絶縁膜10238が形成され、第3の絶縁膜10238には選択的にコンタ
クトホールが形成されている。なお、第3の絶縁膜10238にコンタクトホールを形成
すると同時に、第2の絶縁膜10234にもコンタクトホールを形成してもよい。なお、
第3の絶縁膜10238の表面は、できるだけ平坦であることが好適である。なぜならば
、液晶が接する面の凹凸により、液晶分子の配向が影響を受けてしまうからである。
次に、第3の導電層10239がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。
次に、第1の配向膜10240が形成される。なお、第1の配向膜10240を形成後、
液晶分子の配向を制御するために、ラビングを行なってもよい。ラビングは、布で配向膜
をこすることによって、配向膜にスジをつける工程である。ラビングを行なうことによっ
て、配向膜に配向性を持たせることができる。
以上のように作製した第1の基板10231と、遮光膜10244、カラーフィルタ10
245、第4の導電層10243、スペーサ10247、及び第2の配向膜10242を
作製した第2の基板10246とがシール材によって数マイクロメートルのギャップを持
たせて貼り合わせられる。そして、2枚の基板間に液晶材料が注入される。なお、PVA
方式では、第4の導電層10243にパターン加工が施され、電極切り欠き部10249
が形成される。なお、電極切り欠き部10249の形状に限定はないが、異なる向きを持
った複数の矩形を組み合わせた形状であるのが好適である。こうすることで、配向の異な
る複数の領域が形成できるので、視野角の大きな液晶表示装置を得ることができる。なお
、電極切り欠き部10249と第4の導電層10243の境界における第4の導電層10
243の形状は、滑らかな曲線であることが好適である。こうすることで、近接する液晶
分子10248の配向が極近いものとなるため、配向不良が低減する。第2の配向膜10
242が、電極切り欠き部10249によって段切れを起こしてしまうことによる、配向
膜の不良も低減することができる。
図62(A)は、IPS(In−Plane−Switching)方式とトランジスタ
とを組み合わせた場合の画素の断面図の一例である。図62(A)に示す画素構造を液晶
表示装置に適用することによって、原理的に視野角が大きく、応答速度の階調依存性の小
さい液晶表示装置を得ることができる。
図62(A)に示す画素構造の特徴について説明する。図62(A)に示した液晶分子1
0318は、長軸と短軸を持った細長い分子である。液晶分子10318の向きを示すた
め、図62(A)においては、その長さによって表現している。すなわち、長く表現され
た液晶分子10318は、その長軸の向きが紙面に平行であり、短く表現された液晶分子
10318ほど、その長軸の向きが紙面の法線方向に近くなっているとする。つまり、図
62(A)に示した液晶分子10318は、その長軸の向きが常に基板と水平の方向を向
くように配向している。図62(A)においては、電界のない状態における配向を表して
いるが、液晶分子10318に電界がかかったときは、その長軸の向きが常に基板と水平
の方向を保ったまま、水平面内で回転する。この状態となることによって、視野角の大き
い液晶表示装置を得ることができる。
なお、トランジスタとして、非晶質半導体を用いたボトムゲート型のトランジスタを用い
た場合について説明する。非晶質半導体を用いたトランジスタを用いた場合、大面積の基
板を用いて、安価に液晶表示装置を製造することができる。
液晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネル
は、加工を施した2枚の基板を、数マイクロメートルのギャップを持たせて貼り合わせ、
2枚の基板間に液晶材料を注入することで作製される。図62(A)において、2枚の基
板は、第1の基板10301、及び第2の基板10316である。第1の基板には、トラ
ンジスタ及び画素電極が形成されている。第2の基板には、遮光膜10314、カラーフ
ィルタ10315、スペーサ10317、及び第2の配向膜10312が形成されている
なお、第2の基板10316に遮光膜10314が形成されていなくてもよい。遮光膜1
0314を形成しない場合は、工程数が減少するため、製造コストを低減することができ
る。構造が簡単であるので、歩留まりの向上を図ることができる。一方、遮光膜1031
4を形成する場合は、黒表示時に光漏れの少ない表示装置を得ることができる。
なお、第2の基板10316にカラーフィルタ10315が形成されていなくてもよい。
カラーフィルタ10315を形成しない場合は、工程数が減少するため、製造コストを低
減することができる。ただし、カラーフィルタ10315を形成しない場合でも、フィー
ルドシーケンシャル駆動によってカラー表示ができる表示装置を得ることができる。構造
が簡単であるので、歩留まりの向上を図ることができる。一方、カラーフィルタ1031
5を形成する場合は、カラー表示ができる表示装置を得ることができる。
なお、第2の基板10316にスペーサ10317の代わりに、球状のスペーサを散布し
てもよい。球状のスペーサを散布する場合は、工程数が減少するため、製造コストを低減
することができる。構造が簡単であるので、歩留まりを向上させることができる。一方、
スペーサ10317を形成する場合は、スペーサの位置がばらつかないため、2枚の基板
間の距離を一様にすることができ、表示ムラの少ない表示装置を得ることができる。
第1の基板10301に施す加工について説明する。
まず、第1の基板10301上に、第1の絶縁膜10302がスパッタ法、印刷法又は塗
布法などによって成膜される。ただし、第1の絶縁膜10302は成膜されていなくても
よい。第1の絶縁膜10302は、基板からの不純物が半導体層に影響を及ぼし、トラン
ジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の絶縁膜10302上に、第1の導電層10303がフォトリソグラフィ法、
レーザー直描法又はインクジェット法などによって形成される。
次に、第2の絶縁膜10304がスパッタ法、印刷法又は塗布法などによって全面に成膜
されている。第2の絶縁膜10304は、基板からの不純物が半導体層に影響を及ぼし、
トランジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の半導体層10305及び第2の半導体層10306が形成される。なお、第
1の半導体層10305及び第2の半導体層10306は連続して成膜され、同時にその
形状が加工される。
次に、第2の導電層10307がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。なお、第2の導電層10307の形状が加工されるとき
に行われるエッチング方法としては、ドライエッチングを用いることが好適である。なお
、第2の導電層10307としては、透明性を有する材料を用いてもよいし、反射性を有
する材料を用いてもよい。
次に、トランジスタのチャネル領域を形成する。その工程の一例を説明する。第2の半導
体層10306は、第2の導電層10307をマスクとして用いてエッチングされる。ま
た、マスクには第2の導電層10307の形状を加工するためのマスクを用いてエッチン
グしてもよい。そして、第2の半導体層10306が除去された部分の第1の半導体層1
0305がトランジスタとチャネル領域となる。こうすることで、マスク枚数を減らすこ
とができるので、製造コストを低減することができる。
次に、第3の絶縁膜10308が形成され、第3の絶縁膜10308には選択的にコンタ
クトホールが形成されている。なお、第3の絶縁膜10308にコンタクトホールを形成
すると同時に、第2の絶縁膜10304にもコンタクトホールを形成してもよい。
次に、第3の導電層10309がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。ここで、第3の導電層10309の形状は、互いにかみ
合った2つの櫛歯状とする。一方の櫛歯状の電極がトランジスタのソース電極及びドレイ
ン電極の一方と電気的に接続され、他方の櫛歯状の電極が共通電極と電気的に接続される
。こうすることで、液晶分子10318に効果的に横方向の電界をかけることができる。
次に、第1の配向膜10310が形成される。なお、第1の配向膜10310を形成後、
液晶分子の配向を制御するために、ラビングを行なってもよい。ラビングは、布で配向膜
をこすることによって、配向膜にスジをつける工程である。ラビングを行なうことによっ
て、配向膜に配向性を持たせることができる。
以上のように作製した第1の基板10301と、遮光膜10314、カラーフィルタ10
315、スペーサ10317、及び第2の配向膜10312とがシール材によって数マイ
クロメートルのギャップを持たせて貼り合わせられる。そして、2枚の基板間に液晶材料
が注入される。
図62(B)は、FFS(Fringe Field Switching)方式ととト
ランジスタとを組み合わせた場合の画素の断面図の一例である。図62(B)に示す画素
構造を液晶表示装置に適用することによって、原理的に視野角が大きく、応答速度の階調
依存性の小さい液晶表示装置を得ることができる。
図62(B)に示す画素構造の特徴について説明する。図62(B)に示した液晶分子1
0348は、長軸と短軸を持った細長い分子である。液晶分子10348の向きを示すた
め、図62(B)においては、その長さによって表現している。すなわち、長く表現され
た液晶分子10348は、その長軸の向きが紙面に平行であり、短く表現された液晶分子
10348ほど、その長軸の向きが紙面の法線方向に近くなっているとする。つまり、図
62(B)に示した液晶分子10348は、その長軸の向きが常に基板と水平の方向を向
くように配向している。図62(B)においては、電界のない状態における配向を表して
いるが、液晶分子10348に電界がかかったときは、その長軸の向きが常に基板と水平
の方向を保ったまま、水平面内で回転する。この状態となることによって、視野角の大き
い液晶表示装置を得ることができる。
なお、トランジスタとして、非晶質半導体を用いたボトムゲート型のトランジスタを用い
た場合について説明する。非晶質半導体を用いたトランジスタを用いた場合、大面積の基
板を用いて、安価に液晶表示装置を製造することができる。
液晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネル
は、加工を施した2枚の基板を、数マイクロメートルのギャップを持たせて貼り合わせ、
2枚の基板間に液晶材料を注入することで作製される。図62(B)において、2枚の基
板は、第1の基板10331及び第2の基板10346である。第1の基板には、トラン
ジスタ及び画素電極が形成され、第2の基板には、遮光膜10344、カラーフィルタ1
0345、スペーサ10347、及び第2の配向膜10342が形成されている。
なお、第2の基板10346に遮光膜10344が形成されていなくてもよい。遮光膜1
0344を形成しない場合は、工程数が減少するため、製造コストを低減することができ
る。構造が簡単であるので、歩留まりの向上を図ることができる。一方、遮光膜1034
4を形成する場合は、黒表示時に光漏れの少ない表示装置を得ることができる。
なお、第2の基板10346にカラーフィルタ10345を形成されていなくてもよい。
カラーフィルタ10345を形成しない場合は、工程数が減少するため、製造コストを低
減することができる。構造が簡単であるので、歩留まりの向上を図ることができる。ただ
し、カラーフィルタ10345を形成しない場合でも、フィールドシーケンシャル駆動に
よってカラー表示ができる表示装置を得ることができる。一方、カラーフィルタ1034
5を形成する場合は、カラー表示ができる表示装置を得ることができる。
なお、第2の基板10346にスペーサ10347の代わりに、球状のスペーサを散布し
てもよい。球状のスペーサを散布する場合は、工程数が減少するため、製造コストを低減
することができる。構造が簡単であるので、歩留まりを向上させることができる。一方、
スペーサ10347を形成する場合は、スペーサの位置がばらつかないため、2枚の基板
間の距離を一様にすることができ、表示ムラの少ない表示装置を得ることができる。
第1の基板10331に施す加工について説明する。
まず、第1の基板10331上に、第1の絶縁膜10332がスパッタ法、印刷法又は塗
布法などによって成膜される。ただし、第1の絶縁膜10332は成膜されていなくても
よい。第1の絶縁膜10332は、基板からの不純物が半導体層に影響を及ぼし、トラン
ジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の絶縁膜10332上に、第1の導電層10333がフォトリソグラフィ法、
レーザー直描法又はインクジェット法などによって形成される。
次に、第2の絶縁膜10334がスパッタ法、印刷法又は塗布法などによって全面に成膜
されている。第2の絶縁膜10334は、基板からの不純物が半導体層に影響を及ぼし、
トランジスタの性質が変化してしまうのを防ぐ機能を有する。
次に、第1の半導体層10335及び第2の半導体層10336が形成される。なお、第
1の半導体層10335及び第2の半導体層10336は連続して成膜され、同時にその
形状が加工される。
次に、第2の導電層10337がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。なお、第2の導電層10337の形状が加工されるとき
に行われるエッチング方法としては、ドライエッチングを用いることが好適である。なお
、第2の導電層10337としては、透明性を有する材料を用いてもよいし、反射性を有
する材料を用いてもよい。
次に、トランジスタのチャネル領域を形成する。その工程の一例を説明する。第2の半導
体層10336は、第2の導電層10337をマスクとして用いてエッチングされる。ま
た、マスクには第2の導電層10337の形状を加工するためのマスクを用いてエッチン
グされる。そして、第2の半導体層10336が除去された部分の第1の半導体層103
35がトランジスタとチャネル領域となる。こうすることで、マスク枚数を減らすことが
できるので、製造コストを低減することができる。
次に、第3の絶縁膜10338が形成され、第3の絶縁膜10338には選択的にコンタ
クトホールが形成されている。
次に、第3の導電層10339がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成されている。
次に、第4の絶縁膜10349が形成され、第4の絶縁膜10349には選択的にコンタ
クトホールが形成されている。なお、第4の絶縁膜10349の表面は、できるだけ平坦
であることが好適である。なぜならば、液晶が接する面の凹凸により、液晶分子の配向が
影響を受けてしまうからである。
次に、第4の導電層10343がフォトリソグラフィ法、レーザー直描法又はインクジェ
ット法などによって形成される。ここで、第3の導電層10339の形状は、櫛歯状とす
る。
次に、第1の配向膜10340が形成される。なお、第1の配向膜10340を形成後、
液晶分子の配向を制御するために、ラビングを行なってもよい。ラビングは、布で配向膜
をこすることによって、配向膜にスジをつける工程である。ラビングを行なうことによっ
て、配向膜に配向性を持たせることができる。
以上のように作製した第1の基板10331と、遮光膜10344、カラーフィルタ10
345、スペーサ10347、及び第2の配向膜10342を、シール材によって数マイ
クロメートルのギャップを持たせて貼り合わせ、2枚の基板間に液晶材料を注入すること
で、液晶パネルが作製できる。
ここで、各導電層又は各絶縁膜に用いることができる材料について説明する。
図60の第1の絶縁膜10102、図61(A)の第1の絶縁膜10202、図61(B
)の第1の絶縁膜10232、図62(A)の第1の絶縁膜10302、図62(B)の
第1の絶縁膜10332としては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコ
ン膜(SiOxNy)等の絶縁膜を用いることができる。あるいは、第1の絶縁膜101
02は、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy)等の
うちの2つ以上の膜を組み合わせた積層構造の絶縁膜を用いることができる。
図60の第1の導電層10103、図61(A)の第1の導電層10203、図61(B
)の第1の導電層10233、図62(A)の第1の導電層10303、図62(A)の
第1の導電層10303、図62(B)の第1の導電層10333としては、Mo、Ti
、Al、Nd、Crなどを用いることができる。あるいは、Mo、Ti、Al、Nd、C
rなどのうちの2つ以上を組み合わせた積層構造を用いることもできる。
図60の第2の絶縁膜10104、図61(A)の第2の絶縁膜10204、図61(B
)の第2の絶縁膜10234、図62(A)の第2の絶縁膜10304、図62(B)の
第2の絶縁膜10334としては、熱酸化膜、酸化シリコン膜、窒化シリコン膜又は酸化
窒化シリコン膜などを用いることができる。あるいは、熱酸化膜、酸化シリコン膜、窒化
シリコン膜又は酸化窒化シリコン膜などのうち2以上を組み合わせた積層構造などを用い
ることができる。なお、半導体層と接する部分では、酸化シリコン膜であることが好まし
い。なぜなら、酸化シリコン膜にすると半導体層との界面におけるトラップ準位が少なく
なるからである。なお、Moと接する部分では、窒化シリコン膜であることが好ましい。
なぜなら、窒化シリコン膜はMoを酸化させないからである。
図60の第1の半導体層10105、図61(A)の第1の半導体層10205、図61
(B)の第1の半導体層10235、図62(A)の第1の半導体層10305、図62
(B)の第1の半導体層10335としては、シリコン又はシリコンゲルマニウム(Si
Ge)などを用いることができる。
図60の第2の半導体層10106、図61(A)の第2の半導体層10206、図61
(B)の第2の半導体層10236、図62(A)の第2の半導体層10306、図62
(B)の第2の半導体層10336としては、リン等を含んだシリコン等を用いることが
できる。
図60の第2の導電層10107及び第3の導電層10109、図61(A)の第2の導
電層10207及び第3の導電層10209、図61(B)の第2の導電層10237及
び第2の導電層10239、図62(A)の第2の導電層10307及び第2の導電層1
0309、もしくは図62(B)の第2の導電層10337、第3の導電層10339及
び第4の導電層10343の透明性を有する材料としては、酸化インジウムに酸化スズを
混ぜたインジウムスズ酸化物(ITO)膜、インジウムスズ酸化物(ITO)に酸化珪素
を混ぜたインジウムスズ珪素酸化物(ITSO)膜、酸化インジウムに酸化亜鉛を混ぜた
インジウム亜鉛酸化物(IZO)膜、酸化亜鉛膜又は酸化スズ膜などを用いることができ
る。なお、IZOとは、ITOに2〜20wt%の酸化亜鉛(ZnO)を混合させたター
ゲットを用いてスパッタリングにより形成される透明導電材料である。
図60の第2の導電層10107及び第3の導電層10109、図61(A)の第2の導
電層10207及び第3の導電層10209、図61(B)の第2の導電層10237及
び第2の導電層10239、図62(A)の第2の導電層10307及び第2の導電層1
0309、もしくは図62(B)の第2の導電層10337、第2の導電層10339及
び第4の導電層10343の反射性を有する材料としては、Ti、Mo、Ta、Cr、W
、Alなどを用いることができる。あるいは、Ti、Mo、Ta、Cr、WとAlを積層
させた2層構造、AlをTi、Mo、Ta、Cr、Wなどの金属で挟んだ3層積層構造と
してもよい。
図60の第3の絶縁膜10108、図61(A)の第3の絶縁膜10208、図61(B
)の第3の絶縁膜10238、図61(B)の第3の導電層10239、図62(A)の
第3の絶縁膜10308、図62(B)の第3の絶縁膜10338及び第4の絶縁膜10
349としては、無機材料(酸化シリコン、窒化シリコン、酸化窒化シリコンなど)ある
いは、低誘電率の有機化合物材料(感光性又は非感光性の有機樹脂材料)などを用いるこ
とができる。あるいは、シロキサンを含む材料を用いることもできる。なお、シロキサン
は、シリコン(Si)と酸素(O)との結合で骨格構造が構成される材料である。置換基
として、少なくとも水素を含む有機基(例えばアルキル基、アリール基)が用いられる。
あるいは、置換基としてフルオロ基を用いてもよい。あるいは、置換基として、少なくと
も水素を含む有機基と、フルオロ基とを用いてもよい。
図60の第1の配向膜10110、図61(A)の第1の配向膜10210、図61(B
)の第1の配向膜10240、図61(B)の第1の配向膜10310、図62(B)の
第1の配向膜10340としては、ポリイミドなどの高分子膜を用いることができる。
次に、各液晶モードとトランジスタとを組み合わせた場合の画素構造について、画素の上
面図(レイアウト図)を参照して説明する。
なお、液晶モードとしては、TN(Twisted Nematic)モード、IPS(
In−Plane−Switching)モード、FFS(Fringe Field
Switching)モード、MVA(Multi−domain Vertical
Alignment)モード、PVA(Patterned Vertical Ali
gnment)、ASM(Axially Symmetric aligned Mi
cro−cell)モード、OCB(Optical Compensated Bir
efringence)モード、FLC(Ferroelectric Liquid
Crystal)モード、AFLC(AntiFerroelectric Liqui
d Crystal)などを用いることができる。
なお、トランジスタとしては、非晶質シリコン、多結晶シリコン、微結晶(マイクロクリ
スタル、セミアモルファスとも言う)シリコンなどに代表される非単結晶半導体層を有す
る薄膜トランジスタ(TFT)などを用いることが出来る。
なお、トランジスタの構造としては、トップゲート型又はボトムゲート型などを用いるこ
とができる。ボトムゲート型のトランジスタとしては、チャネルエッチ型又はチャネル保
護型などを用いることができる。
図63は、TN方式とトランジスタとを組み合わせた場合の副画素の上面図の一例である
。図63に示す画素構造を液晶表示装置に適用することによって、安価に液晶表示装置を
製造することができる。なお、図63では、説明の便宜上、一つの副画素の構成を示して
いる。つまり、図63に示した構成の副画素を複数設けることによって一つの画素を設け
ることができる。
図63に示す副画素は、走査線10401と、映像信号線10402と、容量線1040
3と、トランジスタ10404と、画素電極10405と、画素容量10406と、を有
している。
走査線10401は、信号(走査信号)を画素に伝達する機能を有する。映像信号線10
402は、信号(映像信号)を画素に伝達するための機能を有する。なお、走査線104
01と映像信号線10402とは、マトリックス状に配置されるため、異なる層の導電層
で形成されている。なお、走査線10401と。映像信号線10402との交差部に、半
導体層が配置されていてもよい。こうすることで、走査線10401と。映像信号線10
402と交差容量を低減することができる。
容量線10403は、画素電極10405と平行に配置されている。容量線10403と
画素電極10405とが重なって配置されている部分が画素容量10406となる。なお
、容量線10403の一部は、映像信号線10402に沿って、映像信号線10402を
囲むように延設されている。こうすることで、クロストークを低減することができる。ク
ロストークとは、映像信号線10402の電位変化に伴って、電位を保持するべき電極の
電位が変化してしまう現象のことである。なお、容量線10403と映像信号線1040
2との間に半導体層を配置することによって、交差容量を低減することができる。なお、
容量線10403は、走査線10401と同様な材料で構成されている。
トランジスタ10404は、映像信号線10402と画素電極10405を導通させるス
イッチとしての機能を有する。なお、トランジスタ10404のソース領域及びドレイン
領域の一方は、トランジスタ10404のソース領域及びドレイン領域の他方に囲まれる
ように配置されている。こうすることで、トランジスタ10404のチャネル幅が大きく
なるため、スイッチング能力の向上を図ることができる。なお、トランジスタ10404
のゲート電極は、半導体層を囲むように配置されている。
画素電極10405は、トランジスタ10404のソース電極及びドレイン電極の一方に
電気的に接続される。画素電極10405は、映像信号線10402によって伝達された
信号電圧を液晶素子に与えるための電極である。なお、画素電極10405は、矩形であ
る。こうすることで、画素の開口率を大きくすることができる。なお、画素電極1040
5としては、透明性を有する材料又は反射性を有する材料を用いることができる。あるい
は、透明性を有する材料と反射性を有する材料とを組み合わせて、画素電極10405に
用いてもよい。
図64(A)は、MVA方式とトランジスタとを組み合わせた場合の副画素の上面図の一
例である。図64(A)に示す画素構造を液晶表示装置に適用することによって、視野角
が大きく、応答速度が速く、コントラストの大きい液晶表示装置を得ることができる。な
お、図64では、説明の便宜上、一つの副画素の構成を示している。つまり、図63に示
した構成の副画素を複数設けることによって一つの画素を設けることができる。
図64(A)に示す副画素は、走査線10501と、映像信号線10502と、容量線1
0503と、トランジスタ10504と、画素電極10505と、画素容量10506と
、配向制御用突起10507と、を有する。
走査線10501は、信号(走査信号)を副画素に伝達する機能を有する。映像信号線1
0502は、信号(映像信号)を副画素に伝達するための機能を有する。なお、走査線1
0501と映像信号線10502とは、マトリックス状に配置されるため、異なる層の導
電層で形成されている。なお、走査線10501と。映像信号線10502との交差部に
、半導体層が配置されていてもよい。こうすることで、走査線10501と。映像信号線
10502と交差容量を低減することができる。
容量線10503は、画素電極10505と平行に配置されている。容量線10503と
画素電極10505とが重なって配置されている部分が画素容量10506となる。なお
、容量線10503の一部は、映像信号線10502に沿って、映像信号線10502を
囲むように延設されている。こうすることで、クロストークを低減することができる。ク
ロストークとは、映像信号線10502の電位変化に伴って、電位を保持するべき電極の
電位が変化してしまう現象のことである。なお、容量線10503と映像信号線1050
2との間に半導体層を配置することによって、交差容量を低減することができる。なお、
容量線10503は、走査線10501と同様な材料で構成されている。
トランジスタ10504は、映像信号線10502と画素電極10505を導通させるス
イッチとしての機能を有する。なお、トランジスタ10504のソース領域及びドレイン
領域の一方は、トランジスタ10504のソース領域及びドレイン領域の他方に囲まれる
ように配置されている。こうすることで、トランジスタ10504のチャネル幅が大きく
なるため、スイッチング能力の向上を図ることができる。なお、トランジスタ10504
のゲート電極は、半導体層を囲むように配置されている。
画素電極10505は、トランジスタ10504のソース電極及びドレイン電極の一方に
電気的に接続される。画素電極10505は、映像信号線10502によって伝達された
信号電圧を液晶素子に与えるための電極である。なお、画素電極10505は、矩形であ
る。こうすることで、画素の開口率を大きくすることができる。なお、画素電極1050
5としては、透明性を有する材料又は反射性を有する材料を用いることができる。あるい
は、透明性を有する材料と反射性を有する材料とを組み合わせて、画素電極10505に
用いてもよい。
配向制御用突起10507は、対向基板に形成されている。配向制御用突起10507は
、液晶分子を放射状に配向させる機能を有する。なお、配向制御用突起10507の形状
に限定はない。例えば、配向制御用突起10507の形状は、くの字型となっていてもよ
い。こうすることで、液晶分子の配向が異なる複数の領域を形成することができる。視野
角の向上を図ることができる。
図64(B)は、PVA方式とトランジスタとを組み合わせた場合の副画素の上面図の一
例である。図64(B)に示す画素構造を液晶表示装置に適用することによって、視野角
が大きく、応答速度が速く、コントラストの大きい液晶表示装置を得ることができる。
図64(B)に示す副画素は、走査線10511と、映像信号線10512と、容量線1
0513と、トランジスタ10514と、画素電極10515と、画素容量10516と
、電極切り欠き部10517、を有する。
走査線10511は、信号(走査信号)を副画素に伝達する機能を有する。映像信号線1
0512は、信号(映像信号)を副画素に伝達するための機能を有する。なお、走査線1
0511と映像信号線10512とは、マトリックス状に配置されるため、異なる層の導
電層で形成されている。なお、走査線10511と。映像信号線10512との交差部に
、半導体層が配置されていてもよい。こうすることで、走査線10511と。映像信号線
10512と交差容量を低減することができる。
容量線10513は、画素電極10515と平行に配置されている。容量線10513と
画素電極10515とが重なって配置されている部分が画素容量10516となる。なお
、容量線10513の一部は、映像信号線10512に沿って、映像信号線10512を
囲むように延設されている。こうすることで、クロストークを低減することができる。ク
ロストークとは、映像信号線10512の電位変化に伴って、電位を保持するべき電極の
電位が変化してしまう現象のことである。なお、容量線10513と映像信号線1051
2との間に半導体層を配置することによって、交差容量を低減することができる。なお、
容量線10513は、走査線10511と同様な材料で構成されている。
トランジスタ10514は、映像信号線10512と画素電極10515を導通させるス
イッチとしての機能を有する。なお、トランジスタ10514のソース領域及びドレイン
領域の一方は、トランジスタ10514のソース領域及びドレイン領域の他方に囲まれる
ように配置されている。こうすることで、トランジスタ10514のチャネル幅が大きく
なるため、スイッチング能力の向上を図ることができる。なお、トランジスタ10514
のゲート電極は、半導体層を囲むように配置されている。
画素電極10515は、トランジスタ10514のソース電極及びドレイン電極の一方に
電気的に接続される。画素電極10515は、映像信号線10512によって伝達された
信号電圧を液晶素子に与えるための電極である。なお、画素電極10515は、電極切り
欠き部10517の形状に合わせた形状である。具体的には、電極切り欠き部10517
のない部分に、画素電極10515を切り欠いた部分を形成したような形状である。こう
することで、液晶分子の配向が異なる複数の領域を形成することができる。視野角の向上
を図ることができる。なお、画素電極10515としては、透明性を有する材料又は反射
性を有する材料を用いることができる。あるいは、透明性を有する材料と反射性を有する
材料とを組み合わせて、画素電極10515に用いてもよい。
図65(A)は、IPS方式とトランジスタとを組み合わせた場合の副画素の上面図の一
例である。図65(A)に示す画素構造を液晶表示装置に適用することによって、原理的
に視野角が大きく、応答速度の階調依存性の小さい液晶表示装置を得ることができる。な
お、図65では、説明の便宜上、一つの副画素の構成を示している。つまり、図63に示
した構成の副画素を複数設けることによって一つの画素を設けることができる。
図65(A)に示す副画素は、走査線10601と、映像信号線10602と、共通電極
10603と、トランジスタ10604と、画素電極10605と、を有する。
走査線10601は、信号(走査信号)を副画素に伝達する機能を有する。映像信号線1
0602は、信号(映像信号)を副画素に伝達するための機能を有する。なお、走査線1
0601と映像信号線10602とは、マトリックス状に配置されるため、異なる層の導
電層で形成されている。なお、走査線10601と映像信号線10602との交差部に、
半導体層が配置されていてもよい。こうすることで、走査線10601と。映像信号線1
0602と交差容量を低減することができる。なお、映像信号線10602は、画素電極
10605の形状に合わせて形成されている。
共通電極10603は、画素電極10605と平行に配置されている。共通電極1060
3は、横方向の電界を発生させるための電極である。なお、共通電極10603の形状は
、屈曲した櫛歯状である。なお、共通電極10603の一部は、映像信号線10602に
沿って、映像信号線10602を囲むように延設されている。こうすることで、クロスト
ークを低減することができる。クロストークとは、映像信号線10602の電位変化に伴
って、電位を保持するべき電極の電位が変化してしまう現象のことである。なお、共通電
極10603と映像信号線10602との間に半導体層を配置することによって、交差容
量を低減することができる。なお、共通電極10603の走査線10601と平行に配置
されている部分では、走査線10601と同様な材料で構成されている。共通電極106
03の画素電極10605と平行に配置されている部分では、画素電極10605と同様
な材料で構成されている。
トランジスタ10604は、映像信号線10602と画素電極10605を導通させるス
イッチとしての機能を有する。なお、トランジスタ10604のソース領域及びドレイン
領域の一方は、トランジスタ10604のソース領域及びドレイン領域の他方に囲まれる
ように配置されている。こうすることで、トランジスタ10604のチャネル幅が大きく
なるため、スイッチング能力の向上を図ることができる。なお、トランジスタ10604
のゲート電極は、半導体層を囲むように配置されている。
画素電極10605は、トランジスタ10604のソース電極及びドレイン電極の一方に
電気的に接続される。画素電極10505は、映像信号線10602によって伝達された
信号電圧を液晶素子に与えるための電極である。なお、画素電極10605の形状は、屈
曲した櫛歯状の形状である。こうすることで、液晶分子に横電界をかけることができる。
液晶分子の配向が異なる複数の領域を形成することができる。視野角の向上を図ることが
できる。なお、画素電極10605としては、透明性を有する材料又は反射性を有する材
料を用いることができる。あるいは、透明性を有する材料と反射性を有する材料とを組み
合わせて、画素電極10605に用いてもよい。
なお、共通電極10603のうち櫛歯状の部分と画素電極10605とは、別々の導電層
で形成されていてもよい。例えば、共通電極10603のうち櫛歯状の部分は、走査線1
0601又は映像信号線10602と同じ導電層で形成されていてもよい。同様に、画素
電極10605は、走査線10601又は映像信号線10602と同じ導電層で形成され
ていてもよい。
図65(B)は、FFS方式とトランジスタとを組み合わせた場合の副画素の上面図であ
る。図65(B)に示す画素構造を液晶表示装置に適用することによって、原理的に視野
角が大きく、応答速度の階調依存性の小さい液晶表示装置を得ることができる。
図65(B)に示す副画素は、走査線10611と、映像信号線10612と、共通電極
10613と、トランジスタ10614と、画素電極10615と、を備えていてもよい
走査線10611は、信号(走査信号)を副画素に伝達する機能を有する。映像信号線1
0612は、信号(映像信号)を副画素に伝達するための機能を有する。なお、走査線1
0611と映像信号線10612とは、マトリックス状に配置されるため、異なる層の導
電層で形成されている。なお、走査線10611と。映像信号線10612との交差部に
、半導体層が配置されていてもよい。こうすることで、走査線10611と。映像信号線
10612と交差容量を低減することができる。なお、映像信号線10612は、画素電
極10615の形状に合わせて形成されている。
共通電極10613は、画素電極10615の下部、及び画素電極10615と画素電極
10615との間の下部に一様に形成されている。なお、共通電極10613としては、
透明性を有する材料又は反射性を有する材料を用いることができる。あるいは、透明性を
有する材料と反射性を有する材料とを組み合わせて、共通電極10613に用いてもよい
トランジスタ10614は、映像信号線10612と画素電極10615を導通させるス
イッチとしての機能を有する。なお、トランジスタ10604のソース領域及びドレイン
領域の一方は、トランジスタ10614のソース領域及びドレイン領域の他方に囲まれる
ように配置されている。こうすることで、トランジスタ10614のチャネル幅が大きく
なるため、スイッチング能力の向上を図ることができる。なお、トランジスタ10614
のゲート電極は、半導体層を囲むように配置されている。
画素電極10615は、トランジスタ10614のソース電極及びドレイン電極の一方に
電気的に接続される。画素電極10515は、映像信号線10612によって伝達された
信号電圧を液晶素子に与えるための電極である。なお、画素電極10615の形状は、屈
曲した櫛歯状の形状である。こうすることで、液晶分子に横電界をかけることができる。
なお、櫛歯状の画素電極10615は、共通電極10613の一様な部分よりも液晶層に
近いところに配置される。液晶分子の配向が異なる複数の領域を形成することができる。
視野角の向上を図ることができる。なお、画素電極10615としては、透明性を有する
材料又は反射性を有する材料を用いることができる。あるいは、透明性を有する材料と反
射性を有する材料とを組み合わせて、画素電極10615に用いてもよい。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態およ
び実施例の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換え
などを自由に行うことが出来る。さらに、本実施の形態の図において、各々の部分に関し
て、別の実施の形態および実施例の部分を組み合わせることにより、さらに多くの図を構
成させることが出来る。
なお、本実施の形態は、他の実施の形態および実施例で述べた内容(一部でもよい)を、
具現化した場合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した
場合の一例、詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての
一例などを示している。したがって、他の実施の形態および実施例で述べた内容は、本実
施の形態への適用、組み合わせ、又は置き換えを自由に行うことができる。
(実施の形態6)
本実施の形態においては、液晶パネルの周辺部について説明する。
図66は、エッジライト式と呼ばれるバックライトユニット20101と、液晶パネル2
0107とを有している液晶表示装置の一例を示す。エッジライト式とは、バックライト
ユニットの端部に光源を配置し、その光源の蛍光を発光面全体から放射する方式である。
エッジライト式のバックライトユニットは、薄型で省電力化を図ることができる。
バックライトユニット20101は、拡散板20102、導光板20103、反射板20
104、ランプリフレクタ20105及び光源20106によって構成される。
光源20106は必要に応じて発光する機能を有している。例えば、光源20106とし
ては冷陰極管、熱陰極管、発光ダイオード、無機EL又は有機ELなどが用いられる。ラ
ンプリフレクタ20105は、光源20106からの蛍光を効率よく導光板20103に
導く機能を有する。導光板20103は、蛍光を全反射させて、全面に光を導く機能を有
する。拡散板20102は、明度のムラを低減する機能を有する。反射板20104は、
導光板20103から下方向(液晶パネル20107と反対方向)に漏れた光を反射して
再利用する機能を有する。
なお、バックライトユニット20101には、光源20106の輝度を調整するための制
御回路が接続されている。この制御回路によって、光源20106の輝度を調整すること
ができる。
図67(A)、(B)、(C)及び(D)は、エッジライト式のバックライトユニットの
詳細な構成を示す図である。なお、拡散板、導光板及び反射板などはその説明を省略する
図67(A)に示すバックライトユニット20201は、光源として冷陰極管20203
を用いた構成である。そして、冷陰極管20203からの光を効率よく反射させるため、
ランプリフレクタ20202が設けられている。このような構成は、冷陰極管からの輝度
の強度のため、大型表示装置に用いることが多い。
図67(B)に示すバックライトユニット20211は、光源として発光ダイオード(L
ED)20213を用いた構成である。例えば、白色に発する発光ダイオード(W)20
213は所定の間隔に配置される。そして、発光ダイオード20213からの光を効率よ
く反射させるため、ランプリフレクタ20212が設けられている。
発光ダイオードの輝度は高いので、発光ダイオードを用いた構成は大型表示装置に適する
。発光ダイオードの色再現性は優れているので、配置面積を小さくすることができる。し
たがって、表示装置の狭額縁化を図ることができる。
なお、発光ダイオードが大型の表示装置に搭載される場合、発光ダイオードを該基板の背
面に配置することができる。発光ダイオードは、所定の間隔を維持し、各色の発光ダイオ
ードが順に配置される。発光ダイオードの配置によって、色再現性を高めることができる
図67(C)に示すバックライトユニット20221は、光源として各色RGBの発光ダ
イオード(LED)20223、発光ダイオード20224(LED)、発光ダイオード
(LED)20225を用いた構成である。各色RGBの発光ダイオード20223(L
ED)、発光ダイオード20224(LED)、発光ダイオード20225(LED)は
、それぞれ所定の間隔に配置される。各色RGBの発光ダイオード20223(LED)
、発光ダイオード20224(LED)、発光ダイオード20225(LED)を用いる
ことによって、色再現性を高くすることができる。そして、発光ダイオードからの光を効
率よく反射させるため、ランプリフレクタ20222が設けられている。
発光ダイオードの輝度は高いので、光源として各色RGBの発光ダイオードを用いた構成
は大型表示装置に適する。色再現性が優れているので、配置面積を小さくすることができ
る。したがって、表示装置の狭額縁化を図ることができる。
なお、時間に応じてRGBの発光ダイオードを順次点灯させることによって、カラー表示
を行うことができる。いわいるフィールドシーケンシャルモードである。
なお、白色を発する発光ダイオードと、各色RGBの発光ダイオード20223(LED
)、発光ダイオード20224(LED)、発光ダイオード20225(LED)とを組
み合わせることができる。
なお、発光ダイオードが大型の表示装置に搭載される場合、発光ダイオードを該基板の背
面に配置することができる。発光ダイオードは、所定の間隔を維持し、各色の発光ダイオ
ードが順に配置される。発光ダイオードの配置によって、色再現性を高めることができる
図67(D)に示すバックライトユニット20231は、光源として各色RGBの発光ダ
イオード(LED)20233、発光ダイオード(LED)20234、発光ダイオード
(LED)20235を用いた構成である。例えば、各色RGBの発光ダイオード(LE
D)20233、発光ダイオード20234(LED)、発光ダイオード20235(L
ED)のうち発光強度の低い色(例えば緑)は複数配置されている。各色RGBの発光ダ
イオード20233(LED)、発光ダイオード20234(LED)、発光ダイオード
20235(LED)を用いることによって、色再現性を高くすることができる。そして
、発光ダイオードからの光を効率よく反射させるため、ランプリフレクタ20232が設
けられている。
発光ダイオードの輝度は高いので、光源として各色RGBの発光ダイオードを用いた構成
は大型表示装置に適する。発光ダイオードの色再現性は優れているので、配置面積を小さ
くすることができる。したがって、表示装置の狭額縁化を図ることができる。
なお、時間に応じてRGBの発光ダイオードを順次点灯させることによって、カラー表示
を行うことができる。いわいるフィールドシーケンシャルモードである。
なお、白色を発する発光ダイオードと、各色RGBの発光ダイオード20233(LED
)、発光ダイオード20234(LED)、発光ダイオード20235(LED)とを組
み合わせることができる。
なお、発光ダイオードが大型の表示装置に搭載される場合、発光ダイオードを該基板の背
面に配置することができる。発光ダイオードは、所定の間隔を維持し、各色の発光ダイオ
ードが順に配置される。発光ダイオードの配置によって、色再現性を高めることができる
図70(A)は、直下型と呼ばれるバックライトユニットと、液晶パネルとを有する液晶
表示装置の一例を示す。直下式とは、発光面の直下に光源を配置することで、その光源の
蛍光を発光面全体から放射する方式である。直下式のバックライトユニットは、発光光量
を効率よく利用することができる。
バックライトユニット20500は、拡散板20501、遮光板20502、ランプリフ
レクタ20503及び光源20504によって構成される。
光源20504は、必要に応じて発光する機能を有している。例えば、光源20505と
しては、冷陰極管、熱陰極管、発光ダイオード、無機EL又は有機ELなどが用いられる
。ランプリフレクタ20503は、光源20504の蛍光を効率よく拡散板20501及
び遮光板20502に導く機能を有する。遮光板20502は、光源20504の配置に
合わせて光が強いところほど遮光を多くすることで、明度のムラを低減する機能を有する
。拡散板20501は、さらに明度のムラを低減する機能を有する。
なお、バックライトユニット20500には、光源20504の輝度を調整するための制
御回路が接続されている。この制御回路によって、光源20504の輝度を調整すること
ができる。
図70(B)は、直下型と呼ばれるバックライトユニットと、液晶パネルとを有する液晶
表示装置の一例を示す。直下式とは、発光面の直下に光源を配置することで、その光源の
蛍光を発光面全体から放射する方式である。直下式のバックライトユニットは、発光光量
を効率よく利用することができる。
バックライトユニット20510は、拡散板20511、遮光板20512、ランプリフ
レクタ20513、各色RGBの光源(R)20514a、光源(G)20514b及び
光源(B)20514cによって構成される。
各色RGBの光源20514a(R)、光源20514b(G)及び光源20514c(
B)は、必要に応じて発光する機能を有する。例えば、光源20514a(R)、光源2
0514b(G)及び光源20514c(B)としては、冷陰極管、熱陰極管、発光ダイ
オード、無機EL又は有機ELなどが用いられる。ランプリフレクタ20513は、光源
20514の蛍光を効率よく拡散板20511及び遮光板20512に導く機能を有する
。遮光板20512は、光源20514の配置に合わせて光が強いところほど遮光を多く
することで、明度のムラを低減する機能を有する。拡散板20511は、さらに明度のム
ラを低減する機能を有する。
なお、バックライトユニット20510には、各色RGBの光源20514a(R)、光
源20514b(G)及び光源20514c(B)の輝度を調整するための制御回路が接
続されている。この制御回路によって、各色RGBの光源20514a(R)、光源20
514b(G)及び光源20514c(B)の輝度を調整することができる。
図68は、偏光板(偏光フィルムともいう)の構成の一例を示す図である。
偏光フィルム20300は、保護フィルム20301、基板フィルム20302、PVA
偏光フィルム20303、基板フィルム20304、粘着剤層20305及び離型フィル
ム20306を有する。
PVA偏光フィルム20303は、ある振動方向だけの光(直線偏光)を作り出す機能を
有する。具体的には、PVA偏光フィルム20303は、電子の密度が縦と横で大きく異
なる分子(偏光子)を含んでいる。PVA偏光フィルム20303は、この電子の密度が
縦と横で大きく異なる分子の方向を揃えることで、直線偏光を作り出すことができる。
一例として、PVA偏光フィルム20303は、ポリビニルアルコール(Poly Vi
nyl Alcohol)の高分子フィルムに、ヨウ素化合物をドープし、PVAフィル
ムをある方向に引っ張ることで、一定方向にヨウ素分子の並んだフィルムを得ることがで
きる。そして、ヨウ素分子の長軸と平行な光は、ヨウ素分子に吸収される。なお、高耐久
用途及び高耐熱用途として、ヨウ素の代わりに2色性の染料が用いてもよい。なお、染料
は、車載用LCD又はプロジェクタ用LCDなどの耐久性、耐熱性が求められる液晶表示
装置に用いられることが望ましい。
PVA偏光フィルム20303は、両側を基材となるフィルム(基板フィルム20302
及び基板フィルム20304)で挟むことで、信頼性を増すことができる。なお、PVA
偏光フィルム20303は、高透明性、高耐久性のトリアセチルロース(TAC)フィル
ムによって挟まれていてもよい。なお、基板フィルム及びTACフィルムは、PVA偏光
フィルム20303が有する偏光子の保護層として機能する。
一方の基板フィルム(基板フィルム20304)には、液晶パネルのガラス基板に貼るた
めの粘着剤層20305が貼られている。なお、粘着剤層20305は、粘着剤を片側の
基板フィルム(基板フィルム20304)に塗布することで形成される。粘着剤層203
05には、離型フィルム20306(セパレートフィルム)が備えられている。
他方の基板フィルム(基板フィルム20302)には、保護フィルム20301が備えら
れている。
なお、偏光フィルム20300表面に、ハードコート散乱層(アンチグレア層)が備えら
れていてもよい。ハードコート散乱層は、AG処理によって表面に微細な凹凸が形成され
ており、外光を散乱させる防眩機能を有するため、液晶パネルへの外光の映り込みを防ぐ
ことができる。表面反射を防ぐことができる。
なお、偏光フィルム20300表面に、複数の屈折率の異なる光学薄膜層を多層化(アン
チリフレクション処理、若しくはAR処理ともいう)してもよい。多層化された複数の屈
折率のことなる光学薄膜層は、光の干渉効果によって表面の反射率を低減することができ
る。
図69は、液晶表示装置のシステムブロックの一例を示す図である。
図69(A)に示すように画素部20405には、信号線20412が信号線駆動回路2
0403から延伸して配置されている。画素部20405には、走査線20410が走査
線駆動回路20404から延伸して配置されている。そして、信号線20412と走査線
20410との交差領域に、複数の画素がマトリクス状に配置されている。なお、複数の
画素それぞれはスイッチング素子を有している。したがって、複数の画素それぞれに液晶
分子の傾きを制御するための電圧を独立して入力することができる。このように各交差領
域にスイッチング素子が設けられた構造をアクティブ型と呼ぶ。ただし、このようなアク
ティブ型に限定されず、パッシブ型の構成でもよい。パッシブ型は、各画素にスイッチン
グ素子がないため、工程が簡便である。
駆動回路部20408は、制御回路20402、信号線駆動回路20403及び走査線駆
動回路20404を有する。制御回路20402には映像信号20401が入力されてい
る。制御回路20402は、この映像信号20401に応じて、信号線駆動回路2040
3及び走査線駆動回路20404を制御する。そのため、映像信号20401は、信号線
駆動回路20403及び走査線駆動回路20404に、それぞれ制御信号を入力する。そ
して、この制御信号に応じて、信号線駆動回路20403はビデオ信号を信号線2041
2に入力し、走査線駆動回路20404は走査信号を走査線20410に入力する。そし
て、画素が有するスイッチング素子が走査信号に応じて選択され、画素の画素電極にビデ
オ信号が入力される。
なお、制御回路20402は、映像信号20401に応じて電源20407も制御してい
る。電源20407は、照明手段20406へ電力を供給する手段を有している。照明手
段20406としては、エッジライト式のバックライトユニット、又は直下型のバックラ
イトユニットを用いることができる。ただし、照明手段20406としては、フロントラ
イトを用いてもよい。フロントライトとは、画素部の前面側に取りつけ、全体を照らす発
光体及び導光体で構成された板状のライトユニットである。このような照明手段により、
低消費電力で、均等に画素部を照らすことができる。
図69(B)に示すように走査線駆動回路20404は、シフトレジスタ20441、レ
ベルシフタ20442、バッファ20443として機能する回路を有する。シフトレジス
タ20441にはゲートスタートパルス(GSP)、ゲートクロック信号(GCK)等の
信号が入力される。
図69(C)に示すように信号線駆動回路20403は、シフトレジスタ20431、第
1のラッチ20432、第2のラッチ20433、レベルシフタ20434、バッファ2
0435として機能する回路を有する。バッファ20435として機能する回路とは、弱
い信号を増幅させる機能を有する回路であり、オペアンプ等を有する。レベルシフタ20
434には、スタートパルス(SSP)等の信号が、第1のラッチ20432にはビデオ
信号等のデータ(DATA)が入力される。第2のラッチ20433にはラッチ(LAT
)信号を一時保持することができ、一斉に画素部20405へ入力させる。これを線順次
駆動と呼ぶ。そのため、線順次駆動ではなく、点順次駆動を行う画素であれば、第2のラ
ッチは不要とすることができる。
なお、本実施の形態において、液晶パネルは、公知のものを用いることができる。例えば
、液晶パネルとして、2つの基板の間に液晶層が封止された構成を用いることができる。
一方の基板上には、トランジスタ、容量素子、画素電極又は配向膜などが形成されている
。なお、一方の基板の上面と反対側には、偏光板、位相差板又はプリズムシートが配置さ
れていてもよい。他方の基板上には、カラーフィルタ、ブラックマトリクス、共通電極又
は配向膜などが形成されている。なお、他方の基板の上面と反対側には、偏光板又は位相
差板が配置されていてもよい。なお、カラーフィルタ及びブラックマトリクスは、一方の
基板の上面に形成されてもよい。なお、一一方の基板の上面側又はその反対側にスリット
(格子)を配置することで、3次元表示を行うことができる。
なお、偏光板、位相差板及びプリズムシートをそれぞれ、2つの基板の間に配置すること
が可能である。あるいは、2つの基板のうちのいずれかと一体とすることが可能である。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態およ
び実施例の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換え
などを自由に行うことが出来る。さらに、本実施の形態の図において、各々の部分に関し
て、別の実施の形態および実施例の部分を組み合わせることにより、さらに多くの図を構
成させることが出来る。
なお、本実施の形態は、他の実施の形態および実施例で述べた内容(一部でもよい)を、
具現化した場合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した
場合の一例、詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての
一例などを示している。したがって、他の実施の形態および実施例で述べた内容は、本実
施の形態への適用、組み合わせ、又は置き換えを自由に行うことができる。
(実施の形態7)
本実施形態においては、表示装置の駆動方法について説明する。特に、液晶表示装置の駆
動方法について説明する。
本実施形態において説明する液晶表示装置に用いることのできる液晶パネルは、液晶材料
を2枚の基板によって挟んだ構造であるとする。2枚の基板は、それぞれ、液晶材料に印
加する電界を制御するための電極を備えている。液晶材料は、外部から印加される電界に
よって、光学的および電気的な性質が変化する材料である。したがって、液晶パネルは、
基板が有する電極を用いて液晶材料に印加する電圧を制御することによって、所望の光学
的および電気的な性質を得ることができるデバイスである。そして、多数の電極を平面的
に並置することでそれぞれを画素とし、画素に印加する電圧を個別に制御することにより
、精細な画像を表示できる液晶パネルとすることができる。
ここで、電界の変化に対する液晶材料の応答時間は、2枚の基板の間隔(セルギャップ)
および液晶材料の種類等に依存するが、一般的に数ミリ秒から数十ミリ秒である。さらに
、電界の変化量が小さい場合は、液晶材料の応答時間はさらに長くなる。この性質は、液
晶パネルによって動きのある画像を表示する場合に、残像、尾引き、コントラストの低下
といった画像表示上の障害を引き起こし、特に中間調から別の中間調へ変化する場合(電
界の変化が小さい)場合に、前述の障害の程度が著しくなる。
一方、アクティブマトリクスを用いた液晶パネルに特有の問題として、定電荷駆動による
書き込み電圧の変化がある。以下に、本実施形態における定電荷駆動について説明する。
アクティブマトリクスにおける画素回路は、書き込みを制御するスイッチと、電荷を保持
する容量素子を含む。アクティブマトリクスにおける画素回路の駆動方法は、スイッチを
オン状態として所定の電圧を画素回路に書き込んだ後、直ちにスイッチをオフ状態として
画素回路内の電荷を保持する(ホールド状態)というものである。ホールド状態時、画素
回路の内部と外部には電荷のやり取りが行なわれない(定電荷)。通常、スイッチがオン
状態となっている期間に比べて、オフ状態となっている期間は数百(走査線本数)倍程度
長い。そのため、画素回路のスイッチは、ほとんどオフ状態となっていると考えてよい。
以上より、本実施形態における定電荷駆動とは、液晶パネルの駆動時、画素回路はほとん
どの期間においてホールド状態である駆動方法であるとする。
次に、液晶材料の電気的特性について説明する。液晶材料は、外部から印加される電界が
変化すると、光学的性質が変化するのと同時に、誘電率も変化する。すなわち、液晶パネ
ルの各画素を2枚の電極に挟まれた容量素子(液晶素子)として考えたとき、当該容量素
子は、印加される電圧によって静電容量が変化する容量素子である。この現象を、ダイナ
ミックキャパシタンスと呼ぶこととする。
このように、印加される電圧によって静電容量が変化する容量素子を、上述した定電荷駆
動によって駆動する場合、次のような問題が生じる。すなわち、電荷の移動が行なわれな
いホールド状態において、液晶素子の静電容量が変化すると、印加される電圧も変化して
しまうという問題である。これは、(電荷量)=(静電容量)×(印加電圧)という関係
式において、電荷量が一定であるということから理解できる。
以上の理由により、アクティブマトリクスを用いた液晶パネルでは、定電荷駆動であるこ
とによって、ホールド状態時における電圧が、書き込み時における電圧から変化してしま
う。その結果、液晶素子の透過率は、ホールド状態を取らない駆動法における変化とは異
なったものとなる。この様子を示したのが、図31である。図31(A)は、横軸に時間
、縦軸に電圧の絶対値をとり、画素回路に書き込む電圧の制御例を表したものである。図
31(B)は、横軸に時間、縦軸に電圧をとった場合の、画素回路に書き込む電圧の制御
例を表したものである。図31(C)は、横軸に時間、縦軸に液晶素子の透過率をとり、
図31(A)または図31(B)によって表した電圧を画素回路に書き込んだ場合の、液
晶素子の透過率の時間変化を表したものである。図31(A)乃至(C)において、期間
Fは電圧の書き換え周期を表し、電圧を書き換える時刻をt、t、t、t、〜と
して説明する。
ここで、液晶表示装置に入力される画像データに対応する書き込み電圧は、時刻0におけ
る書き換えでは|V|、時刻t、t、t、t、〜における書き換えでは|V
|であるとする。(図31(A)参照)
なお、液晶表示装置に入力される画像データに対応する書き込み電圧は、その極性を周期
的に入れ替えてもよい。(反転駆動:図31(B)参照)この方法によって、液晶に直流
電圧をできるだけ印加しないようにすることができるので、液晶素子の劣化による焼きつ
き等を防ぐことができる。なお、極性を入れ替える周期(反転周期)は、電圧の書き換え
周期と同じでもよい。この場合は、反転周期が短いので、反転駆動によるフリッカの発生
を低減することができる。さらに、反転周期は、電圧の書き換え周期の整数倍の周期であ
ってもよい。この場合は、反転周期が長く、極性を変えて電圧を書き込む頻度を減少させ
ることができるため、消費電力を低減することができる。
そして、図31(A)または図31(B)に示したような電圧を液晶素子に印加したとき
の液晶素子の透過率の時間変化を、図31(C)に示す。ここで、液晶素子に電圧|V
|が印加され、十分時間が経過した後の液晶素子の透過率をTRとする。同様に、液晶
素子に電圧|V|が印加され、十分時間が経過した後の液晶素子の透過率をTRとす
る。時刻tにおいて、液晶素子に印加される電圧が|V|から|V|に変化すると
、液晶素子の透過率は、破線30401に示したように、すぐにTRとはならず、ゆっ
くりと変化する。たとえば、電圧の書き換え周期が、60Hzの画像信号のフレーム周期
(16.7ミリ秒)と同じであるとき、透過率がTRに変化するまでは、数フレーム程
度の時間が必要となる。
ただし、破線30401に示したような、滑らかな透過率の時間変化は、液晶素子に正確
に電圧|V|が印加されたときのものである。実際の液晶パネル、たとえば、アクティ
ブマトリクスを用いた液晶パネルでは、定電荷駆動であることによって、ホールド状態時
における電圧が、書き込み時における電圧から変化してしまうため、液晶素子の透過率は
破線30401に示したような時間変化とはならず、かわりに、実線30401に示した
ような、段階的な時間変化となる。これは、定電荷駆動であることによって電圧が変化し
てしまうため、1回の書き込みでは目的の電圧に到達することができないためである。そ
の結果、液晶素子の透過率の応答時間は、本来の応答時間(破線30401)よりも、見
かけ上、さらに長くなってしまい、残像、尾引き、コントラストの低下といった画像表示
上の障害を顕著に引き起こしてしまうということになる。
オーバードライブ駆動を用いることによって、液晶素子の本来の応答時間の長さと、ダイ
ナミックキャパシタンスおよび定電荷駆動による書き込み不足に起因する見かけ上の応答
時間がさらに長くなる現象を、同時に解決することができる。この様子を示したのが、図
32である。図32(A)は、横軸に時間、縦軸に電圧の絶対値をとり、画素回路に書き
込む電圧の制御例を表したものである。図32(B)は、横軸に時間、縦軸に電圧をとっ
た場合の、画素回路に書き込む電圧の制御例を表したものである。図32(C)は、横軸
に時間、縦軸に液晶素子の透過率をとり、図32(A)または図32(B)によって表し
た電圧を画素回路に書き込んだ場合の、液晶素子の透過率の時間変化を表したものである
。図32(A)乃至(C)において、期間Fは電圧の書き換え周期を表し、電圧を書き換
える時刻をt、t、t、t、〜として説明する。
ここで、液晶表示装置に入力される画像データに対応する書き込み電圧は、時刻0におけ
る書き換えでは|V|、時刻tにおける書き換えでは|V|、時刻t、t、t
、〜における書き換えでは|V|であるとする。(図32(A)参照)
なお、液晶表示装置に入力される画像データに対応する書き込み電圧は、その極性を周期
的に入れ替えてもよい。(反転駆動:図32(B)参照)この方法によって、液晶に直流
電圧をできるだけ印加しないようにすることができるので、液晶素子の劣化による焼きつ
き等を防ぐことができる。なお、極性を入れ替える周期(反転周期)は、電圧の書き換え
周期と同じでもよい。この場合は、反転周期が短いので、反転駆動によるフリッカの発生
を低減することができる。さらに、反転周期は、電圧の書き換え周期の整数倍の周期であ
ってもよい。この場合は、反転周期が長く、極性を変えて電圧を書き込む頻度を減少させ
ることができるため、消費電力を低減することができる。
そして、図32(A)または図32(B)に示したような電圧を液晶素子に印加したとき
の液晶素子の透過率の時間変化を、図32(C)に示す。ここで、液晶素子に電圧|V
|が印加され、十分時間が経過した後の液晶素子の透過率をTRとする。同様に、液晶
素子に電圧|V|が印加され、十分時間が経過した後の液晶素子の透過率をTRとす
る。同様に、液晶素子に電圧|V|が印加され、十分時間が経過した後の液晶素子の透
過率をTRとする。時刻tにおいて、液晶素子に印加される電圧が|V|から|V
|に変化すると、液晶素子の透過率は、破線30501に示したように、数フレームを
かけて透過率をTRまで変化しようとする。しかし、電圧|V|の印加は時刻t
終わり、時刻tより後は、電圧|V|が印加される。そのため、液晶素子の透過率は
破線30501に示したようにはならず、実線30502に示したようになる。ここで、
時刻tの時点において、透過率が概ねTRとなっているように、電圧|V|の値を
設定するのが好ましい。ここで、電圧|V|を、オーバードライブ電圧とも呼ぶことと
する。
つまり、オーバードライブ電圧である|V|を変化させれば、液晶素子の応答時間をあ
る程度制御することができる。なぜならば、液晶の応答時間は、電界の強さによって変化
するからである。具体的には、電界が強いほど、液晶素子の応答時間は短くなり、電界が
弱いほど、液晶素子の応答時間は長くなる。
なお、オーバードライブ電圧である|V|は、電圧の変化量、すなわち、目的とする透
過率TRおよびTRを与える電圧|V|および|V|、にしたがって変化させる
のが好ましい。なぜならば、液晶素子の応答時間が電圧の変化量によって変わってしまっ
ても、オーバードライブ電圧である|V|をそれに合わせて変化させれば、常に最適な
応答時間を得ることができるからである。
なお、オーバードライブ電圧である|V|は、TN、VA、IPS、OCB等の液晶の
モードによって変化させるのが好ましい。なぜならば、液晶の応答速度が液晶のモードに
よって異なってしまっても、オーバードライブ電圧である|V|をそれに合わせて変化
させれば、常に最適な応答時間を得ることができるからである。
なお、電圧書き換え周期Fは、入力信号のフレーム周期と同じでもよい。この場合は、液
晶表示装置の周辺駆動回路を簡単にできるため、製造コストの低い液晶表示装置を得るこ
とができる。
なお、電圧書き換え周期Fは、入力信号のフレーム周期よりも短くてもよい。たとえば、
電圧書き換え周期Fは入力信号のフレーム周期の1/2倍でもよいし、1/3倍でもよい
し、それ以下でもよい。この方法は、黒挿入駆動、バックライト点滅、バックライトスキ
ャン、動き補償による中間画像挿入駆動等、液晶表示装置のホールド駆動に起因する動画
品質の低下の対策法と合わせて用いるのが効果的である。すなわち、液晶表示装置のホー
ルド駆動に起因する動画品質の低下の対策法は、要求される液晶素子の応答時間が短いた
め、本実施形態で説明したオーバードライブ駆動法を用いることで、比較的容易に液晶素
子の応答時間を短くすることができる。液晶素子の応答時間は、セルギャップ、液晶材料
および液晶モード等によって本質的に短くすることは可能ではあるが、技術的に困難であ
る。そのため、オーバードライブのような、駆動方法から液晶素子の応答時間を短くする
方法を用いることは、非常に重要である。
なお、電圧書き換え周期Fは、入力信号のフレーム周期よりも長くてもよい。たとえば、
電圧書き換え周期Fは入力信号のフレーム周期の2倍でもよいし、3倍でもよいし、それ
以上でもよい。この方法は、長期間電圧の書き換えが行なわれないか否かを判断する手段
(回路)と合わせて用いるのが効果的である。すなわち、長期間電圧の書き換えが行なわ
れない場合は、電圧の書き換え動作自体を行わないことによって、回路の動作をその期間
中は停止させることができるので、消費電力の低い液晶表示装置を得ることができる。
次に、オーバードライブ電圧|V|を、目的とする透過率TRおよびTRを与える
電圧|V|および|V|、にしたがって変化させるための具体的な方法について説明
する。
オーバードライブ回路は、目的とする透過率TRおよびTRを与える電圧|V|お
よび|V|にしたがって、オーバードライブ電圧|V|を適切に制御するための回路
であるため、オーバードライブ回路に入力される信号は、透過率TRを与える電圧|V
|に関係する信号と、透過率TRを与える電圧|V|に関係する信号であり、オー
バードライブ回路から出力される信号は、オーバードライブ電圧|V|に関係する信号
となる。ここで、これらの信号としては、液晶素子に印加する電圧(|V|、|V
、|V|)のようなアナログの電圧値であってもよいし、液晶素子に印加する電圧を与
えるためのデジタル信号であってもよい。ここでは、オーバードライブ回路に関係する信
号はデジタル信号であるとして説明する。
まず、図33の(A)を参照して、オーバードライブ回路の全体的な構成について説明す
る。ここでは、オーバードライブ電圧を制御するための信号として、入力画像信号301
01aおよび30101bを用いる。これらの信号を処理した結果、オーバードライブ電
圧を与える信号として、出力画像信号30104が出力されるとする。
ここで、目的とする透過率TRおよびTRを与える電圧|V|および|V|は、
互いに隣り合ったフレームにおける画像信号であるため、入力画像信号30101aおよ
び30101bも、同様に互いに隣り合ったフレームにおける画像信号であることが好ま
しい。このような信号を得るためには、入力画像信号30101aを、図33の(A)に
おける遅延回路30102に入力し、その結果出力される信号を、入力画像信号3010
1bとすることができる。遅延回路30102としては、たとえば、メモリが挙げられる
。すなわち、入力画像信号30101aを1フレーム分遅延させるために、メモリに当該
入力画像信号30101aを記憶させておき、同時に、1つ前のフレームにおいて記憶さ
せておいた信号を、入力画像信号30101bとしてメモリから取り出し、入力画像信号
30101aと、入力画像信号30101bを、同時に補正回路30103に入力するこ
とで、互いに隣り合ったフレームにおける画像信号を扱えるようにすることができる。そ
して、互いに隣り合ったフレームにおける画像信号を、補正回路30103に入力するこ
とで、出力画像信号30104を得ることができる。なお、遅延回路30102としてメ
モリを用いたときは、1フレーム分遅延させるために、1フレーム分の画像信号を記憶で
きる容量を持ったメモリ(すなわち、フレームメモリ)とすることができる。こうするこ
とで、メモリ容量の過不足なく、遅延回路としての機能を有することができる。
次に、メモリの容量を削減することを主な目的として構成された遅延回路30102につ
いて説明する。遅延回路30102としてこのような回路を用いることで、メモリの容量
を削減することができるため、製造コストを低減することができる。
このような特徴を持つ遅延回路30102として、具体的には、図33の(B)に示すよ
うなものを用いることができる。図33の(B)に示す遅延回路30102は、エンコー
ダ30105と、メモリ30106と、デコーダ30107を有する。
図33の(B)に示す遅延回路30102の動作としては、次のようなものとなる。まず
、入力画像信号30101aをメモリ30106に記憶させる前に、エンコーダ3010
5によって、圧縮処理を行なう。これによって、メモリ30106に記憶させるべきデー
タのサイズを減らすことができる。その結果、メモリの容量を削減することができるため
、製造コストを低減することができる。そして、圧縮処理を施された画像信号は、デコー
ダ30107に送られ、ここで伸張処理を行なう。これによって、エンコーダ30105
によって圧縮処理された前の信号を復元することができる。ここで、エンコーダ3010
5およびデコーダ30107によって行なわれる圧縮伸張処理は、可逆的な処理であって
もよい。こうすることで、圧縮伸張処理を行なった後でも画像信号の劣化がないため、最
終的に装置に表示される画像の品質を落とすことなく、メモリの容量を削減することがで
きる。さらに、エンコーダ30105およびデコーダ30107によって行なわれる圧縮
伸張処理は、非可逆的な処理であってもよい。こうすることで、圧縮後の画像信号のデー
タのサイズを非常に小さくすることができるため、メモリの容量を大幅に削減することが
できる。
なお、メモリの容量を削減するための方法としては、上に挙げたもの以外にも、様々な方
法を用いることができる。エンコーダによって画像圧縮するのではなく、画像信号が有す
る色情報を削減する(たとえば、26万色から6万5千色に減色する)、またはデータ数
を削減する(解像度を小さくする)、などの方法を用いることができる。
次に、補正回路30103の具体例について、図33の(C)乃至(E)を参照して説明
する。補正回路30103は、2つの入力画像信号から、ある値の出力画像信号を出力す
るための回路である。ここで、2つの入力画像信号と出力画像信号の関係が非線形であり
、簡単な演算で求めることが難しい場合には、補正回路30103として、ルックアップ
テーブル(LUT)を用いてもよい。LUTには、2つの入力画像信号と出力画像信号の
関係が、測定によってあらかじめ求められているため、2つの入力画像信号に対応する出
力画像信号を、LUTを参照するだけで求めることができる。(図33の(C)参照)補
正回路30103としてLUT30108を用いることで、複雑な回路設計等を行なうこ
となく、補正回路30103を実現することができる。
ここで、LUTはメモリの1つであるため、メモリ容量をできるだけ削減することが、製
造コストを低減する上で、好ましい。それを実現するための補正回路30103の例とし
て、図33の(D)に示す回路が考えられる。図33の(D)に示す補正回路30103
は、LUT30109と、加算器30110を有する。LUT30109には、入力画像
信号30101aと、出力するべき出力画像信号30104の差分データが格納されてい
る。つまり、入力画像信号30101aおよび入力画像信号30101bから、対応する
差分データをLUT30109から取り出し、取り出した差分データと入力画像信号30
101aを、加算器30110によって加算することで、出力画像信号30104を得る
ことができる。なお、LUT30109に格納するデータを差分データとすることで、L
UTのメモリ容量の削減が実現できる。なぜならば、そのままの出力画像信号30104
よりも、差分データの方がデータサイズが小さいため、LUT30109に必要なメモリ
容量を小さくできるからである。
さらに、出力画像信号が、2つの入力画像信号の四則演算等の簡単な演算によって求めら
れるならば、加算器、減算器、乗算器等の簡単な回路の組み合わせによって実現できる。
その結果、LUTを用いる必要が無くなり、製造コストを大幅に低減することができる。
このような回路としては、図33の(E)に示す回路を挙げることができる。図33の(
E)に示す補正回路30103は、減算器30111と、乗算器30112と、加算器3
0113、を有する。まず、入力画像信号30101aと、入力画像信号30101bの
差分を、減算器30111によって求める。その後、乗算器30112によって、適切な
係数を差分値に乗ずる。そして、入力画像信号30101aに、適切な係数を乗じた差分
値を、加算器30113によって加算することで、出力画像信号30104を得ることが
できる。このような回路を用いることによって、LUTを用いる必要が無くなり、製造コ
ストを大幅に低減することができる。
なお、ある条件の下で、図33の(E)に示す補正回路30103を用いることによって
、不適切な出力画像信号30104を出力することを防止することができる。その条件と
は、オーバードライブ電圧を与える出力画像信号30104と、入力画像信号30101
aおよび入力画像信号30101bの差分値に、線形性があることである。そして、この
線形性の傾きを、乗算器30112によって乗ずる係数とする。すなわち、このような性
質を持つ液晶素子に、図33の(E)に示す補正回路30103を用いることが好ましい
。このような性質を持つ液晶素子としては、応答速度の階調依存性の小さい、IPSモー
ドの液晶素子が挙げられる。このように、たとえば、IPSモードの液晶素子に図33の
(E)に示す補正回路30103を用いることによって、製造コストを大幅に低減でき、
かつ、不適切な出力画像信号30104を出力することを防止することができるオーバー
ドライブ回路を得ることができる。
なお、図33の(A)乃至(E)に示した回路と同等の働きを、ソフトウェア処理によっ
て実現してもよい。遅延回路に用いるメモリについては、液晶表示装置が有する他のメモ
リ、液晶表示装置に表示する画像を送り出す側の装置(たとえば、パーソナルコンピュー
タやそれに準じた装置が有するビデオカード等)が有するメモリ等を流用することができ
る。こうすることで、製造コストを低減できるだけでなく、オーバードライブの強さや利
用する状況などを、ユーザが好みに応じて選択できるようにすることができる。
次に、コモン線の電位を操作する駆動について、図34を参照して説明する。図34の(
A)は、液晶素子のような容量的な性質を持つ表示素子を用いた表示装置において、走査
線一本に対し、コモン線が一本配置されているときの、複数の画素回路を表した図である
。図34の(A)に示す画素回路は、トランジスタ30201、補助容量30202、表
示素子30203、映像信号線30204、走査線30205、コモン線30206、を
備えている。
トランジスタ30201のゲート電極は、走査線30205に電気的に接続され、トラン
ジスタ30201のソース電極及びドレイン電極の一方は、映像信号線30204に電気
的に接続され、トランジスタ30201のソース電極及びドレイン電極の他方は、補助容
量30202の一方の電極、及び表示素子30203の一方の電極に電気的に接続されて
いる。
また、補助容量30202の他方の電極は、コモン線30206に電気的に接続されてい
る。
まず、走査線30205によって選択された画素は、トランジスタ30201がオンとな
るため、それぞれ、映像信号線30204を介して、表示素子30203及び補助容量3
0202に映像信号に対応した電圧がかかる。このとき、その映像信号が、コモン線30
206に接続された全ての画素に対して最低階調を表示させるものだった場合、あるいは
、コモン線30206に接続された全ての画素に対して最高階調を表示させるものだった
場合は、画素にそれぞれ映像信号線30204を介して映像信号を書き込む必要はない。
映像信号線30204を介して映像信号を書き込む代わりに、コモン線30206の電位
を動かすことで、表示素子30203にかかる電圧を変えることができる。
次に、図34の(B)は、液晶素子のような容量的な性質を持つ表示素子を用いた表示装
置において、走査線一本に対し、コモン線が2本配置されているときの、複数の画素回路
を表した図である。図34の(B)に示す画素回路は、トランジスタ30211、補助容
量30212、表示素子30213、映像信号線30214、走査線30215、第1の
コモン線30216、第2のコモン線30217、を備えている。
トランジスタ30211のゲート電極は、走査線30215に電気的に接続され、トラン
ジスタ30211のソース電極及びドレイン電極の一方は、映像信号線30214に電気
的に接続され、トランジスタ30211のソース電極及びドレイン電極の他方は、補助容
量30212の一方の電極、及び表示素子30213の一方の電極に電気的に接続されて
いる。
また、補助容量30212の他方の電極は、第1のコモン線30216に電気的に接続さ
れている。
また、当該画素と隣接する画素においては、補助容量30212の他方の電極は、第2の
コモン線30217に電気的に接続されている。
図34の(B)に示す画素回路は、コモン線一本に対し電気的に接続されている画素が少
ないため、映像信号線30214を介して映像信号を書き込む代わりに、第1のコモン線
30216又は第2のコモン線30217の電位を動かすことで、表示素子30213に
かかる電圧を変えることができる頻度が、顕著に大きくなる。また、ソース反転駆動又は
ドット反転駆動が可能になる。ソース反転駆動又はドット反転駆動により、素子の信頼性
を向上させつつ、フリッカを抑えることができる。
次に、走査型バックライトについて、図35を参照して説明する。図35の(A)は、冷
陰極管を並置した走査型バックライトを示す図である。図35の(A)に示す走査型バッ
クライトは、拡散板30301と、N個の冷陰極管30302―1から30302―Nと
、を備える。N個の冷陰極管30302―1から30302―Nを、拡散板30301の
後ろに並置することで、N個の冷陰極管30302―1から30302―Nは、その輝度
を変化させて走査することができる。
走査するときの各冷陰極管の輝度の変化を、図35の(C)を用いて説明する。まず、冷
陰極管30302―1の輝度を、一定時間変化させる。そして、その後に、冷陰極管30
302―1の隣に配置された冷陰極管30302―2の輝度を、同じ時間だけ変化させる
。このように、冷陰極管30302―1から30302―Nまで、輝度を順に変化させる
。なお、図35の(C)においては、一定時間変化させる輝度は、元の輝度より小さいも
のとしたが、元の輝度より大きくてもよい。また、冷陰極管30302―1から3030
2―Nまで走査するとしたが、逆方向に冷陰極管30302―Nから30302―1まで
走査してもよい。
図35のように駆動することで、バックライトの平均輝度を小さくすることができる。し
たがって、液晶表示装置の消費電力の大部分を占める、バックライトの消費電力を低減す
ることができる。
なお、走査型バックライトの光源として、LEDを用いてもよい。その場合の走査型バッ
クライトは、図35の(B)のようになる。図35の(B)に示す走査型バックライトは
、拡散板30311と、LEDを並置した光源30312―1から30312―Nと、を
備える。走査型バックライトの光源として、LEDを用いた場合、バックライトを薄く、
軽くできる利点がある。また、色再現範囲を広げることができるという利点がある。さら
に、LEDを並置した光源30312―1から30312―Nのそれぞれに並置したLE
Dも、同様に走査することができるので、点走査型のバックライトとすることもできる。
点走査型とすれば、動画像の画質をさらに向上させることができる。
なお、バックライトの光源としてLEDを用いた場合も、図35の(C)に示すように輝
度を変化させて駆動することができる。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
(実施の形態8)
本実施の形態においては、各種液晶モードについて説明する。
まず、断面図を用いて各種液晶モードについて説明する。
図39(A)、(B)は、TNモードの断面の模式図を示す。
互いに対向するように配置された第1の基板50101及び第2の基板50102に、液
晶層50100が挟持されている。第1の基板50101の上面には、第1の電極501
05が形成されている。第2の基板50102の上面には、第2の電極50106が形成
されている。第1の基板50101の液晶層と反対側には、第1の偏光板50103が配
置されている。第2の基板50102の液晶層と反対側には、第2の偏光板50104が
配置されている。なお、第1の偏光板50103と第2の偏光板50104とは、クロス
ニコルになるように配置されている。
第1の偏光板50103は、第1の基板50101の上面に配置されてもよい。第2の偏
光板50104は、第2の基板50102の上面に配置されてもよい。
第1の電極50105及び第2の電極50106のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図36(A)は、第1の電極50105及び第2の電極50106に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子が縦に並んだ状態となるため、
バックライトからの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光板50
103と第2の偏光板50104とがクロスニコルになるように配置されているため、バ
ックライトからの光は基板を通過できない。したがって、黒色表示が行われる。
なお、第1の電極50105及び第2の電極50106に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図36(B)は、第1の電極50105及び第2の電極50106に電圧が印加されてい
ない場合の断面の模式図である。液晶分子が横に並び、平面内で回転している状態となる
ため、バックライトからの光は液晶分子の複屈折の影響を受ける。そして、第1の偏光板
50103と第2の偏光板50104とがクロスニコルになるように配置されているため
、バックライトからの光は基板を通過する。したがって、白色表示が行われる。いわゆる
ノーマリーホワイトモードである。
図36(A)、(B)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50101側
又は第2の基板50102側に設けることができる。
TNモードに使用される液晶材料は、公知のものを使用すればよい。
図37(A)、(B)は、VAモードの断面の模式図を示す。VAモードは、無電界の時
に液晶分子が基板に垂直となるように配向されているモードである。
互いに対向するように配置された第1の基板50201及び第2の基板50202に、液
晶層50200が挟持されている。第1の基板50201の上面には、第1の電極502
05が形成されている。第2の基板50202の上面には、第2の電極50206が形成
されている。第1の基板50201の液晶層と反対側には、第1の偏光板50203が配
置されている。第2の基板50202の液晶層と反対側には、第2の偏光板50204が
配置されている。なお、第1の偏光板50203と第2の偏光板50204とは、クロス
ニコルになるように配置されている。
第1の偏光板50203は、第1の基板50201の上面に配置されてもよい。第2の偏
光板50204は、第2の基板50202の上面に配置されてもよい。
第1の電極50205及び第2の電極50206のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図37(A)は、第1の電極50205及び第2の電極50206に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子が横に並んだ状態となるため、
バックライトからの光は液晶分子の複屈折の影響を受ける。そして、第1の偏光板502
03と第2の偏光板50204とがクロスニコルになるように配置されているため、バッ
クライトからの光は基板を通過する。したがって、白色表示が行われる。
なお、第1の電極50205及び第2の電極50206に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図37(B)は、第1の電極50205及び第2の電極50206に電圧が印加されてい
ない場合の断面の模式図である。液晶分子が縦に並んだ状態となるため、バックライトか
らの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光板50203と第2の
偏光板50204とがクロスニコルになるように配置されているため、バックライトから
の光は基板を通過しない。したがって、黒色表示が行われる。いわゆるノーマリーブラッ
クモードである。
図37(A)、(B)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50201側
又は第2の基板50202側に設けることができる。
VAモードに使用される液晶材料は、公知のものを使用すればよい。
図37(C)、(D)は、MVAモードの断面の模式図を示す。MVAモードは、それぞ
れの部分の視野角依存性を互いに補償する方法である。
互いに対向するように配置された第1の基板50211及び第2の基板50212に、液
晶層50210が挟持されている。第1の基板50211の上面には、第1の電極502
15が形成されている。第2の基板50212の上面には、第2の電極50216が形成
されている。第1の電極50215上には、配向制御用に第1の突起物502117が形
成されている。第2の電極50216上には、配向制御用に第2の突起物502118が
形成されている。第1の基板50211の液晶層と反対側には、第1の偏光板50213
が配置されている。第2の基板50212の液晶層と反対側には、第2の偏光板5021
4が配置されている。なお、第1の偏光板50213と第2の偏光板50214とは、ク
ロスニコルになるように配置されている。
第1の偏光板50213は、第1の基板50211の上面に配置されてもよい。第2の偏
光板50214は、第2の基板50212の上面に配置されてもよい。
第1の電極50215及び第2の電極50216のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図37(C)は、第1の電極50215及び第2の電極50216に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子が第1の突起物502117及
び第2の突起物502118に対して倒れて並んだ状態となるため、バックライトからの
光は液晶分子の複屈折の影響を受ける。そして、第1の偏光板50213と第2の偏光板
50214とがクロスニコルになるように配置されているため、バックライトからの光は
基板を通過する。したがって、白色表示が行われる。
なお、第1の電極50215及び第2の電極50216に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図37(D)は、第1の電極50215及び第2の電極50216に電圧が印加されてい
ない場合の断面の模式図である。液晶分子が縦に並んだ状態となるため、バックライトか
らの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光板50213と第2の
偏光板50214とがクロスニコルになるように配置されているため、バックライトから
の光は基板を通過しない。したがって、黒色表示が行われる。いわゆるノーマリーブラッ
クモードである。
図37(C)、(D)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50211側
又は第2の基板50212側に設けることができる。
MVAモードに使用される液晶材料は、公知のものを使用すればよい。
図38(A)、(B)は、OCBモードの断面の模式図を示す。OCBモードは、液晶層
内で液晶分子の配列が光学的に補償状態を形成しているため、視野角依存が少ない。この
液晶分子の状態は、ベンド配向と呼ばれる。
互いに対向するように配置された第1の基板50301及び第2の基板50302に、液
晶層50300が挟持されている。第1の基板50301の上面には、第1の電極503
05が形成されている。第2の基板50302の上面には、第2の電極50306が形成
されている。第1の基板50301の液晶層と反対側には、第1の偏光板50303が配
置されている。第2の基板50302の液晶層と反対側には、第2の偏光板50304が
配置されている。なお、第1の偏光板50303と第2の偏光板50304とは、クロス
ニコルになるように配置されている。
第1の偏光板50303は、第1の基板50301の上面に配置されてもよい。第2の偏
光板50304は、第2の基板50302の上面に配置されてもよい。
第1の電極50305及び第2の電極50306のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図38(A)は、第1の電極50305及び第2の電極50306に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子が縦に並んだ状態となるため、
バックライトからの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光板50
303と第2の偏光板50304とがクロスニコルになるように配置されているため、バ
ックライトからの光は基板を通過しない。したがって、黒色表示が行われる。
なお、第1の電極50305及び第2の電極50306に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図38(B)は、第1の電極50305及び第2の電極50306に電圧が印加されてい
ない場合の断面の模式図である。液晶分子がベンド配向の状態となるため、バックライト
からの光は液晶分子の複屈折の影響を受ける。そして、第1の偏光板50303と第2の
偏光板50304とがクロスニコルになるように配置されているため、バックライトから
の光は基板を通過する。したがって、白色表示が行われる。いわゆるノーマリーホワイト
モードである。
図38(A)、(B)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50301側
又は第2の基板50302側に設けることができる。
OCBモードに使用される液晶材料は、公知のものを使用すればよい。
図38(C)、(D)は、FLCモード又はAFLCモードの断面の模式図を示す。
互いに対向するように配置された第1の基板50311及び第2の基板50312に、液
晶層50310が挟持されている。第1の基板50311の上面には、第1の電極503
15が形成されている。第2の基板50312の上面には、第2の電極50316が形成
されている。第1の基板50311の液晶層と反対側には、第1の偏光板50313が配
置されている。第2の基板50312の液晶層と反対側には、第2の偏光板50314が
配置されている。なお、第1の偏光板50313と第2の偏光板50314とは、クロス
ニコルになるように配置されている。
第1の偏光板50313は、第1の基板50311の上面に配置されてもよい。第2の偏
光板50314は、第2の基板50312の上面に配置されてもよい。
第1の電極50315及び第2の電極50316のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図38(C)は、第1の電極50315及び第2の電極50316に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子がラビング方向からずれた方向
で横に並んでいる状態となるため、バックライトからの光は液晶分子の複屈折の影響を受
ける。そして、第1の偏光板50313と第2の偏光板50314とがクロスニコルにな
るように配置されているため、バックライトからの光は基板を通過する。したがって、白
色表示が行われる。
なお、第1の電極50315及び第2の電極50316に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図38(D)は、第1の電極50315及び第2の電極50316に電圧が印加されてい
ない場合の断面の模式図である。液晶分子がラビング方向に沿って横に並んだ状態となる
ため、バックライトからの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光
板50313と第2の偏光板50314とがクロスニコルになるように配置されているた
め、バックライトからの光は基板を通過しない。したがって、黒色表示が行われる。いわ
ゆるノーマリーブラックモードである。
図38(C)、(D)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50311側
又は第2の基板50312側に設けることができる。
FLCモード又はAFLCモードに使用される液晶材料は、公知のものを使用すればよい
図39(A)、(B)は、IPSモードの断面の模式図を示す。IPSモードは、液晶層
内で液晶分子の配列が光学的に補償状態を形成しているため、液晶分子を基板に対して常
に平面内で回転させるモードであり、電極は一方の基板側のみに設けた横電界方式をとる
互いに対向するように配置された第1の基板50401及び第2の基板50402に、液
晶層50400が挟持されている。第1の基板50401の上面には、第1の電極504
05及び第2の電極50406が形成されている。第1の基板50401の液晶層と反対
側には、第1の偏光板50403が配置されている。第2の基板50402の液晶層と反
対側には、第2の偏光板50404が配置されている。なお、第1の偏光板50403と
第2の偏光板50404とは、クロスニコルになるように配置されている。
第1の偏光板50403は、第1の基板50401の上面に配置されてもよい。第2の偏
光板50404は、第2の基板50402の上面に配置されてもよい。
第1の電極50405及び第2の電極50406のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図39(A)は、第1の電極50405及び第2の電極50406に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子がラビング方向からずれた電気
力線に沿って配向した状態となるため、バックライトからの光は液晶分子の複屈折の影響
を受ける。そして、第1の偏光板50403と第2の偏光板50404とがクロスニコル
になるように配置されているため、バックライトからの光は基板を通過する。したがって
、白色表示が行われる。
なお、第1の電極50405及び第2の電極50406に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図39(B)は、第1の電極50405及び第2の電極50406に電圧が印加されてい
ない場合の断面の模式図である。液晶分子がラビング方向に沿って横に並んだ状態となる
ため、バックライトからの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光
板50403と第2の偏光板50404とがクロスニコルになるように配置されているた
め、バックライトからの光は基板を通過しない。したがって、黒色表示が行われる。いわ
ゆるノーマリーブラックモードである。
図39(A)、(B)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50401側
又は第2の基板50402側に設けることができる。
IPSモードに使用される液晶材料は、公知のものを使用すればよい。
図39(C)、(D)は、FFSモードの断面の模式図を示す。FFSモードは、液晶層
内で液晶分子の配列が光学的に補償状態を形成しているため、液晶分子を基板に対して常
に平面内で回転させるモードであり、電極は一方の基板側のみに設けた横電界方式をとる
互いに対向するように配置された第1の基板50411及び第2の基板50412に、液
晶層50410が挟持されている。第1の基板50411の上面には、第2の電極504
16が形成されている。第2の電極50416の上面には、絶縁膜50417が形成され
ている。絶縁膜50417上には、第2の電極50416が形成されている。第1の基板
50411の液晶層と反対側には、第1の偏光板50413が配置されている。第2の基
板50412の液晶層と反対側には、第2の偏光板50414が配置されている。なお、
第1の偏光板50413と第2の偏光板50414とは、クロスニコルになるように配置
されている。
第1の偏光板50413は、第1の基板50411の上面に配置されてもよい。第2の偏
光板50414は、第2の基板50412の上面に配置されてもよい。
第1の電極50415及び第2の電極50416のうち、少なくとも一方(又は両方)の
電極が透光性を有していればよい(透過型又は反射型)。あるいは、両方の電極が透光性
を有し、かつ一方の電極の一部が反射性を有していてもよい(半透過型)。
図39(C)は、第1の電極50415及び第2の電極50416に電圧が印加(縦電界
方式と呼ぶ)された場合の断面の模式図である。液晶分子がラビング方向からずれた電気
力線に沿って配向した状態となるため、バックライトからの光は液晶分子の複屈折の影響
を受ける。そして、第1の偏光板50413と第2の偏光板50414とがクロスニコル
になるように配置されているため、バックライトからの光は基板を通過する。したがって
、白色表示が行われる。
なお、第1の電極50415及び第2の電極50416に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
図39(D)は、第1の電極50415及び第2の電極50416に電圧が印加されてい
ない場合の断面の模式図である。液晶分子がラビング方向に沿って横に並んだ状態となる
ため、バックライトからの光は液晶分子の複屈折の影響を受けない。そして、第1の偏光
板50413と第2の偏光板50414とがクロスニコルになるように配置されているた
め、バックライトからの光は基板を通過しない。したがって、黒色表示が行われる。いわ
ゆるノーマリーブラックモードである。
図39(C)、(D)に示した構成を有する液晶表示装置は、カラーフィルタを設けるこ
とで、フルカラー表示を行うことができる。カラーフィルタは、第1の基板50411側
又は第2の基板50412側に設けることができる。
FFSモードに使用される液晶材料は、公知のものを使用すればよい。
次に、上面図を用いて各種液晶モードを説明する。
図40は、MVAモードを適用した画素部の上面図を示す。MVAモードは、それぞれの
部分の視野角依存性を互いに補償する方法である。
図40は、第1の電極50501、第2の電極(50502a、50502b、5050
2c)、及び突起物50503を示している。第1の電極50501は、対向基板の全面
に形成されている。形状がくの字型となるように、第2の電極(50502a、5050
2b、50502c)が形成されている。形状が第2の電極(50502a、50502
b、50502c)と対応するように、第1の電極50501上に第2の電極(5050
2a、50502b、50502c)が形成されている。
第2の電極(50502a、50502b、50502c)の開口部は、突起物のように
機能する。
第1の電極50501及び第2の電極(50502a、50502b、50502c)に
電圧が印加(縦電界方式と呼ぶ)された場合、液晶分子が第2の電極(50502a、5
0502b、50502c)の開口部及び突起物50503に対して倒れて並んだ状態と
なる。一対の偏光板がクロスニコルとなるように配置されているときには、バックライト
からの光が基板を通過するため、白色表示が行われる。
なお、第1の電極50501及び第2の電極(50502a、50502b、50502
c)に印加する電圧を制御することで、液晶分子の状態を制御することが可能である。し
たがって、バックライトからの光が基板を通過する量を制御できるため、所定の映像表示
を行うことが可能である。
第1の電極50501及び第2の電極(50502a、50502b、50502c)に
電圧が印加されていない場合、液晶分子が縦に並んだ状態となる。一対の偏光板がクロス
ニコルとなるように配置されているときには、バックライトからの光がパネルを通過しな
いため、黒色表示が行われる。いわゆる、ノーマリーブラックモードである。
MVAモードに使用される液晶材料は、公知のものを使用すればよい。
図41(A)、(B)、(C)、(D)は、IPSモードを適用した画素部の上面図を示
す。IPSモードは、液晶層内で液晶分子の配列が光学的に補償状態を形成しているため
、液晶分子を基板に対して常に平面内で回転させるモードであり、電極は一方の基板側の
みに設けた横電界方式をとる。
IPSモードでは、一対の電極が異なる形状となるように形成される。
図41(A)は、第1の電極50601及び第2の電極50602を示している。第1の
電極50601及び第2の電極50602は、波状形状である。
図41(B)は、第1の電極50611及び第2の電極50612を示している。第1の
電極50611及び第2の電極50612は、同心円状の開口部を有する形状である。
図41(C)は、第1の電極50631及び第2の電極50632を示している。第1の
電極50631及び第2の電極50632は、櫛場状であり一部重なっている形状である
図41(D)は、第1の電極50641及び第2の電極50642を示している。第1の
電極50641及び第2の電極50642は、櫛場状であり電極同士がかみ合うような形
状である。
第1の電極(50601、50611、50621、50631)及び第2の電極(50
602、50612、50622、50632)に電圧が印加(縦電界方式と呼ぶ)され
た場合、液晶分子がラビング方向からずれた電気力線に沿って配向した状態となる。一対
の偏光板がクロスニコルとなるように配置されているときには、バックライトからの光が
基板を通過するため、白色表示が行われる。
なお、第1の電極(50601、50611、50621、50631)及び第2の電極
(50602、50612、50622、50632)に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
第1の電極(50601、50611、50621、50631)及び第2の電極(50
602、50612、50622、50632)に電圧が印加されていない場合、液晶分
子がラビング方向に沿って横に並んだ状態となる。一対の偏光板がクロスニコルとなるよ
うに配置されているときには、バックライトからの光が基板を通過しないため、黒色表示
が行われる。いわいるノーマリーブラックモードである。
IPSモードに使用される液晶材料は、公知のものを使用すればよい。
図42(A)、(B)、(C)、(D)は、FFSモードを適用した画素部の上面図を示
す。FFSモードは、液晶層内で液晶分子の配列が光学的に補償状態を形成しているため
、液晶分子を基板に対して常に平面内で回転させるモードであり、電極は一方の基板側の
みに設けた横電界方式をとる。
FFSモードでは、第2の電極の上面に、第1の電極が様々な形状となるように形成され
る。
図42(A)は、第1の電極50701及び第2の電極50702を示している。第1の
電極50701は、屈曲したくの字形状である。第2の電極50702は、パターン形成
されていなくてもよい。
図42(B)は、第1の電極50711及び第2の電極50712を示している。第1の
電極50711は、同心円状の形状である。第2の電極50712は、パターン形成され
ていなくてもよい。
図42(C)は、第1の電極50731及び第2の電極50732を示している。第1の
電極50731は、櫛場状で電極同士がかみ合うような形状である。第2の電極5073
2は、パターン形成されていなくてもよい。
図42(D)は、第1の電極50741及び第2の電極50742を示している。第1の
電極50741は、櫛場状の形状である。第2の電極50742は、パターン形成されて
いなくてもよい。
第1の電極(50701、50711、50721、50731)及び第2の電極(50
702、50712、50722、50732)に電圧が印加(縦電界方式と呼ぶ)され
た場合、液晶分子がラビング方向からずれた電気力線に沿って配向した状態となる。一対
の偏光板がクロスニコルとなるように配置されているときには、バックライトからの光が
基板を通過するため、白色表示が行われる。
なお、第1の電極(50701、50711、50721、50731)及び第2の電極
(50702、50712、50722、50732)に印加する電圧を制御することで
、液晶分子の状態を制御することが可能である。したがって、バックライトからの光が基
板を通過する量を制御できるため、所定の映像表示を行うことが可能である。
第1の電極(50701、50711、50721、50731)及び第2の電極(50
702、50712、50722、50732)に電圧が印加されていない場合、液晶分
子がラビング方向に沿って横に並んだ状態となる。一対の偏光板がクロスニコルとなるよ
うに配置されているときには、バックライトからの光が基板を通過しないため、黒色表示
が行われる。いわいるノーマリーブラックモードである。
IPSモードに使用される液晶材料は、公知のものを使用すればよい。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態およ
び実施例の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換え
などを自由に行うことが出来る。さらに、本実施の形態の図において、各々の部分に関し
て、別の実施の形態および実施例の部分を組み合わせることにより、さらに多くの図を構
成させることが出来る。
なお、本実施の形態は、他の実施の形態および実施例で述べた内容(一部でもよい)を、
具現化した場合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した
場合の一例、詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての
一例などを示している。したがって、他の実施の形態および実施例で述べた内容は、本実
施の形態への適用、組み合わせ、又は置き換えを自由に行うことができる。
(実施の形態9)
本実施の形態においては、トランジスタの構造及び作製方法について説明する。
図43は、本発明を適用できる半導体装置が有することのできるトランジスタの構造及び
作製方法の例を示す図である。図43(A)は、本発明を適用できる半導体装置が有する
ことのできるトランジスタの構造の例を示す図である。また、図43(B)乃至(G)は
、本発明を適用できる半導体装置が有することのできるトランジスタの作製方法の例を示
す図である。
なお、本発明を適用できる半導体装置が有することのできるトランジスタの構造及び作製
方法は、図43に示すものに限定されず、様々な構造及び作製方法を用いることができる
まず、図43(A)を参照し、本発明を適用できる半導体装置が有することのできるトラ
ンジスタの構造の例について説明する。図43(A)は複数の異なる構造を有するトラン
ジスタの断面図である。ここで、図43(A)においては、複数の異なる構造を有するト
ランジスタを並置して示しているが、これは、発明を適用できる半導体装置が有すること
のできるトランジスタの構造を説明するための表現であり、発明を適用できる半導体装置
が有することのできるトランジスタが、実際に図43(A)のように並置されている必要
はなく、必要に応じてつくり分けることができる。
次に、本発明を適用できる半導体装置が有することのできるトランジスタを構成する各層
の特徴について説明する。
基板110111は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラスなどのガラ
ス基板、石英基板、セラミック基板又はステンレスを含む金属基板等を用いることができ
る。他にも、ポリエチレンテレフタレ−ト(PET)、ポリエチレンナフタレ−ト(PE
N)、ポリエ−テルサルフォン(PES)に代表されるプラスチック又はアクリル等の可
撓性を有する合成樹脂からなる基板を用いることも可能である。可撓性を有する基板を用
いることによって、折り曲げが可能である半導体装置を作製することが可能となる。また
、可撓性を有す基板であれば、基板の面積及び基板の形状に大きな制限はないため、基板
110111として、例えば、1辺が1メ−トル以上であって、矩形状のものを用いれば
、生産性を格段に向上させることができる。このような利点は、円形のシリコン基板を用
いる場合と比較すると、大きな優位点である。
絶縁膜110112は、下地膜として機能する。基板110111からNaなどのアルカ
リ金属又はアルカリ土類金属が、半導体素子の特性に悪影響を及ぼすのを防ぐために設け
る。絶縁膜110112としては、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化
窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(x>y)等の酸
素又は窒素を有する絶縁膜の単層構造若しくはこれらの積層構造で設けることができる。
例えば、絶縁膜110112を2層構造で設ける場合、1層目の絶縁膜として窒化酸化珪
素膜を設け、2層目の絶縁膜として酸化窒化珪素膜を設けるとよい。また、絶縁膜110
112を3層構造で設ける場合、1層目の絶縁膜として酸化窒化珪素膜を設け、2層目の
絶縁膜として窒化酸化珪素膜を設け、3層目の絶縁膜として酸化窒化珪素膜を設けるとよ
い。
半導体層110113、110114、110115は、非晶質(アモルファス)半導体
又はセミアモルファス半導体(SAS)で形成することができる。あるいは、多結晶半導
体層を用いても良い。SASは、非晶質と結晶構造(単結晶、多結晶を含む)の中間的な
構造を有し、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序
を持ち格子歪みを有する結晶質な領域を含んでいる。少なくとも膜中の一部の領域には、
0.5〜20nmの結晶領域を観測することができ、珪素を主成分とする場合にはラマン
スペクトルが520cm−1よりも低波数側にシフトしている。X線回折では珪素結晶格
子に由来するとされる(111)、(220)の回折ピ−クが観測される。未結合手(ダ
ングリングボンド)の補償するものとして水素又はハロゲンを少なくとも1原子%又はそ
れ以上含ませている。SASは、材料ガスをグロ−放電分解(プラズマCVD)して形成
する。材料ガスとしては、SiH、その他にもSi、SiHCl、SiHC
、SiCl、SiFなどを用いることが可能である。あるいは、GeFを混合
させても良い。この材料ガスをH、あるいは、HとHe、Ar、Kr、Neから選ば
れた一種又は複数種の希ガス元素で希釈してもよい。希釈率は2〜1000倍の範囲。圧
力は概略0.1Pa〜133Paの範囲、電源周波数は1MHz〜120MHz、好まし
くは13MHz〜60MHz。基板加熱温度は300℃以下でよい。膜中の不純物元素と
して、酸素、窒素、炭素などの大気成分の不純物は1×1020cm−1以下とすること
が望ましく、特に、酸素濃度は5×1019/cm以下、好ましくは1×1019/c
以下とする。ここでは、公知の手段(スパッタ法、LPCVD法、プラズマCVD法
等)を用いてシリコン(Si)を主成分とする材料(例えばSixGe1−x等)で非晶
質半導体層を形成し、当該非晶質半導体層をレ−ザ結晶化法、RTA又はファーネスアニ
ール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法などの公知の
結晶化法により結晶化させる。
絶縁膜110116は、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化窒化珪素(
SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(x>y)等の酸素又は窒素
を有する絶縁膜の単層構造、若しくはこれらの積層構造で設けることができる。
ゲート電極110117は、単層の導電膜、又は二層、三層の導電膜の積層構造とするこ
とができる。ゲート電極110117の材料としては、公知の導電膜を用いることができ
る。たとえば、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タングステン
(W)、クロム(Cr)、シリコン(Si)などの元素の単体膜、あるいは、前記元素の
窒化膜(代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜)、あるいは、
前記元素を組み合わせた合金膜(代表的にはMo−W合金、Mo−Ta合金)、あるいは
、前記元素のシリサイド膜(代表的にはタングステンシリサイド膜、チタンシリサイド膜
)などを用いることができる。なお、上述した単体膜、窒化膜、合金膜、シリサイド膜な
どは、単層で用いてもよいし、積層して用いてもよい。
絶縁膜110118は、公知の手段(スパッタ法又はプラズマCVD法等)によって、酸
化珪素(SiOx)、窒化珪素(SiNx)、酸化窒化珪素(SiOxNy)(x>y)
、窒化酸化珪素(SiNxOy)(x>y)等の酸素又は窒素を有する絶縁膜やDLC(
ダイヤモンドライクカ−ボン)等の炭素を含む膜の単層構造、若しくはこれらの積層構造
で設けることができる。
絶縁膜110119は、シロキサン樹脂、あるいは、酸化珪素(SiOx)、窒化珪素(
SiNx)、酸化窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)
(x>y)等の酸素又は窒素を有する絶縁膜やDLC(ダイヤモンドライクカ−ボン)等
の炭素を含む膜、あるいは、エポキシ、ポリイミド、ポリアミド、ポリビニルフェノ−ル
、ベンゾシクロブテン、アクリル等の有機材料、からなる単層若しくは積層構造で設ける
ことができる。なお、シロキサン樹脂とは、Si−O−Si結合を含む樹脂に相当する。
シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成される。置換基
として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられ
る。置換基として、フルオロ基を用いることもできる。あるいは、置換基として、少なく
とも水素を含む有機基と、フルオロ基とを用いてもよい。なお、本発明に適応できる半導
体装置において、絶縁膜110118を設けずにゲート電極110117を覆うように直
接絶縁膜110119を設けることも可能である。
導電膜110123は、Al、Ni、C、W、Mo、Ti、Pt、Cu、Ta、Au、M
nなどの元素の単体膜、あるいは、前記元素の窒化膜、あるいは、前記元素を組み合わせ
た合金膜、あるいは、前記元素のシリサイド膜などを用いることができる。例えば、前記
元素を複数含む合金として、C及びTiを含有したAl合金、Niを含有したAl合金、
C及びNiを含有したAl合金、C及びMnを含有したAl合金等を用いることができる
。また、積層構造で設ける場合、AlをMo又はTiなどで挟み込んだ構造とすることが
できる。こうすることで、Alの熱や化学反応に対する耐性を向上することができる。
次に、図43(A)に示した、複数の異なる構造を有するトランジスタの断面図を参照し
て、各々の構造の特徴について説明する。
110101は、シングルドレイントランジスタであり、簡便な方法で製造できるため、
製造コストが低く、歩留まりを高く製造できる利点がある。ここで、半導体層11011
3、110115は、それぞれ不純物の濃度が異なり、半導体層110113はチャネル
領域、半導体層110115はソース領域及びドレイン領域として用いる。このように、
不純物の量を制御することで、半導体層の抵抗率を制御できる。また、半導体層と導電膜
110123との電気的な接続状態を、オ−ミック接続に近づけることができる。なお、
不純物の量の異なる半導体層を作り分ける方法としては、ゲート電極110117をマス
クとして半導体層に不純物をド−ピングする方法を用いることができる。
110102は、ゲート電極110117に一定以上のテーパー角を有するトランジスタ
であり、簡便な方法で製造できるため、製造コストが低く、歩留まりを高く製造できる利
点がある。ここで、半導体層110113、110114、110115は、それぞれ不
純物濃度が異なり、半導体層110113はチャネル領域、半導体層110114は低濃
度ドレイン(Lightly Doped Drain:LDD)領域、半導体層110
115はソース領域及びドレイン領域として用いる。このように、不純物の量を制御する
ことで、半導体層の抵抗率を制御できる。また、半導体層と導電膜110123との電気
的な接続状態を、オ−ミック接続に近づけることができる。また、LDD領域を有するた
め、トランジスタ内部に高電界がかかりにくく、ホットキャリアによる素子の劣化を抑制
することができる。なお、不純物の量の異なる半導体層を作り分ける方法としては、ゲー
ト電極110117をマスクとして半導体層に不純物をド−ピングする方法を用いること
ができる。110102においては、ゲート電極110117が一定以上のテーパー角を
有しているため、ゲート電極110117を通過して半導体層にド−ピングされる不純物
の濃度に勾配を持たせることができ、簡便にLDD領域を形成することができる。
110103は、ゲート電極110117が少なくとも2層で構成され、下層のゲート電
極が上層のゲート電極よりも長い形状を有するトランジスタである。本明細書中において
は、上層のゲート電極及び下層のゲート電極の形状を、帽子型と呼ぶ。ゲート電極110
117の形状が帽子型であることによって、フォトマスクを追加することなく、LDD領
域を形成することができる。なお、110103のように、LDD領域がゲート電極11
0117と重なっている構造を、特にGOLD構造(Gate Overlapped
LDD)と呼ぶ。なお、ゲート電極110117の形状を帽子型とする方法としては、次
のような方法を用いてもよい。
まず、ゲート電極110117をパタ−ニングする際に、ドライエッチングにより、下層
のゲート電極及び上層のゲート電極をエッチングして側面に傾斜(テーパー)のある形状
にする。続いて、異方性エッチングにより上層のゲート電極の傾斜を垂直に近くなるよう
に加工する。これにより、断面形状が帽子型のゲート電極が形成される。その後、2回、
不純物元素をド−ピングすることによって、チャネル領域として用いる半導体層1101
13、LDD領域として用いる半導体層110114、ソ−ス電極及びドレイン電極とし
て用いる半導体層110115が形成される。
なお、ゲート電極110117と重なっているLDD領域をLov領域、ゲート電極11
0117と重なっていないLDD領域をLoff領域と呼ぶことにする。ここで、Lof
f領域はオフ電流値を抑える効果は高いが、ドレイン近傍の電界を緩和してホットキャリ
アによるオン電流値の劣化を防ぐ効果は低い。一方、Lov領域はドレイン近傍の電界を
緩和し、オン電流値の劣化の防止には有効であるが、オフ電流値を抑える効果は低い。よ
って、種々の回路毎に、求められる特性に応じた構造のトランジスタを作製することが好
ましい。たとえば、本発明に適応できる半導体装置を表示装置として用いる場合、画素ト
ランジスタは、オフ電流値を抑えるために、Loff領域を有するトランジスタを用いる
ことが好適である。一方、周辺回路におけるトランジスタは、ドレイン近傍の電界を緩和
し、オン電流値の劣化を防止するために、Lov領域を有するトランジスタを用いること
が好適である。
110104は、ゲート電極110117の側面に接して、サイドウォ−ル110121
を有するトランジスタである。サイドウォ−ル110121を有することによって、サイ
ドウォ−ル110121と重なる領域をLDD領域とすることができる。
110105は、半導体層にマスクを用いてド−ピングすることにより、LDD(Lof
f)領域を形成したトランジスタである。こうすることにより、確実にLDD領域を形成
することができ、トランジスタのオフ電流値を低減することができる。
110106は、半導体層にマスクを用いてド−ピングすることにより、LDD(Lov
)領域を形成したトランジスタである。こうすることにより、確実にLDD領域を形成す
ることができ、トランジスタのドレイン近傍の電界を緩和し、オン電流値の劣化を低減す
ることができる。
次に、図43(B)乃至(G)を参照して、本発明を適用できる半導体装置が有すること
のできるトランジスタの作製方法の例を説明する。
なお、本発明を適用できる半導体装置が有することのできるトランジスタの構造及び作製
方法は、図43に示すものに限定されず、様々な構造及び作製方法を用いることができる
本実施の形態においては、基板110111の表面に、絶縁膜110112の表面に、半
導体層110113の表面に、110114の表面に、110115の表面に、絶縁膜1
10116の表面に、絶縁膜110118の表面に、又は絶縁膜110119の表面に、
プラズマ処理を用いて酸化又は窒化を行うことにより、半導体層又は絶縁膜を酸化又は窒
化することができる。このように、プラズマ処理を用いて半導体層又は絶縁膜を酸化又は
窒化することによって、当該半導体層又は当該絶縁膜の表面を改質し、CVD法やスパッ
タ法により形成した絶縁膜と比較してより緻密な絶縁膜を形成することができるため、ピ
ンホール等の欠陥を抑制し半導体装置の特性等を向上させることが可能となる。
まず、基板110111の表面をフッ酸(HF)、アルカリ又は純水を用いて洗浄する。
基板110111は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラスなどのガラ
ス基板、石英基板、セラミック基板又はステンレスを含む金属基板等を用いることができ
る。他にも、ポリエチレンテレフタレ−ト(PET)、ポリエチレンナフタレ−ト(PE
N)、ポリエ−テルサルフォン(PES)に代表されるプラスチックや、アクリル等の可
撓性を有する合成樹脂からなる基板を用いることも可能である。なお、ここでは基板11
0111としてガラス基板を用いる場合を示す。
ここで、基板110111の表面にプラズマ処理を行うことで、基板110111の表面
を酸化又は窒化することによって、基板110111の表面に酸化膜又は窒化膜を形成し
てもよい(図43(B))。表面にプラズマ処理を行うことで形成された酸化膜又は窒化
膜などの絶縁膜を、以下では、プラズマ処理絶縁膜とも記す。図43(B)においては、
絶縁膜110131がプラズマ処理絶縁膜である。一般的に、ガラス又はプラスチック等
の基板上に薄膜トランジスタ等の半導体素子を設ける場合、ガラス又はプラスチック等に
含まれるNaなどの、アルカリ金属又はアルカリ土類金属等の不純物元素が半導体素子に
混入して汚染することによって、半導体素子の特性に影響を及ぼす恐れがある。しかし、
ガラス又はプラスチック等からなる基板の表面を窒化することにより、基板に含まれるN
aなどの、アルカリ金属又はアルカリ土類金属等の不純物元素が半導体素子に混入するの
を防止することができる。
なお、プラズマ処理により表面を酸化する場合には、酸素雰囲気下(例えば、酸素(O
)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下、あるい
は、酸素と水素(H)と希ガス雰囲気下、あるいは、一酸化二窒素と希ガス雰囲気下)
でプラズマ処理を行う。一方、プラズマ処理により半導体層を窒化する場合には、窒素雰
囲気下(例えば、窒素(N)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一
つを含む)雰囲気下、あるいは、窒素と水素と希ガス雰囲気下、あるいは、NHと希ガ
ス雰囲気下)でプラズマ処理を行う。希ガスとしては、例えばArを用いることができる
。あるいは、ArとKrを混合したガスを用いてもよい。そのため、プラズマ処理絶縁膜
は、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含
む)を含んでいる。たとえば、Arを用いた場合にはプラズマ処理絶縁膜にArが含まれ
ている。
また、プラズマ処理は、上記ガスの雰囲気中において、電子密度が1×1011cm−3
以上1×1013cm−3以下であり、プラズマの電子温度が0.5ev以上1.5eV
以下で行うことが好適である。プラズマの電子密度が高密度であり、被処理物付近での電
子温度が低いため、被処理物に対するプラズマによる損傷を防止することができる。また
、プラズマの電子密度が1×1011cm−3以上と高密度であるため、プラズマ処理を
用いて、被照射物を酸化又は窒化することよって形成される酸化物又は窒化膜は、CVD
法やスパッタ法等により形成された膜と比較して膜厚等が均一性に優れ、且つ緻密な膜を
形成することができる。あるいは、プラズマの電子温度が1eV以下と低いため、従来の
プラズマ処理や熱酸化法と比較して低温度で酸化又は窒化処理を行うことができる。たと
えば、ガラス基板の歪点温度よりも100度以上低い温度でプラズマ処理を行っても十分
に酸化又は窒化処理を行うことができる。なお、プラズマを形成するための周波数として
は、マイクロ波(2.45GHz)等の高周波を用いることができる。なお、以下に特に
断らない場合は、プラズマ処理として上記条件を用いて行うものとする。
なお、図43(B)においては、基板110111の表面をプラズマ処理することによっ
てプラズマ処理絶縁膜を形成する場合を示しているが、本実施の形態は、基板11011
1の表面にプラズマ処理絶縁膜を形成しない場合も含む。
なお、図43(C)乃至(G)においては、被処理物の表面をプラズマ処理することによ
って形成されるプラズマ処理絶縁膜を図示しないが、本実施の形態においては、基板11
0111、絶縁膜110112、半導体層110113、110114、110115、
絶縁膜110116、絶縁膜110118、又は絶縁膜110119の表面に、プラズマ
処理を行なうことによって形成されるプラズマ処理絶縁膜が存在する場合も含む。
次に、基板110111上に公知の手段(スパッタ法、LPCVD法、プラズマCVD法
等)を用いて絶縁膜110112を形成する(図43(C))。絶縁膜110112とし
ては、酸化珪素(SiOx)又は酸化窒化珪素(SiOxNy)(x>y)を用いること
ができる。
ここで、絶縁膜110112の表面にプラズマ処理を行い、絶縁膜110112を酸化又
は窒化することによって、絶縁膜110112の表面にプラズマ処理絶縁膜を形成しても
よい。絶縁膜110112の表面を酸化することによって、絶縁膜110112の表面を
改質しピンホール等の欠陥の少ない緻密な膜を得ることができる。また、絶縁膜1101
12の表面を酸化することによって、N原子の含有率が低いプラズマ処理絶縁膜を形成す
ることができるため、プラズマ処理絶縁膜に半導体層を設けた場合にプラズマ処理絶縁膜
と半導体層界面特性が向上する。また、プラズマ処理絶縁膜は、プラズマ処理に用いた希
ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)を含んでいる。なお、プ
ラズマ処理は上述した条件下で同様に行うことができる。
次に、絶縁膜110112上に島状の半導体層110113、110114を形成する(
図43(D))。島状の半導体層110113、110114は、絶縁膜110112上
に公知の手段(スパッタ法、LPCVD法、プラズマCVD法等)を用いてシリコン(S
i)を主成分とする材料(例えばSiGe1−x等)等を用いて非晶質半導体層を形成
し、当該非晶質半導体層を結晶化させ、半導体層を選択的にエッチングすることにより設
けることができる。なお、非晶質半導体層の結晶化は、レ−ザ結晶化法、RTA又はファ
ーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法又
はこれら方法を組み合わせた方法等の公知の結晶化法により行うことができる。なお、こ
こでは、島状の半導体層の端部を直角に近い形状(θ=85〜100°)で設ける。ある
いは、低濃度ドレイン領域となる半導体層110114は、マスクを用いて不純物をド−
ピングすることによって形成されてもよい。
ここで、半導体層110113、110114の表面にプラズマ処理を行い、半導体層1
10113、110114の表面を酸化又は窒化することによって、半導体層11011
3、110114の表面にプラズマ処理絶縁膜を形成してもよい。例えば、半導体層11
0113、110114としてSiを用いた場合、プラズマ処理絶縁膜として、酸化珪素
(SiOx)又は窒化珪素(SiNx)が形成される。あるいは、プラズマ処理により半
導体層110113、110114を酸化させた後に、再度プラズマ処理を行うことによ
って窒化させてもよい。この場合、半導体層110113、110114に接して酸化珪
素(SiOx)が形成され、当該酸化珪素の表面に窒化酸化珪素(SiNxOy)(x>
y)が形成される。なお、プラズマ処理により半導体層を酸化する場合には、酸素雰囲気
下(例えば、酸素(O)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを
含む)雰囲気下、あるいは、酸素と水素(H)と希ガス雰囲気下又は一酸化二窒素と希
ガス雰囲気下)、でプラズマ処理を行う。一方、プラズマ処理により半導体層を窒化する
場合には、窒素雰囲気下(例えば、窒素(N)と希ガス(He、Ne、Ar、Kr、X
eの少なくとも一つを含む)雰囲気下、あるいは、窒素と水素と希ガス雰囲気下又はNH
3と希ガス雰囲気下)、でプラズマ処理を行う。希ガスとしては、例えばArを用いるこ
とができる。また、ArとKrを混合したガスを用いてもよい。そのため、プラズマ処理
絶縁膜は、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なくとも一
つを含む)を含んでいる。たとえば、Arを用いた場合にはプラズマ処理絶縁膜にArが
含まれている。
次に、絶縁膜110116を形成する(図43(E))。絶縁膜110116は、公知の
手段(スパッタ法、LPCVD法、プラズマCVD法等)を用いて、酸化珪素(SiOx
)、窒化珪素(SiNx)、酸化窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(
SiNxOy)(x>y)等の酸素又は窒素を有する絶縁膜の単層構造、又はこれらの積
層構造で設けることができる。なお、半導体層110113、110114の表面をプラ
ズマ処理することにより、半導体層110113、110114の表面にプラズマ処理絶
縁膜を形成した場合には、プラズマ処理絶縁膜を絶縁膜110116として用いることも
可能である。
ここで、絶縁膜110116の表面にプラズマ処理を行い、絶縁膜110116の表面を
酸化又は窒化することによって、絶縁膜110116の表面にプラズマ処理絶縁膜を形成
してもよい。なお、プラズマ処理絶縁膜は、プラズマ処理に用いた希ガス(He、Ne、
Ar、Kr、Xeの少なくとも一つを含む)を含んでいる。また、プラズマ処理は上述し
た条件下で同様に行うことができる。
あるいは、一旦酸素雰囲気下でプラズマ処理を行うことにより絶縁膜110116を酸化
させた後に、再度窒素雰囲気下でプラズマ処理を行うことにより窒化させてもよい。この
ように、絶縁膜110116にプラズマ処理を行い、絶縁膜110116の表面を酸化又
は窒化することによって、絶縁膜110116の表面を改質し緻密な膜を形成することが
できる。プラズマ処理を行うことによって得られた絶縁膜は、CVD法やスパッタ法で形
成された絶縁膜と比較して緻密でピンホール等の欠陥も少ないため、薄膜トランジスタの
特性を向上させることができる。
次に、ゲート電極110117を形成する(図43(F))。ゲート電極110117は
、公知の手段(スパッタ法、LPCVD法、プラズマCVD法等)を用いて形成すること
ができる。
110101においては、ゲート電極110117を形成した後に不純物ド−ピングを行
なうことで、ソース領域及びドレイン領域として用いる半導体層110115を形成する
ことができる。
110102においては、ゲート電極110117を形成した後に不純物ド−ピングを行
なうことで、LDD領域として用いる110114と、半導体層ソース領域及びドレイン
領域として用いる半導体層110115を形成することができる。
110103においては、ゲート電極110117を形成した後に不純物ド−ピングを行
なうことで、LDD領域として用いる110114と、半導体層ソース領域及びドレイン
領域として用いる半導体層110115を形成することができる。
110104においては、ゲート電極110117の側面にサイドウォ−ル110121
を形成した後、不純物ド−ピングを行なうことで、LDD領域として用いる110114
と、半導体層ソース領域及びドレイン領域として用いる半導体層110115を形成する
ことができる。
なお、サイドウォ−ル110121は、酸化珪素(SiOx)又は窒化珪素(SiNx)
を用いることができる。サイドウォ−ル110121をゲート電極110117の側面に
形成する方法としては、たとえば、ゲート電極110117を形成した後に、酸化珪素(
SiOx)又は窒化珪素(SiNx)を公知の方法で成膜した後に、異方性エッチングに
よって酸化珪素(SiOx)又は窒化珪素(SiNx)膜をエッチングする方法を用いる
ことができる。こうすることで、ゲート電極110117の側面にのみ酸化珪素(SiO
x)又は窒化珪素(SiNx)膜を残すことができるので、ゲート電極110117の側
面にサイドウォ−ル110121を形成することができる。
110105においては、ゲート電極110117を覆うようにマスク110122を形
成した後、不純物ド−ピングを行なうことで、LDD(Loff)領域として用いる11
0114と、半導体層ソース領域及びドレイン領域として用いる半導体層110115を
形成することができる。
110106においては、ゲート電極110117を形成した後に不純物ド−ピングを行
なうことで、LDD(Lov)領域として用いる110114と、半導体層ソース領域及
びドレイン領域として用いる半導体層110115を形成することができる。
次に、絶縁膜110118を形成する(図43(G))。絶縁膜110118は、公知の
手段(スパッタ法やプラズマCVD法等)により、酸化珪素(SiOx)、窒化珪素(S
iNx)、酸化窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(
x>y)等の酸素又は窒素を有する絶縁膜やDLC(ダイヤモンドライクカ−ボン)等の
炭素を含む膜の単層構造、又はこれらの積層構造で設けることができる。
ここで、絶縁膜110118の表面にプラズマ処理を行い、絶縁膜110118の表面を
酸化又は窒化することによって、絶縁膜110118の表面にプラズマ処理絶縁膜を形成
してもよい。なお、プラズマ処理絶縁膜は、プラズマ処理に用いた希ガス(He、Ne、
Ar、Kr、Xeの少なくとも一つを含む)を含んでいる。また、プラズマ処理は上述し
た条件下で同様に行うことができる。
次に、絶縁膜110119を形成する。絶縁膜110119は、公知の手段(スパッタ法
やプラズマCVD法等)により、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化窒
化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(x>y)等の酸素
又は窒素を有する絶縁膜やDLC(ダイヤモンドライクカ−ボン)等の炭素を含む膜を用
いることができる他に、エポキシ、ポリイミド、ポリアミド、ポリビニルフェノ−ル、ベ
ンゾシクロブテン、アクリル等の有機材料やシロキサン樹脂の単層構造、又はこれらの積
層構造で設けることができる。なお、シロキサン樹脂とは、Si−O−Si結合を含む樹
脂に相当する。シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成
される。置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水
素)が用いられる。置換基として、フルオロ基を用いることもできる。あるいは、置換基
として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。また、プラズマ
処理絶縁膜には、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なく
とも一つを含む)が含まれており、例えばArを用いた場合にはプラズマ処理絶縁膜中に
Arが含まれている。
絶縁膜110119としてポリイミド、ポリアミド、ポリビニルフェノ−ル、ベンゾシク
ロブテン、アクリル等の有機材料やシロキサン樹脂等を用いた場合、絶縁膜110119
の表面をプラズマ処理により酸化又は窒化することにより、当該絶縁膜の表面を改質する
ことができる。表面を改質することによって、絶縁膜110119の強度が向上し開口部
形成時等におけるクラックの発生やエッチング時の膜減り等の物理的ダメ−ジを低減する
ことが可能となる。また、絶縁膜110119の表面が改質されることによって、絶縁膜
110119上に導電膜110123を形成する場合に導電膜との密着性が向上する。例
えば、絶縁膜110119としてシロキサン樹脂を用いてプラズマ処理を用いて窒化を行
った場合、シロキサン樹脂の表面が窒化されることにより窒素又は希ガスを含むプラズマ
処理絶縁膜が形成され、物理的強度が向上する。
次に、半導体層110115と電気的に接続された導電膜110123を形成するため、
絶縁膜110119、絶縁膜110118、絶縁膜110116にコンタクトホールを形
成する。なお、コンタクトホールの形状はテーパー状であってもよい。こうすることで、
導電膜110123のカバレッジを向上させることができる。
図44は、ボトムゲート型のトランジスタの断面構造及び容量素子の断面構造を示す。
基板110501上に第1の絶縁膜(絶縁膜110502)が全面に形成されている。第
1の絶縁膜は、基板側からの不純物が半導体層に影響を及ぼし、トランジスタの性質が変
化してしまうことを防ぐ機能を有する。つまり、第1の絶縁膜は下地膜としての機能を有
する。したがって、信頼性の高いトランジスタを作製することができる。なお、第1の絶
縁膜としては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy
)などの単層、又はこれらの積層を用いることができる。
第1の絶縁膜上に、第1の導電層(導電層110503及び導電層110504)が形成
されている。導電層110503は、トランジスタ110520のゲート電極として機能
する部分を含む。導電層110504は、容量素子110521の第1の電極として機能
する部分を含む。なお、第1の導電層としては、Ti、Mo、Ta、Cr、W、Al、N
d、Cu、Ag、Au、Pt、NA−Si、Zn、Fe、Ba、Geなど、又はこれらの
合金を用いることができる。あるいは、これらの元素(合金も含む)の積層を用いること
ができる。
少なくとも第1の導電層を覆うように、第2の絶縁膜(絶縁膜110522)が形成され
ている。第2の絶縁膜は、ゲート絶縁膜としての機能を有する。なお、第2の絶縁膜とし
ては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy)などの
単層、又はこれらの積層を用いることができる。
なお、半導体層に接する部分の第2の絶縁膜としては、酸化シリコン膜を用いることが望
ましい。なぜなら、半導体層と第2の絶縁膜とが接する界面におけるトラップ準位が少な
くなるからである。
なお、第2の絶縁膜がMoと接する場合、Moと接する部分の第2の絶縁膜としては酸化
シリコン膜を用いることが望ましい。なぜなら、酸化シリコン膜はMoを酸化させないか
らである。
第2の絶縁膜上のうち第1の導電層と重なって形成されている部分の一部に、フォトリソ
グラフィ法、インクジェット法又は印刷法などによって、半導体層が形成されている。そ
して、半導体層の一部は、第2の絶縁膜上のうち第1の導電層と重なって形成されていな
い部分まで延長されている。半導体層は、チャネル形成領域(チャネル形成領域1105
10)、LDD領域(LDD領域110508、LDD領域110509)、不純物領域
(不純物領域110505、不純物領域110506、不純物領域110507)を有し
ている。チャネル形成領域110510は、トランジスタ110520のチャネル形成領
域として機能する。LDD領域110508及びLDD領域110509は、トランジス
タ110520のLDD領域とし機能する。なお、LDD領域110508及びLDD領
域110509は必ずしも必要ではない。不純物領域110505は、トランジスタ11
0520のソース電極及びドレイン電極の一方として機能する部分を含む。不純物領域1
00506は、トランジスタ110520のソース電極及びドレイン電極の他方として機
能する部分を含む。不純物領域110507は、容量素子110521の第2の電極とし
て機能する部分を含む。
全面に、第3の絶縁膜(絶縁膜110511)が形成されている。第3の絶縁膜の一部に
は、選択的にコンタクトホールが形成されている。絶縁膜110511は、層間膜として
の機能を有する。第3の絶縁膜としては、無機材料(酸化シリコン、窒化シリコン、酸化
窒化シリコンなど)あるいは、低誘電率の有機化合物材料(感光性又は非感光性の有機樹
脂材料)などを用いることができる。あるいは、シロキサンを含む材料を用いることもで
きる。なお、シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成さ
れる材料である。置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香
族炭化水素)が用いられる。あるいは、置換基としてフルオロ基を用いてもよい。あるい
は、置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
第3の絶縁膜上に、第2の導電層(導電層110512及び導電層110513)が形成
されている。導電層110512は、第3の絶縁膜に形成されたコンタクトホールを介し
てトランジスタ110520のソース電極及びドレイン電極の他方と接続されている。し
たがって、導電層110512は、トランジスタ110520のソース電極及びドレイン
電極の他方として機能する部分を含む。導電層110513は、容量素子110521の
第1の電極として機能する部分を含む。なお、第2の導電層としては、Ti、Mo、Ta
、Cr、W、Al、Nd、Cu、Ag、Au、Pt、NA−Si、Zn、Fe、Ba、G
eなど、又はこれらの合金を用いることができる。あるいは、これらの元素(合金も含む
)の積層を用いることができる。
なお、第2の導電層が形成された後の工程として、様々な絶縁膜、又は様々な導電膜が形
成されていてもよい。
トランジスタの半導体層にアモルファスシリコン(a−Si:H)膜を用いた場合のトラ
ンジスタ及び容量素子の構造について説明する。
図45は、トップゲート型のトランジスタの断面構造及び容量素子の断面構造を示す。
基板110201上に第1の絶縁膜(絶縁膜110202)が全面に形成されている。第
1の絶縁膜は、基板側からの不純物が半導体層に影響を及ぼし、トランジスタの性質が変
化してしまうことを防ぐ機能を有する。つまり、第1の絶縁膜は下地膜としての機能を有
する。したがって、信頼性の高いトランジスタを作製することができる。なお、第1の絶
縁膜としては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy
)などの単層、又はこれらの積層を用いることができる。
なお、第1の絶縁膜を必ずしも形成する必要はない。この場合は、工程数の削減を図るこ
とができる。製造コストの削減を図ることができる。構造を簡単にできるので、歩留まり
の向上を図ることができる。
第1の絶縁膜上に、第1の導電層(導電層110203、導電層110204及び導電層
110205)が形成されている。導電層110203は、トランジスタ110220の
ソ−ス電極及びドレイン電極の一方の電極として機能する部分を含む。導電層11020
4は、トランジスタ110220のソ−ス電極及びドレイン電極の他方の電極として機能
する部分を含む。導電層110205は、容量素子110221の第1の電極として機能
する部分を含む。なお、第1の導電層としては、Ti、Mo、Ta、Cr、W、Al、N
d、Cu、Ag、Au、Pt、NA−Si、Zn、Fe、Ba、Geなど、又はこれらの
合金を用いることができる。あるいは、これらの元素(合金も含む)の積層を用いること
ができる。
導電層110203及び導電層110204の上部に、第1の半導体層(半導体層110
206及び半導体層110207)が形成されている。半導体層110206は、ソ−ス
電極とドレイン電極の一方の電極として機能する部分を含む。半導体層110207は、
ソ−ス電極とドレイン電極の他方の電極として機能する部分を含む。なお、第1の半導体
層としては、リン等を含んだシリコン等を用いることができる。
導電層110203と導電層110204との間であって、かつ第1の絶縁膜上に、第2
の半導体層(半導体層110208)が形成されている。そして、半導体層110208
の一部は、導電層110203上及び導電層110204上まで延長されている。半導体
層110208は、トランジスタ110220のチャネル領域として機能する部分を含む
。なお、第2の半導体層としては、アモルファスシリコン(a−Si:H)等の非結晶性
を有する半導体層、又は微結晶半導体(μ−Si:H)等の半導体層などを用いることが
できる。
少なくとも半導体層110208及び導電層110205を覆うように、第2の絶縁膜(
絶縁膜110209及び絶縁膜110210)が形成されている。第2の絶縁膜は、ゲー
ト絶縁膜としての機能を有する。なお、第2の絶縁膜としては、酸化シリコン膜、窒化シ
リコン膜又は酸化窒化シリコン膜(SiOxNy)などの単層、又はこれらの積層を用い
ることができる。
なお、第2の半導体層に接する部分の第2の絶縁膜としては、酸化シリコン膜を用いるこ
とが望ましい。なぜなら、第2の半導体層と第2の絶縁膜とが接する界面におけるトラッ
プ準位が少なくなるからである。
なお、第2の絶縁膜がMoと接する場合、Moと接する部分の第2の絶縁膜としては酸化
シリコン膜を用いることが望ましい。なぜなら、酸化シリコン膜はMoを酸化させないか
らである。
第2の絶縁膜上に、第2の導電層(導電層110211及び導電層110212)が形成
されている。導電層110211は、トランジスタ110220のゲート電極として機能
する部分を含む。導電層110212は、容量素子110221の第2の電極、又は配線
としての機能を有する。なお、第2の導電層としては、Ti、Mo、Ta、Cr、W、A
l、Nd、Cu、Ag、Au、Pt、NA−Si、Zn、Fe、Ba、Geなど、又はこ
れらの合金を用いることができる。あるいは、これらの元素(合金も含む)の積層を用い
ることができる。
なお、第2の導電層が形成された後の工程として、様々な絶縁膜、又は様々な導電膜が形
成されていてもよい。
図46は、逆スタガ型(ボトムゲート型)のトランジスタの断面構造及び容量素子の断面
構造を示す。特に、図46に示すトランジスタは、チャネルエッチ型と呼ばれる構造であ
る。
基板110301上に第1の絶縁膜(絶縁膜110302)が全面に形成されている。第
1の絶縁膜は、基板側からの不純物が半導体層に影響を及ぼし、トランジスタの性質が変
化してしまうことを防ぐ機能を有する。つまり、第1の絶縁膜は下地膜としての機能を有
する。したがって、信頼性の高いトランジスタを作製することができる。なお、第1の絶
縁膜としては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy
)などの単層、又はこれらの積層を用いることができる。
なお、第1の絶縁膜を必ずしも形成する必要はない。この場合は、工程数の削減を図るこ
とができる。製造コストの削減を図ることができる。構造を簡単にできるので、歩留まり
の向上を図ることができる。
第1の絶縁膜上に、第1の導電層(導電層110303及び導電層110304)が形成
されている。導電層110303は、トランジスタ110320のゲート電極として機能
する部分を含む。導電層110304は、容量素子110321の第1の電極として機能
する部分を含む。なお、第1の導電層としては、Ti、Mo、TB、Cr、W、Bl、N
d、Cu、Bg、Bu、Pt、NA−Si、Zn、Fe、Ba、Geなど、又はこれらの
合金を用いることができる。あるいは、これらの元素(合金も含む)の積層を用いること
ができる。
少なくとも第1の導電層を覆うように、第2の絶縁膜(絶縁膜110302)が形成され
ている。第2の絶縁膜は、ゲート絶縁膜としての機能を有する。なお、第2の絶縁膜とし
ては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy)などの
単層、又はこれらの積層を用いることができる。
なお、半導体層に接する部分の第2の絶縁膜としては、酸化シリコン膜を用いることが望
ましい。なぜなら、半導体層と第2の絶縁膜とが接する界面におけるトラップ準位が少な
くなるからである。
なお、第2の絶縁膜がMoと接する場合、Moと接する部分の第2の絶縁膜としては酸化
シリコン膜を用いることが望ましい。なぜなら、酸化シリコン膜はMoを酸化させないか
らである。
第2の絶縁膜上のうち第1の導電層と重なって形成されている部分の一部に、フォトリソ
グラフィ法、インクジェット法又は印刷法などによって、第1の半導体層(半導体層11
0306)が形成されている。そして、半導体層110308の一部は、第2の絶縁膜上
のうち第1の導電層と重なって形成されていない部分まで延長されている。半導体層11
0306は、トランジスタ110320のチャネル領域として機能する部分を含む。なお
、半導体層110306としては、アモルファスシリコン(A−Si:H)等の非結晶性
を有する半導体層、又は微結晶半導体(μ−Si:H)等の半導体層などを用いることが
できる。
第1の半導体層上の一部に、第2の半導体層(半導体層110307及び半導体層110
307)が形成されている。半導体層110307は、ソ−ス電極とドレイン電極の一方
の電極として機能する部分を含む。半導体層110308は、ソ−ス電極とドレイン電極
の他方の電極として機能する部分を含む。なお、第2の導体層としては、リン等を含んだ
シリコン等を用いることができる。
第2の半導体層上及び第2の絶縁膜上に、第2の導電層(導電層110309、導電層1
10310及び導電層110311)が形成されている。導電層110309は、トラン
ジスタ110320のソ−ス電極とドレイン電極の一方として機能する部分を含む。導電
層110310は、トランジスタ110320のソ−スとドレイン電極の他方として機能
する部分を含む。導電層110312は、容量素子110321の第2の電極として機能
する部分を含む。なお、第2の導電層としては、Ti、Mo、Ta、Cr、W、Al、N
d、Cu、Ag、Au、Pt、NA−Si、Zn、Fe、Ba、Geなど、又はこれらの
合金を用いることができる。あるいは、これらの元素(合金も含む)の積層を用いること
ができる。
なお、第2の導電層が形成された後の工程として、様々な絶縁膜、又は様々な導電膜が形
成されていてもよい。
ここで、チャネルエッチ型のトランジスタが特徴とする工程の一例を説明する。同じマス
クを用いて、第1の半導体層及び第2の半導体層を形成することができる。具体的には、
第1の半導体層と第2の半導体層とは連続して成膜される。そして、第1の半導体層及び
第2の半導体層は、同じマスクを用いて形成される。
チャネルエッチ型のトランジスタが特徴とする工程の別の一例を説明する。新たなマスク
を用いることなく、トランジスタのチャネル領域を形成することができる。具体的には、
第2の導電層が形成された後で、第2の導電層をマスクとして用いて第2の半導体層の一
部を除去する。あるいは、第2の導電層と同じマスクを用いて第2の半導体層の一部を除
去する。そして、除去された第2の半導体層の下部に形成されている第1の半導体層がト
ランジスタのチャネル領域となる。
図47は、逆スタガ型(ボトムゲート型)のトランジスタの断面構造及び容量素子の断面
構造を示す。特に、図47に示すトランジスタは、チャネル保護型(チャネルストップ型
)と呼ばれる構造である。
基板110401上に第1の絶縁膜(絶縁膜110402)が全面に形成されている。第
1の絶縁膜は、基板側からの不純物が半導体層に影響を及ぼし、トランジスタの性質が変
化してしまうことを防ぐ機能を有する。つまり、第1の絶縁膜は下地膜としての機能を有
する。したがって、信頼性の高いトランジスタを作製することができる。なお、第1の絶
縁膜としては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy
)などの単層、又はこれらの積層を用いることができる。
なお、第1の絶縁膜を必ずしも形成する必要はない。この場合は、工程数の削減を図るこ
とができる。製造コストの削減を図ることができる。構造を簡単にできるので、歩留まり
の向上を図ることができる。
第1の絶縁膜上に、第1の導電層(導電層110403及び導電層110404)が形成
されている。導電層110403は、トランジスタ110420のゲート電極として機能
する部分を含む。導電層110404は、容量素子110421の第1の電極として機能
する部分を含む。なお、第1の導電層としては、Ti、Mo、Ta、Cr、W、Cl、N
d、Cu、Cg、Cu、Pt、NC、Si、Zn、Fe、Ba、Geなど、又はこれらの
合金を用いることができる。あるいは、これらの元素(合金も含む)の積層を用いること
ができる。
少なくとも第1の導電層を覆うように、第2の絶縁膜(絶縁膜110402)が形成され
ている。第2の絶縁膜は、ゲート絶縁膜としての機能を有する。なお、第2の絶縁膜とし
ては、酸化シリコン膜、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy)などの
単層、又はこれらの積層を用いることができる。
なお、半導体層に接する部分の第2の絶縁膜としては、酸化シリコン膜を用いることが望
ましい。なぜなら、半導体層と第2の絶縁膜とが接する界面におけるトラップ準位が少な
くなるからである。
なお、第2の絶縁膜がMoと接する場合、Moと接する部分の第2の絶縁膜としては酸化
シリコン膜を用いることが望ましい。なぜなら、酸化シリコン膜はMoを酸化させないか
らである。
第2の絶縁膜上のうち第1の導電層と重なって形成されている部分の一部に、フォトリソ
グラフィ法、インクジェット法又は印刷法などによって、第1の半導体層(半導体層11
0406)が形成されている。そして、半導体層110408の一部は、第2の絶縁膜上
のうち第1の導電層と重なって形成されていない部分まで延長されている。半導体層11
0406は、トランジスタ110420のチャネル領域として機能する部分を含む。なお
、半導体層110406としては、アモルファスシリコン(C−Si:H)等の非結晶性
を有する半導体層、又は微結晶半導体(μ−Si:H)等の半導体層などを用いることが
できる。
第1の半導体層上の一部に、第3の絶縁膜(絶縁膜110412)が形成されている。絶
縁膜110412は、トランジスタ110420のチャネル領域がエッチングによって除
去されることを防止する機能を有する。つまり、絶縁膜110412は、チャネル保護膜
(チャネルストップ膜)として機能する。なお、第3の絶縁膜としては、酸化シリコン膜
、窒化シリコン膜又は酸化窒化シリコン膜(SiOxNy)などの単層、又はこれらの積
層を用いることができる。
第1の半導体層上の一部及び第3の絶縁膜上の一部に、第2の半導体層(半導体層110
407及び半導体層110408)が形成されている。半導体層110407は、ソ−ス
電極とドレイン電極の一方の電極として機能する部分を含む。半導体層110408は、
ソ−ス電極とドレイン電極の他方の電極として機能する部分を含む。なお、第2の導体層
としては、リン等を含んだシリコン等を用いることができる。
第2の半導体層上に、第2の導電層(導電層110409、導電層110410及び導電
層110411)が形成されている。導電層110409は、トランジスタ110420
のソ−ス電極とドレイン電極の一方として機能する部分を含む。導電層110410は、
トランジスタ110420のソ−スとドレイン電極の他方として機能する部分を含む。導
電層110411は、容量素子110421の第2の電極として機能する部分を含む。な
お、第2の導電層としては、Ti、Mo、Ta、Cr、W、Al、Nd、Cu、Ag、A
u、Pt、NC、Si、Zn、Fe、Ca、Geなど、又はこれらの合金を用いることが
できる。あるいは、これらの元素(合金も含む)の積層を用いることができる。
なお、第2の導電層が形成された後の工程として、様々な絶縁膜、又は様々な導電膜が形
成されていてもよい。
ここで、チャネル保護型のトランジスタが特徴とする工程の一例を説明する。同じマスク
を用いて、第1の半導体層、第2の半導体層及び第2の導電層を形成することができる。
同時に、チャネル領域を形成することができる。具体的には、第1の半導体層を成膜し、
次に第3の絶縁膜(チャネル保護膜、チャネルストップ膜)を、マスクを用いて形成し、
次に第2の半導体層と第2の導電層とを連続して成膜する。そして、第2の導電層が成膜
された後で、第1の半導体層、第2の半導体層及び第2の導電層が同じマスクを用いて形
成される。ただし、第3の絶縁膜の下部の第1の半導体層は、第3の絶縁膜によって保護
されるのでエッチングによって除去されない。この部分(第1の半導体層のうち上部に第
3の絶縁膜が形成された部分)がチャネル領域となる。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態およ
び実施例の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換え
などを自由に行うことが出来る。さらに、本実施の形態の図において、各々の部分に関し
て、別の実施の形態および実施例の部分を組み合わせることにより、さらに多くの図を構
成させることが出来る。
なお、本実施の形態は、他の実施の形態および実施例で述べた内容(一部でもよい)を、
具現化した場合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した
場合の一例、詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての
一例などを示している。したがって、他の実施の形態および実施例で述べた内容は、本実
施の形態への適用、組み合わせ、又は置き換えを自由に行うことができる。
(実施の形態10)
本実施の形態においては、表示装置の一例、特に光学的な取り扱いを行なう場合について
説明する。
図81(A)及び図81(B)に示す背面投影型表示装置130100は、プロジェクタ
ユニット130111、ミラー130112、スクリーンパネル130101を備えてい
る。その他に、スピーカー130102、操作スイッチ類130104を備えていてもよ
い。このプロジェクタユニット130111は、背面投影型表示装置130100の筐体
130110の下部に配設され、映像信号に基づいて映像を映し出す投射光をミラー13
0112に向けて投射する。背面投影型表示装置130100はスクリーンパネル130
101の背面から投影される映像を表示する構成となっている。
一方、図82は、前面投影型表示装置130200を示している。前面投影型表示装置1
30200は、プロジェクタユニット130111と投射光学系130201を備えてい
る。この投射光学系130201は前面に配設するスクリーン等に映像を投影する構成と
なっている。
図81に示す背面投影型表示装置130100、図82に示す前面投影型表示装置130
200に適用されるプロジェクタユニット130111の構成を以下に説明する。
図83は、プロジェクタユニット130111の一構成例を示している。このプロジェク
タユニット130111は、光源ユニット130301及び変調ユニット130304を
備えている。光源ユニット130301は、レンズ類を含んで構成される光源光学系13
0303と、光源ランプ130302を備えている。光源ランプ130302は迷光が拡
散しないように筐体内に収納されている。光源ランプ130302としては、大光量の光
を放射可能な、例えば、高圧水銀ランプ又はキセノンランプなどが用いられる。光源光学
系130303は、光学レンズ、偏光機能を有するフィルム、位相差を調節するためのフ
ィルム、IRフィルム等を適宜設けて構成される。そして、光源ユニット130301は
、放射光が変調ユニット130304に入射するように配設されている。変調ユニット1
30304は、複数の表示パネル130308、カラーフィルタ、ダイクロイックミラー
130305、全反射ミラー130306、プリズム130309、投射光学系1303
10を備えている。光源ユニット130301から放射された光は、ダイクロイックミラ
ー130305で複数の光路に分離される。
各光路には、所定の波長若しくは波長帯の光を透過するカラーフィルタと、表示パネル1
30308が備えられている。透過型である表示パネル130308は映像信号に基づい
て透過光を変調する。表示パネル130308を透過した各色の光は、プリズム1303
09に入射し投射光学系130310を通して、スクリーン上に映像を表示する。なお、
フレネルレンズがミラー及びスクリーンの間に配設されていてもよい。そして、プロジェ
クタユニット130111によって投射されミラーで反射される投影光は、フレネルレン
ズによって概略平行光に変換され、スクリーンに投影される。
図84で示すプロジェクタユニット130111は、反射型の表示パネル130407、
130408、130409を備えた構成を示している。
図84で示すプロジェクタユニット130111は、光源ユニット130301と変調ユ
ニット130400を備えている。光源ユニット130301は、図83と同様の構成で
あってもよい。光源ユニット130301からの光は、ダイクロイックミラー13040
1、130402、全反射ミラー130403により、複数の光路に分けられて、偏光ビ
ームスプリッタ130404、130405、130406に入射する。偏光ビームスプ
リッタ130404、130405、130406は、各色に対応する反射型表示パネル
130407、130408、130409に対応して設けられている。反射型表示パネ
ル130407、130408、130409は、映像信号に基づいて反射光を変調する
。反射型表示パネル130407、130408、130409で反射された各色の光は
、プリズム130309に入射することで合成されて、投射光学系130411を通して
投射される。
光源ユニット130301から放射された光は、ダイクロイックミラー130401で赤
の波長領域の光のみを透過し、緑及び青の波長領域の光を反射する。さらに、ダイクロイ
ックミラー130402では、緑の波長領域の光のみが反射される。ダイクロイックミラ
ー130401を透過した赤の波長領域の光は、全反射ミラー130403で反射され、
偏光ビームスプリッタ130404へ入射し、青の波長領域の光は偏光ビームスプリッタ
130405へ入射し、緑の波長領域の光は偏光ビームスプリッタ130406に入射す
る。偏光ビームスプリッタ130404、130405、130406は、入射光をP偏
光とS偏光とに分離する機能を有し、且つP偏光のみを透過させる機能を有している。反
射型表示パネル130407、130408、130409は、映像信号に基づいて、入
射した光を偏光する。
各色に対応する反射型表示パネル130407、130408、130409には各色に
対応するS偏光のみが入射する。なお、反射型表示パネル130407、130408、
130409は液晶パネルであってもよい。このとき、液晶パネルは電界制御複屈折モー
ド(ECB)で動作する。そして、液晶分子は基板に対してある角度をもって垂直配向し
ている。よって、反射型表示パネル130407、130408、130409は画素が
オフ状態にある時は入射光の偏光状態を変化させないで反射させるように表示分子が配向
している。そして、画素がオン状態にある時は表示分子の配向状態が変化し、入射光の偏
光状態が変化する。
図84に示すプロジェクタユニット130111は、図81に示す背面投影型表示装置1
30100及び、図82に示す前面投影型表示装置130200に適用することができる
図85で示すプロジェクタユニットは単板式の構成を示している。図85(A)に示した
プロジェクタユニット130111は、光源ユニット130301、表示パネル1305
07、投射光学系130511、位相差板130504を備えている。投射光学系130
511は一つ又は複数のレンズにより構成されている。表示パネル130507にはカラ
ーフィルタが備えられていてもよい。
図85(B)は、フィールドシーケンシャル方式で動作するプロジェクタユニット130
111の構成を示している。フィールドシーケンシャル方式は、赤、緑、青などの各色の
光を時間的にずらせて順次表示パネルに入射させて、カラーフィルタ無しでカラー表示を
行う方式である。特に、入力信号変化に対する応答速度の大きい表示パネルと組み合わせ
ると、高精細な映像を表示することができる。図85(B)では、光源ユニット1303
01と表示パネル130508の間に、赤、緑、青などの複数のカラーフィルタが備えら
れた回動式のカラーフィルタ板130505を備えている。
図85(C)で示すプロジェクタユニット130111は、カラー表示の方式として、マ
クロレンズを使った色分離方式の構成を示している。この方式は、マイクロレンズアレイ
130506を表示パネル130509の光入射側に備え、各色の光をそれぞれの方向か
ら照明することでカラー表示を実現する方式である。この方式を採用するプロジェクタユ
ニット130111は、カラーフィルタによる光の損失が少ないので、光源ユニット13
0301からの光を有効に利用することができるという特徴を有している。図85(C)
に示すプロジェクタユニット130111は、表示パネル130509に対して各色の光
をそれぞれの方向から照明するように、ダイクロイックミラー130501、ダイクロイ
ックミラー130502、赤色光用ダイクロイックミラー130503を備えている。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態およ
び実施例の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換え
などを自由に行うことが出来る。さらに、本実施の形態の図において、各々の部分に関し
て、別の実施の形態および実施例の部分を組み合わせることにより、さらに多くの図を構
成させることが出来る。
なお、本実施の形態は、他の実施の形態および実施例で述べた内容(一部でもよい)を、
具現化した場合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した
場合の一例、詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての
一例などを示している。したがって、他の実施の形態および実施例で述べた内容は、本実
施の形態への適用、組み合わせ、又は置き換えを自由に行うことができる。
(実施の形態11)
本実施の形態においては、表示装置の動作について説明する。
図71は、表示装置の構成例を示す図である。
表示装置180100は、画素部180101、信号線駆動回路180103及び走査線
駆動回路180104を有する。画素部180101には、複数の信号線S1乃至Smが
信号線駆動回路180103から列方向に延伸して配置されている。画素部180101
には、複数の走査線G1乃至Gnが走査線駆動回路180104から行方向に延伸して配
置されている。そして、複数の信号線S1乃至Smと複数の走査線G1乃至Gnとがそれ
ぞれ交差するところで、画素180102がマトリクス状に配置されている。
なお、信号線駆動回路180103は、信号線S1乃至Snそれぞれに信号を出力する機
能を有する。この信号をビデオ信号と呼んでもよい。なお、走査線駆動回路180104
は、走査線G1乃至Gmそれぞれに信号を出力する機能を有する。この信号を走査信号と
呼んでもよい。
なお、画素180102は、少なくとも信号線と接続されたスイッチング素子を有してい
る。このスイッチング素子は、走査線の電位(走査信)によってオン、オフが制御される
。そして、スイッチング素子がオンしている場合に画素180102は選択され、オフし
ている場合に画素180102は選択されない。
画素180102が選択されている場合(選択状態)は、信号線から画素180102に
ビデオ信号が入力される。そして、画素180102の状態(例えば、輝度、透過率、保
持容量の電圧など)は、この入力されたビデオ信号に応じて変化する。
画素180102が選択されていない場合(非選択状態)は、ビデオ信号が画素1801
02に入力されない。ただし、画素180102は選択時に入力されたビデオ信号に応じ
た電位を保持しているため、画素180102はビデオ信号に応じた(例えば、輝度、透
過率、保持容量の電圧など)を維持する。
なお、表示装置の構成は、図71に限定されない。例えば、画素180102の構成に応
じて、新たに配線(走査線、信号線、電源線、容量線又はコモン線など)を追加してもよ
い。別の例として、様々な機能を有する回路を追加してもよい。
図72は、表示装置の動作を説明するためのタイミングチャートの一例を示す。
図72のタイミングチャートは、1画面分の画像を表示する期間に相当する1フレーム期
間を示す。1フレーム期間は特に限定はしないが、画像を見る人がちらつき(フリッカー
)を感じないように少なくとも1/60秒以下とすることが好ましい。
図72のタイミングチャートは、1行目の走査線G1、i行目の走査線Gi(走査線G1
乃至Gmのうちいずれか一)、i+1行目の走査線Gi+1及びm行目の走査線Gmがそ
れぞれ選択されるタイミングを示している。
なお、走査線が選択されると同時に、当該走査線に接続されている画素180102も選
択される。例えば、i行目の走査線Giが選択されていると、i行目の走査線Giに接続
されている画素180102も選択される。
走査線G1乃至Gmの走査線それぞれは、1行目の走査線G1からm行目の走査線Gmま
で順に選択される(以下、走査するともいう)。例えば、i行目の走査線Giが選択され
ている期間は、i行目の走査線Gi以外の走査線(G1乃至Gi−1、Gi+1乃至Gm
)は選択されない。そして、次の期間に、i+1行目の走査線Gi+1が選択される。な
お、1つの走査線が選択されている期間を1ゲート選択期間と呼ぶ。
したがって、ある行の走査線が選択されると、当該走査線に接続された複数の画素180
102に、信号線G1乃至信号線Gmそれぞれからビデオ信号が入力される。例えば、i
行目の走査線Giが選択されている間、i行目の走査線Giに接続されている複数の画素
180102は、各々の信号線S1乃至Snから任意のビデオ信号をそれぞれ入力する。
こうして、個々の複数の画素180102を走査信号及びビデオ信号によって、独立して
制御することができる。
次に、1ゲート選択期間を複数のサブゲート選択期間に分割した場合について説明する。
図73は、1ゲート選択期間を2つのサブゲート選択期間(第1のサブゲート選択期間及
び第2のサブゲート選択期間)に分割した場合のタイミングチャートを示す。
なお、1ゲート選択期間を3つ以上のサブゲート選択期間に分割することもできる。
図73のタイミングチャートは、1画面分の画像を表示する期間に相当する1フレーム期
間を示す。1フレーム期間は特に限定はしないが、画像を見る人がちらつき(フリッカー
)を感じないように少なくとも1/60秒以下とすることが好ましい。
なお、1フレームは2つのサブフレーム(第1のサブフレーム及び第2のサブフレーム)
に分割されている。
図73のタイミングチャートは、i行目の走査線Gi、i+1行目の走査線Gi+1、j
行目の走査線Gj(走査線Gi+1乃至Gmのうちいずれか一)、j+1行目の走査線及
びGj+1行目の走査線Gj+1がそれぞれ選択されるタイミングを示している。
なお、走査線が選択されると同時に、当該走査線に接続されている画素180102も選
択される。例えば、i行目の走査線Giが選択されていると、i行目の走査線Giに接続
されている画素180102も選択される。
なお、走査線G1乃至Gmの走査線それぞれは、各サブゲート選択期間内で順に走査され
る。例えば、ある1ゲート選択期間において、第1のサブゲート選択期間ではi行目の走
査線Giが選択され、第2のサブゲート選択期間ではj行目の走査線Gjが選択される。
すると、1ゲート選択期間において、あたかも同時に2行分の走査信号を選択したかのよ
うに動作させることが可能となる。このとき、第1のサブゲート選択期間と第2のサブゲ
ート選択期間とで、別々のビデオ信号が信号線S1乃至Snに入力される。したがって、
i行目に接続されている複数の画素180102とj行目に接続されている複数の画素1
80102とには、別々のビデオ信号を入力することができる。
次に、入力される画像データのフレームレート(入力フレームレートとも記す)と、表示
のフレームレート(表示フレームレートとも記す)を変換する駆動方法について説明する
。なお、フレームレートとは、1秒間あたりのフレームの数であり、単位はHzである。
本実施の形態では、入力フレームレートは、表示のフレームレートと、必ずしも一致して
いなくてもよい。入力フレームレートと表示フレームレートが異なる場合は、画像データ
のフレームレートを変換する回路(フレームレート変換回路)によって、フレームレート
を変換することができる。こうすることによって、入力フレームレートと表示フレームレ
ートが異なっている場合でも、様々な表示フレームレートで表示を行なうことができる。
入力フレームレートが表示フレームレートよりも大きい場合、入力される画像データの一
部を破棄することで、様々な表示フレームレートに変換して表示を行なうことができる。
この場合は、表示フレームレートを小さくできるため、表示するための駆動回路の動作周
波数を小さくすることができ、消費電力を低減できる。一方、入力フレームレートが表示
フレームレートよりも小さい場合、入力される画像データの全部または一部を複数回表示
させる、入力される画像データから別の画像を生成する、入力される画像データとは関係
のない画像を生成する、等の手段を用いることで、様々な表示フレームレートに変換して
表示を行なうことができる。この場合は、表示フレームレートを大きくすることによって
、動画の品質を向上することができる。
本実施の形態においては、入力フレームレートが表示フレームレートよりも小さい場合の
フレームレート変換方法について詳細に説明する。なお、入力フレームレートが表示フレ
ームレートよりも大きい場合のフレームレート変換方法については、入力フレームレート
が表示フレームレートよりも小さい場合のフレームレート変換方法の逆の手順を実行する
ことによって実現することができる。
本実施の形態においては、入力フレームレートと同じフレームレートで表示される画像の
ことを基本画像と呼ぶこととする。一方、基本画像とは異なるフレームレートで表示され
る画像であって、入力フレームレートと表示フレームレートの整合を取るために表示され
る画像のことを、補間画像と呼ぶこととする。基本画像には、入力される画像データと同
じ画像を用いることができる。補間画像には、基本画像と同じ画像を用いることができる
。さらに、基本画像とは異なる画像を作成し、作成した画像を補間画像とすることもでき
る。
補間画像を作成する場合は、入力される画像データの時間的変化(画像の動き)を検出し
、これらの中間状態の画像を補間画像とする方法、基本画像の輝度にある係数をかけた画
像を補間画像とする方法、入力された画像データから、異なる複数の画像を作成し、当該
複数の画像を時間的に連続して提示する(当該複数の画像のうちの1つを基本画像とし、
残りを補間画像とする)ことで、入力された画像データに対応する画像が表示されたよう
に観察者に知覚させる方法、等がある。入力された画像データから異なる複数の画像を作
成する方法としては、入力された画像データのガンマ値を変換する方法、入力された画像
データに含まれる階調値を分割する方法、等がある。
なお、中間状態の画像(中間画像)とは、入力された画像データの時間的変化(画像の動
き)を検出し、検出された動きを内挿して求められた画像である。このような方法によっ
て中間画像を求めることを、動き補償と呼ぶこととする。
次に、フレームレート変換方法の具体例について説明する。この方法によれば、任意の有
理数(n/m)倍のフレームレート変換を実現することができる。ここで、nおよびmは
1以上の整数とする。本実施の形態におけるフレームレート変換方法は、第1のステップ
と、第2のステップに分けて取り扱うことができる。ここで、第1のステップは、任意の
有理数(n/m)倍にフレームレート変換するステップである。ここでは、補間画像とし
て基本画像を用いてもよいし、動き補償によって求めた中間画像を補間画像として用いて
もよい。第2のステップは、入力された画像データまたは第1のステップにおいてフレー
ムレート変換された各々の画像から、異なる複数の画像(サブ画像)を作成し、当該複数
のサブ画像を時間的に連続して表示する方法を行なうためのステップである。第2のステ
ップによる方法を用いることによって、実際は複数の異なる画像を表示しているのにもか
かわらず、見た目上、元の画像が表示されたように人間の目に知覚させることもできる。
なお、本実施の形態におけるフレームレート変換方法は、第1のステップおよび第2のス
テップを両方用いてもよいし、第1のステップを省略して第2のステップのみ用いてもよ
いし、第2のステップを省略して第1のステップのみを用いてもよい。
まず、第1のステップとして、任意の有理数(n/m)倍のフレームレート変換について
説明する。(図74参照)図74は、横軸は時間であり、縦軸は様々なnおよびmについ
て場合分けを行なって示したものである。図74内の図形は、表示される画像の模式図を
表しており、その横位置によって表示されるタイミングを表している。さらに、図形内に
表示した点によって、画像の動きを模式的に表しているものとする。ただし、これは説明
のための例であり、表示される画像はこれに限定されない。この方法は、様々な画像に対
して適用することができる。
期間Tinは、入力画像データの周期を表している。入力画像データの周期は、入力フレ
ームレートに対応している。たとえば、入力フレームレートが60Hzの場合は、入力画
像データの周期は1/60秒である。同様に、入力フレームレートが50Hzであれば、
入力画像データの周期は1/50秒である。このように、入力画像データの周期(単位:
秒)は入力フレームレート(単位:Hz)の逆数となる。なお、入力フレームレートは様
々なものを用いることができる。たとえば、24Hz、50Hz、60Hz、70Hz、
48Hz、100Hz、120Hz、140Hz、等を挙げることができる。ここで、2
4Hzはフィルム映画等に用いられるフレームレートである。50Hzは、PAL規格の
映像信号等に用いられるフレームレートである。60Hzは、NTSC規格の映像信号等
に用いられるフレームレートである。70Hzは、パーソナルコンピュータのディスプレ
イ入力信号等に用いられるフレームレートである。48Hz、100Hz、120Hz、
140Hz、は、これらの2倍のフレームレートである。なお、2倍に限らず、様々な倍
数のフレームレートであってもよい。このように、本実施の形態に示す方法によれば、様
々な規格の入力信号に対してフレームレートの変換を実現することができる。
第1のステップにおける任意の有理数(n/m)倍のフレームレート変換の手順は、以下
のとおりである。手順1として、第1の基本画像に対する第kの補間画像(kは1以上の
整数;初期値は1)の表示タイミングを決定する。第kの補間画像の表示タイミングは、
第1の基本画像が表示されてから、入力画像データの周期をk(m/n)倍した期間が経
過した時点であるとする。手順2として、第kの補間画像の表示タイミングの決定に用い
た係数k(m/n)が、整数であるかどうかを判別する。整数であった場合は、第kの補
間画像の表示タイミングにおいて第(k(m/n)+1)の基本画像を表示し、第1のス
テップを終了する。整数でなかった場合は、手順3に進む。手順3として、第kの補間画
像として用いる画像を決定する。具体的には、第kの補間画像の表示タイミングの決定に
用いた係数k(m/n)を、x+y/nの形に変換する。ここで、xおよびyは整数であ
り、yはnよりも小さい数であるとする。そして、第kの補間画像を動き補償によって求
めた中間画像とする場合は、第kの補間画像は、第(x+1)の基本画像から第(x+2
)の基本画像までの画像の動きを(y/n)倍した動きに相当する画像として求めた中間
画像とする。第kの補間画像を基本画像と同じ画像とする場合は、第(x+1)の基本画
像を用いることができる。なお、画像の動きを(y/n)倍した動きに相当する画像とし
て中間画像を求める方法については、別の部分で詳細に述べる。手順4として、対象とす
る補間画像を次の補間画像に移す。具体的には、kの値を1増加させ、手順1に戻る。
次に、第1のステップにおける手順において、nおよびmの値を具体的に示して詳細に説
明する。
なお、第1のステップにおける手順を実行する仕組みは、装置に実装されたものであって
もよいし、装置の設計段階であらかじめ決められたものであってもよい。第1のステップ
における手順を実行する仕組みが装置に実装されていれば、状況に応じた最適な動作が行
われるように、駆動方法を切り替えることが可能となる。なお、ここでいう状況とは、画
像データの内容、装置内外の環境(温度、湿度、気圧、光、音、磁界、電界、放射線量、
高度、加速度、移動速度、等)、ユーザ設定、ソフトウエアバージョン、等を含む。一方
、第1のステップにおける手順を実行する仕組みが装置の設計段階であらかじめ決められ
たものであれば、それぞれの駆動方法に最適な駆動回路を用いることができ、さらに、仕
組みが決められていることによって、量産効果による製造コストの低減が期待できる。
n=1,m=1、すなわち変換比(n/m)が1(図74のn=1,m=1の箇所)の場
合は、第1のステップにおける動作は次のようになる。まず、k=1のとき、手順1では
、第1の基本画像に対する第1の補間画像の表示タイミングを決定する。第1の補間画像
の表示タイミングは、第1の基本画像が表示されてから、入力画像データの周期をk(m
/n)倍すなわち1倍した期間が経過した時点である。
次に、手順2では、第1の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は1であるので、整数であ
る。したがって、第1の補間画像の表示タイミングにおいては第(k(m/n)+1)す
なわち第2の基本画像を表示し、第1のステップを終了する。
すなわち、変換比が1である場合は、第kの画像は基本画像であり、第k+1の画像は基
本画像であり、画像表示周期は、入力画像データの周期の1倍であることを特徴とする。
具体的な表現としては、変換比が1(n/m=1)である場合は、第i(iは正の整数)
の画像データと、第i+1の画像データと、が、入力画像データとして一定の周期で順次
入力され、第k(kは正の整数)の画像と、第k+1の画像と、を、入力画像データの周
期と等倍の間隔で順次表示する表示装置の駆動方法であって、前記第kの画像は、前記第
iの画像データにしたがって表示され、前記第k+1の画像は、前記第i+1の画像デー
タにしたがって表示されることを特徴とする。
ここで、変換比が1である場合は、フレームレート変換回路を省略することができるため
、製造コストを低減できるという利点を有する。さらに、変換比が1である場合は、変換
比が1より小さい場合よりも動画の品質を向上できるという利点を有する。さらに、変換
比が1である場合は、変換比が1より大きい場合よりも消費電力および製造コストを低減
できるという利点を有する。
n=2,m=1、すなわち変換比(n/m)が2(図74のn=2,m=1の箇所)の場
合は、第1のステップにおける動作は次のようになる。まず、k=1のとき、手順1では
、第1の基本画像に対する第1の補間画像の表示タイミングを決定する。第1の補間画像
の表示タイミングは、第1の基本画像が表示されてから、入力画像データの周期をk(m
/n)倍すなわち1/2倍した期間が経過した時点である。
次に、手順2では、第1の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は1/2であるので、整数
ではない。したがって、手順3に進む。
手順3では、第1の補間画像として用いる画像を決定する。そのために、係数1/2をx
+y/nの形に変換する。係数1/2の場合は、x=0,y=1である。そして、第1の
補間画像を動き補償によって求めた中間画像とする場合は、第1の補間画像は、第(x+
1)すなわち第1の基本画像から第(x+2)すなわち第2の基本画像までの画像の動き
をy/n倍すなわち1/2倍した動きに相当する画像として求めた中間画像とする。第1
の補間画像を基本画像と同じ画像とする場合は、第(x+1)すなわち第1の基本画像を
用いることができる。
ここまでの手順により、第1の補間画像の表示タイミングと、第1の補間画像として表示
する画像を決定することができた。次に、手順4では、対象とする補間画像を、第1の補
間画像から第2の補間画像へ移す。すなわち、kを1から2に変更し、手順1に戻る。
k=2のとき、手順1では、第1の基本画像に対する第2の補間画像の表示タイミングを
決定する。第2の補間画像の表示タイミングは、第1の基本画像が表示されてから、入力
画像データの周期をk(m/n)倍すなわち1倍した期間が経過した時点である。
次に、手順2では、第2の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は1であるので、整数であ
る。したがって、第2の補間画像の表示タイミングにおいては第(k(m/n)+1)す
なわち第2の基本画像を表示し、第1のステップを終了する。
すなわち、変換比が2(n/m=2)である場合は、第kの画像は基本画像であり、第k
+1の画像は補間画像であり、第k+2の画像は基本画像であり、画像表示周期は、入力
画像データの周期の1/2倍であることを特徴とする。
具体的な表現としては、変換比が2(n/m=2)である場合は、第i(iは正の整数)
の画像データと、第i+1の画像データと、が、入力画像データとして一定の周期で順次
入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画像と、を、
入力画像データの周期の1/2倍の間隔で順次表示する表示装置の駆動方法であって、前
記第kの画像は、前記第iの画像データにしたがって表示され、前記第k+1の画像は、
前記第iの画像データから前記第i+1の画像データまでの動きを1/2倍した動きに相
当する画像データにしたがって表示され、前記第k+2の画像は、前記第i+1の画像デ
ータにしたがって表示されることを特徴とする。
さらに別の具体的な表現としては、変換比が2(n/m=2)である場合は、第i(iは
正の整数)の画像データと、第i+1の画像データと、が、入力画像データとして一定の
周期で順次入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画
像と、を、入力画像データの周期の1/2倍の間隔で順次表示する表示装置の駆動方法で
あって、前記第kの画像は、前記第iの画像データにしたがって表示され、前記第k+1
の画像は、前記第iの画像データにしたがって表示され、前記第k+2の画像は、前記第
i+1の画像データにしたがって表示されることを特徴とする。
具体的には、変換比が2である場合は、2倍速駆動、または単に倍速駆動とも呼ばれる。
たとえば、入力フレームレートが60Hzであれば、表示フレームレートは120Hz(
120Hz駆動)である。そして、ひとつの入力画像に対し、画像を2回連続して表示す
ることになる。このとき、補間画像が動き補償によって求められた中間画像である場合は
、動画の動きを滑らかにすることができるため、動画の品質を顕著に向上させることが可
能である。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は、
特に顕著な画質改善効果をもたらす。これは、液晶素子の静電容量が印加電圧によって変
動してしまう、いわゆるダイナミックキャパシタンスによる書き込み電圧不足の問題に関
係する。すなわち、表示フレームレートを入力フレームレートよりも大きくすることによ
って、画像データの書き込み動作の頻度を大きくできるので、ダイナミックキャパシタン
スによる書き込み電圧不足に起因する、動画の尾引き、残像等の障害を低減することがで
きる。さらに、液晶表示装置の交流駆動と120Hz駆動を組み合わせるのも効果的であ
る。すなわち、液晶表示装置の駆動周波数を120Hzとしつつ、交流駆動の周波数をそ
の整数倍または整数分の一(たとえば、30Hz、60Hz、120Hz、240Hz等
)とすることによって、交流駆動によって現れるフリッカを、人間の目に知覚されない程
度に低減することができる。
n=3,m=1、すなわち変換比(n/m)が3(図74のn=3,m=1の箇所)の場
合は、第1のステップにおける動作は次のようになる。まず、k=1のとき、手順1では
、第1の基本画像に対する第1の補間画像の表示タイミングを決定する。第1の補間画像
の表示タイミングは、第1の基本画像が表示されてから、入力画像データの周期をk(m
/n)倍すなわち1/3倍した期間が経過した時点である。
次に、手順2では、第1の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は1/3であるので、整数
ではない。したがって、手順3に進む。
手順3では、第1の補間画像として用いる画像を決定する。そのために、係数1/3をx
+y/nの形に変換する。係数1/3の場合は、x=0,y=1である。そして、第1の
補間画像を動き補償によって求めた中間画像とする場合は、第1の補間画像は、第(x+
1)すなわち第1の基本画像から第(x+2)すなわち第2の基本画像までの画像の動き
をy/n倍すなわち1/3倍した動きに相当する画像として求めた中間画像とする。第1
の補間画像を基本画像と同じ画像とする場合は、第(x+1)すなわち第1の基本画像を
用いることができる。
ここまでの手順により、第1の補間画像の表示タイミングと、第1の補間画像として表示
する画像を決定することができた。次に、手順4では、対象とする補間画像を、第1の補
間画像から第2の補間画像へ移す。すなわち、kを1から2に変更し、手順1に戻る。
k=2のとき、手順1では、第1の基本画像に対する第2の補間画像の表示タイミングを
決定する。第2の補間画像の表示タイミングは、第1の基本画像が表示されてから、入力
画像データの周期をk(m/n)倍すなわち2/3倍した期間が経過した時点である。
次に、手順2では、第2の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は2/3であるので、整数
ではない。したがって、手順3に進む。
手順3では、第2の補間画像として用いる画像を決定する。そのために、係数2/3をx
+y/nの形に変換する。係数2/3の場合は、x=0,y=2である。そして、第2の
補間画像を動き補償によって求めた中間画像とする場合は、第2の補間画像は、第(x+
1)すなわち第1の基本画像から第(x+2)すなわち第2の基本画像までの画像の動き
をy/n倍すなわち2/3倍した動きに相当する画像として求めた中間画像とする。第2
の補間画像を基本画像と同じ画像とする場合は、第(x+1)すなわち第1の基本画像を
用いることができる。
ここまでの手順により、第2の補間画像の表示タイミングと、第2の補間画像として表示
する画像を決定することができた。次に、手順4では、対象とする補間画像を、第2の補
間画像から第3の補間画像へ移す。すなわち、kを2から3に変更し、手順1に戻る。
k=3のとき、手順1では、第1の基本画像に対する第3の補間画像の表示タイミングを
決定する。第3の補間画像の表示タイミングは、第1の基本画像が表示されてから、入力
画像データの周期をk(m/n)倍すなわち1倍した期間が経過した時点である。
次に、手順2では、第3の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は1であるので、整数であ
る。したがって、第3の補間画像の表示タイミングにおいては第(k(m/n)+1)す
なわち第2の基本画像を表示し、第1のステップを終了する。
すなわち、変換比が3(n/m=3)である場合は、第kの画像は基本画像であり、第k
+1の画像は補間画像であり、第k+2の画像は補間画像であり、第k+3の画像は基本
画像であり、画像表示周期は、入力画像データの周期の1/3倍であることを特徴とする
具体的な表現としては、変換比が3(n/m=3)である場合は、第i(iは正の整数)
の画像データと、第i+1の画像データと、が、入力画像データとして一定の周期で順次
入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画像と、第k
+3の画像と、を、入力画像データの周期の1/3倍の間隔で順次表示する表示装置の駆
動方法であって、前記第kの画像は、前記第iの画像データにしたがって表示され、前記
第k+1の画像は、前記第iの画像データから前記第i+1の画像データまでの動きを1
/3倍した動きに相当する画像データにしたがって表示され、前記第k+2の画像は、前
記第iの画像から前記第i+1の画像までの動きを2/3倍した動きに相当する画像デー
タにしたがって表示され、前記第k+3の画像は、前記第i+1の画像データにしたがっ
て表示されることを特徴とする。
さらに別の具体的な表現としては、変換比が3(n/m=3)である場合は、第i(iは
正の整数)の画像データと、第i+1の画像データと、が、入力画像データとして一定の
周期で順次入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画
像と、第k+3の画像と、を、入力画像データの周期の1/3倍の間隔で順次表示する表
示装置の駆動方法であって、前記第kの画像は、前記第iの画像データにしたがって表示
され、前記第k+1の画像は、前記第iの画像データにしたがって表示され、前記第k+
2の画像は、前記第iの画像データにしたがって表示され、前記第k+3の画像は、前記
第i+1の画像データにしたがって表示されることを特徴とする。
ここで、変換比が3である場合は、変換比が3より小さい場合よりも動画の品質を向上で
きるという利点を有する。さらに、変換比が3である場合は、変換比が3より大きい場合
よりも消費電力および製造コストを低減できるという利点を有する。
具体的には、変換比が3である場合は、3倍速駆動とも呼ばれる。たとえば、入力フレー
ムレートが60Hzであれば、表示フレームレートは180Hz(180Hz駆動)であ
る。そして、ひとつの入力画像に対し、画像を3回連続して表示することになる。このと
き、補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らか
にすることができるため、動画の品質を顕著に向上させることが可能である。さらに、表
示装置がアクティブマトリクス方式の液晶表示装置である場合は、ダイナミックキャパシ
タンスによる書き込み電圧不足の問題が回避できるため、動画の尾引き、残像等の障害に
対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の交流駆動と180Hz
駆動を組み合わせるのも効果的である。すなわち、液晶表示装置の駆動周波数を180H
zとしつつ、交流駆動の周波数をその整数倍または整数分の一(たとえば、45Hz、9
0Hz、180Hz、360Hz等)とすることによって、交流駆動によって現れるフリ
ッカを、人間の目に知覚されない程度に低減することができる。
n=3,m=2、すなわち変換比(n/m)が3/2(図74のn=3,m=2の箇所)
の場合は、第1のステップにおける動作は次のようになる。まず、k=1のとき、手順1
では、第1の基本画像に対する第1の補間画像の表示タイミングを決定する。第1の補間
画像の表示タイミングは、第1の基本画像が表示されてから、入力画像データの周期をk
(m/n)倍すなわち2/3倍した期間が経過した時点である。
次に、手順2では、第1の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は2/3であるので、整数
ではない。したがって、手順3に進む。
手順3では、第1の補間画像として用いる画像を決定する。そのために、係数2/3をx
+y/nの形に変換する。係数2/3の場合は、x=0,y=2である。そして、第1の
補間画像を動き補償によって求めた中間画像とする場合は、第1の補間画像は、第(x+
1)すなわち第1の基本画像から第(x+2)すなわち第2の基本画像までの画像の動き
をy/n倍すなわち2/3倍した動きに相当する画像として求めた中間画像とする。第1
の補間画像を基本画像と同じ画像とする場合は、第(x+1)すなわち第1の基本画像を
用いることができる。
ここまでの手順により、第1の補間画像の表示タイミングと、第1の補間画像として表示
する画像を決定することができた。次に、手順4では、対象とする補間画像を、第1の補
間画像から第2の補間画像へ移す。すなわち、kを1から2に変更し、手順1に戻る。
k=2のとき、手順1では、第1の基本画像に対する第2の補間画像の表示タイミングを
決定する。第2の補間画像の表示タイミングは、第1の基本画像が表示されてから、入力
画像データの周期をk(m/n)倍すなわち4/3倍した期間が経過した時点である。
次に、手順2では、第2の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は4/3であるので、整数
ではない。したがって、手順3に進む。
手順3では、第2の補間画像として用いる画像を決定する。そのために、係数4/3をx
+y/nの形に変換する。係数4/3の場合は、x=1,y=1である。そして、第2の
補間画像を動き補償によって求めた中間画像とする場合は、第2の補間画像は、第(x+
1)すなわち第2の基本画像から第(x+2)すなわち第3の基本画像までの画像の動き
をy/n倍すなわち1/3倍した動きに相当する画像として求めた中間画像とする。第2
の補間画像を基本画像と同じ画像とする場合は、第(x+1)すなわち第2の基本画像を
用いることができる。
ここまでの手順により、第2の補間画像の表示タイミングと、第2の補間画像として表示
する画像を決定することができた。次に、手順4では、対象とする補間画像を、第2の補
間画像から第3の補間画像へ移す。すなわち、kを2から3に変更し、手順1に戻る。
k=3のとき、手順1では、第1の基本画像に対する第3の補間画像の表示タイミングを
決定する。第3の補間画像の表示タイミングは、第1の基本画像が表示されてから、入力
画像データの周期をk(m/n)倍すなわち2倍した期間が経過した時点である。
次に、手順2では、第3の補間画像の表示タイミングの決定に用いた係数k(m/n)が
、整数であるかどうかを判別する。ここで、係数k(m/n)は2であるので、整数であ
る。したがって、第3の補間画像の表示タイミングにおいては第(k(m/n)+1)す
なわち第3の基本画像を表示し、第1のステップを終了する。
すなわち、変換比が3/2(n/m=3/2)である場合は、第kの画像は基本画像であ
り、第k+1の画像は補間画像であり、第k+2の画像は補間画像であり、第k+3の画
像は基本画像であり、画像表示周期は、入力画像データの周期の2/3倍であることを特
徴とする。
具体的な表現としては、変換比が3/2(n/m=3/2)である場合は、第i(iは正
の整数)の画像データと、第i+1の画像データと、第i+2の画像データと、が、入力
画像データとして一定の周期で順次入力され、第k(kは正の整数)の画像と、第k+1
の画像と、第k+2の画像と、第k+3の画像と、を、入力画像データの周期の2/3倍
の間隔で順次表示する表示装置の駆動方法であって、前記第kの画像は、前記第iの画像
データにしたがって表示され、前記第k+1の画像は、前記第iの画像データから前記第
i+1の画像データまでの動きを2/3倍した動きに相当する画像データにしたがって表
示され、前記第k+2の画像は、前記第i+1の画像から前記第i+2の画像までの動き
を1/3倍した動きに相当する画像データにしたがって表示され、前記第k+3の画像は
、前記第i+2の画像データにしたがって表示されることを特徴とする。
さらに別の具体的な表現としては、変換比が3/2(n/m=3/2)である場合は、第
i(iは正の整数)の画像データと、第i+1の画像データと、第i+2の画像データと
、が、入力画像データとして一定の周期で順次入力され、第k(kは正の整数)の画像と
、第k+1の画像と、第k+2の画像と、第k+3の画像と、を、入力画像データの周期
の2/3倍の間隔で順次表示する表示装置の駆動方法であって、前記第kの画像は、前記
第iの画像データにしたがって表示され、前記第k+1の画像は、前記第iの画像データ
にしたがって表示され、前記第k+2の画像は、前記第i+1の画像データにしたがって
表示され、前記第k+3の画像は、前記第i+2の画像データにしたがって表示されるこ
とを特徴とする。
ここで、変換比が3/2である場合は、変換比が3/2より小さい場合よりも動画の品質
を向上できるという利点を有する。さらに、変換比が3/2である場合は、変換比が3/
2より大きい場合よりも消費電力および製造コストを低減できるという利点を有する。
具体的には、変換比が3/2である場合は、3/2倍速駆動または1.5倍速駆動とも呼
ばれる。たとえば、入力フレームレートが60Hzであれば、表示フレームレートは90
Hz(90Hz駆動)である。そして、2つの入力画像に対し、画像を3回連続して表示
することになる。このとき、補間画像が動き補償によって求められた中間画像である場合
は、動画の動きを滑らかにすることができるため、動画の品質を顕著に向上させることが
可能である。特に、120Hz駆動(倍速駆動)、180Hz駆動(3倍速駆動)等の駆
動周波数の大きな駆動方法と比較すると、動き補償によって中間画像を求める回路の動作
周波数を低減できるため、安価な回路が使用でき、製造コストおよび消費電力を低減でき
る。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は、ダイナ
ミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画の尾引き、
残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の交流駆
動と90Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装置の駆動周波
数を90Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一(たとえば、3
0Hz、45Hz、90Hz、180Hz等)とすることによって、交流駆動によって現
れるフリッカを、人間の目に知覚されない程度に低減することができる。
上記以外の正の整数nおよびmについては手順の詳細は省略するが、第1のステップにお
けるフレームレート変換の手順にしたがうことで、変換比は任意の有理数(n/m)とし
て設定することができる。なお、正の整数nおよびmの組み合わせのうち、変換比(n/
m)が約分できる組み合わせについては、約分した後の変換比と同様に取り扱うことがで
きる。
たとえば、n=4,m=1、すなわち変換比(n/m)が4(図74のn=4,m=1の
箇所)の場合は、第kの画像は基本画像であり、第k+1の画像は補間画像であり、第k
+2の画像は補間画像であり、第k+3の画像は補間画像であり、第k+4の画像は基本
画像であり、画像表示周期は、入力画像データの周期の1/4倍であることを特徴とする
さらに具体的な表現としては、変換比が4(n/m=4)である場合は、第i(iは正の
整数)の画像データと、第i+1の画像データと、が、入力画像データとして一定の周期
で順次入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画像と
、第k+3の画像と、第k+4の画像と、を、入力画像データの周期の1/4倍の間隔で
順次表示する表示装置の駆動方法であって、前記第kの画像は、前記第iの画像データに
したがって表示され、前記第k+1の画像は、前記第iの画像データから前記第i+1の
画像データまでの動きを1/4倍した動きに相当する画像データにしたがって表示され、
前記第k+2の画像は、前記第iの画像データから前記第i+1の画像データまでの動き
を1/2倍した動きに相当する画像データにしたがって表示され、前記第k+3の画像は
、前記第iの画像データから前記第i+1の画像データまでの動きを3/4倍した動きに
相当する画像データにしたがって表示され、前記第k+4の画像は、前記第i+1の画像
データにしたがって表示されることを特徴とする。
さらに別の具体的な表現としては、変換比が4(n/m=4)である場合は、第i(iは
正の整数)の画像データと、第i+1の画像データと、が、入力画像データとして一定の
周期で順次入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画
像と、第k+3の画像と、第k+4の画像と、を、入力画像データの周期の1/4倍の間
隔で順次表示する表示装置の駆動方法であって、前記第kの画像は、前記第iの画像デー
タにしたがって表示され、前記第k+1の画像は、前記第iの画像データにしたがって表
示され、前記第k+2の画像は、前記第iの画像データにしたがって表示され、前記第k
+3の画像は、前記第iの画像データにしたがって表示され、前記第k+4の画像は、前
記第i+1の画像データにしたがって表示されることを特徴とする。
ここで、変換比が4である場合は、変換比が4より小さい場合よりも動画の品質を向上で
きるという利点を有する。さらに、変換比が4である場合は、変換比が4より大きい場合
よりも消費電力および製造コストを低減できるという利点を有する。
具体的には、変換比が4である場合は、4倍速駆動とも呼ばれる。たとえば、入力フレー
ムレートが60Hzであれば、表示フレームレートは240Hz(240Hz駆動)であ
る。そして、1つの入力画像に対し、画像を4回連続して表示することになる。このとき
、補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らかに
することができるため、動画の品質を顕著に向上させることが可能である。特に、120
Hz駆動(倍速駆動)、180Hz駆動(3倍速駆動)等の駆動周波数の小さな駆動方法
と比較すると、さらに精度の高い動き補償によって求めた中間画像を補間画像として用い
ることができるため、さらに動画の動きを滑らかにすることができ、動画の品質を顕著に
向上させることが可能である。さらに、表示装置がアクティブマトリクス方式の液晶表示
装置である場合は、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避で
きるため、動画の尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さら
に、液晶表示装置の交流駆動と240Hz駆動を組み合わせるのも効果的である。すなわ
ち、液晶表示装置の駆動周波数を240Hzとしつつ、交流駆動の周波数をその整数倍ま
たは整数分の一(たとえば、30Hz、40Hz、60Hz、120Hz等)とすること
によって、交流駆動によって現れるフリッカを、人間の目に知覚されない程度に低減する
ことができる。
さらに、たとえば、n=4,m=3、すなわち変換比(n/m)が4/3(図74のn=
4,m=3の箇所)の場合は、第kの画像は基本画像であり、第k+1の画像は補間画像
であり、第k+2の画像は補間画像であり、第k+3の画像は補間画像であり、第k+4
の画像は基本画像であり、画像表示周期は、入力画像データの周期の3/4倍であること
を特徴とする。
さらに具体的な表現としては、変換比が4/3(n/m=4/3)である場合は、第i(
iは正の整数)の画像データと、第i+1の画像データと、第i+2の画像データと、第
i+3の画像データと、が、入力画像データとして一定の周期で順次入力され、第k(k
は正の整数)の画像と、第k+1の画像と、第k+2の画像と、第k+3の画像と、第k
+4の画像と、を、入力画像データの周期の3/4倍の間隔で順次表示する表示装置の駆
動方法であって、前記第kの画像は、前記第iの画像データにしたがって表示され、前記
第k+1の画像は、前記第iの画像データから前記第i+1の画像データまでの動きを3
/4倍した動きに相当する画像データにしたがって表示され、前記第k+2の画像は、前
記第i+1の画像から前記第i+2の画像までの動きを1/2倍した動きに相当する画像
データにしたがって表示され、前記第k+3の画像は、前記第i+2の画像から前記第i
+3の画像までの動きを1/4倍した動きに相当する画像データにしたがって表示され、
前記第k+4の画像は、前記第i+3の画像データにしたがって表示されることを特徴と
する。
さらに別の具体的な表現としては、変換比が4/3(n/m=4/3)である場合は、第
i(iは正の整数)の画像データと、第i+1の画像データと、第i+2の画像データと
、第i+3の画像データと、が、入力画像データとして一定の周期で順次入力され、第k
(kは正の整数)の画像と、第k+1の画像と、第k+2の画像と、第k+3の画像と、
第k+4の画像と、を、入力画像データの周期の3/4倍の間隔で順次表示する表示装置
の駆動方法であって、前記第kの画像は、前記第iの画像データにしたがって表示され、
前記第k+1の画像は、前記第iの画像データにしたがって表示され、前記第k+2の画
像は、前記第i+1の画像データにしたがって表示され、前記第k+3の画像は、前記第
i+2の画像データにしたがって表示され、前記第k+4の画像は、前記第i+3の画像
データにしたがって表示されることを特徴とする。
ここで、変換比が4/3である場合は、変換比が4/3より小さい場合よりも動画の品質
を向上できるという利点を有する。さらに、変換比が4/3である場合は、変換比が4/
3より大きい場合よりも消費電力および製造コストを低減できるという利点を有する。
具体的には、変換比が4/3である場合は、4/3倍速駆動または1.25倍速駆動とも
呼ばれる。たとえば、入力フレームレートが60Hzであれば、表示フレームレートは8
0Hz(80Hz駆動)である。そして、3つの入力画像に対し、画像を4回連続して表
示することになる。このとき、補間画像が動き補償によって求められた中間画像である場
合は、動画の動きを滑らかにすることができるため、動画の品質を顕著に向上させること
が可能である。特に、120Hz駆動(倍速駆動)、180Hz駆動(3倍速駆動)等の
駆動周波数の大きな駆動方法と比較すると、動き補償によって中間画像を求める回路の動
作周波数を低減できるため、安価な回路が使用でき、製造コストおよび消費電力を低減で
きる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は、ダイ
ナミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画の尾引き
、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の交流
駆動と80Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装置の駆動周
波数を80Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一(たとえば、
40Hz、80Hz、160Hz、240Hz等)とすることによって、交流駆動によっ
て現れるフリッカを、人間の目に知覚されない程度に低減することができる。
さらに、たとえば、n=5,m=1、すなわち変換比(n/m)が5(図74のn=5,
m=1の箇所)の場合は、第kの画像は基本画像であり、第k+1の画像は補間画像であ
り、第k+2の画像は補間画像であり、第k+3の画像は補間画像であり、第k+4の画
像は補間画像であり、第k+5の画像は基本画像であり、画像表示周期は、入力画像デー
タの周期の1/5倍であることを特徴とする。
さらに具体的な表現としては、変換比が5(n/m=5)である場合は、第i(iは正の
整数)の画像データと、第i+1の画像データと、が、入力画像データとして一定の周期
で順次入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画像と
、第k+3の画像と、第k+4の画像と、第k+5の画像と、を、入力画像データの周期
の1/5倍の間隔で順次表示する表示装置の駆動方法であって、前記第kの画像は、前記
第iの画像データにしたがって表示され、前記第k+1の画像は、前記第iの画像データ
から前記第i+1の画像データまでの動きを1/5倍した動きに相当する画像データにし
たがって表示され、前記第k+2の画像は、前記第iの画像データから前記第i+1の画
像データまでの動きを2/5倍した動きに相当する画像データにしたがって表示され、前
記第k+3の画像は、前記第iの画像データから前記第i+1の画像データまでの動きを
3/5倍した動きに相当する画像データにしたがって表示され、前記第k+4の画像は、
前記第iの画像データから前記第i+1の画像データまでの動きを4/5倍した動きに相
当する画像データにしたがって表示され、前記第k+5の画像は、前記第i+1の画像デ
ータにしたがって表示されることを特徴とする。
さらに別の具体的な表現としては、変換比が5(n/m=5)である場合は、第i(iは
正の整数)の画像データと、第i+1の画像データと、が、入力画像データとして一定の
周期で順次入力され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画
像と、第k+3の画像と、第k+4の画像と、第k+5の画像と、を、入力画像データの
周期の1/5倍の間隔で順次表示する表示装置の駆動方法であって、前記第kの画像は、
前記第iの画像データにしたがって表示され、前記第k+1の画像は、前記第iの画像デ
ータにしたがって表示され、前記第k+2の画像は、前記第iの画像データにしたがって
表示され、前記第k+3の画像は、前記第iの画像データにしたがって表示され、前記第
k+4の画像は、前記第iの画像データにしたがって表示され、前記第k+5の画像は、
前記第i+1の画像データにしたがって表示されることを特徴とする。
ここで、変換比が5である場合は、変換比が5より小さい場合よりも動画の品質を向上で
きるという利点を有する。さらに、変換比が5である場合は、変換比が5より大きい場合
よりも消費電力および製造コストを低減できるという利点を有する。
具体的には、変換比が5である場合は、5倍速駆動とも呼ばれる。たとえば、入力フレー
ムレートが60Hzであれば、表示フレームレートは300Hz(300Hz駆動)であ
る。そして、1つの入力画像に対し、画像を5回連続して表示することになる。このとき
、補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らかに
することができるため、動画の品質を顕著に向上させることが可能である。特に、120
Hz駆動(倍速駆動)、180Hz駆動(3倍速駆動)等の駆動周波数の小さな駆動方法
と比較すると、さらに精度の高い動き補償によって求めた中間画像を補間画像として用い
ることができるため、さらに動画の動きを滑らかにすることができ、動画の品質を顕著に
向上させることが可能である。さらに、表示装置がアクティブマトリクス方式の液晶表示
装置である場合は、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避で
きるため、動画の尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さら
に、液晶表示装置の交流駆動と300Hz駆動を組み合わせるのも効果的である。すなわ
ち、液晶表示装置の駆動周波数を300Hzとしつつ、交流駆動の周波数をその整数倍ま
たは整数分の一(たとえば、30Hz、50Hz、60Hz、100Hz等)とすること
によって、交流駆動によって現れるフリッカを、人間の目に知覚されない程度に低減する
ことができる。
さらに、たとえば、n=5,m=2、すなわち変換比(n/m)が5/2(図74のn=
5,m=2の箇所)の場合は、第kの画像は基本画像であり、第k+1の画像は補間画像
であり、第k+2の画像は補間画像であり、第k+3の画像は補間画像であり、第k+4
の画像は補間画像であり、第k+5の画像は基本画像であり、画像表示周期は、入力画像
データの周期の1/5倍であることを特徴とする。
さらに具体的な表現としては、変換比が5/2(n/m=5/2)である場合は、第i(
iは正の整数)の画像データと、第i+1の画像データと、第i+2の画像データと、が
、入力画像データとして一定の周期で順次入力され、第k(kは正の整数)の画像と、第
k+1の画像と、第k+2の画像と、第k+3の画像と、第k+4の画像と、第k+5の
画像と、を、入力画像データの周期の1/5倍の間隔で順次表示する表示装置の駆動方法
であって、前記第kの画像は、前記第iの画像データにしたがって表示され、前記第k+
1の画像は、前記第iの画像データから前記第i+1の画像データまでの動きを2/5倍
した動きに相当する画像データにしたがって表示され、前記第k+2の画像は、前記第i
の画像データから前記第i+1の画像データまでの動きを4/5倍した動きに相当する画
像データにしたがって表示され、前記第k+3の画像は、前記第i+1の画像データから
前記第i+2の画像データまでの動きを1/5倍した動きに相当する画像データにしたが
って表示され、前記第k+4の画像は、前記第i+1の画像データから前記第i+2の画
像データまでの動きを3/5倍した動きに相当する画像データにしたがって表示され、前
記第k+5の画像は、前記第i+2の画像データにしたがって表示されることを特徴とす
る。
さらに別の具体的な表現としては、変換比が5/2(n/m=5/2)である場合は、第
i(iは正の整数)の画像データと、第i+1の画像データと、第i+2の画像データと
、が、入力画像データとして一定の周期で順次入力され、第k(kは正の整数)の画像と
、第k+1の画像と、第k+2の画像と、第k+3の画像と、第k+4の画像と、第k+
5の画像と、を、入力画像データの周期の1/5倍の間隔で順次表示する表示装置の駆動
方法であって、前記第kの画像は、前記第iの画像データにしたがって表示され、前記第
k+1の画像は、前記第iの画像データにしたがって表示され、前記第k+2の画像は、
前記第iの画像データにしたがって表示され、前記第k+3の画像は、前記第i+1の画
像データにしたがって表示され、前記第k+4の画像は、前記第i+1の画像データにし
たがって表示され、前記第k+5の画像は、前記第i+2の画像データにしたがって表示
されることを特徴とする。
ここで、変換比が5/2である場合は、変換比が5/2より小さい場合よりも動画の品質
を向上できるという利点を有する。さらに、変換比が5/2である場合は、変換比が5よ
り大きい場合よりも消費電力および製造コストを低減できるという利点を有する。
具体的には、変換比が5である場合は、5/2倍速駆動または2.5倍速駆動とも呼ばれ
る。たとえば、入力フレームレートが60Hzであれば、表示フレームレートは150H
z(150Hz駆動)である。そして、2つの入力画像に対し、画像を5回連続して表示
することになる。このとき、補間画像が動き補償によって求められた中間画像である場合
は、動画の動きを滑らかにすることができるため、動画の品質を顕著に向上させることが
可能である。特に、120Hz駆動(倍速駆動)等の駆動周波数の小さな駆動方法と比較
すると、さらに精度の高い動き補償によって求めた中間画像を補間画像として用いること
ができるため、さらに動画の動きを滑らかにすることができ、動画の品質を顕著に向上さ
せることが可能である。さらに、180Hz駆動(3倍速駆動)等の駆動周波数の大きな
駆動方法と比較すると、動き補償によって中間画像を求める回路の動作周波数を低減でき
るため、安価な回路が使用でき、製造コストおよび消費電力を低減できる。さらに、表示
装置がアクティブマトリクス方式の液晶表示装置である場合は、ダイナミックキャパシタ
ンスによる書き込み電圧不足の問題が回避できるため、動画の尾引き、残像等の障害に対
し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の交流駆動と150Hz駆
動を組み合わせるのも効果的である。すなわち、液晶表示装置の駆動周波数を150Hz
としつつ、交流駆動の周波数をその整数倍または整数分の一(たとえば、30Hz、50
Hz、75Hz、150Hz等)とすることによって、交流駆動によって現れるフリッカ
を、人間の目に知覚されない程度に低減することができる。
このように、正の整数nおよびmを様々に設定することによって、変換比は任意の有理数
(n/m)として設定することができる。詳細な説明は省略するが、nが10以下の範囲
では、
n=1,m=1、すなわち変換比(n/m)=1(1倍速駆動、60Hz)、
n=2,m=1、すなわち変換比(n/m)=2(2倍速駆動、120Hz)、
n=3,m=1、すなわち変換比(n/m)=3(3倍速駆動、180Hz)、
n=3,m=2、すなわち変換比(n/m)=3/2(3/2倍速駆動、90Hz)、
n=4,m=1、すなわち変換比(n/m)=4(4倍速駆動、240Hz)、
n=4,m=3、すなわち変換比(n/m)=4/3(4/3倍速駆動、80Hz)、
n=5,m=1、すなわち変換比(n/m)=5/1(5倍速駆動、300Hz)、
n=5,m=2、すなわち変換比(n/m)=5/2(5/2倍速駆動、150Hz)、
n=5,m=3、すなわち変換比(n/m)=5/3(5/3倍速駆動、100Hz)、
n=5,m=4、すなわち変換比(n/m)=5/4(5/4倍速駆動、75Hz)、
n=6,m=1、すなわち変換比(n/m)=6(6倍速駆動、360Hz)、
n=6,m=5、すなわち変換比(n/m)=6/5(6/5倍速駆動、72Hz)、
n=7,m=1、すなわち変換比(n/m)=7(7倍速駆動、420Hz)、
n=7,m=2、すなわち変換比(n/m)=7/2(7/2倍速駆動、210Hz)、
n=7,m=3、すなわち変換比(n/m)=7/3(7/3倍速駆動、140Hz)、
n=7,m=4、すなわち変換比(n/m)=7/4(7/4倍速駆動、105Hz)、
n=7,m=5、すなわち変換比(n/m)=7/5(7/5倍速駆動、84Hz)、
n=7,m=6、すなわち変換比(n/m)=7/6(7/6倍速駆動、70Hz)、
n=8,m=1、すなわち変換比(n/m)=8(8倍速駆動、480Hz)、
n=8,m=3、すなわち変換比(n/m)=8/3(8/3倍速駆動、160Hz)、
n=8,m=5、すなわち変換比(n/m)=8/5(8/5倍速駆動、96Hz)、
n=8,m=7、すなわち変換比(n/m)=8/7(8/7倍速駆動、68.6Hz)

n=9,m=1、すなわち変換比(n/m)=9(9倍速駆動、540Hz)、
n=9,m=2、すなわち変換比(n/m)=9/2(9/2倍速駆動、270Hz)、
n=9,m=4、すなわち変換比(n/m)=9/4(9/4倍速駆動、135Hz)、
n=9,m=5、すなわち変換比(n/m)=9/5(9/5倍速駆動、108Hz)、
n=9,m=7、すなわち変換比(n/m)=9/7(9/7倍速駆動、77.1Hz)

n=9,m=8、すなわち変換比(n/m)=9/8(9/8倍速駆動、67.5Hz)

n=10,m=1、すなわち変換比(n/m)=10(10倍速駆動、600Hz)、
n=10,m=3、すなわち変換比(n/m)=10/3(10/3倍速駆動、200H
z)、
n=10,m=7、すなわち変換比(n/m)=10/7(10/7倍速駆動、85.7
Hz)、
n=10,m=9、すなわち変換比(n/m)=10/9(10/9倍速駆動、66.7
Hz)、
以上の組み合わせが考えられる。なお、周波数の表記は入力フレームレートが60Hzで
あるときの例であり、その他の入力フレームレートに対しては、それぞれの変換比を入力
フレームレートと積算した値が駆動周波数となる。
なお、nが10より大きい整数である場合については、具体的なnおよびmの数字は挙げ
ないが、様々なnおよびmに対し、この、第1のステップにおけるフレームレート変換の
手順が適用できることは明らかである。
なお、表示される画像のうち、入力される画像データに動き補償を行なうことなく表示で
きる画像がどの程度含まれているかによって、変換比を決定することができる。具体的に
は、mが小さいほど、入力される画像データに動き補償を行なうことなく表示できる画像
の割合は大きくなる。動き補償を行なう頻度が小さいと、動き補償を行なう回路の動作頻
度を減少させることができるため、消費電力を小さくでき、さらに、動き補償によってエ
ラーが含まれる画像(画像の動きを正確に反映していない中間画像)が作成されてしまう
可能性を低くすることができるため、画像の品質を向上させることができる。このような
変換比としては、nが10以下の範囲においては、たとえば、1,2,3,3/2,4,
5,5/2,6,7,7/2,8,9,9/2,10が挙げられる。このような変換比を
用いると、特に補間画像として動き補償によって求められた中間画像を用いる場合におい
て、画像の品質を高くすることができ、かつ、消費電力を低減することができる。なぜな
らば、mが2である場合は、入力される画像データに動き補償を行なうことなく表示でき
る画像の数が比較的多く(入力される画像データの総数に対して1/2だけ存在する)、
動き補償を行う頻度が減少するためである。さらに、mが1である場合は、入力される画
像データに動き補償を行なうことなく表示できる画像の数が多く(入力される画像データ
の総数に等しい)、動き補償を行うことがないためである。一方、mは大きいほど、精度
の高い動き補償によって作成された中間画像を用いることができるので、画像の動きをよ
り滑らかにできるという利点を有する。
なお、表示装置が液晶表示装置である場合は、液晶素子の応答時間にしたがって変換比を
決定することができる。ここでは、液晶素子の応答時間とは、液晶素子に印加する電圧を
変化させてから液晶素子が応答するまでの時間である。液晶素子の応答時間が、液晶素子
に印加する電圧の変化量によって異なる場合は、複数の代表的な電圧変化における応答時
間の平均値とすることができる。または、液晶素子の応答時間は、MPRT(Movin
g Picture Response Time)で定義されるものであってもよい。
そして、フレームレート変換によって、画像表示周期が液晶素子の応答時間に近くなるよ
うに、変換比を決定できる。具体的には、液晶素子の応答時間は、入力画像データの周期
と変換比の逆数を積算した値から、この値の半分程度の値までの時間であることが好まし
い。こうすることで、液晶素子の応答時間に合った画像表示周期とすることができるので
、画質を向上することができる。たとえば、液晶素子の応答時間が4ミリ秒以上8ミリ秒
以下の場合に、倍速駆動(120Hz駆動)とすることができる。これは、120Hz駆
動の画像表示周期が約8ミリ秒であり、120Hz駆動の画像表示周期の半分が約4ミリ
秒であることによる。同様に、たとえば、液晶素子の応答時間が3ミリ秒以上6ミリ秒以
下の場合に、3倍速駆動(180Hz駆動)とすることができ、液晶素子の応答時間が5
ミリ秒以上11ミリ秒以下の場合に、1.5倍速駆動(90Hz駆動)とすることができ
、液晶素子の応答時間が2ミリ秒以上4ミリ秒以下の場合に、4倍速駆動(240Hz駆
動)とすることができ、液晶素子の応答時間が6ミリ秒以上12ミリ秒以下の場合に、1
.25倍速駆動(80Hz駆動)とすることができる。なお、他の駆動周波数についても
同様である。
なお、変換比は、動画の品質と、消費電力および製造コストのトレードオフによっても決
定することができる。つまり、変換比を大きくすることによって動画の品質を上げること
ができる一方で、変換比を小さくすることによって消費電力および製造コストを低減でき
る。すなわち、nが10以下の範囲における各々の変換比は、以下のような利点を有する
変換比が1である場合は、変換比が1より小さい場合よりも動画の品質を向上でき、変換
比が1より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1倍程度である液晶表示装置に適用することで、画質を向上す
ることができる。
変換比が2である場合は、変換比が2より小さい場合よりも動画の品質を向上でき、変換
比が2より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/2倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が3である場合は、変換比が3より小さい場合よりも動画の品質を向上でき、変換
比が3より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/3倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が3/2である場合は、変換比が3/2より小さい場合よりも動画の品質を向上で
き、変換比が3/2より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが小さいので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素
子の応答時間が入力画像データの周期の2/3倍程度である液晶表示装置に適用すること
で、画質を向上することができる。
変換比が4である場合は、変換比が4より小さい場合よりも動画の品質を向上でき、変換
比が4より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/4倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が4/3である場合は、変換比が4/3より小さい場合よりも動画の品質を向上で
き、変換比が4/3より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の3/4倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が5である場合は、変換比が5より小さい場合よりも動画の品質を向上でき、変換
比が5より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/5倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が5/2である場合は、変換比が5/2より小さい場合よりも動画の品質を向上で
き、変換比が5/2より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが小さいので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素
子の応答時間が入力画像データの周期の2/5倍程度である液晶表示装置に適用すること
で、画質を向上することができる。
変換比が5/3である場合は、変換比が5/3より小さい場合よりも動画の品質を向上で
き、変換比が5/3より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の3/5倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が5/4である場合は、変換比が5/4より小さい場合よりも動画の品質を向上で
き、変換比が5/4より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の4/5倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が6である場合は、変換比が6より小さい場合よりも動画の品質を向上でき、変換
比が6より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/6倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が6/5である場合は、変換比が6/5より小さい場合よりも動画の品質を向上で
き、変換比が6/5より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の5/6倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が7である場合は、変換比が7より小さい場合よりも動画の品質を向上でき、変換
比が7より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/7倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が7/2である場合は、変換比が7/2より小さい場合よりも動画の品質を向上で
き、変換比が7/2より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが小さいので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素
子の応答時間が入力画像データの周期の2/7倍程度である液晶表示装置に適用すること
で、画質を向上することができる。
変換比が7/3である場合は、変換比が7/3より小さい場合よりも動画の品質を向上で
き、変換比が7/3より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の3/7倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が7/4である場合は、変換比が7/4より小さい場合よりも動画の品質を向上で
き、変換比が7/4より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の4/7倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が7/5である場合は、変換比が7/5より小さい場合よりも動画の品質を向上で
き、変換比が7/5より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の5/7倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が7/6である場合は、変換比が7/6より小さい場合よりも動画の品質を向上で
き、変換比が7/6より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の6/7倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が8である場合は、変換比が8より小さい場合よりも動画の品質を向上でき、変換
比が8より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/8倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が8/3である場合は、変換比が8/3より小さい場合よりも動画の品質を向上で
き、変換比が8/3より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の3/8倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が8/5である場合は、変換比が8/5より小さい場合よりも動画の品質を向上で
き、変換比が8/5より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の5/8倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が8/7である場合は、変換比が8/7より小さい場合よりも動画の品質を向上で
き、変換比が8/7より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の7/8倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が9である場合は、変換比が9より小さい場合よりも動画の品質を向上でき、変換
比が9より大きい場合よりも消費電力および製造コストを低減できる。さらに、mが小さ
いので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応答時間
が入力画像データの周期の1/9倍程度である液晶表示装置に適用することで、画質を向
上することができる。
変換比が9/2である場合は、変換比が9/2より小さい場合よりも動画の品質を向上で
き、変換比が9/2より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが小さいので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素
子の応答時間が入力画像データの周期の2/9倍程度である液晶表示装置に適用すること
で、画質を向上することができる。
変換比が9/4である場合は、変換比が9/4より小さい場合よりも動画の品質を向上で
き、変換比が9/4より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の4/9倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が9/5である場合は、変換比が9/5より小さい場合よりも動画の品質を向上で
き、変換比が9/5より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の5/9倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が9/7である場合は、変換比が9/7より小さい場合よりも動画の品質を向上で
き、変換比が9/7より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の7/9倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が9/8である場合は、変換比が9/8より小さい場合よりも動画の品質を向上で
き、変換比が9/8より大きい場合よりも消費電力および製造コストを低減できる。さら
に、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答時間が
入力画像データの周期の8/9倍程度である液晶表示装置に適用することで、画質を向上
することができる。
変換比が10である場合は、変換比が10より小さい場合よりも動画の品質を向上でき、
変換比が10より大きい場合よりも消費電力および製造コストを低減できる。さらに、m
が小さいので、高い画質を得られる一方で消費電力を低減できる。さらに、液晶素子の応
答時間が入力画像データの周期の1/10倍程度である液晶表示装置に適用することで、
画質を向上することができる。
変換比が10/3である場合は、変換比が10/3より小さい場合よりも動画の品質を向
上でき、変換比が10/3より大きい場合よりも消費電力および製造コストを低減できる
。さらに、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答
時間が入力画像データの周期の3/10倍程度である液晶表示装置に適用することで、画
質を向上することができる。
変換比が10/7である場合は、変換比が10/7より小さい場合よりも動画の品質を向
上でき、変換比が10/7より大きい場合よりも消費電力および製造コストを低減できる
。さらに、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答
時間が入力画像データの周期の7/10倍程度である液晶表示装置に適用することで、画
質を向上することができる。
変換比が10/9である場合は、変換比が10/9より小さい場合よりも動画の品質を向
上でき、変換比が10/9より大きい場合よりも消費電力および製造コストを低減できる
。さらに、mが大きいので、画像の動きをより滑らかにできる。さらに、液晶素子の応答
時間が入力画像データの周期の9/10倍程度である液晶表示装置に適用することで、画
質を向上することができる。
なお、nが10より大きい範囲における各々の変換比においても、同様な利点を有するの
は明らかである。
次に、第2のステップとして、入力された画像データにしたがった画像または第1のステ
ップにおいて任意の有理数(n/m)倍にフレームレート変換された各々の画像(元画像
と呼ぶこととする)から、異なる複数の画像(サブ画像)を作成し、当該複数のサブ画像
を時間的に連続して提示する方法について説明する。こうすることによって、実際は複数
の画像を提示しているのにもかかわらず、見た目上、1つの元画像が表示されたように人
間の目に知覚させることもできる。
なお、ここでは、1つの元画像から作成されたサブ画像のうち、先に表示されるサブ画像
を、第1のサブ画像と呼ぶこととする。ここで、第1のサブ画像を表示するタイミングは
、第1のステップで決められた元画像を表示するタイミングと同じであるとする。一方、
その後に表示されるサブ画像を、第2のサブ画像と呼ぶこととする。第2のサブ画像を表
示するタイミングは、第1のステップで決められた元画像を表示するタイミングに関わら
ず、任意に決めることができる。なお、実際に表示させる画像は、第2のステップにおけ
る方法により元画像から作成された画像である。なお、サブ画像を作成するための元画像
も、様々な画像を用いることができる。なお、サブ画像の数は2つに限定されず、2つよ
り大きくてもよい。第2のステップにおいては、サブ画像の数をJ個(Jは2以上の整数
)と表記する。このとき、第1のステップで決められた元画像を表示するタイミングと同
じタイミングで表示されるサブ画像を、第1のサブ画像と呼び、それ以降に続いて表示さ
れるサブ画像を、表示される順番にしたがって第2のサブ画像、第3のサブ画像〜第Jの
サブ画像、と呼ぶこととする。
1つの元画像から複数のサブ画像を作成する方法としては、様々なものがあるが、主なも
のとしては次のような方法を挙げることができる。1つは、元画像をそのままサブ画像と
して用いる方法である。1つは、元画像の明るさを複数のサブ画像に分配する方法である
。1つは、動き補償によって求めた中間画像をサブ画像として用いる方法である。
ここで、元画像の明るさを複数のサブ画像に分配する方法は、さらに複数の方法に分ける
ことができる。主なものとしては次のような方法を挙げることができる。1つは、少なく
とも1つのサブ画像を黒画像とする方法(黒挿入法と呼ぶこととする)である。1つは、
元画像の明るさを複数の範囲に分割し、当該範囲における明るさを制御するときは、全て
のサブ画像のうち唯1つのサブ画像によって行なう方法(時分割階調制御法と呼ぶことと
する)である。1つは、一方のサブ画像を、元画像のガンマ値を変更した明るい画像とし
、他方のサブ画像を、元画像のガンマ値を変更した暗い画像とする方法(ガンマ補完法と
呼ぶこととする)である。
上に挙げたいくつかの方法を、それぞれ簡単に説明する。元画像をそのままサブ画像とし
て用いる方法は、第1のサブ画像として、元画像をそのまま用いる。さらに、第2のサブ
画像として、元画像をそのまま用いる。この方法を用いると、サブ画像を新たに作成する
回路を動作させることがない、または当該回路そのものを用いる必要がなくなるため、消
費電力および製造コストを低減することができる。特に、液晶表示装置においては、第1
のステップにおいて、動き補償によって求めた中間画像を補間画像としたフレームレート
変換を行なった後にこの方法を用いることが好ましい。なぜならば、動き補償によって求
めた中間画像を補間画像とすることで、動画の動きを滑らかにしつつ、同じ画像を繰り返
し表示することで、液晶素子のダイナミックキャパシタンスによる書き込み電圧不足に起
因する、動画の尾引き、残像等の障害を低減することができるからである。
次に、元画像の明るさを複数のサブ画像に分配する方法における、画像の明るさおよびサ
ブ画像が表示される期間の長さの設定方法について詳細に説明する。なお、Jはサブ画像
の数を表し、2以上の整数であるとする。小文字のjは大文字のJとは区別される。jは
1以上J以下の整数であるとする。
通常のホールド駆動における画素の明るさをL、元画像データの周期をT、
第jのサブ画像における画素の明るさをL、第jのサブ画像が表示される期間の長さを
、とすると、LとTについて積をとり、これのj=1からj=Jまでの総和(L
+L+〜+L)が、LとTの積(LT)と等しくなっていること(明
るさが不変であること)が好ましい。さらに、Tの、j=1からj=Jまでの総和(T
+T+〜+T)が、Tと等しくなっていること(元画像の表示周期が維持されるこ
と)が好ましい。ここで、明るさが不変であり、かつ、元画像の表示周期が維持されるこ
とを、サブ画像分配条件と呼ぶこととする。
元画像の明るさを複数のサブ画像に分配する方法のうち、黒挿入法は、少なくとも1つの
サブ画像を黒画像とする方法である。こうすることによって、表示方法を擬似的にインパ
ルス型とすることができるため、表示方法がホールド型であることに起因する動画の品質
の低下を防ぐことができる。ここで、黒画像の挿入に伴う、表示画像の明るさの低下を防
ぐために、サブ画像分配条件に従うことが好ましい。しかし、表示画像の明るさの低下が
許容できるような状況(周囲が暗い等)である場合、ユーザによって表示画像の明るさの
低下が許容する設定になっている場合などであれば、サブ画像分配条件に従わなくてもよ
い。たとえば、1つのサブ画像は元画像と同じものとし、他のサブ画像を黒画像としても
よい。この場合は、サブ画像分配条件にしたがったときと比べて、消費電力を低減できる
。さらに、液晶表示装置においては、一方のサブ画像を、明るさの最大値に制限をつけず
に元画像の全体的な明るさを大きくしたものとするとき、バックライトの明るさを大きく
することで、サブ画像分配条件を実現してもよい。この場合は、画素に書き込む電圧値を
制御することなく、サブ画像分配条件を満足することができるため、画像処理回路の動作
を省略でき、消費電力を低減できる。
なお、黒挿入法は、いずれか1つのサブ画像において、全ての画素のLを0とすること
を特徴とする。こうすることにより、表示方法を擬似的にインパルス型とすることができ
るため、表示方法がホールド型であることに起因する動画の品質の低下を防ぐことができ
る。
元画像の明るさを複数のサブ画像に分配する方法のうち、時分割階調制御法は、元画像の
明るさを複数の範囲に分割し、当該範囲における明るさを制御するときは、全てのサブ画
像のうち唯1つのサブ画像によって行なう方法である。こうすることによって、明るさを
低下させることなく、表示方法を擬似的にインパルス型とすることができるため、表示方
法がホールド型であることに起因する動画の品質の低下を防ぐことができる。
元画像の明るさを複数の範囲に分割する方法としては、明るさの最大値(Lmax)を、
サブ画像の数だけ分割する方法がある。これは、たとえば、0からLmaxまでの明るさ
が256段階(階調0から階調255)で調節できる表示装置において、サブ画像の数を
2としたとき、階調0から階調127までを表示するときは、一方のサブ画像の明るさを
階調0から階調255の範囲で調節する一方で、他方のサブ画像の明るさを階調0とし、
階調128から階調255までを表示するときは、一方のサブ画像の明るさを階調255
とする一方で、他方のサブ画像の明るさを階調0から階調255の範囲で調節する方法で
ある。こうすることによって、元画像が表示されたように人間の目に知覚させることがで
き、かつ、擬似的にインパルス型とすることができるので、ホールド型であることに起因
する動画の品質の低下を防ぐことができる。なお、サブ画像の数は2より大きくてもよい
。たとえば、サブ画像の数を3としたときは、元画像の明るさの段階(階調0から階調2
55)を、3つに分割する。なお、元画像の明るさの段階の数とサブ画像の数によっては
、明るさの段階の数がサブ画像の数で割り切れない場合もあるが、分割後のそれぞれの明
るさの範囲に含まれる明るさの段階の数は、ちょうど同じでなくても、適宜振り分ければ
よい。
なお、時分割階調制御法においても、サブ画像分配条件を満たすことによって、明るさの
低下などがおこらず、元画像と同様な画像を表示することができるため、好ましい。
元画像の明るさを複数のサブ画像に分配する方法のうち、ガンマ補完法は、一方のサブ画
像を、元画像のガンマ特性を変更した明るい画像とし、他方のサブ画像を、元画像のガン
マ特性を変更した暗い画像とする方法である。こうすることによって、明るさを低下させ
ることなく、表示方法を擬似的にインパルス型とすることができるため、表示方法がホー
ルド型であることに起因する動画の品質の低下を防ぐことができる。ここで、ガンマ特性
とは、明るさの段階(階調)に対する明るさの程度のことである。通常、ガンマ特性は線
形に近くなるように調整される。これは、明るさの段階である階調に対する明るさの変化
が比例するようにすれば、滑らかな階調を得ることができるからである。ガンマ補完法で
は、一方のサブ画像のガンマ特性を線形からずらして、中間の明るさ(中間調)の領域に
おいて、線形よりも明るくなるように調整する(中間調が本来よりも明るい画像となる)
。そして、他方のサブ画像のガンマ特性も線形からずらして、同じく中間調の領域におい
て、線形よりも暗くなるように調整する(中間調が本来よりも暗い画像となる)。ここで
、一方のサブ画像を線形より明るくした量と、他方のサブ画像を線形より暗くした量を、
全ての階調において概等しくすることが好ましい。こうすることで、元画像が表示された
ように人間の目に知覚させることができ、かつ、ホールド型であることに起因する動画の
品質の低下を防ぐことができる。なお、サブ画像の数は2より大きくてもよい。たとえば
、サブ画像の数を3としたときは、3つのサブ画像について、それぞれガンマ特性を調整
し、線形から明るくした量の合計と、線形から暗くした量の合計が概等しくなるようにす
ればよい。
なお、ガンマ補完法においても、サブ画像分配条件を満たすことによって、明るさの低下
などがおこらず、元画像と同様な画像を表示することができるため、好ましい。さらに、
ガンマ補完法においては、階調に対するそれぞれのサブ画像の明るさLの変化がガンマ
曲線にしたがっているため、それぞれのサブ画像がそれ自体で階調を滑らかに表示でき、
最終的に人間の目で知覚される画像の品質も向上するという利点を有する。
動き補償によって求めた中間画像をサブ画像として用いる方法は、一方のサブ画像を、前
後の画像から動き補償によって求めた中間画像とする方法である。こうすることで、画像
の動きを滑らかにすることができるので、動画の品質を向上できる。
次に、サブ画像を表示するタイミングと、サブ画像を作成する方法との関係について説明
する。第1のサブ画像を表示するタイミングは、第1のステップで決められた元画像を表
示するタイミングと同じであり、第2のサブ画像を表示するタイミングは、第1のステッ
プで決められた元画像を表示するタイミングに関わらず、任意に決めることができるとし
たが、第2のサブ画像を表示するタイミングにしたがって、サブ画像自体を変化させても
よい。こうすることで、第2のサブ画像を表示するタイミングを様々に変化させたとして
も、元画像が表示されたように人間の目に知覚させることができる。具体的には、第2の
サブ画像を表示するタイミングを早くした場合は、第1のサブ画像はより明るくし、第2
のサブ画像はより暗くすることができる。さらに、第2のサブ画像を表示するタイミング
を遅くした場合は、第1のサブ画像はより暗くし、第2のサブ画像はより明るくすること
ができる。これは、人間の目が知覚する明るさは、画像を表示する期間の長さによって変
わるためである。より詳細には、人間の目が知覚する明るさは、画像を表示する期間が長
いほど明るくなり、画像を表示する期間が短いほど暗くなる。すなわち、第2のサブ画像
を表示するタイミングを早くすることによって、第1のサブ画像を表示する期間の長さが
短くなり、第2のサブ画像を表示する期間の長さが長くなるため、そのままでは第1のサ
ブ画像は暗く、第2のサブ画像は明るく、人間の目に知覚されてしまう。その結果、元画
像とは異なる画像が人間の目に知覚されてしまうことになるが、これを防ぐために、第1
のサブ画像はより明るくし、第2のサブ画像はより暗くすることができる。同様に、第2
のサブ画像を表示するタイミングを遅くすることによって、第1のサブ画像を表示する期
間の長さが長くなり、第2のサブ画像を表示する期間の長さが短くなる場合は、第1のサ
ブ画像はより暗くし、第2のサブ画像はより明るくすることができる。
上記の説明に基づいて、第2のステップにおける処理手順を、以下に示す。
手順1として、1つの元画像から複数のサブ画像を作成する方法を決定する。より詳細に
は、複数のサブ画像を作成する方法は、元画像をそのままサブ画像として用いる方法、元
画像の明るさを複数のサブ画像に分配する方法、動き補償によって求めた中間画像をサブ
画像として用いる方法、から選択することができる。
手順2として、サブ画像の数Jを決定する。なお、Jは2以上の整数である。
手順3として、第jのサブ画像における画素の明るさL、第jのサブ画像が表示される
期間の長さTを、手順1で選択した方法にしたがって決定する。手順3により、それぞ
れのサブ画像が表示される期間の長さと、それぞれのサブ画像に含まれる個々の画素の明
るさが具体的に決められる。
手順4として、手順1乃至手順3のそれぞれで決定された事項にしたがって、元画像を処
理し、実際に表示する。
手順5として、対象とする元画像を次の元画像に移す。そして、手順1に戻る。
なお、第2のステップにおける手順を実行する仕組みは、装置に実装されたものであって
もよいし、装置の設計段階であらかじめ決められたものであってもよい。第2のステップ
における手順を実行する仕組みが装置に実装されていれば、状況に応じた最適な動作が行
われるように、駆動方法を切り替えることが可能となる。なお、ここでいう状況とは、画
像データの内容、装置内外の環境(温度、湿度、気圧、光、音、磁界、電界、放射線量、
高度、加速度、移動速度、等)、ユーザ設定、ソフトウエアバージョン、等を含む。一方
、第2のステップにおける手順を実行する仕組みが装置の設計段階であらかじめ決められ
たものであれば、それぞれの駆動方法に最適な駆動回路を用いることができ、さらに、仕
組みが決められていることによって、量産効果による製造コストの低減が期待できる。
次に、第2のステップにおける手順によって決められる様々な駆動方法を、それぞれ、第
1のステップにおけるnおよびmの値を具体的に示して詳細に説明する。
第2のステップにおける手順1において、元画像をそのままサブ画像として用いる方法が
選択された場合、駆動方法は次のようになる。
第i(iは正の整数)の画像データと、第i+1の画像データと、が、一定の周期Tで順
次用意され、前記周期Tは、J(Jは2以上の整数)個のサブ画像表示期間に分割され、
前記第iの画像データは、複数の画素にそれぞれ固有の明るさLを持たせることができる
データであり、第j(jは1以上J以下の整数)のサブ画像は、それぞれ固有の明るさL
を持つ画素が複数並置されることによって構成され、第jのサブ画像表示期間Tだけ
表示される画像であり、前記L、前記T、前記L、前記T、を、サブ画像分配条件を
満たす表示装置の駆動方法であって、全てのjにおいて、第jのサブ画像に含まれるそれ
ぞれの画素の明るさLが、それぞれの画素に対しL=Lであることを特徴とする。こ
こで、一定の周期Tで順次用意される画像データとしては、第1のステップにおいて作成
された元画像データを用いることができる。すなわち、第1のステップの説明で挙げた全
ての表示パターンを、上記駆動方法と組み合わせることができる。
そして、第2のステップにおける手順2において、サブ画像の数Jが2と決定され、手順
3において、T=T=T/2と決定された場合、上記駆動方法は、図75に示すよう
なものとなる。
図75において、横軸は時間であり、縦軸は第1のステップにおいて用いた様々なnおよ
びmについて場合分けを行なって示したものである。
たとえば、第1のステップにおいて、n=1,m=1、すなわち変換比(n/m)が1で
あるときは、図75のn=1,m=1の箇所に示すような駆動方法となる。このとき、表
示フレームレートは入力される画像データのフレームレートの2倍(2倍速駆動)となる
。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フレームレート
は120Hz(120Hz駆動)である。そして、ひとつの入力される画像データに対し
、画像を2回連続して表示することになる。ここで、2倍速駆動である場合は、フレーム
レートが2倍速より小さい場合よりも動画の品質を向上でき、2倍速より大きい場合より
も消費電力および製造コストを低減できる。さらに、第2のステップの手順1において、
元画像をそのままサブ画像として用いる方法が選択されることによって、動き補償によっ
て中間画像を作成する回路の動作を停止または当該回路自体を装置から省略することがで
きるため、消費電力および装置の製造コストを低減することができる。さらに、表示装置
がアクティブマトリクス方式の液晶表示装置である場合は、ダイナミックキャパシタンス
による書き込み電圧不足の問題が回避できるため、動画の尾引き、残像等の障害に対し特
に顕著な画質改善効果をもたらす。さらに、液晶表示装置の交流駆動と120Hz駆動を
組み合わせるのも効果的である。すなわち、液晶表示装置の駆動周波数を120Hzとし
つつ、交流駆動の周波数をその整数倍または整数分の一(たとえば、30Hz、60Hz
、120Hz、240Hz等)とすることによって、交流駆動によって現れるフリッカを
、人間の目に知覚されない程度に低減することができる。さらに、液晶素子の応答時間が
入力画像データの周期の1/2倍程度である液晶表示装置に適用することで、画質を向上
することができる。
さらに、たとえば、第1のステップにおいて、n=2,m=1、すなわち変換比(n/m
)が2であるときは、図75のn=2,m=1の箇所に示すような駆動方法となる。この
とき、表示フレームレートは入力される画像データのフレームレートの4倍(4倍速駆動
)となる。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フレー
ムレートは240Hz(240Hz駆動)である。そして、ひとつの入力される画像デー
タに対し、画像を4回連続して表示することになる。このとき、第1のステップにおける
補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らかにす
ることができるため、動画の品質を顕著に向上させることが可能である。ここで、4倍速
駆動である場合は、フレームレートが4倍速より小さい場合よりも動画の品質を向上でき
、4倍速より大きい場合よりも消費電力および製造コストを低減できる。さらに、第2の
ステップの手順1において、元画像をそのままサブ画像として用いる方法が選択されるこ
とによって、動き補償によって中間画像を作成する回路の動作を停止または当該回路自体
を装置から省略することができるため、消費電力および装置の製造コストを低減すること
ができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は、
ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画の尾
引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の
交流駆動と240Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装置の
駆動周波数を240Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一(た
とえば、30Hz、60Hz、120Hz、240Hz等)とすることによって、交流駆
動によって現れるフリッカを、人間の目に知覚されない程度に低減することができる。さ
らに、液晶素子の応答時間が入力画像データの周期の1/4倍程度である液晶表示装置に
適用することで、画質を向上することができる。
さらに、たとえば、第1のステップにおいて、n=3,m=1、すなわち変換比(n/m
)が3であるときは、図75のn=3,m=1の箇所に示すような駆動方法となる。この
とき、表示フレームレートは入力される画像データのフレームレートの6倍(6倍速駆動
)となる。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フレー
ムレートは360Hz(360Hz駆動)である。そして、ひとつの入力される画像デー
タに対し、画像を6回連続して表示することになる。このとき、第1のステップにおける
補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らかにす
ることができるため、動画の品質を顕著に向上させることが可能である。ここで、6倍速
駆動である場合は、フレームレートが6倍速より小さい場合よりも動画の品質を向上でき
、6倍速より大きい場合よりも消費電力および製造コストを低減できる。さらに、第2の
ステップの手順1において、元画像をそのままサブ画像として用いる方法が選択されるこ
とによって、動き補償によって中間画像を作成する回路の動作を停止または当該回路自体
を装置から省略することができるため、消費電力および装置の製造コストを低減すること
ができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は、
ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画の尾
引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の
交流駆動と360Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装置の
駆動周波数を360Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一(た
とえば、30Hz、60Hz、120Hz、180Hz等)とすることによって、交流駆
動によって現れるフリッカを、人間の目に知覚されない程度に低減することができる。さ
らに、液晶素子の応答時間が入力画像データの周期の1/6倍程度である液晶表示装置に
適用することで、画質を向上することができる。
さらに、たとえば、第1のステップにおいて、n=3,m=2、すなわち変換比(n/m
)が3/2であるときは、図75のn=3,m=2の箇所に示すような駆動方法となる。
このとき、表示フレームレートは入力される画像データのフレームレートの3倍(3倍速
駆動)となる。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フ
レームレートは180Hz(180Hz駆動)である。そして、ひとつの入力される画像
データに対し、画像を3回連続して表示することになる。このとき、第1のステップにお
ける補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らか
にすることができるため、動画の品質を顕著に向上させることが可能である。ここで、3
倍速駆動である場合は、フレームレートが3倍速より小さい場合よりも動画の品質を向上
でき、3倍速より大きい場合よりも消費電力および製造コストを低減できる。さらに、第
2のステップの手順1において、元画像をそのままサブ画像として用いる方法が選択され
ることによって、動き補償によって中間画像を作成する回路の動作を停止または当該回路
自体を装置から省略することができるため、消費電力および装置の製造コストを低減する
ことができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合
は、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画
の尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装
置の交流駆動と180Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装
置の駆動周波数を180Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一
(たとえば、30Hz、60Hz、120Hz、180Hz等)とすることによって、交
流駆動によって現れるフリッカを、人間の目に知覚されない程度に低減することができる
。さらに、液晶素子の応答時間が入力画像データの周期の1/3倍程度である液晶表示装
置に適用することで、画質を向上することができる。
さらに、たとえば、第1のステップにおいて、n=4,m=1、すなわち変換比(n/m
)が4であるときは、図75のn=4,m=1の箇所に示すような駆動方法となる。この
とき、表示フレームレートは入力される画像データのフレームレートの8倍(8倍速駆動
)となる。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フレー
ムレートは480Hz(480Hz駆動)である。そして、ひとつの入力される画像デー
タに対し、画像を8回連続して表示することになる。このとき、第1のステップにおける
補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らかにす
ることができるため、動画の品質を顕著に向上させることが可能である。ここで、8倍速
駆動である場合は、フレームレートが8倍速より小さい場合よりも動画の品質を向上でき
、8倍速より大きい場合よりも消費電力および製造コストを低減できる。さらに、第2の
ステップの手順1において、元画像をそのままサブ画像として用いる方法が選択されるこ
とによって、動き補償によって中間画像を作成する回路の動作を停止または当該回路自体
を装置から省略することができるため、消費電力および装置の製造コストを低減すること
ができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は、
ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画の尾
引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置の
交流駆動と480Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装置の
駆動周波数を480Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一(た
とえば、30Hz、60Hz、120Hz、240Hz等)とすることによって、交流駆
動によって現れるフリッカを、人間の目に知覚されない程度に低減することができる。さ
らに、液晶素子の応答時間が入力画像データの周期の1/8倍程度である液晶表示装置に
適用することで、画質を向上することができる。
さらに、たとえば、第1のステップにおいて、n=4,m=3、すなわち変換比(n/m
)が4/3であるときは、図75のn=4,m=3の箇所に示すような駆動方法となる。
このとき、表示フレームレートは入力される画像データのフレームレートの8/3倍(8
/3倍速駆動)となる。具体的には、たとえば、入力フレームレートが60Hzであれば
、表示フレームレートは160Hz(160Hz駆動)である。そして、3つの入力され
る画像データに対し、画像を8回連続して表示することになる。このとき、第1のステッ
プにおける補間画像が動き補償によって求められた中間画像である場合は、動画の動きを
滑らかにすることができるため、動画の品質を顕著に向上させることが可能である。ここ
で、8/3倍速駆動である場合は、フレームレートが8/3倍速より小さい場合よりも動
画の品質を向上でき、8/3倍速より大きい場合よりも消費電力および製造コストを低減
できる。さらに、第2のステップの手順1において、元画像をそのままサブ画像として用
いる方法が選択されることによって、動き補償によって中間画像を作成する回路の動作を
停止または当該回路自体を装置から省略することができるため、消費電力および装置の製
造コストを低減することができる。さらに、表示装置がアクティブマトリクス方式の液晶
表示装置である場合は、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回
避できるため、動画の尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。
さらに、液晶表示装置の交流駆動と160Hz駆動を組み合わせるのも効果的である。す
なわち、液晶表示装置の駆動周波数を160Hzとしつつ、交流駆動の周波数をその整数
倍または整数分の一(たとえば、40Hz、80Hz、160Hz、320Hz等)とす
ることによって、交流駆動によって現れるフリッカを、人間の目に知覚されない程度に低
減することができる。さらに、液晶素子の応答時間が入力画像データの周期の3/8倍程
度である液晶表示装置に適用することで、画質を向上することができる。
さらに、たとえば、第1のステップにおいて、n=5,m=1、すなわち変換比(n/m
)が5であるときは、図75のn=5,m=1の箇所に示すような駆動方法となる。この
とき、表示フレームレートは入力される画像データのフレームレートの10倍(10倍速
駆動)となる。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フ
レームレートは600Hz(600Hz駆動)である。そして、ひとつの入力される画像
データに対し、画像を10回連続して表示することになる。このとき、第1のステップに
おける補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑ら
かにすることができるため、動画の品質を顕著に向上させることが可能である。ここで、
10倍速駆動である場合は、フレームレートが10倍速より小さい場合よりも動画の品質
を向上でき、10倍速より大きい場合よりも消費電力および製造コストを低減できる。さ
らに、第2のステップの手順1において、元画像をそのままサブ画像として用いる方法が
選択されることによって、動き補償によって中間画像を作成する回路の動作を停止または
当該回路自体を装置から省略することができるため、消費電力および装置の製造コストを
低減することができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置で
ある場合は、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できるた
め、動画の尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液
晶表示装置の交流駆動と600Hz駆動を組み合わせるのも効果的である。すなわち、液
晶表示装置の駆動周波数を600Hzとしつつ、交流駆動の周波数をその整数倍または整
数分の一(たとえば、30Hz、60Hz、100Hz、120Hz等)とすることによ
って、交流駆動によって現れるフリッカを、人間の目に知覚されない程度に低減すること
ができる。さらに、液晶素子の応答時間が入力画像データの周期の1/10倍程度である
液晶表示装置に適用することで、画質を向上することができる。
さらに、たとえば、第1のステップにおいて、n=5,m=2、すなわち変換比(n/m
)が5/2であるときは、図75のn=5,m=2の箇所に示すような駆動方法となる。
このとき、表示フレームレートは入力される画像データのフレームレートの5倍(5倍速
駆動)となる。具体的には、たとえば、入力フレームレートが60Hzであれば、表示フ
レームレートは300Hz(300Hz駆動)である。そして、1つの入力される画像デ
ータに対し、画像を5回連続して表示することになる。このとき、第1のステップにおけ
る補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らかに
することができるため、動画の品質を顕著に向上させることが可能である。ここで、5倍
速駆動である場合は、フレームレートが5倍速より小さい場合よりも動画の品質を向上で
き、5倍速より大きい場合よりも消費電力および製造コストを低減できる。さらに、第2
のステップの手順1において、元画像をそのままサブ画像として用いる方法が選択される
ことによって、動き補償によって中間画像を作成する回路の動作を停止または当該回路自
体を装置から省略することができるため、消費電力および装置の製造コストを低減するこ
とができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置である場合は
、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できるため、動画の
尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、液晶表示装置
の交流駆動と300Hz駆動を組み合わせるのも効果的である。すなわち、液晶表示装置
の駆動周波数を300Hzとしつつ、交流駆動の周波数をその整数倍または整数分の一(
たとえば、30Hz、50Hz、60Hz、100Hz等)とすることによって、交流駆
動によって現れるフリッカを、人間の目に知覚されない程度に低減することができる。さ
らに、液晶素子の応答時間が入力画像データの周期の1/5倍程度である液晶表示装置に
適用することで、画質を向上することができる。
このように、第2のステップにおける手順1において、元画像をそのままサブ画像として
用いる方法が選択され、
第2のステップにおける手順2において、サブ画像の数が2と決定され、
第2のステップにおける手順3において、T1=T2=T/2と決定された場合は、第1
のステップにおけるnおよびmの値によって決められる変換比のフレームレート変換に対
し、表示フレームレートをさらに2倍のフレームレートとすることができるため、動画の
品質をさらに向上させることが可能となる。さらに、当該表示フレームレートより小さい
表示フレームレートである場合よりも動画の品質を向上でき、当該表示フレームレートよ
り大きい表示フレームレートである場合よりも消費電力および製造コストを低減できる。
さらに、第2のステップの手順1において、元画像をそのままサブ画像として用いる方法
が選択されることによって、動き補償によって中間画像を作成する回路の動作を停止また
は当該回路自体を装置から省略することができるため、消費電力および装置の製造コスト
を低減することができる。さらに、表示装置がアクティブマトリクス方式の液晶表示装置
である場合は、ダイナミックキャパシタンスによる書き込み電圧不足の問題が回避できる
ため、動画の尾引き、残像等の障害に対し特に顕著な画質改善効果をもたらす。さらに、
液晶表示装置の駆動周波数を大きくしつつ、交流駆動の周波数をその整数倍または整数分
の一とすることによって、交流駆動によって現れるフリッカを、人間の目に知覚されない
程度に低減することができる。さらに、液晶素子の応答時間が入力画像データの周期の(
1/(変換比の2倍))倍程度である液晶表示装置に適用することで、画質を向上するこ
とができる。
なお、詳細な説明が省略したが、上に上げた変換比以外の場合においても、同様な利点を
有するのは明らかである。たとえば、nが10以下の範囲においては、上に挙げたものの
ほかに、
n=5,m=3、すなわち変換比(n/m)=5/3(10/3倍速駆動、200Hz)

n=5,m=4、すなわち変換比(n/m)=5/4(5/2倍速駆動、150Hz)、
n=6,m=1、すなわち変換比(n/m)=6(12倍速駆動、720Hz)、
n=6,m=5、すなわち変換比(n/m)=6/5(12/5倍速駆動、144Hz)

n=7,m=1、すなわち変換比(n/m)=7(14倍速駆動、840Hz)、
n=7,m=2、すなわち変換比(n/m)=7/2(7倍速駆動、420Hz)、
n=7,m=3、すなわち変換比(n/m)=7/3(14/3倍速駆動、280Hz)

n=7,m=4、すなわち変換比(n/m)=7/4(7/2倍速駆動、210Hz)、
n=7,m=5、すなわち変換比(n/m)=7/5(14/5倍速駆動、168Hz)

n=7,m=6、すなわち変換比(n/m)=7/6(7/3倍速駆動、140Hz)、
n=8,m=1、すなわち変換比(n/m)=8(16倍速駆動、960Hz)、
n=8,m=3、すなわち変換比(n/m)=8/3(16/3倍速駆動、320Hz)

n=8,m=5、すなわち変換比(n/m)=8/5(16/5倍速駆動、192Hz)

n=8,m=7、すなわち変換比(n/m)=8/7(16/7倍速駆動、137Hz)

n=9,m=1、すなわち変換比(n/m)=9(18倍速駆動、1080Hz)、
n=9,m=2、すなわち変換比(n/m)=9/2(9倍速駆動、540Hz)、
n=9,m=4、すなわち変換比(n/m)=9/4(9/2倍速駆動、270Hz)、
n=9,m=5、すなわち変換比(n/m)=9/5(18/5倍速駆動、216Hz)

n=9,m=7、すなわち変換比(n/m)=9/7(18/7倍速駆動、154Hz)

n=9,m=8、すなわち変換比(n/m)=9/8(9/4倍速駆動、135Hz)、
n=10,m=1、すなわち変換比(n/m)=10(20倍速駆動、1200Hz)、
n=10,m=3、すなわち変換比(n/m)=10/3(20/3倍速駆動、400H
z)、
n=10,m=7、すなわち変換比(n/m)=10/7(20/7倍速駆動、171H
z)、
n=10,m=9、すなわち変換比(n/m)=10/9(20/9倍速駆動、133H
z)、
以上の組み合わせが考えられる。なお、周波数の表記は入力フレームレートが60Hzで
あるときの例であり、その他の入力フレームレートに対しては、それぞれの変換比の2倍
を入力フレームレートと積算した値が駆動周波数となる。
なお、nが10より大きい整数である場合については、具体的なnおよびmの数字は挙げ
ないが、様々なnおよびmに対し、この、第2のステップにおける手順が適用できること
は明らかである。
なお、J=2とする場合、第1のステップにおける変換比が2より大きいと、特に効果的
である。なぜならば、第2のステップにおいて、サブ画像の数をJ=2のように比較的小
さくすれば、その分、第1のステップにおける変換比を大きくすることができるからであ
る。このような変換比は、nが10以下の範囲においては、3、4、5、5/2、6、7
、7/2、7/3、8、8/3、9、9/2、9/4、10、10/3、が挙げられる。
第1のステップ後の表示フレームレートがこのような値の場合、J=3以上とすることに
よって、第2のステップにおけるサブ画像の数が小さいことによる利点(消費電力および
製造コストの低減等)と、最終的な表示フレームレートが大きいことによる利点(動画の
品質向上、フリッカの低減等)を、両立させることが可能となる。
なお、ここでは、手順2においてサブ画像の数Jが2と決定され、手順3においてT
=T/2と決定された場合について説明したが、これに限定されないのは明らかであ
る。
たとえば、第2のステップにおける手順3において、T<Tと決定された場合は、第
1のサブ画像をより明るく、第2のサブ画像をより暗くすることができる。さらに、第2
のステップにおける手順3において、T>Tと決定された場合は、第1のサブ画像を
より暗く、第2のサブ画像をより明るくすることができる。こうすることで、元画像をき
ちんと人間の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にす
ることもできるため、動画の品質を向上できる。ただし、上記の駆動方法のように、手順
1において、元画像をそのままサブ画像として用いる方法が選択された場合は、サブ画像
の明るさを変化させずに、そのまま表示してもよい。なぜならば、この場合はサブ画像と
して用いる画像が同じであるため、サブ画像の表示タイミングに関わらず、元画像をきち
んと表示することができるからである。
さらに、手順2において、サブ画像の数Jが2ではなく、それ以外の値に決定されてもよ
いことは明らかである。この場合、第1のステップにおけるnおよびmの値によって決め
られる変換比のフレームレート変換に対し、表示フレームレートをさらにJ倍のフレーム
レートとすることができるため、動画の品質をさらに向上させることが可能となる。さら
に、当該表示フレームレートより小さい表示フレームレートである場合よりも動画の品質
を向上でき、当該表示フレームレートより大きい表示フレームレートである場合よりも消
費電力および製造コストを低減できる。さらに、第2のステップの手順1において、元画
像をそのままサブ画像として用いる方法が選択されることによって、動き補償によって中
間画像を作成する回路の動作を停止または当該回路自体を装置から省略することができる
ため、消費電力および装置の製造コストを低減することができる。さらに、表示装置がア
クティブマトリクス方式の液晶表示装置である場合は、ダイナミックキャパシタンスによ
る書き込み電圧不足の問題が回避できるため、動画の尾引き、残像等の障害に対し特に顕
著な画質改善効果をもたらす。さらに、液晶表示装置の駆動周波数を大きくしつつ、交流
駆動の周波数をその整数倍または整数分の一とすることによって、交流駆動によって現れ
るフリッカを、人間の目に知覚されない程度に低減することができる。さらに、液晶素子
の応答時間が入力画像データの周期の(1/(変換比のJ倍))倍程度である液晶表示装
置に適用することで、画質を向上することができる。
たとえば、J=3である場合は、特に、サブ画像の数が3より小さい場合よりも動画の品
質を向上でき、サブ画像の数が3より大きい場合よりも消費電力および製造コストを低減
できるという利点を有する。さらに、液晶素子の応答時間が入力画像データの周期の(1
/(変換比の3倍))倍程度である液晶表示装置に適用することで、画質を向上すること
ができる。
さらに、たとえば、J=4である場合は、特に、サブ画像の数が4より小さい場合よりも
動画の品質を向上でき、サブ画像の数が4より大きい場合よりも消費電力および製造コス
トを低減できるという利点を有する。さらに、液晶素子の応答時間が入力画像データの周
期の(1/(変換比の4倍))倍程度である液晶表示装置に適用することで、画質を向上
することができる。
さらに、たとえば、J=5である場合は、特に、サブ画像の数が5より小さい場合よりも
動画の品質を向上でき、サブ画像の数が5より大きい場合よりも消費電力および製造コス
トを低減できるという利点を有する。さらに、液晶素子の応答時間が入力画像データの周
期の(1/(変換比の5倍))倍程度である液晶表示装置に適用することで、画質を向上
することができる。
さらに、Jが上に挙げたもの以外であっても、同様な利点を有する。
なお、J=3以上とする場合、第1のステップにおける変換比は様々な値をとることがで
きるが、特に、第1のステップにおける変換比が比較的小さい場合(2以下)に、J=3
以上とするのが効果的である。なぜならば、第1のステップ後の表示フレームレートが比
較的小さければ、その分、第2のステップにおいて、Jを大きくすることができるからで
ある。このような変換比は、nが10以下の範囲においては、1、2、3/2、4/3、
5/3、5/4、6/5、7/4、7/5、7/6、8/7、9/5、9/7、9/8、
10/7、10/9、が挙げられる。このうち、変換比が1、2、3/2、4/3、5/
3、5/4の場合については、図76に図示する。このように、第1のステップ後の表示
フレームレートが比較的小さな値の場合、J=3以上とすることによって、第1のステッ
プにおける表示フレームレートが小さいことによる利点(消費電力および製造コストの低
減等)と、最終的な表示フレームレートが大きいことによる利点(動画の品質向上、フリ
ッカの低減等)を、両立させることが可能となる。
次に、第2のステップにおける手順によって決められる駆動方法の別の例について説明す
る。
第2のステップにおける手順1において、元画像の明るさを複数のサブ画像に分配する方
法のうち、黒挿入法が選択された場合、駆動方法は次のようになる。
第i(iは正の整数)の画像データと、第i+1の画像データと、が、一定の周期Tで順
次用意され、前記周期Tは、J(Jは2以上の整数)個のサブ画像表示期間に分割され、
前記第iの画像データは、複数の画素にそれぞれ固有の明るさLを持たせることができる
データであり、第j(jは1以上J以下の整数)のサブ画像は、それぞれ固有の明るさL
を持つ画素が複数並置されることによって構成され、第jのサブ画像表示期間Tだけ
表示される画像であり、前記L、前記T、前記L、前記T、を、サブ画像分配条件を
満たす表示装置の駆動方法であって、少なくとも1つのjにおいて、第jのサブ画像に含
まれる全て画素の明るさLが、L=0であることを特徴とする。ここで、一定の周期
Tで順次用意される画像データとしては、第1のステップにおいて作成された元画像デー
タを用いることができる。すなわち、第1のステップの説明で挙げた全ての表示パターン
を、上記駆動方法と組み合わせることができる。
なお、上記の駆動方法は、第1のステップにおいて用いた様々なnおよびmについて、そ
れぞれ組み合わせて実施できることは明らかである。
そして、第2のステップにおける手順2において、サブ画像の数Jが2と決定され、手順
3において、T=T=T/2と決定された場合、上記駆動方法は、図75に示すよう
なものとなる。図75に示す駆動方法(様々なnおよびmにおける表示タイミング)の特
徴および利点は既に述べたので、ここでは詳細な説明は省略するが、第2のステップにお
ける手順1において、元画像の明るさを複数のサブ画像に分配する方法のうち、黒挿入法
が選択された場合においても同様な利点を有するのは明らかである。たとえば、第1のス
テップにおける補間画像が動き補償によって求められた中間画像である場合は、動画の動
きを滑らかにすることができるため、動画の品質を顕著に向上させることが可能である。
さらに、表示フレームレートが大きい場合は、動画の品質を向上でき、表示フレームレー
トが小さい場合は、消費電力および製造コストを低減できる。さらに、表示装置がアクテ
ィブマトリクス方式の液晶表示装置である場合は、ダイナミックキャパシタンスによる書
き込み電圧不足の問題が回避できるため、動画の尾引き、残像等の障害に対し特に顕著な
画質改善効果をもたらす。さらに、交流駆動によって現れるフリッカを、人間の目に知覚
されない程度に低減することができる。
第2のステップの手順1において、元画像の明るさを複数のサブ画像に分配する方法のう
ち、黒挿入法が選択されることによる特徴的な利点としては、動き補償によって中間画像
を作成する回路の動作を停止または当該回路自体を装置から省略することができるため、
消費電力および装置の製造コストを低減することができることである。さらに、画像デー
タに含まれる階調値によらずに擬似的にインパルス型の表示方法とすることができるため
、動画の品質を向上できる。
なお、ここでは、手順2においてサブ画像の数Jが2と決定され、手順3においてT
=T/2と決定された場合について説明したが、これに限定されないのは明らかであ
る。
たとえば、第2のステップにおける手順3において、T<Tと決定された場合は、第
1のサブ画像をより明るく、第2のサブ画像をより暗くすることができる。さらに、第2
のステップにおける手順3において、T>Tと決定された場合は、第1のサブ画像を
より暗く、第2のサブ画像をより明るくすることができる。こうすることで、元画像をき
ちんと人間の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にす
ることもできるため、動画の品質を向上できる。ただし、上記の駆動方法のように、手順
1において、元画像の明るさを複数のサブ画像に分配する方法のうち、黒挿入法が選択さ
れた場合は、サブ画像の明るさを変化させずに、そのまま表示してもよい。なぜならば、
この場合はサブ画像の明るさを変えない場合は、元画像の全体の明るさが暗くなって表示
されるだけであるからである。すなわち、この方法を表示装置の明るさの制御に積極的に
用いることで、動画の品質を向上させつつ、明るさの制御も可能となる。
さらに、手順2において、サブ画像の数Jが2ではなく、それ以外の値に決定されてもよ
いことは明らかである。その場合の利点は既に述べたので、ここでは詳細な説明は省略す
るが、第2のステップにおける手順1において、元画像の明るさを複数のサブ画像に分配
する方法のうち、黒挿入法が選択された場合においても同様な利点を有するのは明らかで
ある。たとえば、液晶素子の応答時間が入力画像データの周期の(1/(変換比のJ倍)
)倍程度である液晶表示装置に適用することで、画質を向上することができる。
次に、第2のステップにおける手順によって決められる駆動方法の別の例について説明す
る。
第2のステップにおける手順1において、元画像の明るさを複数のサブ画像に分配する方
法のうち、時分割階調制御法が選択された場合、駆動方法は次のようになる。
第i(iは正の整数)の画像データと、第i+1の画像データと、が、一定の周期Tで順
次用意され、前記周期Tは、J(Jは2以上の整数)個のサブ画像表示期間に分割され、
前記第iの画像データは、複数の画素にそれぞれ固有の明るさLを持たせることができる
データであり、前記固有の明るさLは、最大値がLmaxであり、第j(jは1以上J以
下の整数)のサブ画像は、それぞれ固有の明るさLを持つ画素が複数並置されることに
よって構成され、第jのサブ画像表示期間Tだけ表示される画像であり、前記L、前記
T、前記L、前記T、を、サブ画像分配条件を満たす表示装置の駆動方法であって、
前記固有の明るさLを表示するにあたって、(j−1)×Lmax/JからJ×Lmax
/Jの明るさの範囲における明るさの調節は、前記J個のサブ画像表示期間のうち唯1つ
のサブ画像表示期間における明るさの調節によって行なうことを特徴とする。ここで、一
定の周期Tで順次用意される画像データとしては、第1のステップにおいて作成された元
画像データを用いることができる。すなわち、第1のステップの説明で挙げた全ての表示
パターンを、上記駆動方法と組み合わせることができる。
なお、上記の駆動方法は、第1のステップにおいて用いた様々なnおよびmについて、そ
れぞれ組み合わせて実施できることは明らかである。
そして、第2のステップにおける手順2において、サブ画像の数Jが2と決定され、手順
3において、T=T=T/2と決定された場合、上記駆動方法は、図75に示すよう
なものとなる。
図75に示す駆動方法(様々なnおよびmにおける表示タイミング)の特徴および利点は
既に述べたので、ここでは詳細な説明は省略するが、第2のステップにおける手順1にお
いて、元画像の明るさを複数のサブ画像に分配する方法のうち、時分割階調制御法が選択
された場合においても同様な利点を有するのは明らかである。たとえば、第1のステップ
における補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑
らかにすることができるため、動画の品質を顕著に向上させることが可能である。さらに
、表示フレームレートが大きい場合は、動画の品質を向上でき、表示フレームレートが小
さい場合は、消費電力および製造コストを低減できる。さらに、表示装置がアクティブマ
トリクス方式の液晶表示装置である場合は、ダイナミックキャパシタンスによる書き込み
電圧不足の問題が回避できるため、動画の尾引き、残像等の障害に対し特に顕著な画質改
善効果をもたらす。さらに、交流駆動によって現れるフリッカを、人間の目に知覚されな
い程度に低減することができる。
第2のステップの手順1において、元画像の明るさを複数のサブ画像に分配する方法のう
ち、時分割階調制御法が選択されることによる特徴的な利点としては、動き補償によって
中間画像を作成する回路の動作を停止または当該回路自体を装置から省略することができ
るため、消費電力および装置の製造コストを低減することができることである。さらに、
擬似的にインパルス型の表示方法とすることができるため、動画の品質が向上でき、かつ
、表示装置の明るさが小さくなってしまうことがないため、さらに消費電力を低減できる
なお、ここでは、手順2においてサブ画像の数Jが2と決定され、手順3においてT
=T/2と決定された場合について説明したが、これに限定されないのは明らかであ
る。
たとえば、第2のステップにおける手順3において、T<Tと決定された場合は、第
1のサブ画像をより明るく、第2のサブ画像をより暗くすることができる。さらに、第2
のステップにおける手順3において、T>Tと決定された場合は、第1のサブ画像を
より暗く、第2のサブ画像をより明るくすることができる。こうすることで、元画像をき
ちんと人間の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にす
ることもできるため、動画の品質を向上できる。こうすることで、元画像をきちんと人間
の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にすることもで
きるため、動画の品質を向上できる。
さらに、手順2において、サブ画像の数Jが2ではなく、それ以外の値に決定されてもよ
いことは明らかである。その場合の利点は既に述べたので、ここでは詳細な説明は省略す
るが、第2のステップにおける手順1において、元画像の明るさを複数のサブ画像に分配
する方法のうち、時分割階調制御法が選択された場合においても同様な利点を有するのは
明らかである。たとえば、液晶素子の応答時間が入力画像データの周期の(1/(変換比
のJ倍))倍程度である液晶表示装置に適用することで、画質を向上することができる。
次に、第2のステップにおける手順によって決められる駆動方法の別の例について説明す
る。
第2のステップにおける手順1において、元画像の明るさを複数のサブ画像に分配する方
法のうち、ガンマ補完法が選択された場合、駆動方法は次のようになる。
第i(iは正の整数)の画像データと、第i+1の画像データと、が、一定の周期Tで順
次用意され、前記周期Tは、J(Jは2以上の整数)個のサブ画像表示期間に分割され、
前記第iの画像データは、複数の画素にそれぞれ固有の明るさLを持たせることができる
データであり、第j(jは1以上J以下の整数)のサブ画像は、それぞれ固有の明るさL
を持つ画素が複数並置されることによって構成され、第jのサブ画像表示期間Tだけ
表示される画像であり、前記L、前記T、前記L、前記T、を、サブ画像分配条件を
満たす表示装置の駆動方法であって、それぞれのサブ画像において、階調に対する明るさ
の変化の特性を、線形からずらし、線形から明るい方へずらした明るさの量の合計と、線
形から暗い方へずらした明るさの量の合計が、全ての階調において概等しいことを特徴と
する。ここで、一定の周期Tで順次用意される画像データとしては、第1のステップにお
いて作成された元画像データを用いることができる。すなわち、第1のステップの説明で
挙げた全ての表示パターンを、上記駆動方法と組み合わせることができる。
なお、上記の駆動方法は、第1のステップにおいて用いた様々なnおよびmについて、そ
れぞれ組み合わせて実施できることは明らかである。
そして、第2のステップにおける手順2において、サブ画像の数Jが2と決定され、手順
3において、T=T=T/2と決定された場合、上記駆動方法は、図75に示すよう
なものとなる。
図75に示す駆動方法(様々なnおよびmにおける表示タイミング)の特徴および利点は
既に述べたので、ここでは詳細な説明は省略するが、第2のステップにおける手順1にお
いて、元画像の明るさを複数のサブ画像に分配する方法のうち、ガンマ補完法が選択され
た場合においても同様な利点を有するのは明らかである。たとえば、第1のステップにお
ける補間画像が動き補償によって求められた中間画像である場合は、動画の動きを滑らか
にすることができるため、動画の品質を顕著に向上させることが可能である。さらに、表
示フレームレートが大きい場合は、動画の品質を向上でき、表示フレームレートが小さい
場合は、消費電力および製造コストを低減できる。さらに、表示装置がアクティブマトリ
クス方式の液晶表示装置である場合は、ダイナミックキャパシタンスによる書き込み電圧
不足の問題が回避できるため、動画の尾引き、残像等の障害に対し特に顕著な画質改善効
果をもたらす。さらに、交流駆動によって現れるフリッカを、人間の目に知覚されない程
度に低減することができる。
第2のステップの手順1において、元画像の明るさを複数のサブ画像に分配する方法のう
ち、ガンマ補完法が選択されることによる特徴的な利点としては、動き補償によって中間
画像を作成する回路の動作を停止または当該回路自体を装置から省略することができるた
め、消費電力および装置の製造コストを低減することができることである。さらに、画像
データに含まれる階調値によらずに擬似的にインパルス型の表示方法とすることができる
ため、動画の品質を向上できる。さらに、画像データを直接ガンマ変換することによって
サブ画像を求めてもよい。この場合は、動画の動きの大きさなどによって、様々にガンマ
値を制御できる利点を有する。さらに、画像データは直接ガンマ変換せず、デジタルアナ
ログ変換回路(DAC)の参照電圧を変えることによって、ガンマ値を変化させたサブ画
像を求める構成であってもよい。この場合は、画像データを直接ガンマ変換することがな
いので、ガンマ変換を行なう回路を停止または当該回路自体を装置から省略することがで
きるため、消費電力および装置の製造コストを低減することができる。さらに、ガンマ補
完法においては、階調に対するそれぞれのサブ画像の明るさLの変化がガンマ曲線にし
たがっているため、それぞれのサブ画像がそれ自体で階調を滑らかに表示でき、最終的に
人間の目で知覚される画像の品質も向上するという利点を有する。
なお、ここでは、手順2においてサブ画像の数Jが2と決定され、手順3においてT
=T/2と決定された場合について説明したが、これに限定されないのは明らかであ
る。
たとえば、第2のステップにおける手順3において、T<Tと決定された場合は、第
1のサブ画像をより明るく、第2のサブ画像をより暗くすることができる。さらに、第2
のステップにおける手順3において、T>Tと決定された場合は、第1のサブ画像を
より暗く、第2のサブ画像をより明るくすることができる。こうすることで、元画像をき
ちんと人間の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にす
ることもできるため、動画の品質を向上できる。なお、上記の駆動方法のように、手順1
において、元画像の明るさを複数のサブ画像に分配する方法のうち、ガンマ法が選択され
た場合は、サブ画像の明るさを変化させる場合に、ガンマ値を変化させてもよい。すなわ
ち、第2のサブ画像の表示タイミングにしたがって、ガンマ値を決めてもよい。こうする
ことで、画像全体の明るさを変化させる回路を停止または当該回路自体を装置から省略す
ることができるため、消費電力および装置の製造コストを低減することができる。
さらに、手順2において、サブ画像の数Jが2ではなく、それ以外の値に決定されてもよ
いことは明らかである。その場合の利点は既に述べたので、ここでは詳細な説明は省略す
るが、第2のステップにおける手順1において、元画像の明るさを複数のサブ画像に分配
する方法のうち、時分割階調制御法が選択された場合においても同様な利点を有するのは
明らかである。たとえば、液晶素子の応答時間が入力画像データの周期の(1/(変換比
のJ倍))倍程度である液晶表示装置に適用することで、画質を向上することができる。
次に、第2のステップにおける手順によって決められる駆動方法の別の例について、詳細
に説明する。
第2のステップにおける手順1において、動き補償によって求めた中間画像をサブ画像と
して用いる方法が選択され、第2のステップにおける手順2において、サブ画像の数が2
と決定され、第2のステップにおける手順3において、T1=T2=T/2と決定された
場合は、第2のステップにおける手順によって決められる駆動方法は、次のようになる。
第i(iは正の整数)の画像データと、第i+1の画像データと、が、一定の周期Tで順
次用意され、第k(kは正の整数)の画像と、第k+1の画像と、第k+2の画像と、を
、元画像データの周期の1/2倍の間隔で順次表示する表示装置の駆動方法であって、前
記第kの画像は、前記第iの画像データにしたがって表示され、前記第k+1の画像は、
前記第iの画像データから前記第i+1の画像データまでの動きを1/2倍した動きに相
当する画像データにしたがって表示され、前記第k+2の画像は、前記第i+1の画像デ
ータにしたがって表示されることを特徴とする。ここで、一定の周期Tで順次用意される
画像データとしては、第1のステップにおいて作成された元画像データを用いることがで
きる。すなわち、第1のステップの説明で挙げた全ての表示パターンを、上記駆動方法と
組み合わせることができる。
なお、上記の駆動方法は、第1のステップにおいて用いた様々なnおよびmについて、そ
れぞれ組み合わせて実施できることは明らかである。
第2のステップにおける手順1において、動き補償によって求めた中間画像をサブ画像と
して用いる方法が選択されることによる特徴的な利点は、第1のステップにおける手順に
おいて、動き補償によって求めた中間画像を補間画像とする場合に、第1のステップにお
いて用いた中間画像を求める方法が、第2のステップでもそのままの方法で用いることが
できる点である。すなわち、動き補償によって中間画像を求める回路を、第1のステップ
だけではなく、第2のステップでも利用することができるので、回路を有効に利用できる
ようになり、処理効率を向上できる。また、画像の動きをさらに滑らかにすることができ
るため、動画の品質をさらに向上させることができる。
なお、ここでは、手順2においてサブ画像の数Jが2と決定され、手順3においてT
=T/2と決定された場合について説明したが、これに限定されないのは明らかであ
る。
たとえば、第2のステップにおける手順3において、T<Tと決定された場合は、第
1のサブ画像をより明るく、第2のサブ画像をより暗くすることができる。さらに、第2
のステップにおける手順3において、T>Tと決定された場合は、第1のサブ画像を
より暗く、第2のサブ画像をより明るくすることができる。こうすることで、元画像をき
ちんと人間の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にす
ることもできるため、動画の品質を向上できる。こうすることで、元画像をきちんと人間
の目に知覚させることができると同時に、表示を擬似的にインパルス駆動にすることもで
きるため、動画の品質を向上できる。なお、上記の駆動方法のように、手順2において、
動き補償によって求めた中間画像をサブ画像として用いる方法が選択された場合は、サブ
画像の明るさを変化させなくてもよい。なぜならば、中間状態の画像はそれ自体で画像と
して完結しているため、第2のサブ画像の表示タイミングが変化しても、人間の目に知覚
される画像としては変化しないためである。この場合は、画像全体の明るさを変化させる
回路を停止または当該回路自体を装置から省略することができるため、消費電力および装
置の製造コストを低減することができる。
さらに、手順2において、サブ画像の数Jが2ではなく、それ以外の値に決定されてもよ
いことは明らかである。その場合の利点は既に述べたので、ここでは詳細な説明は省略す
るが、第2のステップにおける手順1において、動き補償によって求めた中間画像をサブ
画像として用いる方法が選択された場合においても同様な利点を有するのは明らかである
。たとえば、液晶素子の応答時間が入力画像データの周期の(1/(変換比のJ倍))倍
程度である液晶表示装置に適用することで、画質を向上することができる。
次に、図77を参照して、入力フレームレートと表示フレームレートが異なる場合の、フ
レームレート変換方法の具体例について説明する。図77(A)乃至(C)に示す方法に
おいては、画像上の円形の領域がフレームによって位置が変化する領域であり、画像上の
三角形の領域がフレームによって位置がほぼ変化しない領域であるとしている。ただし、
これは説明のための例であり、表示される画像はこれに限定されない。図77(A)乃至
(C)の方法は、様々な画像に対して適用することができる。
図77(A)は、表示フレームレートが入力フレームレートの2倍(変換比が2)である
場合を表している。変換比が2である場合は、変換比が2より小さい場合よりも動画の品
質を向上できるという利点を有する。さらに、変換比が2である場合は、変換比が2より
大きい場合よりも消費電力および製造コストを低減できるという利点を有する。図77(
A)は、横軸を時間として、表示される画像の時間的な変化の様子を、模式的に表したも
のである。ここで、注目している画像のことを、第pの画像(pは正の整数)と表記する
こととする。そして、注目している画像の次に表示される画像を、第(p+1)の画像、
注目している画像の前に表示される画像を、第(p―1)の画像、というように、注目し
ている画像からどれだけ離れて表示されるかということを、便宜的に表記することとする
。そして、画像180701は第pの画像、画像180702は第(p+1)の画像、画
像180703は第(p+2)の画像、画像180704は第(p+3)の画像、画像1
80705は第(p+4)の画像であるとする。期間Tinは、入力画像データの周期を
表している。なお、図77(A)は変換比が2である場合を表しているため、期間Tin
は、第pの画像が表示されてから第(p+1)の画像が表示されるまで期間の2倍の長さ
となる。
ここで、第(p+1)の画像180702は、第pの画像180701から第(p+2)
の画像180703までの画像の変化量を検出することで、第pの画像180701およ
び第(p+2)の画像180703の中間状態となるように作成された画像であってもよ
い。図77(A)では、フレームによって位置が変化する領域(円形の領域)と、フレー
ムによって位置がほぼ変化しない領域(三角形の領域)と、によって、中間状態の画像の
様子を表している。すなわち、第(p+1)の画像180702における円形の領域の位
置は、第pの画像180701における位置と、第(p+2)の画像180703におけ
る位置の中間の位置としている。つまり、第(p+1)の画像180702は、動き補償
を行なって画像データを補間したものである。このように、画像上で動きのある物体に対
して動き補償を行い、画像データを補間することによって、なめらかな表示を行なうこと
ができる。
さらに、第(p+1)の画像180702は、第pの画像180701および第(p+2
)の画像180703の中間状態となるように作成された上で、画像の輝度を一定の規則
で制御した画像であってもよい。一定の規則とは、たとえば、図77(A)のように、第
pの画像180701の代表的な輝度をL、第(p+1)の画像180702の代表的な
輝度をLcとしたとき、LとLcで、L>Lcという関係があってもよい。望ましくは、
0.1L<Lc<0.8Lという関係があってもよい。さらに望ましくは、0.2L<L
c<0.5Lという関係があってもよい。または、逆にLとLcで、L<Lcという関係
があってもよい。望ましくは、0.1Lc<L<0.8Lcという関係があってもよい。
さらに望ましくは、0.2Lc<L<0.5Lcという関係があってもよい。このように
することで、表示を擬似的にインパルス型とすることができるため、目の残像を抑えるこ
とができる。
なお、画像の代表的な輝度については、後に図78を参照して詳しく述べる。
このように、動画ボケに対する2つの異なる原因(画像の動きがなめらかではないこと、
および目の残像)を同時に解決することによって、動画ボケを大幅に低減することができ
る。
さらに、第(p+3)の画像180704についても、第(p+2)の画像180703
および第(p+4)の画像180705から同様な方法を用いて作成されてもよい。すな
わち、第(p+3)の画像180704は、第(p+2)の画像180703から第(p
+4)の画像180705までの画像の変化量を検出することで、第(p+2)の画像1
80703および第(p+4)の画像180705の中間状態となるように作成された画
像であって、さらに、画像の輝度を一定の規則で制御した画像であってもよい。
図77(B)は、表示フレームレートが、入力フレームレートの3倍(変換比が3)であ
る場合を表している。図77(B)は、横軸を時間として、表示される画像の時間的な変
化の様子を、模式的に表したものである。画像180711は第pの画像、画像1807
12は第(p+1)の画像、画像180713は第(p+2)の画像、画像180714
は第(p+3)の画像、画像180715は第(p+4)の画像、画像180716は第
(p+5)の画像、画像180717は第(p+6)の画像であるとする。期間Tinは
、入力画像データの周期を表している。なお、図77(B)は変換比が3である場合を表
しているため、期間Tinは、第pの画像が表示されてから第(p+1)の画像が表示さ
れるまで期間の3倍の長さとなる。
ここで、第(p+1)の画像180712および第(p+2)の画像180713は、第
pの画像180711から第(p+3)の画像180714までの画像の変化量を検出す
ることで、第pの画像180711および第(p+3)の画像180714の中間状態と
なるように作成された画像であってもよい。図77(B)では、フレームによって位置が
変化する領域(円形の領域)と、フレームによって位置がほぼ変化しない領域(三角形の
領域)と、によって、中間状態の画像の様子を表している。すなわち、第(p+1)の画
像180712および第(p+2)の画像180713における円形の領域の位置は、第
pの画像180711における位置と、第(p+3)の画像180714における位置の
中間の位置としている。具体的には、第pの画像180711および第(p+3)の画像
180714から検出した、円形の領域が移動する量をXとしたとき、第(p+1)の画
像180712における円形の領域の位置は、第pの画像180711における位置から
、(1/3)X程度変位した位置であっても良い。さらに、第(p+2)の画像1807
13における円形の領域の位置は、第pの画像180711における位置から、(2/3
)X程度変位した位置であっても良い。つまり、第(p+1)の画像180712および
第(p+2)の画像180713は、動き補償を行なって画像データを補間したものであ
る。このように、画像上で動きのある物体に対して動き補償を行い、画像データを補間す
ることにより、なめらかな表示を行なうことができる。
さらに、第(p+1)の画像180712および第(p+2)の画像180713は、第
pの画像180711および第(p+3)の画像180714の中間状態となるように作
成された上で、画像の輝度を一定の規則で制御した画像であってもよい。一定の規則とは
、たとえば、図77(B)のように、第pの画像180711の代表的な輝度をL、第(
p+1)の画像180712の代表的な輝度をLc1、第(p+2)の画像180713
の代表的な輝度をLc2としたとき、L、Lc1、Lc2において、L>Lc1またはL
>Lc2またはLc1=Lc2という関係があってもよい。望ましくは、0.1L<Lc
1=Lc2<0.8Lという関係があってもよい。さらに望ましくは、0.2L<Lc=
Lc2<0.5Lという関係があってもよい。または、逆にL、Lc1、Lc2において
、L<Lc1またはL<Lc2またはLc1=Lc2という関係があってもよい。望まし
くは、0.1Lc1=0.1Lc2<L<0.8Lc1=0.8Lc2という関係があっ
てもよい。さらに望ましくは、0.2Lc1=0.2Lc2<L<0.5Lc1=0.5
Lc2という関係があってもよい。このようにすることで、表示を擬似的にインパルス型
とすることができるため、目の残像を抑えることができる。または、輝度を変化させる画
像が交互に現れるようにしてもよい。こうすることで、輝度が変化する周期を短くするこ
とができるので、フリッカを低減することができる。
このように、動画ボケに対する2つの異なる原因(画像の動きがなめらかではないこと、
および目の残像)を同時に解決することによって、動画ボケを大幅に低減することができ
る。
さらに、第(p+4)の画像180715および第(p+5)の画像180716につい
ても、第(p+3)の画像180714および第(p+6)の画像180717から同様
な方法を用いて作成されてもよい。すなわち、第(p+4)の画像180715および第
(p+5)の画像180716は、第(p+3)の画像180714から第(p+6)の
画像180717までの画像の変化量を検出することで、第(p+3)の画像18071
4および第(p+6)の画像180717の中間状態となるように作成された画像であっ
て、さらに、画像の輝度を一定の規則で制御した画像であってもよい。
なお、図77(B)の方法を用いると、表示フレームレートが大きいので、画像の動きが
目の動きによく追従できるようになり、画像の動きをなめらかに表示することができるた
め、動画ボケを大幅に低減することができる。
図77(C)は、表示フレームレートが、入力フレームレートの1.5倍(変換比1.5
)である場合を表している。図77(C)は、横軸を時間として、表示される画像の時間
的な変化の様子を、模式的に表したものである。画像180721は第pの画像、画像1
80722は第(p+1)の画像、画像180723は第(p+2)の画像、画像180
724は第(p+3)の画像であるとする。なお、実際には表示されなくてもよいが、画
像180725は入力画像データであり、第(p+1)の画像180722および第(p
+2)の画像180723が作成されるために用いられていてもよい。期間Tinは、入
力画像データの周期を表している。なお、図77(C)は変換比が1.5である場合を表
しているため、期間Tinは、第pの画像が表示されてから第(p+1)の画像が表示さ
れるまで期間の1.5倍の長さとなる。
ここで、第(p+1)の画像180722および第(p+2)の画像180723は、第
pの画像180721から画像180725を経由して第(p+3)の画像180724
までの画像の変化量を検出することで、第pの画像180721および第(p+3)の画
像180724の中間状態となるように作成された画像であってもよい。図77(C)で
は、フレームによって位置が変化する領域(円形の領域)と、フレームによって位置がほ
ぼ変化しない領域(三角形の領域)と、によって、中間状態の画像の様子を表している。
すなわち、第(p+1)の画像180722および第(p+2)の画像180723にお
ける円形の領域の位置は、第pの画像180721における位置と、第(p+3)の画像
180724における位置の中間の位置としている。つまり、第(p+1)の画像180
722および第(p+2)の画像180723は、動き補償を行なって画像データを補間
したものである。このように、画像上で動きのある物体に対して動き補償を行い、画像デ
ータを補間することにより、なめらかな表示を行なうことができる。
さらに、第(p+1)の画像180722および第(p+2)の画像180723は、第
pの画像180721および第(p+3)の画像180724の中間状態となるように作
成された上で、画像の輝度を一定の規則で制御した画像であってもよい。一定の規則とは
、たとえば、図77(C)のように、第pの画像180721の代表的な輝度をL、第(
p+1)の画像180722の代表的な輝度をLc1、第(p+2)の画像180723
の代表的な輝度をLc2としたとき、L、Lc1、Lc2において、L>Lc1またはL
>Lc2またはLc1=Lc2という関係があってもよい。望ましくは、0.1L<Lc
1=Lc2<0.8Lという関係があってもよい。さらに望ましくは、0.2L<Lc=
Lc2<0.5Lという関係があってもよい。または、逆にL、Lc1、Lc2において
、L<Lc1またはL<Lc2またはLc1=Lc2という関係があってもよい。望まし
くは、0.1Lc1=0.1Lc2<L<0.8Lc1=0.8Lc2という関係があっ
てもよい。さらに望ましくは、0.2Lc1=0.2Lc2<L<0.5Lc1=0.5
Lc2という関係があってもよい。このようにすることで、表示を擬似的にインパルス型
とすることができるため、目の残像を抑えることができる。または、輝度を変化させる画
像が交互に現れるようにしてもよい。こうすることで、輝度が変化する周期を短くするこ
とができるので、フリッカを低減することができる。
このように、動画ボケに対する2つの異なる原因(画像の動きがなめらかではないこと、
および目の残像)を同時に解決することによって、動画ボケを大幅に低減することができ
る。
なお、図77(C)の方法を用いると、表示フレームレートが小さいので、表示装置に信
号を書き込む時間を長くすることができる。そのため、表示装置のクロック周波数を小さ
くできるので、消費電力を低減することができる。また、動き補償を行なう処理速度を遅
くできるので、消費電力を低減することができる。
次に、図78を参照して、画像の代表的な輝度について説明する。図78(A)乃至(D
)に示す図は、横軸を時間として、表示される画像の時間的な変化の様子を、模式的に表
したものである。図78(E)は、ある領域内の画像の輝度を測定する方法の一例である
画像の輝度を測定する方法としては、画像を構成するそれぞれの画素に対し、個別に輝度
を測定する方法がある。この方法を用いると、画像の細部まで厳密に輝度を測定すること
ができる。
ただし、画像を構成するそれぞれの画素に対し、個別に輝度を測定する方法は、非常に労
力を要するため、別の方法を用いてもよい。画像の輝度を測定する別の方法としては、画
像内のある領域に注目し、その領域の平均的な輝度を測定する方法がある。この方法によ
って、簡易に画像の輝度を測定することができる。本実施の形態においては、画像内のあ
る領域の平均的な輝度を測定する方法によって求めた輝度を、便宜的に、画像の代表的な
輝度と呼ぶこととする。
そして、画像の代表的な輝度を求めるために、画像内のどの領域に注目するかという点に
ついて、以下で説明する。
図78(A)は、画像の変化に対し、位置がほぼ変化しない領域(三角形の領域)の輝度
を、画像の代表的な輝度とする方法の例を表している。期間Tinは入力画像データの周
期、画像180801は第pの画像、画像180802は第(p+1)の画像、画像18
0803は第(p+2)の画像、第1の領域180804は第pの画像180801にお
ける輝度測定領域、第2の領域180805は第(p+1)の画像180802における
輝度測定領域、第3の領域180806は第(p+2)の画像180803における輝度
測定領域を、それぞれ表している。ここで、第1乃至第3の領域は、装置内の空間的な位
置としては、概同じであるとしてよい。つまり、第1乃至第3の領域で画像の代表的な輝
度を測定することによって、画像の代表的な輝度の時間変化を求めることができる。
画像の代表的な輝度を測定することで、表示が擬似的にインパルス型となっているかどう
かを判断することができる。たとえば、第1の領域180804で測定される輝度をL、
第2の領域180805で測定される輝度をLcとしたとき、Lc<Lであれば、表示は
擬似的にインパルス型であるといえる。このようなときに、動画の品質は向上していると
いえる。
なお、輝度測定領域において、時間の変化に対する画像の代表的な輝度の変化量(相対輝
度)が、次のような範囲であると、画質を向上することができる。相対輝度としては、た
とえば、第1の領域180804と第2の領域180805、第2の領域180805と
第3の領域180806、第1の領域180804と第3の領域180806のそれぞれ
に対し、大きい方の輝度に対する小さい方の輝度の割合とすることができる。つまり、時
間の変化に対する画像の代表的な輝度の変化量が0であるとき、相対輝度は100%とな
る。そして、相対輝度が80%以下であれば、動画の品質を向上できる。特に、相対輝度
が50%以下であれば、動画の品質を顕著に向上できる。さらに、相対輝度が10%以上
であれば、消費電力を低減し、かつフリッカを抑えることができる。特に、相対輝度が2
0%以上であれば、消費電力およびフリッカを顕著に低減することができる。すなわち、
相対輝度が10%以上80%以下であれば、動画の品質を向上させ、かつ、消費電力およ
びフリッカを低減することができる。さらに、相対輝度が20%以上50%以下であれば
、動画の品質を顕著に向上させ、かつ、消費電力およびフリッカを顕著に低減することが
できる。
図78(B)は、タイル状に分割された領域の輝度を測定し、その平均値を画像の代表的
な輝度とする方法の例を表している。期間Tinは入力画像データの周期、画像1808
11は第pの画像、画像180812は第(p+1)の画像、画像180813は第(p
+2)の画像、第1の領域180814は第pの画像180811における輝度測定領域
、第2の領域180815は第(p+1)の画像180812における輝度測定領域、第
3の領域180816は第(p+2)の画像180813における輝度測定領域を、それ
ぞれ表している。ここで、第1乃至第3の領域は、装置内の空間的な位置としては、概同
じであるとしてよい。つまり、第1乃至第3の領域で画像の代表的な輝度を測定すること
によって、画像の代表的な輝度の時間変化を求めることができる。
画像の代表的な輝度を測定することで、表示が擬似的にインパルス型となっているかどう
かを判断することができる。たとえば、第1の領域180814で測定される輝度の全て
の領域における平均値をL、第2の領域180815で測定される輝度の全ての領域にお
ける平均値をLcとしたとき、Lc<Lであれば、表示は擬似的にインパルス型であると
いえる。このようなときに、動画の品質は向上しているといえる。
なお、輝度測定領域において、時間の変化に対する画像の代表的な輝度の変化量(相対輝
度)が、次のような範囲であると、画質を向上することができる。相対輝度としては、た
とえば、第1の領域180814と第2の領域180815、第2の領域180815と
第3の領域180816、第1の領域180814と第3の領域180816のそれぞれ
に対し、大きい方の輝度に対する小さい方の輝度の割合とすることができる。つまり、時
間の変化に対する画像の代表的な輝度の変化量が0であるとき、相対輝度は100%とな
る。そして、相対輝度が80%以下であれば、動画の品質を向上できる。特に、相対輝度
が50%以下であれば、動画の品質を顕著に向上できる。さらに、相対輝度が10%以上
であれば、消費電力を低減し、かつフリッカを抑えることができる。特に、相対輝度が2
0%以上であれば、消費電力およびフリッカを顕著に低減することができる。すなわち、
相対輝度が10%以上80%以下であれば、動画の品質を向上させ、かつ、消費電力およ
びフリッカを低減することができる。さらに、相対輝度が20%以上50%以下であれば
、動画の品質を顕著に向上させ、かつ、消費電力およびフリッカを顕著に低減することが
できる。
図78(C)は、画像の中央の領域の輝度を測定し、その平均値を画像の代表的な輝度と
する方法の例を表している。期間Tinは入力画像データの周期、画像180821は第
pの画像、画像180822は第(p+1)の画像、画像180823は第(p+2)の
画像、第1の領域180824は第pの画像180821における輝度測定領域、第2の
領域180825は第(p+1)の画像180822における輝度測定領域、第3の領域
180826は第(p+2)の画像180823における輝度測定領域を、それぞれ表し
ている。
画像の代表的な輝度を測定することで、表示が擬似的にインパルス型となっているかどう
かを判断することができる。たとえば、第1の領域180824で測定される輝度をL、
第2の領域180825で測定される輝度をLcとしたとき、Lc<Lであれば、表示は
擬似的にインパルス型であるといえる。このようなときに、動画の品質は向上していると
いえる。
なお、輝度測定領域において、時間の変化に対する画像の代表的な輝度の変化量(相対輝
度)が、次のような範囲であると、画質を向上することができる。相対輝度としては、た
とえば、第1の領域180824と第2の領域180825、第2の領域180825と
第3の領域180826、第1の領域180824と第3の領域180826のそれぞれ
に対し、大きい方の輝度に対する小さい方の輝度の割合とすることができる。つまり、時
間の変化に対する画像の代表的な輝度の変化量が0であるとき、相対輝度は100%とな
る。そして、相対輝度が80%以下であれば、動画の品質を向上できる。特に、相対輝度
が50%以下であれば、動画の品質を顕著に向上できる。さらに、相対輝度が10%以上
であれば、消費電力を低減し、かつフリッカを抑えることができる。特に、相対輝度が2
0%以上であれば、消費電力およびフリッカを顕著に低減することができる。すなわち、
相対輝度が10%以上80%以下であれば、動画の品質を向上させ、かつ、消費電力およ
びフリッカを低減することができる。さらに、相対輝度が20%以上50%以下であれば
、動画の品質を顕著に向上させ、かつ、消費電力およびフリッカを顕著に低減することが
できる。
図78(D)は、画像全体からサンプリングした複数の点の輝度を測定し、その平均値を
画像の代表的な輝度とする方法の例を表している。期間Tinは入力画像データの周期、
画像180831は第pの画像、画像180832は第(p+1)の画像、画像1808
33は第(p+2)の画像、第1の領域180834は第pの画像180831における
輝度測定領域、第2の領域180835は第(p+1)の画像180832における輝度
測定領域、第3の領域180836は第(p+2)の画像180833における輝度測定
領域を、それぞれ表している。
画像の代表的な輝度を測定することで、表示が擬似的にインパルス型となっているかどう
かを判断することができる。たとえば、第1の領域180834で測定される輝度の全て
の領域における平均値をL、第2の領域180835で測定される輝度の全ての領域にお
ける平均値をLcとしたとき、Lc<Lであれば、表示は擬似的にインパルス型であると
いえる。このようなときに、動画の品質は向上しているといえる。
なお、輝度測定領域において、時間の変化に対する画像の代表的な輝度の変化量(相対輝
度)が、次のような範囲であると、画質を向上することができる。相対輝度としては、た
とえば、第1の領域180834と第2の領域180835、第2の領域180835と
第3の領域180836、第1の領域180834と第3の領域180836のそれぞれ
に対し、大きい方の輝度に対する小さい方の輝度の割合とすることができる。つまり、時
間の変化に対する画像の代表的な輝度の変化量が0であるとき、相対輝度は100%とな
る。そして、相対輝度が80%以下であれば、動画の品質を向上できる。特に、相対輝度
が50%以下であれば、動画の品質を顕著に向上できる。さらに、相対輝度が10%以上
であれば、消費電力を低減し、かつフリッカを抑えることができる。特に、相対輝度が2
0%以上であれば、消費電力およびフリッカを顕著に低減することができる。すなわち、
相対輝度が10%以上80%以下であれば、動画の品質を向上させ、かつ、消費電力およ
びフリッカを低減することができる。さらに、相対輝度が20%以上50%以下であれば
、動画の品質を顕著に向上させ、かつ、消費電力およびフリッカを顕著に低減することが
できる。
図78(E)は、図78(A)乃至(D)に示す図における、輝度測定領域内の測定方法
を示した図である。領域180841は注目している輝度測定領域、点180842は輝
度測定領域180841内の輝度測定点である。時間分解能の高い輝度計測機器は、その
測定対象範囲が小さい場合があるため、領域180841が大きい場合は、領域全てを測
定するのではなく、図78(E)のように、領域180841内を点状で偏り無く、複数
の点で測定し、その平均値をもって領域180841の輝度であるとしてもよい。
なお、画像がR、G、Bの3原色の組み合わせを持つ場合は、測定される輝度は、R、G
、Bを合わせた輝度であってもよいし、RおよびGを合わせた輝度、GおよびBを合わせ
た輝度、BおよびRを合わせた輝度であってもよいし、R、G、Bそれぞれの輝度であっ
てもよい。
次に、入力画像データに含まれる画像の動きを検出し、中間状態の画像を作成する方法、
および入力画像データに含まれる画像の動き等に従って駆動方法を制御する方法について
説明する。
図79を参照して、入力画像データに含まれる画像の動きを検出し、中間状態の画像を作
成する方法の例について説明する。図79(A)は、表示フレームレートが、入力フレー
ムレートの2倍(変換比が2)である場合を表したものである。図79(A)は、横軸を
時間として、画像の動きを検出する方法を、模式的に表したものである。期間Tinは入
力画像データの周期、画像180901は第pの画像、画像180902は第(p+1)
の画像、画像180903は第(p+2)の画像を、それぞれ表している。また、画像中
に、時間に依存しない領域として、第1の領域180904、第2の領域180905お
よび第3の領域180906を設ける。
まず、第(p+2)の画像180903においては、画像をタイル状の複数の領域に分割
し、そのうちの1つの領域である第3の領域180906内の画像データに着目する。
次に、第pの画像180901において、第3の領域180906を中心とした第3の領
域180906よりも大きな範囲に着目する。ここで、第3の領域180906を中心と
した第3の領域180906よりも大きな範囲は、データ検索範囲である。データ検索範
囲は、水平方向(X方向)の範囲を180907、垂直方向(Y方向)の範囲を1809
08とする。なお、データ検索範囲の水平方向の範囲180907および垂直方向の範囲
180908は、第3の領域180906の水平方向の範囲および垂直方向の範囲を、そ
れぞれ15画素分程度拡大した範囲であってもよい。
そして、データ検索範囲内において、前記第3の領域180906内の画像データと最も
類似した画像データを持つ領域を検索する。検索方法は、最小二乗法などを用いることが
できる。検索の結果、最も類似した画像データを持つ領域として、第1の領域18090
4が導出されたとする。
次に、導出された第1の領域180904と、第3の領域180906との位置の違いを
表す量として、ベクトル180909を導出する。なお、ベクトル180909を、動き
ベクトルと呼ぶことにする。
そして、第(p+1)の画像180902においては、動きベクトル180909から求
めたベクトル180910と、第(p+2)の画像180903における第3の領域18
0906内の画像データと、第pの画像180901における第1の領域180904内
の画像データと、によって、第2の領域180905を形成する。
ここで、動きベクトル180909から求めたベクトル180910を変位ベクトルと呼
ぶことにする。変位ベクトル180910は、第2の領域180905を形成する位置を
決める役割を持つ。第2の領域180905は、第3の領域180906から変位ベクト
ル180910だけ離れた位置に形成される。なお、変位ベクトル180910は、動き
ベクトル180909に係数(1/2)をかけた量であってもよい。
第(p+1)の画像180902における第2の領域180905内の画像データは、第
(p+2)の画像180903における第3の領域180906内の画像データと、第p
の画像180901における第1の領域180904内の画像データによって決められる
としてもよい。たとえば、第(p+1)の画像180902における第2の領域1809
05内の画像データは、第(p+2)の画像180903における第3の領域18090
6内の画像データと、第pの画像180901における第1の領域180904内の画像
データの平均値であってもよい。
このようにして、第(p+2)の画像180903における第3の領域180906に対
応する、第(p+1)の画像180902における第2の領域180905を形成するこ
とができる。なお、以上の処理を、第(p+2)の画像180903における他の領域に
も行なうことで、第(p+2)の画像180903と第pの画像180901の中間状態
となる、第(p+1)の画像180902を形成することができる。
図79(B)は、表示フレームレートが、入力フレームレートの3倍(変換比が3)であ
る場合を表したものである。図79(B)は、横軸を時間として、画像の動きを検出する
方法を、模式的に表したものである。期間Tinは入力画像データの周期、画像1809
11は第pの画像、画像180912は第(p+1)の画像、画像180913は第(p
+2)の画像、画像180914は第(p+3)の画像を、それぞれ表している。また、
画像中に、時間に依存しない領域として、第1の領域180915、第2の領域1809
16、第3の領域180917および第4の領域180918を設ける。
まず、第(p+3)の画像180914においては、画像をタイル状の複数の領域に分割
し、そのうちの1つの領域である第4の領域180918内の画像データに着目する。
次に、第pの画像180911において、第4の領域180918を中心とした第4の領
域180918よりも大きな範囲に着目する。ここで、第4の領域180918を中心と
した第4の領域180918よりも大きな範囲は、データ検索範囲である。データ検索範
囲は、水平方向(X方向)の範囲を180919、垂直方向(Y方向)の範囲を1809
20とする。なお、データ検索範囲の水平方向の範囲180919および垂直方向の範囲
180920は、第4の領域180918の水平方向の範囲および垂直方向の範囲を、そ
れぞれ15画素分程度拡大した範囲であってもよい。
そして、データ検索範囲内において、前記第4の領域180918内の画像データと最も
類似した画像データを持つ領域を検索する。検索方法は、最小二乗法などを用いることが
できる。検索の結果、最も類似した画像データを持つ領域として、第1の領域18091
5が導出されたとする。
次に、導出された第1の領域180915と、第4の領域180918との位置の違いを
表す量として、ベクトル180921を導出する。なお、ベクトル180921を、動き
ベクトルと呼ぶことにする。
そして、第(p+1)の画像180912および、第(p+2)の画像180913にお
いては、動きベクトル180921から求めたベクトル180922および180923
と、第(p+3)の画像180915における第4の領域180918内の画像データと
、第pの画像180911における第1の領域180915内の画像データと、によって
、第2の領域180916および第3の領域180917を形成する。
ここで、動きベクトル180921から求めたベクトル180922を第1の変位ベクト
ルと呼ぶことにする。また、ベクトル180923を第2の変位ベクトルと呼ぶことにす
る。第1の変位ベクトル180922は、第2の領域180916を形成する位置を決め
る役割を持つ。第2の領域180916は、第4の領域180918から第1の変位ベク
トル180922だけ離れた位置に形成される。なお、変位ベクトル180922は、動
きベクトル180921に(1/3)をかけた量であってもよい。また、第2の変位ベク
トル180923は、第3の領域180917を形成する位置を決める役割を持つ。第3
の領域180917は、第4の領域180918から第2の変位ベクトル180923だ
け離れた位置に形成される。なお、変位ベクトル180923は、動きベクトル1809
21に(2/3)をかけた量であってもよい。
第(p+1)の画像180912における第2の領域180916内の画像データは、第
(p+3)の画像180914における第4の領域180918内の画像データと、第p
の画像180911における第1の領域180915内の画像データによって決められる
としてもよい。たとえば、第(p+1)の画像180912における第2の領域1809
16内の画像データは、第(p+3)の画像180914における第4の領域18091
8内の画像データと、第pの画像180911における第1の領域180915内の画像
データの平均値であってもよい。
第(p+2)の画像180913における第3の領域180917内の画像データは、第
(p+3)の画像180914における第4の領域180918内の画像データと、第p
の画像180911における第1の領域180915内の画像データによって決められる
としてもよい。たとえば、第(p+2)の画像180913における第3の領域1809
17内の画像データは、第(p+3)の画像180914における第4の領域18091
8内の画像データと、第pの画像180911における第1の領域180915内の画像
データの平均値であってもよい。
このようにして、第(p+3)の画像180914における第4の領域180918に対
応する、第(p+1)の画像180902における第2の領域180916、および第(
p+2)の画像180913における第3の領域180917を形成することができる。
なお、以上の処理を、第(p+3)の画像180914における他の領域にも行なうこと
で、第(p+3)の画像180914と第pの画像180911の中間状態となる、第(
p+1)の画像180912および第(p+2)の画像180913を形成することがで
きる。
次に、図80を参照して、入力画像データに含まれる画像の動きを検出し、中間状態の画
像を作成する回路の例について説明する。図80(A)は、表示領域に画像を表示するた
めのソースドライバ、ゲートドライバを含む周辺駆動回路と、周辺駆動回路を制御する制
御回路の接続関係を表した図である。図80(B)は、前記制御回路の詳細な回路構成の
一例を表した図である。図80(C)は、前記制御回路に含まれる画像処理回路の詳細な
回路構成の一例を表した図である。図80(D)は、前記制御回路に含まれる画像処理回
路の詳細な回路構成の別の例を表した図である。
図80(A)のように、本実施の形態における装置は、制御回路181011と、ソース
ドライバ181012と、ゲートドライバ181013と、表示領域181014と、を
含んでいてもよい。
なお、制御回路181011、ソースドライバ181012およびゲートドライバ181
013は、表示領域181014が形成されている基板と同一の基板上に形成されていて
もよい。
なお、制御回路181011、ソースドライバ181012およびゲートドライバ181
013は、これらのうち一部が、表示領域181014が形成されている基板と同一の基
板上に形成され、その他の回路は、表示領域181014が形成されている基板とは異な
る基板上に形成されていてもよい。たとえば、ソースドライバ181012およびゲート
ドライバ181013が、表示領域181014が形成されている基板と同一の基板上に
形成され、制御回路181011は異なる基板上に外付けICとして形成されていてもよ
い。同様に、ゲートドライバ181013が、表示領域181014が形成されている基
板と同一の基板上に形成され、その他の回路は異なる基板上に外付けICとして形成され
ていてもよい。同様に、ソースドライバ181012、ゲートドライバ181013およ
び制御回路181011の一部が、表示領域181014が形成されている基板と同一の
基板上に形成され、その他の回路は異なる基板上に外付けICとして形成されていてもよ
い。
制御回路181011は、外部画像信号181000と、水平同期信号181001と、
垂直同期信号181002と、が入力され、画像信号181003と、ソーススタートパ
ルス181004と、ソースクロック181005と、ゲートスタートパルス18100
6と、ゲートクロック181007と、が出力される構成であってもよい。
ソースドライバ181012は、画像信号181003と、ソーススタートパルス181
004と、ソースクロック181005と、が入力され、画像信号181003に従った
電圧または電流を表示領域181014に出力する構成であってもよい。
ゲートドライバ181013は、ゲートスタートパルス181006と、ゲートクロック
181007と、が入力され、ソースドライバ181012から出力される信号を表示領
域181014に書き込むタイミングを指定する信号が出力される構成であってもよい。
外部画像信号181000の周波数と、画像信号181003の周波数が異なっている場
合、ソースドライバ181012およびゲートドライバ181013を駆動するタイミン
グを制御する信号も、入力される水平同期信号181001および垂直同期信号1810
02とは異なる周波数を持つことになる。そのため、画像信号181003の処理に加え
て、ソースドライバ181012およびゲートドライバ181013を駆動するタイミン
グを制御する信号も処理する必要がある。制御回路181011は、そのための機能を持
った回路であってもよい。たとえば、外部画像信号181000の周波数に対して画像信
号181003の周波数が倍であった場合、制御回路181011は、外部画像信号18
1000に含まれる画像信号を補間して倍の周波数の画像信号181003を生成し、か
つ、タイミングを制御する信号も倍の周波数になるように制御する。
また、制御回路181011は、図80(B)のように、画像処理回路181015と、
タイミング発生回路181016と、を含んでいてもよい。
画像処理回路181015は、外部画像信号181000と、周波数制御信号18100
8と、が入力され、画像信号181003が出力される構成であってもよい。
タイミング発生回路181016は、水平同期信号181001と、垂直同期信号181
002と、が入力され、ソーススタートパルス181004と、ソースクロック1810
05と、ゲートスタートパルス181006と、ゲートクロック181007と、周波数
制御信号181008と、が出力される構成であってもよい。なお、タイミング発生回路
181016は、周波数制御信号181008の状態を指定するためのデータを保持する
メモリまたはレジスタ等を含んでいてもよい。また、タイミング発生回路181016は
、外部から周波数制御信号181008の状態を指定する信号が入力される構成であって
もよい。
画像処理回路181015は、図80(C)のように、動き検出回路181020と、第
1のメモリ181021と、第2のメモリ181022と、第3のメモリ181023と
、輝度制御回路181023と、高速処理回路181025と、を含んでいてもよい。
動き検出回路181020は、複数の画像データが入力され、画像の動きが検出され、前
記複数の画像データの中間状態である画像データが出力される構成であってもよい。
第1のメモリ181021は、外部映像信号181000が入力され、前記外部映像信号
181000を一定期間保持しつつ、動き検出回路181020と第2のメモリ1810
22に前記外部映像信号181000を出力する構成であってもよい。
第2のメモリ181022は、第1のメモリ181021から出力された画像データが入
力され、前記画像データを一定期間保持しつつ、動き検出回路181020と高速処理回
路181025に前記画像データを出力する構成であってもよい。
第3のメモリ181023は、動き検出回路181020から出力された画像データが入
力され、前記画像データを一定期間保持しつつ、輝度制御回路181024に前記画像デ
ータを出力する構成であってもよい。
高速処理回路181025は、第2のメモリ181022から出力された画像データと、
輝度制御回路181024から出力された画像データと、周波数制御信号181008と
、が入力され、前記画像データを、画像信号181003として出力する構成であっても
よい。
外部画像信号181000の周波数と、画像信号181003の周波数が異なっている場
合、画像処理回路181015によって、外部画像信号181000に含まれる画像信号
を補間して画像信号181003を生成してもよい。入力された外部画像信号18100
0は、一旦第1のメモリ181021に保持される。そのとき、第2のメモリ18102
2には、1つ前のフレームで入力された画像データが保持されている。動き検出回路18
1020は、第1のメモリ181021および第2のメモリ181022に保持された画
像データを適宜読み込み、両者の画像データの違いから動きベクトルを検出し、さらに、
中間状態の画像データを生成してもよい。生成された中間状態の画像データは、第3のメ
モリ181023によって保持される。
動き検出回路181020が中間状態の画像データを生成しているとき、高速処理回路1
81025は、第2のメモリ181022に保持されている画像データを、画像信号18
1003として出力する。その後、第3のメモリ181023に保持された画像データを
輝度制御回路181024を通じて画像信号181003として出力する。このとき、第
2のメモリ181022および第3のメモリ181023が更新される周波数は外部画像
信号181000の周波数と同じだが、高速処理回路181025を通じて出力される画
像信号181003の周波数は、外部画像信号181000の周波数と異なっていてもよ
い。具体的には、たとえば、画像信号181003の周波数は外部画像信号181000
の周波数の1.5倍、2倍、3倍が挙げられる。しかし、これに限定されるものではなく
、様々な周波数とすることができる。なお、画像信号181003の周波数は、周波数制
御信号181008によって指定されてもよい。
図80(D)に示した画像処理回路181015の構成は、図80(C)に示した画像処
理回路181015の構成に、第4のメモリ181026を加えたものである。このよう
に、第1のメモリ181021から出力された画像データと、第2のメモリ181022
から出力された画像データに加えて、第4のメモリ181026から出力された画像デー
タも動き検出回路181020に出力することで、正確に画像の動きを検出することが可
能になる。
なお、入力される画像データが、データ圧縮等のために、すでに動きベクトルを含んでい
るような場合、たとえばMPEG(Moving Picture Expert Gr
oup)の規格に基づく画像データである場合は、これを用いて中間状態の画像を補間画
像として生成すればよい。このとき、動き検出回路181020に含まれる、動きベクト
ルを生成する部分は不要となる。また、画像信号181023に係るエンコードおよびデ
コード処理も簡単なものとなるため、消費電力を低減できる。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
(実施の形態12)
本実施形態においては、本発明に係る電子機器の例について説明する。
図48は表示パネル900101と、回路基板900111を組み合わせた表示パネルモ
ジュールを示している。表示パネル900101は画素部900102、走査線駆動回路
900103及び信号線駆動回路900104を有している。回路基板900111には
、例えば、コントロール回路900112及び信号分割回路900113などが形成され
ている。表示パネル900101と回路基板900111とは接続配線900114によ
って接続されている。接続配線にはFPC等を用いることができる。
表示パネル900101は、画素部900102と一部の周辺駆動回路(複数の駆動回路
のうち動作周波数の低い駆動回路)を基板上にトランジスタを用いて一体形成し、一部の
周辺駆動回路(複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成
し、そのICチップをCOG(Chip On Glass)などで表示パネル9001
01に実装してもよい。こうすることで、回路基板900111の面積を削減でき、小型
の表示装置を得ることができる。あるいは、そのICチップをTAB(Tape Aut
o Bonding)又はプリント基板を用いて表示パネル900101に実装してもよ
い。こうすることで、表示パネル900101の面積を小さくできるので、額縁サイズの
小さい表示装置を得ることができる。
例えば、消費電力の低減を図るため、ガラス基板上にトランジスタを用いて画素部を形成
し、全ての周辺駆動回路をICチップ上に形成し、そのICチップをCOG又はTABで
表示パネルに実装してもよい。
図48に示した表示パネルモジュールによって、テレビ受像機を完成させることができる
。図49は、テレビ受像機の主要な構成を示すブロック図である。チューナ900201
は映像信号と音声信号を受信する。映像信号は、映像信号増幅回路900202と、映像
信号増幅回路900202から出力される信号を赤、緑、青の各色に対応した色信号に変
換する映像信号処理回路900203と、その映像信号を駆動回路の入力仕様に変換する
ためのコントロール回路900212により処理される。コントロール回路900212
は、走査線側と信号線側にそれぞれ信号を出力する。デジタル駆動する場合には、信号線
側に信号分割回路900213を設け、入力デジタル信号をm個(mは正の整数)に分割
して供給する構成としても良い。
チューナ900201で受信した信号のうち、音声信号は音声信号増幅回路900205
に送られ、その出力は音声信号処理回路900206を経てスピーカー900207に供
給される。制御回路900208は受信局(受信周波数)及び音量の制御情報を入力部9
00209から受け、チューナ900201又は音声信号処理回路900206に信号を
送出する。
図49とは別の形態の表示パネルモジュールを組み込んだテレビ受像器について図50(
A)に示す。図50(A)において、筐体900301内に収められた表示画面9003
02は、表示パネルモジュールで形成される。なお、スピーカー900303、操作スイ
ッチ900304などが適宜備えられていてもよい。
図50(B)に、ワイヤレスでディスプレイのみを持ち運び可能なテレビ受像器を示す。
筐体900312にはバッテリー及び信号受信器が内蔵されており、そのバッテリーで表
示部900313又はスピーカー部900317を駆動させる。バッテリーは充電器90
0310で繰り返し充電が可能となっている。充電器900310は映像信号を送受信す
ることが可能で、その映像信号をディスプレイの信号受信器に送信することができる。筐
体900312は操作キー900316によって制御する。あるいは、図50(B)に示
す装置は、操作キー900316を操作することによって、筐体900312から充電器
900310に信号を送ることが可能である、映像音声双方向通信装置であってもよい。
あるいは、操作キー900316を操作することによって、筐体900312から充電器
900310に信号を送り、さらに充電器900310が送信できる信号を他の電子機器
に受信させることによって、他の電子機器の通信制御も可能である、汎用遠隔制御装置で
あってもよい。本発明を表示部900313に適用することができる。
図51(A)は、表示パネル900401とプリント配線基板900402を組み合わせ
たモジュールを示している。表示パネル900401は、複数の画素が設けられた画素部
900403と、第1の走査線駆動回路900404、第2の走査線駆動回路90040
5と、選択された画素にビデオ信号を供給する信号線駆動回路900406を備えていて
もよい。
プリント配線基板900402には、コントローラ900407、中央処理装置(CPU
)900408、メモリ900409、電源回路900410、音声処理回路90041
1及び送受信回路900412などが備えられている。プリント配線基板900402と
表示パネル900401は、フレキシブル配線基板(FPC)900413により接続さ
れている。フレキシブル配線基板(FPC)900413には、保持容量、バッファ回路
などを設け、電源電圧又は信号にノイズの発生、及び信号の立ち上がり時間の増大を防ぐ
構成としても良い。なお、コントローラ900407、音声処理回路900411、メモ
リ900409、中央処理装置(CPU)900408、電源回路900410などは、
COG(Chip On Glass)方式を用いて表示パネル900401に実装する
こともできる。COG方式により、プリント配線基板900402の規模を縮小すること
ができる。
プリント配線基板900402に備えられたインターフェース(I/F)部900414
を介して、各種制御信号の入出力が行われる。そして、アンテナとの間の信号の送受信を
行うためのアンテナ用ポート900415が、プリント配線基板900402に設けられ
ている。
図51(B)は、図51(A)に示したモジュールのブロック図を示す。このモジュール
は、メモリ900409としてVRAM900416、DRAM900417、フラッシ
ュメモリ900418などが含まれている。VRAM900416にはパネルに表示する
画像のデータが、DRAM900417には画像データ又は音声データが、フラッシュメ
モリには各種プログラムが記憶されている。
電源回路900410は、表示パネル900401、コントローラ900407、中央処
理装置(CPU)900408、音声処理回路900411、メモリ900409、送受
信回路900412を動作させる電力を供給する。ただし、パネルの仕様によっては、電
源回路900410に電流源が備えられている場合もある。
中央処理装置(CPU)900408は、制御信号生成回路900420、デコーダ90
0421、レジスタ900422、演算回路900423、RAM900424、中央処
理装置(CPU)900408用のインターフェース(I/F)部900419などを有
している。インターフェース(I/F)部900419を介して中央処理装置(CPU)
900408に入力された各種信号は、一旦レジスタ900422に保持された後、演算
回路900423、デコーダ900421などに入力される。演算回路900423では
、入力された信号に基づき演算を行い、各種命令を送る場所を指定する。一方デコーダ9
00421に入力された信号はデコードされ、制御信号生成回路900420に入力され
る。制御信号生成回路900420は入力された信号に基づき、各種命令を含む信号を生
成し、演算回路900423において指定された場所、具体的にはメモリ900409、
送受信回路900412、音声処理回路900411、コントローラ900407などに
送る。
メモリ900409、送受信回路900412、音声処理回路900411、コントロー
ラ900407は、それぞれ受けた命令に従って動作する。以下その動作について簡単に
説明する。
入力手段900425から入力された信号は、インターフェース(I/F)部90041
4を介してプリント配線基板900402に実装された中央処理装置(CPU)9004
08に送られる。制御信号生成回路900420は、ポインティングデバイス又はキーボ
ードなどの入力手段900425から送られてきた信号に従い、VRAM900416に
格納してある画像データを所定のフォーマットに変換し、コントローラ900407に送
付する。
コントローラ900407は、パネルの仕様に合わせて中央処理装置(CPU)9004
08から送られてきた画像データを含む信号にデータ処理を施し、表示パネル90040
1に供給する。コントローラ900407は、電源回路900410から入力された電源
電圧、又は中央処理装置(CPU)900408から入力された各種信号をもとに、Hs
ync信号、Vsync信号、クロック信号CLK、交流電圧(AC Cont)、切り
替え信号L/Rを生成し、表示パネル900401に供給する。
送受信回路900412では、アンテナ900428において電波として送受信される信
号が処理されており、具体的にはアイソレータ、バンドパスフィルタ、VCO(Volt
age Controlled Oscillator)、LPF(Low Pass
Filter)、カプラ、バランなどの高周波回路を含んでいてもよい。送受信回路90
0412において送受信される信号のうち音声情報を含む信号が、中央処理装置(CPU
)900408からの命令に従って、音声処理回路900411に送られる。
中央処理装置(CPU)900408の命令に従って送られてきた音声情報を含む信号は
、音声処理回路900411において音声信号に復調され、スピーカー900427に送
られる。マイク900426から送られてきた音声信号は、音声処理回路900411に
おいて変調され、中央処理装置(CPU)900408からの命令に従って、送受信回路
900412に送られる。
コントローラ900407、中央処理装置(CPU)900408、電源回路90041
0、音声処理回路900411、メモリ900409を、本実施形態のパッケージとして
実装することができる。
勿論、本実施の形態はテレビ受像機に限定されず、パーソナルコンピュータのモニタをは
じめ、鉄道の駅又は空港などにおける情報表示盤、街頭における広告表示盤など特に大面
積の表示媒体として様々な用途に適用することができる。
次に、図52を参照して、本発明に係る携帯電話の構成例について説明する。
表示パネル900501はハウジング900530に脱着自在に組み込まれる。ハウジン
グ900530は表示パネル900501のサイズに合わせて、形状又は寸法を適宜変更
することができる。表示パネル900501を固定したハウジング900530はプリン
ト基板900531に嵌入されモジュールとして組み立てられる。
表示パネル900501はFPC900513を介してプリント基板900531に接続
される。プリント基板900531には、スピーカー900532、マイクロフォン90
0533、送受信回路900534、CPU及びコントローラなどを含む信号処理回路9
00535が形成されている。このようなモジュールと、入力手段900536、バッテ
リー900537を組み合わせ、筐体900539に収納する。表示パネル900501
の画素部は筐体900539に形成された開口窓から視認できように配置する。
表示パネル900501は、画素部と一部の周辺駆動回路(複数の駆動回路のうち動作周
波数の低い駆動回路)を基板上にトランジスタを用いて一体形成し、一部の周辺駆動回路
(複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのIC
チップをCOG(Chip On Glass)で表示パネル900501に実装しても
良い。あるいは、そのICチップをTAB(Tape Auto Bonding)又は
プリント基板を用いてガラス基板と接続してもよい。このような構成とすることで、表示
装置の低消費電力化を図り、携帯電話機の一回の充電による使用時間を長くすることがで
きる。携帯電話機の低コスト化を図ることができる。
図52に示した携帯電話は、様々な情報(静止画、動画、テキスト画像など)を表示する
機能を有する。カレンダー、日付又は時刻などを表示部に表示する機能を有する。表示部
に表示した情報を操作又は編集する機能を有する。様々なソフトウェア(プログラム)に
よって処理を制御する機能を有する。無線通信機能を有する。無線通信機能を用いて他の
携帯電話、固定電話又は音声通信機器と通話する機能を有する。無線通信機能を用いて様
々なコンピュータネットワークに接続する機能を有する。無線通信機能を用いて様々なデ
ータの送信又は受信を行う機能を有する。着信、データの受信、又はアラームに応じてバ
イブレータが動作する機能を有する。着信、データの受信、又はアラームに応じて音が発
生する機能を有する。なお、図52に示した携帯電話が有する機能はこれに限定されず、
様々な機能を有することができる。
図53で示す携帯電話機は、操作スイッチ類900604、マイクロフォン900605
などが備えられた本体(A)900601と、表示パネル(A)900608、表示パネ
ル(B)900609、スピーカー900606などが備えられた本体(B)90060
2とが、蝶番900610で開閉可能に連結されている。表示パネル(A)900608
と表示パネル(B)900609は、回路基板900607と共に本体(B)90060
2の筐体900603の中に収納される。表示パネル(A)900608及び表示パネル
(B)900609の画素部は筐体900603に形成された開口窓から視認できるよう
に配置される。
表示パネル(A)900608と表示パネル(B)900609は、その携帯電話機90
0600の機能に応じて画素数などの仕様を適宜設定することができる。例えば、表示パ
ネル(A)900608を主画面とし、表示パネル(B)900609を副画面として組
み合わせることができる。
本実施形態に係る携帯電話機は、その機能又は用途に応じてさまざまな態様に変容し得る
。例えば、蝶番900610の部位に撮像素子を組み込んで、カメラ付きの携帯電話機と
しても良い。操作スイッチ類900604、表示パネル(A)900608、表示パネル
(B)900609を一つの筐体内に納めた構成としても、上記した作用効果を奏するこ
とができる。表示部を複数個そなえた情報表示端末に本実施形態の構成を適用しても、同
様な効果を得ることができる。
図53に示した携帯電話は、様々な情報(静止画、動画、テキスト画像など)を表示する
機能を有する。カレンダー、日付又は時刻などを表示部に表示する機能を有する。表示部
に表示した情報を操作又は編集する機能を有する。様々なソフトウェア(プログラム)に
よって処理を制御する機能を有する。無線通信機能を有する。無線通信機能を用いて他の
携帯電話、固定電話又は音声通信機器と通話する機能を有する。無線通信機能を用いて様
々なコンピュータネットワークに接続する機能を有する。無線通信機能を用いて様々なデ
ータの送信又は受信を行う機能を有する。着信、データの受信、又はアラームに応じてバ
イブレータが動作する機能を有する。着信、データの受信、又はアラームに応じて音が発
生する機能を有する。なお、図53に示した携帯電話が有する機能はこれに限定されず、
様々な機能を有することができる。
本発明を様々な電子機器に適用することができる。具体的には、電子機器の表示部に適用
することができる。そのような電子機器として、ビデオカメラ、デジタルカメラ、ゴーグ
ル型ディスプレイ、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディ
オコンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯
電話、携帯型ゲーム機又は電子書籍等)、記録媒体を備えた画像再生装置(具体的にはD
igital Versatile Disc(DVD)等の記録媒体を再生し、その画
像を表示しうるディスプレイを備えた装置)などが挙げられる。
図54(A)はディスプレイであり、筐体900711、支持台900712、表示部9
00713等を含む。図54(A)に示すディスプレイは、様々な情報(静止画、動画、
テキスト画像など)を表示部に表示する機能を有する。なお、図54(A)に示すディス
プレイが有する機能はこれに限定されず、様々な機能を有することができる。
図54(B)はカメラであり、本体900721、表示部900722、受像部9007
23、操作キー900724、外部接続ポート900725、シャッター900726等
を含む。図54(B)に示すカメラは、静止画を撮影する機能を有する。動画を撮影する
機能を有する。撮影した画像(静止画、動画)を自動で補正する機能を有する。撮影した
画像を記録媒体(外部又はデジタルカメラに内臓)に保存する機能を有する。撮影した画
像を表示部に表示する機能を有する。なお、図54(B)に示すカメラが有する機能はこ
れに限定されず、様々な機能を有することができる。
図54(C)はコンピュータであり、本体900731、筐体900732、表示部90
0733、キーボード900734、外部接続ポート900735、ポインティングデバ
イス900736等を含む。図54(C)に示すコンピュータは、様々な情報(静止画、
動画、テキスト画像など)を表示部に表示する機能を有する。様々なソフトウェア(プロ
グラム)によって処理を制御する機能を有する。無線通信又は有線通信などの通信機能を
有する。通信機能を用いて様々なコンピュータネットワークに接続する機能を有する。通
信機能を用いて様々なデータの送信又は受信を行う機能を有する。なお、図54(C)に
示すコンピュータが有する機能はこれに限定されず、様々な機能を有することができる。
図54(D)はモバイルコンピュータであり、本体900741、表示部900742、
スイッチ900743、操作キー900744、赤外線ポート900745等を含む。図
54(D)に示すモバイルコンピュータは、様々な情報(静止画、動画、テキスト画像な
ど)を表示部に表示する機能を有する。表示部にタッチパネルの機能を有する。カレンダ
ー、日付又は時刻などを表示する機能を表示部に有する。様々なソフトウェア(プログラ
ム)によって処理を制御する機能を有する。無線通信機能を有する。無線通信機能を用い
て様々なコンピュータネットワークに接続する機能を有する。無線通信機能を用いて様々
なデータの送信又は受信を行う機能を有する。なお、図54(D)に示すモバイルコンピ
ュータが有する機能はこれに限定されず、様々な機能を有することができる。
図54(E)は記録媒体を備えた携帯型の画像再生装置(たとえば、DVD再生装置)で
あり、本体900751、筐体900752、表示部A900753、表示部B9007
54、記録媒体(DVD等)読み込み部900755、操作キー900756、スピーカ
ー部900757等を含む。表示部A900753は主として画像情報を表示し、表示部
B900754は主として文字情報を表示することができる。
図54(F)はゴーグル型ディスプレイであり、本体900761、表示部900762
、イヤホン900763、支持部900764を含む。図54(F)に示すゴーグル型デ
ィスプレイは、外部から取得した画像(静止画、動画、テキスト画像など)を表示部に表
示する機能を有する。なお、図54(F)に示すゴーグル型ディスプレイが有する機能は
これに限定されず、様々な機能を有することができる。
図54(G)は携帯型遊技機であり、筐体900771、表示部900772、スピーカ
ー部900773、操作キー900774、記憶媒体挿入部900775等を含む。本発
明の表示装置を表示部900772に用いた携帯型遊技機は、鮮やかな色彩を表現するこ
とができる。図54(G)に示す携帯型遊技機は、記録媒体に記録されているプログラム
又はデータを読み出して表示部に表示する機能を有する。他の携帯型遊技機と無線通信を
行って情報を共有する機能を有する。なお、図54(G)に示す携帯型遊技機が有する機
能はこれに限定されず、様々な機能を有することができる。
図54(H)はテレビ受像機能付きデジタルカメラであり、本体900781、表示部9
00782、操作キー900783、スピーカー900784、シャッター900785
、受像部900786、アンテナ900787等を含む。図54(H)に示すテレビ受像
機付きデジタルカメラは、静止画を撮影する機能を有する。動画を撮影する機能を有する
。撮影した画像を自動で補正する機能を有する。アンテナから様々な情報を取得する機能
を有する。撮影した画像、又はアンテナから取得した情報を保存する機能を有する。撮影
した画像、又はアンテナから取得した情報を表示部に表示する機能を有する。なお、図5
4(H)に示すテレビ受像機付きデジタルカメラが有する機能はこれに限定されず、様々
な機能を有することができる。
図54(A)乃至(E)に示したように、本発明に係る電子機器は、何らかの情報を表示
するための表示部を有することを特徴とする。本発明に係る電子機器は、データが重複し
ている場合に該データをメモリに格納することで回路の動作頻度を減少させることができ
るので、消費電力が小さく、長時間の電池駆動が可能である。
次に、本発明に係る半導体装置の応用例を説明する。
図55に、本発明に係る半導体装置を、建造物と一体にして設けた例について示す。図5
5は、筐体900810、表示部900811、操作部であるリモコン装置900812
、スピーカー部900813等を含む。本発明に係る半導体装置は、壁かけ型として建物
と一体となっており、設置するスペースを広く必要とすることなく設置可能である。
図56に、建造物内に本発明に係る半導体装置を、建造物と一体にして設けた別の例につ
いて示す。表示パネル900901は、ユニットバス900902と一体に取り付けられ
ており、入浴者は表示パネル900901の視聴が可能になる。表示パネル900901
は入浴者が操作することで情報を表示する機能を有する。広告又は娯楽手段として利用で
きる機能を有する。
なお、本発明に係る半導体装置は、図56で示したユニットバス900902の側壁だけ
ではなく、様々な場所に設置することができる。たとえば、鏡面の一部又は浴槽自体と一
体にするなどとしてもよい。このとき、表示パネル900901の形状は、鏡面又は浴槽
の形状に合わせたものとなっていてもよい。
図57に、本発明に係る半導体装置を、建造物と一体にして設けた別の例について示す。
表示パネル901002は、柱状体901001の曲面に合わせて湾曲させて取り付けら
れている。なお、ここでは柱状体901001を電柱として説明する。
図57に示す表示パネル901002は、人間の視点より高い位置に設けられている。電
柱のように屋外で繰り返し林立している建造物に表示パネル901002を設置すること
で、不特定多数の視認者に広告を行なうことができる。ここで、表示パネル901002
は、外部からの制御により、同じ画像を表示させること、及び瞬時に画像を切替えること
が容易であるため、極めて効率的な情報表示、及び広告効果が期待できる。表示パネル9
01002に自発光型の表示素子を設けることで、夜間であっても、視認性の高い表示媒
体として有用であるといえる。電柱に設置することで、表示パネル901002の電力供
給手段の確保が容易である。災害発生時などの非常事態の際には、被災者に素早く正確な
情報を伝達する手段ともなり得る。
なお、表示パネル901002としては、たとえば、フィルム状の基板に有機トランジス
タなどのスイッチング素子を設けて表示素子を駆動することにより画像の表示を行なう表
示パネルを用いることができる。
なお、本実施形態において、建造物として壁、柱状体、ユニットバスを例としたが、本実
施形態はこれに限定されず、様々な建造物に本発明に係る半導体装置を設置することがで
きる。
次に、本発明に係る半導体装置を、移動体と一体にして設けた例について示す。
図58は、本発明に係る半導体装置を、自動車と一体にして設けた例について示した図で
ある。表示パネル901102は、自動車の車体901101と一体に取り付けられてお
り、車体の動作又は車体内外から入力される情報をオンデマンドに表示することができる
。なお、ナビゲーション機能を有していてもよい。
なお、本発明に係る半導体装置は、図58で示した車体901101だけではなく、様々
な場所に設置することができる。たとえば、ガラス窓、ドア、ハンドル、シフトレバー、
座席シート、ルームミラー等と一体にしてもよい。このとき、表示パネル901102の
形状は、設置するもの形状に合わせたものとなっていてもよい。
図59は、本発明に係る半導体装置を、列車車両と一体にして設けた例について示した図
である。
図59(a)は、列車車両のドア901201のガラスに表示パネル901202を設け
た例について示した図である。従来の紙による広告に比べて、広告切替えの際に必要とな
る人件費がかからないという利点がある。表示パネル901202は、外部からの信号に
より表示部で表示される画像の切り替えを瞬時に行なうことが可能であるため、たとえば
、電車の乗降客の客層が入れ替わる時間帯ごとに表示パネルの画像を切り替えることがで
き、より効果的な広告効果が期待できる。
図59(b)は、列車車両のドア901201のガラスの他に、ガラス窓901203、
及び天井901204に表示パネル901202を設けた例について示した図である。こ
のように、本発明に係る半導体装置は、従来では設置が困難であった場所に容易に設置す
ることが可能であるため、効果的な広告効果を得ることができる。本発明に係る半導体装
置は、外部からの信号により表示部で表示される画像の切り替えを瞬時に行なうことが可
能であるため、広告切替え時のコスト及び時間が削減でき、より柔軟な広告の運用及び情
報伝達が可能となる。
なお、本発明に係る半導体装置は、図59で示したドア901201、ガラス窓9012
03、及び天井901204だけではなく、様々な場所に設置することができる。たとえ
ば、つり革、座席シート、てすり、床等と一体にしてもよい。このとき、表示パネル90
1202の形状は、設置するもの形状に合わせたものとなっていてもよい。
なお、本実施形態において、移動体としては電車車両本体、自動車車体、飛行機車体につ
いて例示したがこれに限定されず、自動二輪車、自動四輪車(自動車、バス等を含む)、
電車(モノレール、鉄道等を含む)、船舶等、様々なものに設置することができる。本発
明に係る半導体装置は、外部からの信号により、移動体内における表示パネルの表示を瞬
時に切り替えることが可能であるため、移動体に本発明に係る半導体装置を設置すること
により、移動体を不特定多数の顧客を対象とした広告表示板、災害発生時の情報表示板、
等の用途に用いることが可能となる。
なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態およ
び実施例の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、又は置き換え
などを自由に行うことが出来る。さらに、本実施の形態の図において、各々の部分に関し
て、別の実施の形態および実施例の部分を組み合わせることにより、さらに多くの図を構
成させることが出来る。
なお、本実施の形態は、他の実施の形態および実施例で述べた内容(一部でもよい)を、
具現化した場合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した
場合の一例、詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての
一例などを示している。したがって、他の実施の形態および実施例で述べた内容は、本実
施の形態への適用、組み合わせ、又は置き換えを自由に行うことができる。
101 走査線
102 信号線
110 副画素
111 液晶層
112 容量素子
113 トランジスタ
114 容量配線
120 副画素
121 液晶層
122 容量素子
123 トランジスタ
124 容量配線
130 副画素
131 液晶層
132 容量素子
133 トランジスタ
134 容量配線
140 副画素
141 液晶層
142 容量素子
143 トランジスタ
144 容量配線
150 副画素
151 液晶層
152 容量素子
153 トランジスタ
154 容量配線
100a 画素
100b 画素
100c 画素
200a 画素
201 走査線
10101 基板
10102 絶縁膜
10103 導電層
10104 絶縁膜
10105 半導体層
10106 半導体層
10107 導電層
10108 絶縁膜
10109 導電層
10110 配向膜
10112 配向膜
10113 導電層
10114 遮光膜
10115 カラーフィルタ
10116 基板
10117 スペーサ
10118 液晶分子
10201 基板
10202 絶縁膜
10203 導電層
10204 絶縁膜
10205 半導体層
10206 半導体層
10207 導電層
10208 絶縁膜
10209 導電層
10210 配向膜
10212 配向膜
10213 導電層
10214 遮光膜
10215 カラーフィルタ
10216 基板
10217 スペーサ
10218 液晶分子
10219 配向制御用突起
10231 基板
10232 絶縁膜
10233 導電層
10234 絶縁膜
10235 半導体層
10236 半導体層
10237 導電層
10238 絶縁膜
10239 導電層
10240 配向膜
10242 配向膜
10243 導電層
10244 遮光膜
10245 カラーフィルタ
10246 基板
10247 スペーサ
10248 液晶分子
10249 部
10301 基板
10302 絶縁膜
10303 導電層
10304 絶縁膜
10305 半導体層
10306 半導体層
10307 導電層
10308 絶縁膜
10309 導電層
10310 配向膜
10312 配向膜
10314 遮光膜
10315 カラーフィルタ
10316 基板
10317 スペーサ
10318 液晶分子
10331 基板
10332 絶縁膜
10333 導電層
10334 絶縁膜
10335 半導体層
10336 半導体層
10337 導電層
10338 絶縁膜
10339 導電層
10340 配向膜
10342 配向膜
10343 導電層
10344 遮光膜
10345 カラーフィルタ
10346 基板
10347 スペーサ
10348 液晶分子
10349 絶縁膜
10401 走査線
10402 映像信号線
10403 容量線
10404 トランジスタ
10405 画素電極
10406 画素容量
10501 走査線
10502 映像信号線
10503 容量線
10504 トランジスタ
10505 画素電極
10506 画素容量
10507 配向制御用突起
10511 走査線
10512 映像信号線
10513 容量線
10514 トランジスタ
10515 画素電極
10516 画素容量
10517 部
10601 走査線
10602 映像信号線
10603 共通電極
10604 トランジスタ
10605 画素電極
10611 走査線
10612 映像信号線
10613 共通電極
10614 トランジスタ
10615 画素電極
20101 バックライトユニット
20102 拡散板
20103 導光板
20104 反射板
20105 ランプリフレクタ
20106 光源
20107 液晶パネル
20201 バックライトユニット
20202 ランプリフレクタ
20203 冷陰極管
20211 バックライトユニット
20212 ランプリフレクタ
20213 発光ダイオード
20221 バックライトユニット
20222 ランプリフレクタ
20223 発光ダイオード
20224 発光ダイオード
20225 発光ダイオード
20231 バックライトユニット
20232 ランプリフレクタ
20233 発光ダイオード
20234 発光ダイオード
20235 発光ダイオード
20300 偏光フィルム
20301 保護フィルム
20302 基板フィルム
20302 フィルム(基板フィルム
20303 PVA偏光フィルム
20304 基板フィルム
20305 粘着剤層
20306 離型フィルム
20401 映像信号
20402 制御回路
20403 信号線駆動回路
20404 走査線駆動回路
20405 画素部
20406 照明手段
20407 電源
20408 駆動回路部
20410 走査線
20412 信号線
20431 シフトレジスタ
20432 ラッチ
20433 ラッチ
20434 レベルシフタ
20435 バッファ
20441 シフトレジスタ
20442 レベルシフタ
20443 バッファ
20500 バックライトユニット
20501 拡散板
20502 遮光板
20503 ランプリフレクタ
20504 光源
20505 光源
20510 バックライトユニット
20511 拡散板
20512 遮光板
20513 ランプリフレクタ
20514 光源
30101 符号化回路
30102 フレームメモリ
30103 補正回路
30104 DA変換回路
30112 フレームメモリ
30113 補正回路
30121 入力電圧
30122 入力電圧
30123 出力輝度
30124 出力輝度
30131 入力映像信号
30132 出力映像信号
30133 信号
30201 トランジスタ
30202 補助容量
30203 表示素子
30204 映像信号線
30205 走査線
30206 コモン線
30211 トランジスタ
30212 補助容量
30213 表示素子
30214 映像信号線
30215 走査線
30216 コモン線
30217 コモン線
30301 拡散板
30302 冷陰極管
30311 拡散板
30312 光源
50100 液晶層
50101 基板
50102 基板
50103 偏光板
50104 偏光板
50105 電極
50106 電極
50200 液晶層
50201 基板
50202 基板
50203 偏光板
50204 偏光板
50205 電極
50206 電極
50210 液晶層
50211 基板
50212 基板
50213 偏光板
50214 偏光板
50215 電極
50216 電極
50300 液晶層
50301 基板
50302 基板
50303 偏光板
50304 偏光板
50305 電極
50306 電極
50310 液晶層
50311 基板
50312 基板
50313 偏光板
50314 偏光板
50315 電極
50316 電極
50400 液晶層
50401 基板
50402 基板
50403 偏光板
50404 偏光板
50405 電極
50406 電極
50410 液晶層
50411 基板
50412 基板
50413 偏光板
50414 偏光板
50415 電極
50416 電極
50417 絶縁膜
50501 画素電極
50503 突起物
50601 画素電極
50602 画素電極
50611 画素電極
50612 画素電極
50631 画素電極
50632 画素電極
50641 画素電極
50642 画素電極
50701 画素電極
50702 画素電極
50711 画素電極
50712 画素電極
50731 画素電極
50732 画素電極
50741 画素電極
50742 画素電極
100506 不純物領域
110111 基板
110112 絶縁膜
110113 半導体層
110114 半導体層
110115 半導体層
110116 絶縁膜
110117 ゲート電極
110118 絶縁膜
110119 絶縁膜
110121 サイドウォ−ル
110122 マスク
110123 導電膜
110201 基板
110202 絶縁膜
110203 導電層
110204 導電層
110205 導電層
110206 半導体層
110207 半導体層
110208 半導体層
110209 絶縁膜
110210 絶縁膜
110211 導電層
110212 導電層
110220 トランジスタ
110221 容量素子
110301 基板
110302 絶縁膜
110303 導電層
110304 導電層
110306 半導体層
110307 半導体層
110308 半導体層
110309 導電層
110310 導電層
110311 導電層
110312 導電層
110320 トランジスタ
110321 容量素子
110401 基板
110402 絶縁膜
110403 導電層
110404 導電層
110406 半導体層
110407 半導体層
110408 半導体層
110409 導電層
110410 導電層
110411 導電層
110412 絶縁膜
110420 トランジスタ
110421 容量素子
110501 基板
110502 絶縁膜
110503 導電層
110504 導電層
110505 不純物領域
110506 不純物領域
110507 不純物領域
110508 LDD領域
110509 LDD領域
110510 チャネル形成領域
110511 絶縁膜
110512 導電層
110513 導電層
110520 トランジスタ
110521 容量素子
130100 背面投影型表示装置
130101 スクリーンパネル
130102 スピーカー
130104 操作スイッチ類
130110 筐体
130111 プロジェクタユニット
130112 ミラー
130200 前面投影型表示装置
130201 投射光学系
130301 光源ユニット
130302 光源ランプ
130303 光源光学系
130304 変調ユニット
130305 ダイクロイックミラー
130306 全反射ミラー
130308 表示パネル
130309 プリズム
130310 投射光学系
130400 変調ユニット
130401 ダイクロイックミラー
130402 ダイクロイックミラー
130403 全反射ミラー
130404 偏光ビームスプリッタ
130405 偏光ビームスプリッタ
130406 偏光ビームスプリッタ
130407 表示パネル
130407 反射型表示パネル
130411 投射光学系
130501 ダイクロイックミラー
130502 ダイクロイックミラー
130503 赤色光用ダイクロイックミラー
130504 位相差板
130505 カラーフィルタ板
130506 マイクロレンズアレイ
130507 表示パネル
130508 表示パネル
130509 表示パネル
130511 投射光学系
180100 表示装置
180101 画素部
180102 画素
180103 信号線駆動回路
180104 走査線駆動回路
180400 フレーム期間
180401 画像
180402 中間画像
180412 中間画像
180413 中間画像
20514a 光源(R)
20514a 光源
20514b 光源(G)
20514b 光源
20514c 光源(B)
20514c 光源
502117 突起物
502118 突起物
900101 表示パネル
900102 画素部
900103 走査線駆動回路
900104 信号線駆動回路
900111 回路基板
900112 コントロール回路
900113 信号分割回路
900114 接続配線
900201 チューナ
900202 映像信号増幅回路
900203 映像信号処理回路
900205 音声信号増幅回路
900206 音声信号処理回路
900207 スピーカー
900208 制御回路
900209 入力部
900212 コントロール回路
900213 信号分割回路
900301 筐体
900302 表示画面
900303 スピーカー
900304 操作スイッチ
900310 充電器
900312 筐体
900313 表示部
900316 操作キー
900317 スピーカー部
900401 表示パネル
900402 プリント配線基板
900403 画素部
900404 走査線駆動回路
900405 走査線駆動回路
900406 信号線駆動回路
900407 コントローラ
900408 中央処理装置(CPU)
900409 メモリ
900410 電源回路
900411 音声処理回路
900412 送受信回路
900413 フレキシブル配線基板(FPC)
900414 インターフェース(I/F)部
900415 アンテナ用ポート
900416 VRAM
900417 DRAM
900418 フラッシュメモリ
900419 インターフェース(I/F)部
900420 制御信号生成回路
900421 デコーダ
900421 一方デコーダ
900422 レジスタ
900422 一旦レジスタ
900423 演算回路
900424 RAM
900425 入力手段
900426 マイク
900427 スピーカー
900428 アンテナ
900501 表示パネル
900513 FPC
900530 ハウジング
900531 プリント基板
900532 スピーカー
900533 マイクロフォン
900534 送受信回路
900535 信号処理回路
900536 入力手段
900537 バッテリー
900539 筐体
900600 携帯電話機
900601 本体(A)
900602 本体(B)
900603 筐体
900604 操作スイッチ類
900605 マイクロフォン
900606 スピーカー
900607 回路基板
900608 表示パネル(A)
900609 表示パネル(B)
900610 蝶番
900711 筐体
900712 支持台
900713 表示部
900721 本体
900722 表示部
900723 受像部
900724 操作キー
900725 外部接続ポート
900726 シャッター
900731 本体
900732 筐体
900733 表示部
900734 キーボード
900735 外部接続ポート
900736 ポインティングデバイス
900741 本体
900742 表示部
900743 スイッチ
900744 操作キー
900745 赤外線ポート
900751 本体
900752 筐体
900753 表示部A
900754 表示部B
900755 部
900756 操作キー
900757 スピーカー部
900761 本体
900762 表示部
900763 イヤホン
900764 支持部
900771 筐体
900772 表示部
900773 スピーカー部
900774 操作キー
900775 記憶媒体挿入部
900781 本体
900782 表示部
900783 操作キー
900784 スピーカー
900785 シャッター
900786 受像部
900787 アンテナ
900810 筐体
900811 表示部
900812 リモコン装置
900813 スピーカー部
900901 表示パネル
900902 ユニットバス
901001 柱状体
901002 表示パネル
901101 車体
901102 表示パネル
901201 ドア
901202 表示パネル
901203 ガラス窓
901204 天井
901301 天井
901302 表示パネル
901303 ヒンジ部

Claims (5)

  1. 第1乃至第4のトランジスタと、第1乃至第4の容量素子と、第1乃至第4の画素電極と、を有し、
    前記第1のトランジスタのゲートは、第1の配線と電気的に接続され、
    前記第2のトランジスタのゲートは、前記第1の配線と電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1の配線と電気的に接続され、
    前記第4のトランジスタのゲートは、第2の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの一方は、第3の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第1の画素電極と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2の画素電極と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第3の画素電極と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第4の画素電極と電気的に接続され、
    前記第1の容量素子の第1の電極は、第4の配線と電気的に接続され、
    前記第2の容量素子の第1の電極は、第5の配線と電気的に接続され、
    前記第3の容量素子の第1の電極は、第6の配線と電気的に接続され、
    前記第4の容量素子の第1の電極は、前記第4の配線と電気的に接続され、
    前記第1の容量素子の第2の電極は、前記第1の画素電極と電気的に接続され、
    前記第2の容量素子の第2の電極は、前記第2の画素電極と電気的に接続され、
    前記第3の容量素子の第2の電極は、前記第3の画素電極と電気的に接続され、
    前記第4の容量素子の第2の電極は、前記第4の画素電極と電気的に接続されることを特徴とする半導体装置。
  2. 第1乃至第5のトランジスタと、第1乃至第5の容量素子と、第1乃至第5の画素電極と、を有し、
    前記第1のトランジスタのゲートは、第1の配線と電気的に接続され、
    前記第2のトランジスタのゲートは、前記第1の配線と電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1の配線と電気的に接続され、
    前記第4のトランジスタのゲートは、第2の配線と電気的に接続され、
    前記第5のトランジスタのゲートは、第7の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの一方は、第3の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第1の画素電極と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2の画素電極と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第3の画素電極と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第4の画素電極と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの他方は、前記第5の画素電極と電気的に接続され、
    前記第1の容量素子の第1の電極は、第4の配線と電気的に接続され、
    前記第2の容量素子の第1の電極は、第5の配線と電気的に接続され、
    前記第3の容量素子の第1の電極は、第6の配線と電気的に接続され、
    前記第4の容量素子の第1の電極は、前記第4の配線と電気的に接続され、
    前記第5の容量素子の第1の電極は、前記第5の配線と電気的に接続され、
    前記第1の容量素子の第2の電極は、前記第1の画素電極と電気的に接続され、
    前記第2の容量素子の第2の電極は、前記第2の画素電極と電気的に接続され、
    前記第3の容量素子の第2の電極は、前記第3の画素電極と電気的に接続され、
    前記第4の容量素子の第2の電極は、前記第4の画素電極と電気的に接続され、
    前記第5の容量素子の第2の電極は、前記第5の画素電極と電気的に接続されることを特徴とする半導体装置。
  3. 第1乃至第6のトランジスタと、第1乃至第6の容量素子と、第1乃至第6の画素電極と、を有し、
    前記第1のトランジスタのゲートは、第1の配線と電気的に接続され、
    前記第2のトランジスタのゲートは、前記第1の配線と電気的に接続され、
    前記第3のトランジスタのゲートは、前記第1の配線と電気的に接続され、
    前記第4のトランジスタのゲートは、第2の配線と電気的に接続され、
    前記第5のトランジスタのゲートは、第7の配線と電気的に接続され、
    前記第6のトランジスタのゲートは、前記第7の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの一方は、第3の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第1の画素電極と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2の画素電極と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第3の画素電極と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第4の画素電極と電気的に接続され、
    前記第5のトランジスタのソース又はドレインの他方は、前記第5の画素電極と電気的に接続され、
    前記第6のトランジスタのソース又はドレインの他方は、前記第6の画素電極と電気的に接続され、
    前記第1の容量素子の第1の電極は、第4の配線と電気的に接続され、
    前記第2の容量素子の第1の電極は、第5の配線と電気的に接続され、
    前記第3の容量素子の第1の電極は、第6の配線と電気的に接続され、
    前記第4の容量素子の第1の電極は、前記第4の配線と電気的に接続され、
    前記第5の容量素子の第1の電極は、前記第5の配線と電気的に接続され、
    前記第6の容量素子の第1の電極は、前記第6の配線と電気的に接続され、
    前記第1の容量素子の第2の電極は、前記第1の画素電極と電気的に接続され、
    前記第2の容量素子の第2の電極は、前記第2の画素電極と電気的に接続され、
    前記第3の容量素子の第2の電極は、前記第3の画素電極と電気的に接続され、
    前記第4の容量素子の第2の電極は、前記第4の画素電極と電気的に接続され、
    前記第5の容量素子の第2の電極は、前記第5の画素電極と電気的に接続され、
    前記第6の容量素子の第2の電極は、前記第6の画素電極と電気的に接続されることを特徴とする半導体装置。
  4. 請求項1乃至請求項3のいずれか一項において、
    前記第3の容量素子の容量値は、前記第1の容量素子の容量値又は前記第2の容量素子の容量値と異なる値を有することを特徴とする半導体装置。
  5. 請求項1乃至請求項4のいずれか一項において、
    前記第3のトランジスタのチャネル長は、前記第1のトランジスタチャネル長又は前記第2のトランジスタのチャネル長と異なる値を有することを特徴とする半導体装置。
JP2012228630A 2012-10-16 2012-10-16 半導体装置 Expired - Fee Related JP5371159B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012228630A JP5371159B2 (ja) 2012-10-16 2012-10-16 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012228630A JP5371159B2 (ja) 2012-10-16 2012-10-16 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2007132067A Division JP5116359B2 (ja) 2007-05-17 2007-05-17 液晶表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2013191236A Division JP5690894B2 (ja) 2013-09-16 2013-09-16 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2013054366A true JP2013054366A (ja) 2013-03-21
JP5371159B2 JP5371159B2 (ja) 2013-12-18

Family

ID=48131354

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012228630A Expired - Fee Related JP5371159B2 (ja) 2012-10-16 2012-10-16 半導体装置

Country Status (1)

Country Link
JP (1) JP5371159B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110136625A (zh) * 2019-05-17 2019-08-16 京东方科技集团股份有限公司 显示面板和显示装置
KR20190129958A (ko) * 2017-03-20 2019-11-20 가부시키가이샤 아이피 솔루션즈 박판상의 장치
WO2020184331A1 (ja) * 2019-03-08 2020-09-17 日東電工株式会社 高分子分散型液晶装置及び高分子分散型液晶パネルの駆動方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004078157A (ja) * 2002-06-17 2004-03-11 Sharp Corp 液晶表示装置
WO2006038598A1 (ja) * 2004-10-06 2006-04-13 Sharp Kabushiki Kaisha 液晶表示装置
JP2006133577A (ja) * 2004-11-08 2006-05-25 Sharp Corp 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
JP2008158286A (ja) * 2006-12-25 2008-07-10 Sharp Corp 液晶表示装置
JP2008287021A (ja) * 2007-05-17 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004078157A (ja) * 2002-06-17 2004-03-11 Sharp Corp 液晶表示装置
WO2006038598A1 (ja) * 2004-10-06 2006-04-13 Sharp Kabushiki Kaisha 液晶表示装置
JP2006133577A (ja) * 2004-11-08 2006-05-25 Sharp Corp 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
JP2008158286A (ja) * 2006-12-25 2008-07-10 Sharp Corp 液晶表示装置
JP2008287021A (ja) * 2007-05-17 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190129958A (ko) * 2017-03-20 2019-11-20 가부시키가이샤 아이피 솔루션즈 박판상의 장치
KR102418345B1 (ko) * 2017-03-20 2022-07-07 가부시키가이샤 아이피솔루션즈 박판상의 장치
WO2020184331A1 (ja) * 2019-03-08 2020-09-17 日東電工株式会社 高分子分散型液晶装置及び高分子分散型液晶パネルの駆動方法
US11881187B2 (en) 2019-03-08 2024-01-23 Nitto Denko Corporation Polymer dispersion type liquid crystal device, and method of driving polymer dispersion type liquid crystal panel
CN110136625A (zh) * 2019-05-17 2019-08-16 京东方科技集团股份有限公司 显示面板和显示装置
US11328648B2 (en) 2019-05-17 2022-05-10 Beijing Boe Display Technology Co., Ltd. Display panel and display device

Also Published As

Publication number Publication date
JP5371159B2 (ja) 2013-12-18

Similar Documents

Publication Publication Date Title
JP5116359B2 (ja) 液晶表示装置
JP5542297B2 (ja) 液晶表示装置、表示モジュール及び電子機器
JP5542296B2 (ja) 液晶表示装置、表示モジュール及び電子機器
JP6242991B2 (ja) 液晶表示装置
JP5690894B2 (ja) 液晶表示装置
JP5371159B2 (ja) 半導体装置
JP6990264B2 (ja) 透過型液晶表示装置
JP6563991B2 (ja) 透過型液晶表示装置
JP6563987B2 (ja) 透過型液晶表示装置
JP5986660B2 (ja) 液晶表示装置、モジュール、電子機器
JP2018169623A (ja) 表示装置
JP7100732B2 (ja) 液晶表示装置
JP6831491B2 (ja) 透過型液晶表示装置
JP7308341B2 (ja) 透過型液晶表示装置
JP7155452B2 (ja) 透過型液晶表示装置、電子機器
JP7185747B2 (ja) 透過型液晶表示装置
JP6563990B2 (ja) 透過型液晶表示装置
JP6359732B2 (ja) 液晶表示装置
JP6298116B2 (ja) 半導体装置
JP6251312B2 (ja) 液晶表示装置、モジュール、電子機器
JP2023134533A (ja) 透過型液晶表示装置
JP2023065465A (ja) 透過型液晶表示装置、電子機器
JP2019144582A (ja) 表示装置
JP2015146034A (ja) 液晶表示装置、モジュール、電子機器
JP2014197202A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130710

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130716

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130726

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130820

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130916

R150 Certificate of patent or registration of utility model

Ref document number: 5371159

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees