JP2013017070A - 遅延回路 - Google Patents
遅延回路 Download PDFInfo
- Publication number
- JP2013017070A JP2013017070A JP2011149057A JP2011149057A JP2013017070A JP 2013017070 A JP2013017070 A JP 2013017070A JP 2011149057 A JP2011149057 A JP 2011149057A JP 2011149057 A JP2011149057 A JP 2011149057A JP 2013017070 A JP2013017070 A JP 2013017070A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- resistor
- diode
- terminal
- turned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Pulse Circuits (AREA)
Abstract
【解決手段】入力端子INを介して入力される入力信号に応じてオンオフするトランジスタ10と、トランジスタ10と電源端子VBの間に配置された抵抗20と、トランジスタ10と抵抗20の接続点の電位がハイレベルになるとオフするトランジスタ11と、トランジスタ11と接地端子VSS間に配置された抵抗21と、トランジスタ10と抵抗20の接続点の電圧を出力する出力端子OUTと、トランジスタ11と抵抗21の接続点にアノードが接続され、トランジスタ10と抵抗20の接続点にカソードが接続されたダイオード30と、を備えた。
【選択図】図1
Description
本発明の第1実施形態に係る遅延回路の構成を図1に示す。本遅延回路は、Nチャネル形MOSトランジスタ10、Pチャネル形MOSトランジスタ11、抵抗20〜22、PNダイオード30を備えている。
本発明の第2実施形態に係る遅延回路の構成を図4に示す。本実施形態に係る遅延回路は、図1に示したものと比較して、新たに定電流源50およびコンデンサ40、41を備えた点が異なる。なお、上記実施形態と同一部分については説明を省略し、以下、異なる部分を中心に説明する。
上記第1、第2実施形態では、MOSトランジスタを用いてトランジスタ10およびトランジスタ11を構成したが、例えば、バイポーラトランジスタを用いてトランジスタ10およびトランジスタ11を構成するようにしてもよい。
11 Pチャネル形MOSトランジスタ
20〜22 抵抗
30 ダイオード
Claims (2)
- 入力端子(IN)を介して入力される入力信号に応じてオンオフする第1のトランジスタ(10)と、
前記第1のトランジスタ(10)と電源端子(VB)の間に配置された第1の抵抗(20)と、
前記第1のトランジスタ(10)と前記第1の抵抗(20)の接続点に制御端子が接続され、当該制御端子の電位がハイレベルになるとオフする第2のトランジスタ(11)と、
前記第2のトランジスタ(11)と接地端子(VSS)間に配置された第2の抵抗(21)と、
前記第1のトランジスタ(10)と前記第1の抵抗(20)の接続点の電圧を出力する出力端子(OUT)と、
前記第2のトランジスタ(11)と前記第2の抵抗(21)の接続点にアノードが接続され、前記第1のトランジスタ(10)と前記第1の抵抗(20)の接続点にカソードが接続されたダイオード(30)と、を備えたことを特徴とする遅延回路。 - 前記電源端子(VB)と前記第2のトランジスタ(11)の間に定電流源(50)を備えたことを特徴とする請求項1に記載の遅延回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011149057A JP5708314B2 (ja) | 2011-07-05 | 2011-07-05 | 遅延回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011149057A JP5708314B2 (ja) | 2011-07-05 | 2011-07-05 | 遅延回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013017070A true JP2013017070A (ja) | 2013-01-24 |
JP5708314B2 JP5708314B2 (ja) | 2015-04-30 |
Family
ID=47689300
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011149057A Expired - Fee Related JP5708314B2 (ja) | 2011-07-05 | 2011-07-05 | 遅延回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5708314B2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08237096A (ja) * | 1995-02-28 | 1996-09-13 | Hitachi Ltd | 容量性負荷の駆動回路 |
JP2008309702A (ja) * | 2007-06-15 | 2008-12-25 | Sharp Corp | 電圧クランプ回路と、それを用いた半導体装置、過電流保護回路、電圧測定プローブ、電圧測定装置、および半導体評価装置 |
-
2011
- 2011-07-05 JP JP2011149057A patent/JP5708314B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08237096A (ja) * | 1995-02-28 | 1996-09-13 | Hitachi Ltd | 容量性負荷の駆動回路 |
JP2008309702A (ja) * | 2007-06-15 | 2008-12-25 | Sharp Corp | 電圧クランプ回路と、それを用いた半導体装置、過電流保護回路、電圧測定プローブ、電圧測定装置、および半導体評価装置 |
Also Published As
Publication number | Publication date |
---|---|
JP5708314B2 (ja) | 2015-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20150288365A1 (en) | Level shifter | |
US6803807B2 (en) | Negative voltage output charge pump circuit | |
JP2007195361A (ja) | ブートストラップ回路 | |
JP2015153762A (ja) | 静電気保護回路 | |
JP2011139403A (ja) | 電力供給制御回路 | |
US10340912B2 (en) | Power on reset circuit | |
JP2011139404A (ja) | 電力供給制御回路 | |
JP2013219714A (ja) | 半導体基板中の寄生抵抗を利用するレベルシフト回路 | |
US8723555B2 (en) | Comparator circuit | |
US8022686B2 (en) | Reference circuit with reduced current startup | |
JP2015089050A (ja) | 半導体装置 | |
JP5781175B2 (ja) | アナログ最低または最大電圧セレクタ回路 | |
JP5708314B2 (ja) | 遅延回路 | |
JP2017163215A (ja) | 出力回路 | |
JP2016206039A (ja) | 温度センサ回路 | |
US11379072B2 (en) | Semiconductor device and semiconductor system having the same | |
US9853636B2 (en) | Semiconductor apparatus | |
US7385434B2 (en) | Circuit for preventing latch-up in DC-DC converter | |
JP2013007619A (ja) | ロジック回路及び電圧検出回路 | |
US20080150584A1 (en) | Cml circuit | |
US8692589B2 (en) | Semiconductor element driving circuit and semiconductor device | |
US20130249607A1 (en) | Bootstrapped switch circuit and driving method thereof | |
JP2014085745A (ja) | 基準電圧生成回路 | |
KR102614973B1 (ko) | 프로세스 정보 추출 회로 | |
US20070013348A1 (en) | Switching power supply source |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130820 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140619 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140708 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140731 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150203 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150216 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5708314 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |