JP2013008711A - 裏面照射型固体撮像素子及びそれを備えた撮像装置 - Google Patents

裏面照射型固体撮像素子及びそれを備えた撮像装置 Download PDF

Info

Publication number
JP2013008711A
JP2013008711A JP2011138353A JP2011138353A JP2013008711A JP 2013008711 A JP2013008711 A JP 2013008711A JP 2011138353 A JP2011138353 A JP 2011138353A JP 2011138353 A JP2011138353 A JP 2011138353A JP 2013008711 A JP2013008711 A JP 2013008711A
Authority
JP
Japan
Prior art keywords
guard ring
terminal
well
imaging device
state imaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011138353A
Other languages
English (en)
Other versions
JP5690228B2 (ja
Inventor
Toshiki Arai
俊希 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Broadcasting Corp
Original Assignee
Nippon Hoso Kyokai NHK
Japan Broadcasting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Hoso Kyokai NHK, Japan Broadcasting Corp filed Critical Nippon Hoso Kyokai NHK
Priority to JP2011138353A priority Critical patent/JP5690228B2/ja
Publication of JP2013008711A publication Critical patent/JP2013008711A/ja
Application granted granted Critical
Publication of JP5690228B2 publication Critical patent/JP5690228B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

【課題】従来の素子の作製プロセスに特別なプロセスを追加することなく、端面で発生した電子が画素部に混入することによって生じるノイズを低減することができる裏面照射型固体撮像素子及びそれを備えた撮像装置を提供する。
【解決手段】裏面照射型固体撮像素子100は、画素領域20、pウエル30、nガードリング40、pガードリング50、端面103〜106を有し、画素領域20から各端面103〜106に向かって、画素領域20を囲むように、pウエル30、nガードリング40及びpガードリング50が順次形成され、pウエル30にはpウエル端子31、nガードリング40にはnガードリング端子41、pガードリング50にはpガードリング端子51が、それぞれ設けられ、各端子に印加される電圧が、nガードリング端子電圧>pウエル端子電圧≧pガードリング端子電圧≧裏面端子電圧の関係を有する。
【選択図】図2

Description

本発明は、基板の裏面側から照射される光信号を電気信号に変換する裏面照射型固体撮像素子及びそれを備えた撮像装置に関する。
従来より、光信号を電気信号に変換することができる固体撮像素子の開発が行われている。固体撮像素子は、画素を微細化し多画素化することにより高精細な映像や画像が得られることから、画素は微細化され続けてきた。画素を微細化すると光電変換部の面積が小さくなり、感度が低下するという弊害が生じる。そこで、感度低下に対する対策として、マイクロレンズの搭載、ノイズの低減、導波路構造の導入、裏面照射構造の導入など、様々な方法が試みられてきた。
ここで、裏面照射構造は、チップの電極等が配置された面(表面)とは反対側の面(裏面)を光の照射面とすることで、開口率を100%にすることができる構造である。この構造を有する固体撮像素子は裏面照射型個体撮像素子として知られている(特許文献1参照)。
また、裏面照射型構造においては、素子の裏面側で発生した信号電荷を素子の表面側の電荷集積部に速く移動させることが重要である。これを実現することができる構造として、エピタキシャル成長法によって形成された、n型及びp型の半導体層が積層された構造(以下「np二重エピタキシャル構造」という。)における不純物濃度等に関する発明がなされている(特許文献2、3参照)。
しかしながら、np二重エピタキシャル構造では、素子の端面にnp接合が露出するのでn型及びp型の半導体層に逆方向電圧を印加したとき素子の端面で電子正孔対が発生し大きなリーク電流が流れ、そのうちの電子が画素部に混入してノイズを発生させることが懸念されていた。これに対する対策として、素子切断面をp型半導体で覆う構造が提案されている(特許文献4、5参照)。
特開平9−331052号公報 特開2006−121058号公報 特開2010−283232号公報 特開2008−177485号公報 特開2010−239005号公報
しかしながら、特許文献4、5に開示されたものは、薄片化した基板の端面にボロンのイオン注入をして局所的にレーザアニールで活性化するという特別なプロセスを追加したものであった。そのため、特許文献4、5に開示されたものでは、薄片化した基板を1枚ずつ取り扱う必要があり、作製が困難であるという課題があった。
本発明は、従来の課題を解決するためになされたものであり、従来の素子の作製プロセスに特別なプロセスを追加することなく、端面で発生した電子が画素部に混入することによって生じるノイズを低減することができる裏面照射型固体撮像素子及びそれを備えた撮像装置を提供することを目的とする。
本発明の裏面照射型固体撮像素子は、半導体基板の1つの面側に二次元アレイ状に配列形成された複数の画素部を有し、前記半導体基板の他の面側からp半導体層、p半導体層及びn半導体層が順次形成されたエピタキシャル構造の裏面照射型固体撮像素子であって、前記複数の画素部が形成された画素領域から前記半導体基板の端面に向かって前記画素領域を順次囲むpウエル、nガードリング及びpガードリングが形成された構成を有している。
この構成により、本発明の裏面照射型固体撮像素子は、複数の画素部が形成された画素領域から半導体基板の端面に向かって画素領域を順次囲むpウエル、nガードリング及びpガードリングが形成された構造なので、従来の素子の作製プロセスに特別なプロセスを追加することなく、製造することができる。また、この構成により、本発明の裏面照射型固体撮像素子は、端面で発生した電子の画素部混入を防止するので、端面で発生した電子が画素部に混入することによって生じるノイズを低減することができる。
また、本発明の裏面照射型固体撮像素子は、前記pウエル、前記nガードリング及び前記pガードリングのそれぞれに電圧を印加するpウエル端子、nガードリング端子及びpガードリング端子と、前記p半導体層に電圧を印加する裏面端子とを有し、各端子に印加される電圧が、nガードリング端子電圧>pウエル端子電圧≧pガードリング端子電圧≧裏面端子電圧の関係である構成を有している。
この構成により、本発明の裏面照射型固体撮像素子は、端面で発生した電子が画素部に混入することによって生じるノイズを低減することができる。
本発明の撮像装置は、裏面照射型固体撮像素子と、前記裏面照射型固体撮像素子を駆動する駆動回路と、前記裏面照射型固体撮像素子の複数の画素部からの信号を処理して映像信号を出力する信号処理回路とを備えた構成を有している。
この構成により、本発明の撮像装置は、裏面照射型固体撮像素子を備えるので、従来のものよりもノイズを低減した映像信号を得ることができる。
本発明は、従来の素子の作製プロセスに特別なプロセスを追加することなく、端面で発生した電子が画素部に混入することによって生じるノイズを低減することができるという効果を有する裏面照射型固体撮像素子及びそれを備えた撮像装置を提供することができるものである。
本発明に係る裏面照射型固体撮像素子の一実施形態における模式的な平面図である。 本発明に係る裏面照射型固体撮像素子の一実施形態における端部の模式的な断面図である。 本発明に係る裏面照射型固体撮像素子の一実施形態において、図2に示した断面での電位分布及び電荷転送のシミュレーション結果を示す図である。 本発明に係る裏面照射型固体撮像素子の一実施形態において、各点の電位を模式的に示す図である。 本発明に係る撮像装置の一実施形態におけるブロック構成図である。
以下、本発明の実施形態について図面を用いて説明する。なお、本発明に係る裏面照射型固体撮像素子を、CCD(Charge Coupled Device)を有する撮像素子に適用した例を挙げて説明する。
まず、本発明に係る裏面照射型固体撮像素子の一実施形態における構成について図1及び図2に基づき説明する。図1は、本実施形態における裏面照射型固体撮像素子100の平面模式図である。図2は、図1に示した線分S−Sにおける裏面照射型固体撮像素子100の端部の断面模式図である。
図1、図2に示すように、本実施形態における裏面照射型固体撮像素子100は、複数の画素部10、画素領域20、pウエル30、nガードリング40、pガードリング50、酸化膜60、光電変換部80を有する。また、裏面照射型固体撮像素子100は、複数の画素部10が形成された側である半導体基板の表面101、光を入射する裏面102を有する。さらに、裏面照射型固体撮像素子100は、素子の外縁である4つの端面103〜106を有する。
ここで、図2にはX軸及びZ軸が図示されている。X軸の原点は、端面103から画素領域20側に向かって100μmの位置である。Z軸の原点は、素子表面側のシリコンとシリコン酸化膜の境界である。
複数の画素部10は、半導体基板の1つの面(表面)101側に設けられた画素領域20に二次元アレイ状に配列されて形成されている。複数の画素部10は、それぞれ、CCD転送路11と、転送ゲート電極12とを備えている。
画素領域20から各端面103〜106に向かって、画素領域20を囲むように、pウエル30、nガードリング40及びpガードリング50が順次形成されている。
pウエル30にはpウエル端子31が設けられている。nガードリング40にはnガードリング端子41が設けられている。pガードリング50にはpガードリング端子51が設けられている。
半導体基板の表面101側には、pウエル端子31の配線32、nガードリング端子41の配線42、pガードリング50の配線52が、画素領域20から各端面103〜106に向かって、画素領域20を囲むように形成されている。
酸化膜60は、pウエル30、nガードリング40及びpガードリング50の上面に形成されている。
光電変換部80は、半導体基板の他の面(裏面)102側から、p半導体層70、p半導体層72及びn半導体層73が順次形成された構成を有する。これら各層は、エピタキシャル成長法によって形成されたものである。p半導体層70には裏面端子71が設けられている。
次に、前述の構成において、各端子に電圧を印加したとき、端面103に発生する電子の動きについて説明する。
検討結果によれば、各端子に印加する電圧としては、例えば、pウエル端子31には8V、pガードリング端子51には0V、nガードリング端子41には27V、裏面端子71には0Vが好ましい。ここで、pガードリング端子51の印加電圧はpウエル端子31の印加電圧以下で裏面端子71の印加電圧以上であればよい。また、nガードリング端子41の印加電圧はpウエル端子31及びpガードリング端子51の各印加電圧よりも大きければよい。すなわち、各端子に印加される電圧が、[数1]の関係を有することが好ましい。
[数1]
nガードリング端子電圧>pウエル端子電圧≧pガードリング端子電圧≧裏面端子電圧
なお、裏面端子71の印加電圧はpガードリング端子51の印加電圧以下で負電圧であってもよいが、両者間の電位差が大きくなることは好ましくない。
[数1]に示した関係を有する印加電圧を各端子に印加した状態で、図2に示した端面103側の、p半導体層72とn半導体層73との接合面の点P1で電子と正孔の対が発生すると、電子及び正孔は次のように移動する。点Pで発生した正孔は、経路Qに沿って、裏面端子71に向かって移動する。一方、点Pで発生した電子は、経路Rに沿って、nガードリング40に向かって移動する。
ここで、電子の移動について、計算機によるシミュレーション結果に基づき、図3を用いて説明する。図3は、図2に示した裏面照射型固体撮像素子100の断面における電位分布及び電荷転送のシミュレーション結果を示している。このシミュレーション結果は、図2に示した各端子に前述の電圧、すなわち、pウエル端子31に8V、pガードリング端子51に0V、nガードリング端子41に27V、裏面端子71に0Vを印加した場合の結果である。
電位分布図における各線は等電位線を表している。電荷転送のシミュレーション結果(点線)は、キャリアが電子の場合のみを計算して表している。電子は、電界強度が最大となる方向に加速されるため、統計的には等電位線に対して垂直な方向に移動する。したがって、図3に示すように、点P1で発生した電子は、まず、等電位線に対して垂直な方向である図中上側に進み、点P2に達した後、点P2から等電位線に対して垂直な方向である経路Rに沿って進み、到着位置である点P3に移動する。この点P3は、nガードリング40内の一点である。
図3に示したシミュレーション結果によれば、端面103の点P1において発生した電子が、画素部10に混入することはなく、点P1で発生した全ての電子が点P3に移動することとなる。したがって、裏面照射型固体撮像素子100は、端面103で発生した電子による、画素部10でのノイズ発生を防止することができる。
次に、図4(a)、(b)は、図2に示した裏面照射型固体撮像素子100の断面における各点(A〜F)を結んだ線上の電位を模式的に示す図である。図4(b)は、電子のエネルギーに対する電位を示しており、図中の上方が低い電位、下方が高い電位を表している。
図4(b)において、点Aは裏面端子71の電位を表し、この電位は0Vである。点Bはn半導体層73の電位を表している。この点Bは空乏化しており電位は3V程度である。点Cはpガードリング端子51の電位を表し、この電位は0Vである。点Dはnガードリング端子41の電位を表し、この電位は27Vである。点Eはpウエル端子31の電位を表し、この電位は8Vである。点Fは電子正孔対の発生位置の電位を表している。この点Fで発生した電子は、エネルギーの低い方、すなわち点Fから点Bを経て点Dに移動する。ここで、点Dから点Eへは電位の障壁があるので、電子は点Dから点Eには移動しない。したがって、点Fで発生した電子は、画素部10に混入せず、画素部10においてノイズを発生させない。
なお、以上の説明では、端面103で発生する電子を例に挙げたが、裏面照射型固体撮像素子100は、他の端面104〜106において発生する電子に対しても同様の効果が得られる。
図1及び図2に示した画素領域20の周囲の各配線及び各端子の構造は、従来のCCD作製プロセスにおいてレイアウトを一部追加することで実現することができ、裏面照射型固体撮像素子100は、新たに特別な追加プロセスを必要としない。また、pウエル端子31、nガードリング端子41及びpガードリング端子51の各端子に電位を与える回路は、従来の駆動回路に端子数を増やすことで実現することができ、裏面照射型固体撮像素子100は、特別な駆動回路を必要としない。したがって、裏面照射型固体撮像素子100は、従来の作製方法をそのまま適用し、設計に新規構造を一部追加するだけで効果が得られる。以下、本実施形態における裏面照射型固体撮像素子100の作製方法の一例について具体的に説明する。
はじめに、裏面照射型固体撮像素子100の作製に使用するnp二重エピタキシャル構造基板を作製する。このnp二重エピタキシャル構造基板の作製方法は、例えば、前述の特許文献3に記載されており、公知であるので説明を省略する。
次に、np二重エピタキシャル構造基板の表面側に、pウエル30をイオン注入と活性化アニールにより形成する。イオン種にはボロンを使用する。pガードリング50のウエルも、マスクレイアウトに同部位のレイアウトを追加することにより、pウエル30を形成すると同時に同じプロセスで形成することができる。
次に、CCD転送路11をイオン注入と活性化アニールにより形成する。イオン種にはヒ素又はリンを使用する。n型層のCCD転送路11とnガードリング40のパターンをマスクに描画することにより、CCD転送路11の形成と同じ工程でnガードリング40のn型層も同時に形成することができる。
次に、pウエル30及びpガードリング50のコンタクトのための濃いドーピング層を形成する。pウエル30及びpガードリング50の濃いドーピングのためのパターンをマスクに描画することにより、両者は同じ工程で同時に形成することができる。そして、表面酸化、転送ゲート電極12の形成、酸化膜60の堆積を行う。
次に、例えばフォトリソグラフィ法とエッチング法とを組み合わせて酸化膜60をパターニングし、pウエル端子31、pガードリング端子51を形成するためのコンタクトホールを酸化膜60に設け、引き続きnガードリング端子41を形成するためのコンタクトホールを酸化膜60に設ける。そして、pウエル端子31、nガードリング端子41及びpガードリング端子51の各配線とパッドを形成する。素子の各部位が形成された後、ウエハをブレードダイシングにより切断し、1枚ずつのチップとする。すなわち、素子の外周はブレードダイシングによる切断加工によって形成される。
次に、裏面薄片化工程として、素子を研磨により200μm程度の厚さにした後、画素部10を開け、その周囲を隠すようなシールドを設け、選択エッチングによりp半導体層70を取り除いていく。p型濃度が下がり始めると選択エッチングがストップするので、平坦な鏡面の裏面102が得られる。その後、裏面102の周囲部分に裏面端子71を形成する。
以上のプロセスにより、画素部10に発生するノイズを抑制する裏面照射型固体撮像素子100を形成することができる。この構造は、従来の裏面照射型固体撮像素子の作製プロセスを変更することなく、nガードリング40及びpガードリング50のレイアウトを従来のマスクレイアウトに追加することにより実現することができる。したがって、裏面照射型固体撮像素子100は、大量生産にも容易に対応することができる。
以上のように、本実施形態における裏面照射型固体撮像素子100は、複数の画素部10が形成された画素領域20から各端面103〜106に向かって画素領域20を順次囲むpウエル30、nガードリング40及びpガードリング50が形成された構造なので、従来の素子の作製プロセスに特別なプロセスを追加することなく、製造することができる。また、この構成により、本発明の裏面照射型固体撮像素子100は、各端面103〜106で発生した電子が画素部10に混入することを防止できるので、各端面103〜106で発生した電子が画素部10に混入することによって生じるノイズを低減することができる。
本実施形態における裏面照射型固体撮像素子100は、例えばデジタルカメラ、デジタルビデオカメラ等の撮影装置に適用することができる。以下、本実施の形態における裏面照射型固体撮像素子100を有する撮像装置について図5を用いて説明する。図5は、本実施の形態における撮像装置を示すブロック構成図である。
図5に示すように、本実施の形態における撮像装置200は、撮像部210、駆動回路220、アナログ信号処理部201、アナログデジタル変換(以下「AD変換」という。)部202、デジタル信号処理部203、映像信号メモリ204、表示部205を備えている。撮像部210は、レンズ211、裏面照射型固体撮像素子100を備えている。駆動回路220は、電圧印加部221、駆動クロック出力部222を備えている。
なお、アナログ信号処理部201及びデジタル信号処理部203は、本発明に係る信号処理回路を構成する。また、図示を省略したが、撮像装置200は、プログラムに基づいて装置全体の制御を行う制御部を有する。
裏面照射型固体撮像素子100は、図1、図2に示した構成を有しており、pウエル端子31、nガードリング端子41及びpガードリング端子51は、前述の[数1]に示した関係を有する各電圧を電圧印加部221から入力する。
また、裏面照射型固体撮像素子100に設けられたCCD転送路11及び転送ゲート電極12は、信号電荷の転送を制御する駆動クロックを駆動クロック出力部222から入力する。
前述の構成により、裏面照射型固体撮像素子100は、レンズ211を通過した光信号を複数の画素部10で受光し、受光信号をアナログ信号処理部201に出力する。
アナログ信号処理部201は、撮像部210から出力されるアナログ信号を自動利得調整(AGC)や相関二重サンプリング処理等のアナログ信号処理を行って、AD変換部202に出力する。
AD変換部202は、アナログ信号処理部201が出力するアナログ信号をデジタル信号に変換し、デジタル信号処理部203に出力する。
デジタル信号処理部203は、補間処理やホワイトバランス補正、RGB/YC変換処理等のデジタル信号処理を行って、映像信号メモリ204に出力する。
映像信号メモリ204は、デジタル信号処理部203からのデジタル値の映像信号を入力して記憶するとともに、表示部205及び外部装置(図示省略)に映像信号を出力する。
表示部205は、例えば、映像信号出力装置や液晶ディスプレイで構成され、映像信号メモリ204が記憶した映像信号を表示する。
以上のように、撮像装置200は、画素部10に生じるノイズを低減することができる裏面照射型固体撮像素子100を具備することにより、従来のものよりもノイズを低減した映像信号を得ることができる。
なお、前述の実施形態において、本発明に係る裏面照射型固体撮像素子をCCD型の撮像素子に適用した例を挙げて説明したが、本発明はこれに限定されるものではなく、例えばCMOS(Complementary Metal-Oxide-Semiconductor)型の撮像素子に適用することもできる。
10 画素部
11 CCD転送路
12 転送ゲート電極
20 画素領域
30 pウエル
31 pウエル端子
32 pウエル端子の配線
40 nガードリング
41 nガードリング端子
42 nガードリング端子の配線
50 pガードリング
51 pガードリング端子
52 pガードリング端子の配線
60 酸化膜
70 p半導体層
71 裏面端子
72 p半導体層
73 n半導体層
80 光電変換部
100 裏面照射型固体撮像素子
101 表面(1つの面)
102 裏面(他の面)
103〜106 端面
200 撮像装置
201 アナログ信号処理部(信号処理回路)
202 AD変換部
203 デジタル信号処理部(信号処理回路)
204 映像信号メモリ
205 表示部
210 撮像部
211 レンズ
220 駆動回路
221 電圧印加部
222 駆動クロック出力部

Claims (3)

  1. 半導体基板の1つの面側に二次元アレイ状に配列形成された複数の画素部を有し、前記半導体基板の他の面側からp半導体層、p半導体層及びn半導体層が順次形成されたエピタキシャル構造の裏面照射型固体撮像素子であって、
    前記複数の画素部が形成された画素領域から前記半導体基板の端面に向かって前記画素領域を順次囲むpウエル、nガードリング及びpガードリングが形成されたことを特徴とする裏面照射型固体撮像素子。
  2. 前記pウエル、前記nガードリング及び前記pガードリングのそれぞれに電圧を印加するpウエル端子、nガードリング端子及びpガードリング端子と、
    前記p半導体層に電圧を印加する裏面端子とを有し、
    各端子に印加される電圧が、nガードリング端子電圧>pウエル端子電圧≧pガードリング端子電圧≧裏面端子電圧の関係であることを特徴とする請求項1に記載の裏面照射型固体撮像素子。
  3. 請求項1又は請求項2に記載の裏面照射型固体撮像素子と、
    前記裏面照射型固体撮像素子を駆動する駆動回路と、
    前記裏面照射型固体撮像素子の複数の画素部からの信号を処理して映像信号を出力する信号処理回路とを備えたことを特徴とする撮像装置。
JP2011138353A 2011-06-22 2011-06-22 裏面照射型固体撮像素子及びそれを備えた撮像装置 Active JP5690228B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011138353A JP5690228B2 (ja) 2011-06-22 2011-06-22 裏面照射型固体撮像素子及びそれを備えた撮像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011138353A JP5690228B2 (ja) 2011-06-22 2011-06-22 裏面照射型固体撮像素子及びそれを備えた撮像装置

Publications (2)

Publication Number Publication Date
JP2013008711A true JP2013008711A (ja) 2013-01-10
JP5690228B2 JP5690228B2 (ja) 2015-03-25

Family

ID=47675843

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011138353A Active JP5690228B2 (ja) 2011-06-22 2011-06-22 裏面照射型固体撮像素子及びそれを備えた撮像装置

Country Status (1)

Country Link
JP (1) JP5690228B2 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177485A (ja) * 2007-01-22 2008-07-31 Univ Kinki 裏面照射型撮像素子の製造方法及び裏面照射型撮像素子
JP2008205256A (ja) * 2007-02-21 2008-09-04 Fujifilm Corp 裏面照射型固体撮像素子
JP2010239005A (ja) * 2009-03-31 2010-10-21 Kinki Univ 裏面照射型撮像素子の製造方法、その製造方法により製造された裏面照射型撮像素子及びそれを備えた撮像装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177485A (ja) * 2007-01-22 2008-07-31 Univ Kinki 裏面照射型撮像素子の製造方法及び裏面照射型撮像素子
JP2008205256A (ja) * 2007-02-21 2008-09-04 Fujifilm Corp 裏面照射型固体撮像素子
JP2010239005A (ja) * 2009-03-31 2010-10-21 Kinki Univ 裏面照射型撮像素子の製造方法、その製造方法により製造された裏面照射型撮像素子及びそれを備えた撮像装置

Also Published As

Publication number Publication date
JP5690228B2 (ja) 2015-03-25

Similar Documents

Publication Publication Date Title
US20160218138A1 (en) Solid-state image pickup device and method for manufacturing a solid-state image pickup device
US11094725B2 (en) Solid-state imaging device, method of manufacturing the same, and electronic apparatus
US10141355B2 (en) Solid-state imaging device, production method of the same, and imaging apparatus
US7855407B2 (en) CMOS image sensor and method for manufacturing the same
CN102800684B (zh) 固态图像拾取器件及其制造方法、图像拾取系统
US11791368B2 (en) Image pickup element, image pickup apparatus, and method of manufacturing image pickup element
TW201201575A (en) Solid-state imaging device, method of manufacturing solid-state imaging device, and electronic apparatus
TW201926664A (zh) 圖像感測器及其製造方法
CN104821324A (zh) 固体摄像装置以及固体摄像装置的制造方法
US20210111201A1 (en) Image Sensor Structure and Method of Forming the Same
CN110634894A (zh) 固体摄像装置以及电子设备
US7902578B2 (en) Solid-state imaging device, electronic module and electronic apparatus
KR101543098B1 (ko) 고체 촬상 장치 및 고체 촬상 장치의 제조 방법
US20150137299A1 (en) Solid state imaging device and manufacturing method for solid state imaging device
US11569279B2 (en) Solid-state imaging device, method of manufacturing solid-state imaging device, and electronic apparatus
JP2012099743A (ja) 固体撮像装置及びその製造方法
JP5690228B2 (ja) 裏面照射型固体撮像素子及びそれを備えた撮像装置
JP5241886B2 (ja) 光電変換装置及びそれを用いた撮像システム
JP5665951B2 (ja) 固体撮像装置、および固体撮像装置を用いた撮像システム
JP2018067615A (ja) 固体撮像装置及びその製造方法、並びに、電子機器
JP5414781B2 (ja) 光電変換装置の製造方法
US20240194701A1 (en) Light-receiving element, x-ray imaging element, and electronic apparatus
JP2010212319A (ja) 固体撮像装置、電子機器および固体撮像装置の製造方法
JP2019117933A (ja) 固体撮像装置および固体撮像装置の製造方法
JP2015056518A (ja) 裏面照射型cmos撮像素子、裏面照射型cmos撮像素子の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140110

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20141014

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141118

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141210

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150106

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150130

R150 Certificate of patent or registration of utility model

Ref document number: 5690228

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250