JP2012504835A5 - - Google Patents

Download PDF

Info

Publication number
JP2012504835A5
JP2012504835A5 JP2011530294A JP2011530294A JP2012504835A5 JP 2012504835 A5 JP2012504835 A5 JP 2012504835A5 JP 2011530294 A JP2011530294 A JP 2011530294A JP 2011530294 A JP2011530294 A JP 2011530294A JP 2012504835 A5 JP2012504835 A5 JP 2012504835A5
Authority
JP
Japan
Prior art keywords
peripheral component
bus
request
bridge
bus route
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011530294A
Other languages
English (en)
Other versions
JP2012504835A (ja
Filing date
Publication date
Priority claimed from US12/245,686 external-priority patent/US8892804B2/en
Priority claimed from US12/340,510 external-priority patent/US8373709B2/en
Application filed filed Critical
Publication of JP2012504835A publication Critical patent/JP2012504835A/ja
Publication of JP2012504835A5 publication Critical patent/JP2012504835A5/ja
Pending legal-status Critical Current

Links

Claims (15)

  1. バスを介して複数の周辺コンポーネントと通信するように構成可能なCPUを備えたバスルートと、
    前記バスルートに直接的に結合され、更に第2の周辺コンポーネントに直接的に結合される第1の周辺コンポーネントとを備え、
    前記第1の周辺コンポーネントが、データを受信及び送信するように構成可能な内部ブリッジを備えており、
    前記データを受信および送信することが、前記第1の周辺コンポーネントと前記第2の周辺コンポーネントとの間の直接的に通信することを含む、システム。
  2. 前記第1の周辺コンポーネントと前記第2の周辺コンポーネントとが、それぞれ更に、データを送信及び受信すべく前記バスルートと直接的に通信するように構成可能である、請求項1のシステム。
  3. 前記データを受信および送信することが、前記バスルートを介して前記第2の周辺コンポーネントから前記第1の周辺コンポーネントへと要求及びデータを送信することを更に備えている、請求項1のシステム。
  4. 前記バスルートがライト動作を実行するように構成可能であり、
    前記第2の周辺コンポーネントへのライト動作が、前記バスルートが前記第1の周辺コンポーネントの前記内部ブリッジへライト要求を送信することと、前記第1の周辺コンポーネントの前記内部ブリッジが前記ライト要求を前記第2の周辺コンポーネントへ直接的に送信することとを備えている、請求項1のシステム。
  5. 前記バスルートがライト動作を実行するように構成可能であり、
    前記第1の周辺コンポーネントへのライト動作が、前記バスルートが前記ブリッジへライト要求を送信することと、前記ブリッジが前記ライト要求を前記第1の周辺コンポーネントの内部バスインタフェースへ送信することとを備えている、請求項1のシステム。
  6. 前記バスルートがリード動作を実行するように構成可能であり、
    前記第1の周辺コンポーネントへのリード動作が、前記バスルートが前記ブリッジへリード要求を送信することと、前記ブリッジが前記リード要求を前記第1の周辺コンポーネントの内部バスインタフェースへ送信することとを備えている、請求項1のシステム。
  7. 前記バスルートがリード動作を実行するように構成可能であり、
    前記第2の周辺コンポーネントへのリード動作が、前記バスルートが前記ブリッジへリード要求を送信することと、前記ブリッジが前記リード要求を前記第2の周辺コンポーネントへ直接的に送信することとを備えている、請求項1のシステム。
  8. 前記ブリッジが、受信したライト要求、受信したリード要求、及び受信したデータに対して経路付けを決定するように構成可能な論理を備えている、請求項1のシステム。
  9. 前記第1の周辺コンポーネント及び前記第2の周辺コンポーネントの各々が、それぞれのバスインタフェースに結合されるそれぞれ複数のクライアントを備えており、
    前記クライアントが、シェーダユニット及び符号器/復号器ユニットを備えたビデオ処理論理を備えている、請求項1のシステム。
  10. 多重プロセッサシステムにおける通信の方法であって、
    バスルートが要求を直接的に第1の周辺コンポーネントへ送信することと、
    前記第1の周辺コンポーネントが、前記第1の周辺コンポーネントの内部ブリッジ内の第1のバスを介して前記要求を受信することと、
    前記内部ブリッジが、前記要求に対して適切な経路付けを決定することとを備えており、
    前記要求がリード要求及びライト要求を備えており、
    前記適切な経路付けが、
    第2の周辺コンポーネントに向けられている要求を前記ブリッジから直接的に前記第2の周辺コンポーネントのバスインタフェースへ第2のバスを介して経路付けることと、
    前記第1の周辺コンポーネントに向けられている要求を前記第1の周辺コンポーネントのバスインタフェースへ経路付けることとを備えている、方法。
  11. 前記第2のコンポーネントが第3のバスを介してデータを直接的に前記バスルートへ送信することによって前記リード要求に応答することを更に備えている、請求項10の方法。
  12. 前記第1の周辺コンポーネントがリード要求を前記第2の周辺コンポーネントへ前記第2のバスを介して送信することと、
    前記第2の周辺コンポーネントが前記リード要求に応答してデータを前記バスルートへ前記第3のバスを介して送信することと、
    前記バスルートが前記データを前記ブリッジへ前記第1のバスを介して送信することとを更に備えている、請求項10の方法。
  13. その上に記憶された命令を有するコンピュータ可読媒体であって、
    前記命令は多重プロセッサシステム内で実行されるときに通信の方法を実行させ、
    前記方法が、
    バスルートが要求を直接的に第1の周辺コンポーネントへ送信することと、
    前記第1の周辺コンポーネントが、前記第1の周辺コンポーネントの内部ブリッジ内の第1のバスを介して前記要求を受信することと、
    前記内部ブリッジが、前記要求に対して適切な経路付けを決定することとを備えており、
    前記要求がリード要求及びライト要求を備えており、
    前記適切な経路付けが、
    第2の周辺コンポーネントに向けられている要求を前記ブリッジから直接的に前記第2の周辺コンポーネントのバスインタフェースへ第2のバスを介して経路付けることと、
    前記第1の周辺コンポーネントに向けられている要求を前記第1の周辺コンポーネントのバスインタフェースへ経路付けることとを備えている、コンピュータ可読媒体。
  14. 前記方法が、前記第2のコンポーネントが第3のバスを介してデータを直接的に前記バスルートへ送信することによって前記リード要求に応答することを更に備えている、請求項13のコンピュータ可読媒体。
  15. 前記方法が、
    前記第1の周辺コンポーネントがリード要求を前記第2の周辺コンポーネントへ前記第2のバスを介して送信することと、
    前記第2の周辺コンポーネントが前記リード要求に応答してデータを前記バスルートへ前記第3のバスを介して送信することと、
    前記バスルートが前記データを前記ブリッジへ前記第1のバスを介して送信することとを更に備えている、請求項13のコンピュータ可読媒体。
JP2011530294A 2008-10-03 2009-10-05 多重プロセッサアーキテクチャ及び方法 Pending JP2012504835A (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US12/245,686 2008-10-03
US12/245,686 US8892804B2 (en) 2008-10-03 2008-10-03 Internal BUS bridge architecture and method in multi-processor systems
US12/340,510 US8373709B2 (en) 2008-10-03 2008-12-19 Multi-processor architecture and method
US12/340,510 2008-12-19
PCT/US2009/059594 WO2010040144A1 (en) 2008-10-03 2009-10-05 Multi-processor architecture and method

Publications (2)

Publication Number Publication Date
JP2012504835A JP2012504835A (ja) 2012-02-23
JP2012504835A5 true JP2012504835A5 (ja) 2012-11-29

Family

ID=41426838

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011530294A Pending JP2012504835A (ja) 2008-10-03 2009-10-05 多重プロセッサアーキテクチャ及び方法

Country Status (6)

Country Link
US (4) US8373709B2 (ja)
EP (1) EP2342626B1 (ja)
JP (1) JP2012504835A (ja)
KR (1) KR101533761B1 (ja)
CN (2) CN102227709B (ja)
WO (1) WO2010040144A1 (ja)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8892804B2 (en) 2008-10-03 2014-11-18 Advanced Micro Devices, Inc. Internal BUS bridge architecture and method in multi-processor systems
US8373709B2 (en) * 2008-10-03 2013-02-12 Ati Technologies Ulc Multi-processor architecture and method
US8751720B2 (en) 2010-11-08 2014-06-10 Moon J. Kim Computationally-networked unified data bus
CN102810085A (zh) * 2011-06-03 2012-12-05 鸿富锦精密工业(深圳)有限公司 Pci-e扩展系统及方法
US10817043B2 (en) * 2011-07-26 2020-10-27 Nvidia Corporation System and method for entering and exiting sleep mode in a graphics subsystem
CN102931546A (zh) * 2011-08-10 2013-02-13 鸿富锦精密工业(深圳)有限公司 连接器组合
CN103105895A (zh) * 2011-11-15 2013-05-15 辉达公司 计算机系统及其显示卡及该系统进行图形处理的方法
CN103631549A (zh) * 2012-08-22 2014-03-12 慧荣科技股份有限公司 图像处理装置及外接图像装置
US8996781B2 (en) * 2012-11-06 2015-03-31 OCZ Storage Solutions Inc. Integrated storage/processing devices, systems and methods for performing big data analytics
US20140149528A1 (en) * 2012-11-29 2014-05-29 Nvidia Corporation Mpi communication of gpu buffers
WO2015016843A1 (en) * 2013-07-30 2015-02-05 Hewlett-Packard Development Company, L.P. Connector for a computing assembly
US9578074B2 (en) 2013-11-11 2017-02-21 Amazon Technologies, Inc. Adaptive content transmission
US9582904B2 (en) 2013-11-11 2017-02-28 Amazon Technologies, Inc. Image composition based on remote object data
US9604139B2 (en) 2013-11-11 2017-03-28 Amazon Technologies, Inc. Service for generating graphics object data
US9374552B2 (en) 2013-11-11 2016-06-21 Amazon Technologies, Inc. Streaming game server video recorder
US9641592B2 (en) 2013-11-11 2017-05-02 Amazon Technologies, Inc. Location of actor resources
US9634942B2 (en) 2013-11-11 2017-04-25 Amazon Technologies, Inc. Adaptive scene complexity based on service quality
US9805479B2 (en) 2013-11-11 2017-10-31 Amazon Technologies, Inc. Session idle optimization for streaming server
US10261570B2 (en) * 2013-11-27 2019-04-16 Intel Corporation Managing graphics power consumption and performance
US10535322B2 (en) 2015-07-24 2020-01-14 Hewlett Packard Enterprise Development Lp Enabling compression of a video output
US10311013B2 (en) * 2017-07-14 2019-06-04 Facebook, Inc. High-speed inter-processor communications
CN107562674B (zh) * 2017-08-28 2020-03-20 上海集成电路研发中心有限公司 一种嵌入处理器的总线协议异步逻辑电路实现装置
JP6635209B2 (ja) * 2018-04-18 2020-01-22 富士通クライアントコンピューティング株式会社 情報処理システム
JP6579255B1 (ja) 2018-12-28 2019-09-25 富士通クライアントコンピューティング株式会社 情報処理システム、および中継装置
JP6573046B1 (ja) 2019-06-05 2019-09-11 富士通クライアントコンピューティング株式会社 情報処理装置、情報処理システムおよび情報処理プログラム
US11637773B2 (en) * 2020-02-11 2023-04-25 Fungible, Inc. Scaled-out transport as connection proxy for device-to-device communications
US20230394204A1 (en) * 2022-06-07 2023-12-07 Dell Products L.P. Lcs orchestrator device/expansion device secondary circuit board system
CN115981853A (zh) * 2022-12-23 2023-04-18 摩尔线程智能科技(北京)有限责任公司 Gpu互联架构、实现gpu互联架构的方法、计算设备

Family Cites Families (105)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5712664A (en) * 1993-10-14 1998-01-27 Alliance Semiconductor Corporation Shared memory graphics accelerator system
JP3454294B2 (ja) * 1994-06-20 2003-10-06 インターナショナル・ビジネス・マシーンズ・コーポレーション マルチプル・バス情報処理システム及びブリッジ回路
US5913045A (en) * 1995-12-20 1999-06-15 Intel Corporation Programmable PCI interrupt routing mechanism
US6359624B1 (en) * 1996-02-02 2002-03-19 Kabushiki Kaisha Toshiba Apparatus having graphic processor for high speed performance
US5999183A (en) * 1997-07-10 1999-12-07 Silicon Engineering, Inc. Apparatus for creating a scalable graphics system with efficient memory and bandwidth usage
US6173374B1 (en) * 1998-02-11 2001-01-09 Lsi Logic Corporation System and method for peer-to-peer accelerated I/O shipping between host bus adapters in clustered computer network
US6560688B1 (en) * 1998-10-01 2003-05-06 Advanced Micro Devices, Inc. System and method for improving accelerated graphics port systems
US6477623B2 (en) * 1998-10-23 2002-11-05 Micron Technology, Inc. Method for providing graphics controller embedded in a core logic unit
JP2000222590A (ja) * 1999-01-27 2000-08-11 Nec Corp 画像処理方法及び装置
US6317813B1 (en) * 1999-05-18 2001-11-13 Silicon Integrated Systems Corp. Method for arbitrating multiple memory access requests in a unified memory architecture via a non unified memory controller
US6473086B1 (en) * 1999-12-09 2002-10-29 Ati International Srl Method and apparatus for graphics processing using parallel graphics processors
US6662257B1 (en) * 2000-05-26 2003-12-09 Ati International Srl Multiple device bridge apparatus and method thereof
US6587905B1 (en) * 2000-06-29 2003-07-01 International Business Machines Corporation Dynamic data bus allocation
US6668296B1 (en) * 2000-06-30 2003-12-23 Hewlett-Packard Development Company, L.P. Powering a notebook across a USB interface
US6606614B1 (en) * 2000-08-24 2003-08-12 Silicon Recognition, Inc. Neural network integrated circuit with fewer pins
US6802021B1 (en) * 2001-01-23 2004-10-05 Adaptec, Inc. Intelligent load balancing for a multi-path storage system
US7009618B1 (en) * 2001-07-13 2006-03-07 Advanced Micro Devices, Inc. Integrated I/O Remapping mechanism
US7340555B2 (en) * 2001-09-28 2008-03-04 Dot Hill Systems Corporation RAID system for performing efficient mirrored posted-write operations
US20030158886A1 (en) * 2001-10-09 2003-08-21 Walls Jeffrey J. System and method for configuring a plurality of computers that collectively render a display
US6700580B2 (en) * 2002-03-01 2004-03-02 Hewlett-Packard Development Company, L.P. System and method utilizing multiple pipelines to render graphical data
US6567880B1 (en) * 2002-03-28 2003-05-20 Compaq Information Technologies Group, L.P. Computer bridge interfaces for accelerated graphics port and peripheral component interconnect devices
US6968415B2 (en) * 2002-03-29 2005-11-22 International Business Machines Corporation Opaque memory region for I/O adapter transparent bridge
US7069365B2 (en) * 2002-04-01 2006-06-27 Sun Microsystems, Inc. System and method for controlling multiple devices via general purpose input/output (GPIO) hardware
US6947051B2 (en) * 2003-02-18 2005-09-20 Microsoft Corporation Video memory management
US6874042B2 (en) * 2003-03-11 2005-03-29 Dell Products L.P. System and method for using a switch to route peripheral and graphics data on an interconnect
US7068278B1 (en) * 2003-04-17 2006-06-27 Nvidia Corporation Synchronized graphics processing units
US7093033B2 (en) * 2003-05-20 2006-08-15 Intel Corporation Integrated circuit capable of communicating using different communication protocols
US20040257369A1 (en) * 2003-06-17 2004-12-23 Bill Fang Integrated video and graphics blender
US7119808B2 (en) * 2003-07-15 2006-10-10 Alienware Labs Corp. Multiple parallel processor computer graphics system
TWI284275B (en) * 2003-07-25 2007-07-21 Via Tech Inc Graphic display architecture and control chip set therein
US6956579B1 (en) * 2003-08-18 2005-10-18 Nvidia Corporation Private addressing in a multi-processor graphics processing system
US7822105B2 (en) * 2003-09-02 2010-10-26 Sirf Technology, Inc. Cross-correlation removal of carrier wave jamming signals
TWI221980B (en) * 2003-09-02 2004-10-11 Prolific Technology Inc Apparatus for multiple host access to storage media
US7171499B2 (en) * 2003-10-10 2007-01-30 Advanced Micro Devices, Inc. Processor surrogate for use in multiprocessor systems and multiprocessor system using same
TWI221214B (en) * 2003-10-15 2004-09-21 Via Tech Inc Interrupt signal control system and control method
US7782325B2 (en) * 2003-10-22 2010-08-24 Alienware Labs Corporation Motherboard for supporting multiple graphics cards
WO2005050557A2 (en) * 2003-11-19 2005-06-02 Lucid Information Technology Ltd. Method and system for multiple 3-d graphic pipeline over a pc bus
US7119810B2 (en) * 2003-12-05 2006-10-10 Siemens Medical Solutions Usa, Inc. Graphics processing unit for simulation or medical diagnostic imaging
US7567252B2 (en) * 2003-12-09 2009-07-28 Microsoft Corporation Optimizing performance of a graphics processing unit for efficient execution of general matrix operations
US7149848B2 (en) * 2004-02-26 2006-12-12 Hewlett-Packard Development Company, L.P. Computer system cache controller and methods of operation of a cache controller
US7289125B2 (en) * 2004-02-27 2007-10-30 Nvidia Corporation Graphics device clustering with PCI-express
US7424564B2 (en) * 2004-03-23 2008-09-09 Qlogic, Corporation PCI—express slot for coupling plural devices to a host system
US7246190B2 (en) * 2004-04-21 2007-07-17 Hewlett-Packard Development Company, L.P. Method and apparatus for bringing bus lanes in a computer system using a jumper board
US6985152B2 (en) * 2004-04-23 2006-01-10 Nvidia Corporation Point-to-point bus bridging without a bridge controller
US7663633B1 (en) * 2004-06-25 2010-02-16 Nvidia Corporation Multiple GPU graphics system for implementing cooperative graphics instruction execution
US7062594B1 (en) * 2004-06-30 2006-06-13 Emc Corporation Root complex connection system
US7721118B1 (en) * 2004-09-27 2010-05-18 Nvidia Corporation Optimizing power and performance for multi-processor graphics processing
TWM264547U (en) * 2004-11-08 2005-05-11 Asustek Comp Inc Main board
TWI274255B (en) * 2004-11-08 2007-02-21 Asustek Comp Inc Motherboard
US7633505B1 (en) * 2004-11-17 2009-12-15 Nvidia Corporation Apparatus, system, and method for joint processing in graphics processing units
US8066515B2 (en) * 2004-11-17 2011-11-29 Nvidia Corporation Multiple graphics adapter connection systems
US7576745B1 (en) * 2004-11-17 2009-08-18 Nvidia Corporation Connecting graphics adapters
US7477256B1 (en) * 2004-11-17 2009-01-13 Nvidia Corporation Connecting graphics adapters for scalable performance
US7598958B1 (en) * 2004-11-17 2009-10-06 Nvidia Corporation Multi-chip graphics processing unit apparatus, system, and method
US7275123B2 (en) * 2004-12-06 2007-09-25 Nvidia Corporation Method and apparatus for providing peer-to-peer data transfer within a computing environment
US7451259B2 (en) 2004-12-06 2008-11-11 Nvidia Corporation Method and apparatus for providing peer-to-peer data transfer within a computing environment
US7545380B1 (en) 2004-12-16 2009-06-09 Nvidia Corporation Sequencing of displayed images for alternate frame rendering in a multi-processor graphics system
US7372465B1 (en) * 2004-12-17 2008-05-13 Nvidia Corporation Scalable graphics processing for remote display
US7383412B1 (en) * 2005-02-28 2008-06-03 Nvidia Corporation On-demand memory synchronization for peripheral systems with multiple parallel processors
US7246191B2 (en) * 2005-03-31 2007-07-17 Intel Corporation Method and apparatus for memory interface
US7616207B1 (en) * 2005-04-25 2009-11-10 Nvidia Corporation Graphics processing system including at least three bus devices
US7793029B1 (en) * 2005-05-17 2010-09-07 Nvidia Corporation Translation device apparatus for configuring printed circuit board connectors
US8054314B2 (en) * 2005-05-27 2011-11-08 Ati Technologies, Inc. Applying non-homogeneous properties to multiple video processing units (VPUs)
US7613346B2 (en) * 2005-05-27 2009-11-03 Ati Technologies, Inc. Compositing in multiple video processing unit (VPU) systems
US20060282604A1 (en) * 2005-05-27 2006-12-14 Ati Technologies, Inc. Methods and apparatus for processing graphics data using multiple processing circuits
US7663635B2 (en) * 2005-05-27 2010-02-16 Ati Technologies, Inc. Multiple video processor unit (VPU) memory mapping
US7539801B2 (en) * 2005-05-27 2009-05-26 Ati Technologies Ulc Computing device with flexibly configurable expansion slots, and method of operation
US7649537B2 (en) * 2005-05-27 2010-01-19 Ati Technologies, Inc. Dynamic load balancing in multiple video processing unit (VPU) systems
JP2007008679A (ja) * 2005-06-30 2007-01-18 Toshiba Corp 排紙装置
US20070016711A1 (en) * 2005-07-13 2007-01-18 Jet Way Information Co., Ltd. Interfacing structure for multiple graphic
US20070038794A1 (en) * 2005-08-10 2007-02-15 Purcell Brian T Method and system for allocating a bus
US7629978B1 (en) * 2005-10-31 2009-12-08 Nvidia Corporation Multichip rendering with state control
US7525548B2 (en) * 2005-11-04 2009-04-28 Nvidia Corporation Video processing with multiple graphical processing units
US8294731B2 (en) 2005-11-15 2012-10-23 Advanced Micro Devices, Inc. Buffer management in vector graphics hardware
US8412872B1 (en) * 2005-12-12 2013-04-02 Nvidia Corporation Configurable GPU and method for graphics processing using a configurable GPU
US7325086B2 (en) * 2005-12-15 2008-01-29 Via Technologies, Inc. Method and system for multiple GPU support
US7340557B2 (en) * 2005-12-15 2008-03-04 Via Technologies, Inc. Switching method and system for multiple GPU support
US7623131B1 (en) * 2005-12-16 2009-11-24 Nvidia Corporation Graphics processing systems with multiple processors connected in a ring topology
JP4869714B2 (ja) * 2006-01-16 2012-02-08 株式会社ソニー・コンピュータエンタテインメント 情報処理装置、信号伝送方法、およびブリッジ
US7461195B1 (en) * 2006-03-17 2008-12-02 Qlogic, Corporation Method and system for dynamically adjusting data transfer rates in PCI-express devices
TW200737034A (en) * 2006-03-23 2007-10-01 Micro Star Int Co Ltd Connector module of graphic card and the device of motherboard thereof
US7970956B2 (en) * 2006-03-27 2011-06-28 Ati Technologies, Inc. Graphics-processing system and method of broadcasting write requests to multiple graphics devices
US8130227B2 (en) 2006-05-12 2012-03-06 Nvidia Corporation Distributed antialiasing in a multiprocessor graphics system
US7535433B2 (en) * 2006-05-18 2009-05-19 Nvidia Corporation Dynamic multiple display configuration
JP4439491B2 (ja) * 2006-05-24 2010-03-24 株式会社ソニー・コンピュータエンタテインメント マルチグラフィックスプロセッサシステム、グラフィックスプロセッサおよびデータ転送方法
US7480757B2 (en) * 2006-05-24 2009-01-20 International Business Machines Corporation Method for dynamically allocating lanes to a plurality of PCI Express connectors
US8103993B2 (en) * 2006-05-24 2012-01-24 International Business Machines Corporation Structure for dynamically allocating lanes to a plurality of PCI express connectors
US8555099B2 (en) * 2006-05-30 2013-10-08 Ati Technologies Ulc Device having multiple graphics subsystems and reduced power consumption mode, software and methods
US7412554B2 (en) * 2006-06-15 2008-08-12 Nvidia Corporation Bus interface controller for cost-effective high performance graphics system with two or more graphics processing units
US7619629B1 (en) * 2006-06-15 2009-11-17 Nvidia Corporation Method and system for utilizing memory interface bandwidth to connect multiple graphics processing units
US7500041B2 (en) * 2006-06-15 2009-03-03 Nvidia Corporation Graphics processing unit for cost effective high performance graphics system with two or more graphics processing units
US7562174B2 (en) * 2006-06-15 2009-07-14 Nvidia Corporation Motherboard having hard-wired private bus between graphics cards
US7616206B1 (en) * 2006-06-16 2009-11-10 Nvidia Corporation Efficient multi-chip GPU
US20080055321A1 (en) * 2006-08-31 2008-03-06 Ati Technologies Inc. Parallel physics simulation and graphics processing
JP4421593B2 (ja) * 2006-11-09 2010-02-24 株式会社ソニー・コンピュータエンタテインメント マルチプロセッサシステム、その制御方法、プログラム及び情報記憶媒体
US20080200043A1 (en) * 2007-02-15 2008-08-21 Tennrich International Corp. Dual display card connection means
WO2008107155A1 (en) 2007-03-07 2008-09-12 Beneo-Orafti S.A. Natural rubber latex preservation
JP2008276568A (ja) * 2007-04-27 2008-11-13 Toshiba Corp 情報処理装置、およびプロセッサ回路の制御方法
US7626418B1 (en) * 2007-05-14 2009-12-01 Xilinx, Inc. Configurable interface
US8711153B2 (en) * 2007-12-28 2014-04-29 Intel Corporation Methods and apparatuses for configuring and operating graphics processing units
US8161209B2 (en) * 2008-03-31 2012-04-17 Advanced Micro Devices, Inc. Peer-to-peer special purpose processor architecture and method
CN101639930B (zh) * 2008-08-01 2012-07-04 辉达公司 一连串绘图处理器处理绘图数据的方法及系统
US8892804B2 (en) * 2008-10-03 2014-11-18 Advanced Micro Devices, Inc. Internal BUS bridge architecture and method in multi-processor systems
US8373709B2 (en) * 2008-10-03 2013-02-12 Ati Technologies Ulc Multi-processor architecture and method
KR20110088538A (ko) * 2008-10-30 2011-08-03 엘에스아이 코포레이션 저장 컨트롤러 데이터 재분배 방법 및 시스템

Similar Documents

Publication Publication Date Title
JP2012504835A5 (ja)
CN110647480B (zh) 数据处理方法、远程直接访存网卡和设备
US10979503B2 (en) System and method for improved storage access in multi core system
US9749413B2 (en) Peer-to-peer interrupt signaling between devices coupled via interconnects
WO2018024232A1 (zh) 用于执行神经网络运算的装置及方法
JP2013535145A5 (ja)
ATE542178T1 (de) Offload-stack für netzwerk, block- und dateieingabe und -ausgabe
US9489028B2 (en) Managing sideband segments in on-die system fabric
US20150012679A1 (en) Implementing remote transaction functionalities between data processing nodes of a switched interconnect fabric
US9632557B2 (en) Active state power management (ASPM) to reduce power consumption by PCI express components
KR101661259B1 (ko) 저전력 부분 폭 고속 링크 상태에서 나갈 때의 고속 디스큐
JP2014529792A5 (ja)
JP2006195981A5 (ja)
WO2015180513A1 (zh) 一种数据传输方法及计算机
JP2016510929A5 (ja)
JP2010503319A5 (ja)
JP2008305433A5 (ja)
JP2014534529A5 (ja)
US20130159632A1 (en) Memory sharing by processors
CN102291298A (zh) 一种高效的面向长消息的计算机网络通信方法
US8495091B2 (en) Dynamically routing data responses directly to requesting processor core
US20130007376A1 (en) Opportunistic snoop broadcast (osb) in directory enabled home snoopy systems
US10909056B2 (en) Multi-core electronic system
JP2014528611A5 (ja)
JP2012522318A5 (ja)