JP2012243320A5 - - Google Patents

Download PDF

Info

Publication number
JP2012243320A5
JP2012243320A5 JP2012113143A JP2012113143A JP2012243320A5 JP 2012243320 A5 JP2012243320 A5 JP 2012243320A5 JP 2012113143 A JP2012113143 A JP 2012113143A JP 2012113143 A JP2012113143 A JP 2012113143A JP 2012243320 A5 JP2012243320 A5 JP 2012243320A5
Authority
JP
Japan
Prior art keywords
data
storage device
encoding
data storage
coding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012113143A
Other languages
English (en)
Other versions
JP6039237B2 (ja
JP2012243320A (ja
Filing date
Publication date
Priority claimed from KR1020110081308A external-priority patent/KR101824044B1/ko
Application filed filed Critical
Publication of JP2012243320A publication Critical patent/JP2012243320A/ja
Publication of JP2012243320A5 publication Critical patent/JP2012243320A5/ja
Application granted granted Critical
Publication of JP6039237B2 publication Critical patent/JP6039237B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (47)

  1. 少なくとも一つの入力コマンドをデコードし、該入力コマンドに応答してリード信号及び内部モード決定プロセスの開始を示す開始信号を生成する制御部と、
    前記リード信号に応答してデータを出力するメモリ部と、
    前記開始信号に応答して符号化モードを自律的に決定、または変更することを含む内部モード決定プロセスを開始して、該決定または変更した符号化モードに基づいて前記メモリ部から出力される出力データを符号化して符号化データを出力する符号化部と、を備えることを特徴とするデータ格納装置。
  2. 前記符号化部は、ランダムデータを生成し、該ランダムデータに基づいて前記符号化モードを決定することを特徴とする請求項1に記載のデータ格納装置。
  3. 前記符号化部は、符号化モードセットのうちの特定の符号化モードを選択する確率を示すコーディングポリシーを得て、該コーディングポリシーに基づいて前記ランダムデータを生成することを特徴とする請求項2に記載のデータ格納装置。
  4. 前記符号化部は、前記内部モード決定プロセスによりデータパターンを生成し、該データパターンに基づいて符号化モードを決定することを特徴とする請求項1に記載のデータ格納装置。
  5. 前記符号化部は、符号化モードセットのうちの特定の符号化モードを選択する確率を示すコーディングポリシーを得て、該コーディングポリシーに基づいて前記データパターンを生成することを特徴とする請求項4に記載のデータ格納装置。
  6. 前記符号化部は、符号化モードセットのうちの特定の符号化モードを選択する確率を示すコーディングポリシーを得て、該コーディングポリシーに基づいて前記符号化モードを決定することを特徴とする請求項1に記載のデータ格納装置。
  7. 前記符号化部は、前記少なくとも一つの入力コマンド及び他の入力コマンドに基づいて前記コーディングポリシーを得ることを特徴とする請求項6に記載のデータ格納装置。
  8. 前記符号化部は、前記出力データの前記メモリ部内の格納位置に基づいて前記コーディングポリシーを得ることを特徴とする請求項6に記載のデータ格納装置。
  9. 前記符号化部は、コーディングポリシー格納部からコーディングポリシーのリストをロードし、該リストから前記コーディングポリシーのうちの一つを選択することを特徴とする請求項6に記載のデータ格納装置。
  10. 前記符号化部は、符号化出力データセットを生成するため、元データを示す複数の出力データを符号化し、該複数の出力データのそれぞれの符号化モードを決定するため、該複数の出力データのそれぞれに対して前記内部モード決定プロセスを実行し、前記符号化モードのそれぞれに基づいて複数の出力データのそれぞれを符号化することを特徴とする請求項1に記載のデータ格納装置。
  11. 前記符号化部は、同一の元データを示す符号化出力データセットを1セット以上生成することを特徴とする請求項10に記載のデータ格納装置。
  12. 前記制御部は、第1入力コマンド及び第2入力コマンドの入力を交互に受け、前記符号化部が前記元データを示す前記複数の出力データの入力を受けて前記複数の出力データを符号化するように、前記第1入力コマンドに応答して前記リード信号を生成し、前記第2入力コマンドに応答して前記開始信号を生成することを特徴とする請求項10に記載のデータ格納装置。
  13. 前記複数の出力データのそれぞれは、同一のサイズを有することを特徴とする請求項12に記載のデータ格納装置。
  14. 前記複数の出力データのうちの少なくとも一つは、他の前記複数の出力データと異なるサイズを有することを特徴とする請求項12に記載のデータ格納装置。
  15. 前記第1コマンドを最初に受けることを特徴とする請求項12に記載のデータ格納装置。
  16. 前記第2コマンドを最初に受けることを特徴とする請求項12に記載のデータ格納装置。
  17. 前記制御部は、複数の入力コマンドを受け、前記符号化部が前記元データを示す前記複数の出力データの入力を受けて符号化するように、前記複数の入力コマンドのそれぞれに応答して前記リード信号及び前記開始信号を生成することを特徴とする請求項10に記載のデータ格納装置。
  18. 前記符号化部は、
    第1符号化率で前記出力データを符号化する第1符号化モジュールと、
    前記第1符号化率超過の符号化率を有する第2符号化率で出力データを符号化する第2符号化モジュールと、
    前記決定した符号化モードに基づいて前記第1符号化モジュール及び前記第2符号化モジュールのうちの一つから符号化データを選択的に出力するセレクタと、を含むことを特徴とする請求項1に記載のデータ格納装置。
  19. 前記符号化部は、前記決定した符号化モードに基づいて前記第1符号化モジュール及び第2符号化モジュールのうちの一つのみを活性化させることを特徴とする請求項18に記載のデータ格納装置。
  20. 前記第1符号化率は、符号化出力データを元の状態にデコードできるようにする比率であり、前記第2符号化率は前記符号化出力データを元の状態にデコードできないようにする比率であることを特徴とする請求項18に記載のデータ格納装置。
  21. 前記符号化部は、
    第1符号化率によって前記メモリ部からの出力データを符号化する第1符号化モジュールと、
    前記決定した符号化モードに基づいて前記第1符号化モジュールからの出力データ及び前記メモリ部からの出力データのうちの一つを選択的に出力するセレクタと、を含むことを特徴とする請求項1に記載のデータ格納装置。
  22. 前記第1符号化率は、符号化出力データを元の状態にデコードできないようにする比率であることを特徴とする請求項21に記載のデータ格納装置。
  23. 前記符号化部は、前記決定した符号化モードに基づいて前記第1符号化モジュールを選択的に非活性化させることを特徴とする請求項21に記載のデータ格納装置。
  24. 前記符号化部は、
    前記決定した符号化モードに基づく符号化率で前記出力データを符号化するプログラマブル符号化モジュールを含むことを特徴とする請求項1に記載のデータ格納装置。
  25. 前記符号化部は、
    第1ランダムデータを生成する第1ランダムデータ生成器と、
    第2ランダムデータを生成する第2ランダムデータ生成器と、
    前記決定した符号化モードに基づいて前記第1及び前記第2ランダムデータのうちの一つを選択的符号化データとして選択するセレクタと、
    符号化データを生成するために前記出力データと前記選択的符号化データとを論理的に結合する論理演算器と、を含み、
    前記第1ランダムデータは、前記第2ランダムデータより更に低い符号化率を発生させることを特徴とする請求項1に記載のデータ格納装置。
  26. 前記第1ランダムデータが前記符号化データである場合に前記符号化データは元の状態にデコードすることができ、
    前記第2ランダムデータが前記符号化データである場合に前記符号化データは元の状態にデコードできないことを特徴とする請求項25に記載のデータ格納装置。
  27. 前記符号化部は、前記決定した符号化モードに基づいて前記第1ランダムデータ生成器及び前記第2ランダムデータ生成器のうちの一つのみを活性化させることを特徴とする請求項25に記載のデータ格納装置。
  28. 前記符号化部は、
    第1ランダムデータを生成する第1ランダムデータ生成器と、
    前記第1ランダムデータ及び参照データのうちの一つを選択的符号化データとして選択的に選択するセレクタと、
    符号化データを生成するため、前記出力データと前記選択的符号化データとを論理的に結合する論理演算器と、を含み、
    前記参照データは、前記第1ランダムデータより更に低い符号化率を発生させることを特徴とする請求項1に記載のデータ格納装置。
  29. 前記参照データは、前記出力データと論理的に結合する場合に前記出力データを符号化しないことを特徴とする請求項28に記載のデータ格納装置。
  30. 前記第1ランダムデータが前記符号化データである場合、前記符号化データは元の状態にデコードできないことを特徴とする請求項28に記載のデータ格納装置。
  31. 前記符号化部は、前記決定した符号化モードに基づいて前記第1ランダムデータ生成器を選択的に非活性化させることを特徴とする請求項28に記載のデータ格納装置。
  32. 前記符号化部は、
    前記符号化データを生成するため、符号化するデータと前記出力データとを論理的に結合する論理演算器と、
    前記決定した符号化モードに基づく符号化率で前記出力データが符号化されるように前記符号化データとして使用されるランダムデータを生成するプログラマブルランダムデータ生成器と、を含むことを特徴とする請求項1に記載のデータ格納装置。
  33. 前記符号化部は、符号化率に基づいて前記出力データを符号化する少なくとも一つの符号化モジュールを含み、
    前記符号化率は、プログラミングできることを特徴とする請求項1に記載のデータ格納装置。
  34. 前記出力データは、前記データ格納装置を認証するための認証データであることを特徴とする請求項1に記載のデータ格納装置。
  35. 前記メモリ部は、シングルレベルセル(SLC)に符号化される元データを格納し、マルチレベルセル(MLC)に符号化されない元データを格納することを特徴とする請求項1に記載のデータ格納装置。
  36. 請求項12に記載のデータ格納装置と、
    複数のリードを要求する入力に応答し、前記第1入力コマンド及び前記第2入力コマンドを交互に生成するコントローラと、を備えることを特徴とするデータ格納システム。
  37. 請求項12に記載のデータ格納装置と、
    一つのリードを要求する入力に応答し、前記第1入力コマンド及び前記第2入力コマンドを交互に生成するコントローラと、を備えることを特徴とするデータ格納システム。
  38. 請求項17に記載のデータ格納装置と、
    複数のリードを要求する入力に応答し、前記複数の入力コマンドを生成するコントローラと、を備えることを特徴とするデータ格納システム。
  39. 請求項17に記載のデータ格納装置と、
    一つのリードを要求する入力に応答し、前記複数の入力コマンドを生成するコントローラと、を備えることを特徴とするデータ格納システム。
  40. 入力コマンドをデコードし、符号化モードを示さない入力コマンドに応答してリード信号及びトリガー信号を生成する制御部と、
    前記リード信号に応答してデータを出力するメモリ部と、
    前記トリガー信号に応答して符号化モードを示す指示データを生成し、該指示データに基づいて符号化モードセットのうちの一つの符号化モードを選択し、該選択した符号化モードに基づいて出力データを符号化する符号化部と、を備えることを特徴とするデータ格納装置。
  41. 前記トリガー信号は、符号化モードを示さないことを特徴とする請求項40に記載のデータ格納装置。
  42. 前記符号化部は、前記トリガー信号に応答して前記符号化モードを自律的に選択することを含む内部モード決定プロセスを開始して実行することを特徴とする請求項41に記載のデータ格納装置。
  43. 入力コマンドをデコードし、該入力コマンドに応答してリード信号及びトリガー信号のうちの少なくとも一つを生成する制御部と、
    前記リード信号に応答してデータを出力するメモリ部と、
    前記トリガー信号に応答して第1ランダムデータを生成し、該第1ランダムデータに基づいて符号化モードセットのうちの一つの符号化モードを自律的に選択し、該選択した符号化モードに基づいて前記メモリ部から出力されたデータを符号化する符号化部と、を備えることを特徴とするデータ格納装置。
  44. 請求項1に記載のデータ格納装置と、
    前記入力コマンドを生成し、前記データ格納装置から前記符号化部によって符号化されたデータの入力を受けるホストプロセシング装置と、を備えることを特徴とするコンピュータシステム。
  45. 請求項1に記載のデータ格納装置と、
    アクセスコマンドに応答して前記入力コマンドを生成し、前記データ格納装置から前記符号化データの入力を受けるコントローラと、
    前記アクセスコマンドを前記コントローラに送信し、前記コントローラから前記符号化データを受信するホストプロセシング装置と、を備えることを特徴とするコンピュータシステム。
  46. 請求項1に記載のデータ格納装置と、
    前記入力コマンドを生成し、前記符号化データを受信するコントローラと、を備えることを特徴とするデータ格納システム。
  47. 要求される分布を有するランダムデータを生成して該ランダムデータにより符号化モードを決定する符号化決定部と、
    前記決定した符号化モードに基づいてデータを符号化する符号化器と、を備えることを特徴とする符号化部。
JP2012113143A 2011-05-17 2012-05-17 符号化部とこれを含むデータ格納装置及びデータ格納システム並びにコンピュータシステム Active JP6039237B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20110046405 2011-05-17
KR10-2011-0046405 2011-05-17
KR1020110081308A KR101824044B1 (ko) 2011-05-17 2011-08-16 부호화 출력 기능을 구비한 데이터 저장 장치 및 시스템
KR10-2011-0081308 2011-08-16

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2016216495A Division JP6431022B2 (ja) 2011-05-17 2016-11-04 データ符号化方法及び符号化方法

Publications (3)

Publication Number Publication Date
JP2012243320A JP2012243320A (ja) 2012-12-10
JP2012243320A5 true JP2012243320A5 (ja) 2015-07-02
JP6039237B2 JP6039237B2 (ja) 2016-12-07

Family

ID=47088265

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2012113143A Active JP6039237B2 (ja) 2011-05-17 2012-05-17 符号化部とこれを含むデータ格納装置及びデータ格納システム並びにコンピュータシステム
JP2016216495A Active JP6431022B2 (ja) 2011-05-17 2016-11-04 データ符号化方法及び符号化方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2016216495A Active JP6431022B2 (ja) 2011-05-17 2016-11-04 データ符号化方法及び符号化方法

Country Status (6)

Country Link
US (2) US9373005B2 (ja)
JP (2) JP6039237B2 (ja)
KR (1) KR101824044B1 (ja)
CN (2) CN107256369B (ja)
DE (1) DE102012103577A1 (ja)
TW (1) TWI539281B (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105468996A (zh) * 2014-09-05 2016-04-06 深圳市同盛绿色科技有限公司 计算机
JP6465732B2 (ja) * 2015-04-24 2019-02-06 リンナイ株式会社 ガス燃焼装置
KR102506838B1 (ko) * 2016-09-30 2023-03-08 에스케이하이닉스 주식회사 반도체 장치 및 그의 동작 방법
CN108076351B (zh) * 2016-11-16 2020-12-08 杭州海康威视数字技术股份有限公司 一种音视频数据编码方法、装置及电子设备
KR102513328B1 (ko) * 2016-12-08 2023-03-24 에스케이하이닉스 주식회사 반도체 장치, 반도체 시스템 및 그의 동작 방법
CN108052285B (zh) * 2017-12-12 2018-12-11 清华大学 一种自适应编码长度的时序数据存储的方法和装置
US10747891B2 (en) * 2018-06-13 2020-08-18 EMC IP Holding Company LLC Floating data protection
CN109032619B (zh) * 2018-07-13 2021-12-24 上海艾为电子技术股份有限公司 确定熔丝烧录编码的方法及装置
TWI773442B (zh) * 2021-07-20 2022-08-01 宇瞻科技股份有限公司 儲存裝置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11328034A (ja) * 1998-05-11 1999-11-30 Mega Chips Corp 半導体メモリおよびゲーム装置
US6598166B1 (en) * 1999-08-18 2003-07-22 Sun Microsystems, Inc. Microprocessor in which logic changes during execution
JP2001156772A (ja) * 1999-11-30 2001-06-08 Victor Co Of Japan Ltd 暗号化情報再生方法及び暗号化情報再生装置
EP1130600A1 (en) 2000-03-01 2001-09-05 Hewlett-Packard Company, A Delaware Corporation Data balancing scheme in solid state storage devices
CN1592877B (zh) * 2001-09-28 2010-05-26 高密度装置公司 用于对大容量存储设备上数据加密/解密的方法和装置
US20030226029A1 (en) * 2002-05-29 2003-12-04 Porter Allen J.C. System for protecting security registers and method thereof
JP2004070049A (ja) * 2002-08-07 2004-03-04 Denso Corp データの暗号化方法及び装置、データの復号化方法及び装置、プログラム
EP1758395A1 (en) * 2004-06-28 2007-02-28 Matsushita Electric Industrial Co., Ltd. Program creation device, program test device, program execution device, information processing system
JP4119881B2 (ja) * 2004-11-15 2008-07-16 株式会社メガチップス 半導体メモリ装置
US7770027B2 (en) 2004-11-15 2010-08-03 Nintendo Co., Ltd. Semiconductor memory device
JP2007172508A (ja) * 2005-12-26 2007-07-05 Sony Corp 着脱式記憶装置及び認証方法
JP5030132B2 (ja) * 2006-01-17 2012-09-19 任天堂株式会社 ゲームプログラムおよびゲーム装置
EP2037694B1 (en) * 2006-06-19 2014-01-15 NTT DoCoMo, Inc. Base station and scheduling method
CN101247506A (zh) * 2007-02-14 2008-08-20 中国科学院声学研究所 在数字媒体播放系统中的文件加密方法及加密文件结构
WO2009075180A1 (ja) * 2007-12-11 2009-06-18 Nec Corporation 認証装置、認証システム、認証方法及びプログラム
JP5260203B2 (ja) 2008-05-30 2013-08-14 日立アプライアンス株式会社 冷蔵庫
FR2937711B1 (fr) 2008-10-27 2010-11-19 Saint Gobain Module a diodes electroluminescentes pour vehicule, support a diodes
JP5045956B2 (ja) * 2009-04-16 2012-10-10 Necシステムテクノロジー株式会社 スクランブル装置、スクランブル方法及びプログラム
CN101882995B (zh) * 2009-05-06 2013-08-07 中兴通讯股份有限公司 数据发送、接收和传输方法及装置
US9026803B2 (en) * 2009-11-30 2015-05-05 Hewlett-Packard Development Company, L.P. Computing entities, platforms and methods operable to perform operations selectively using different cryptographic algorithms
CN101984574B (zh) * 2010-11-29 2012-09-05 北京卓微天成科技咨询有限公司 一种数据加解密方法及装置
JP2012227899A (ja) * 2011-04-22 2012-11-15 Toshiba Corp 認証コンポーネント、被認証コンポーネントおよびその認証方法

Similar Documents

Publication Publication Date Title
JP2012243320A5 (ja)
JP6039237B2 (ja) 符号化部とこれを含むデータ格納装置及びデータ格納システム並びにコンピュータシステム
TWI703436B (zh) 資料儲存裝置及其操作方法
TWI435328B (zh) 針對一快閃記憶體的控制器所存取之資料來進行資料型樣管理之方法以及相關之記憶裝置及其控制器
KR102186609B1 (ko) 무결성 검증 장치를 포함하는 전자 시스템
US10043573B2 (en) Apparatus and method for endurance friendly programming using lower voltage thresholds
TW201133502A (en) Method for suppressing errors, and associated memory device and controller thereof
KR20120073762A (ko) 플래시 메모리 장치, 그것의 데이터 랜덤화 방법, 및 그것을 포함하는 메모리 시스템
JP2014132490A5 (ja)
KR20170141298A (ko) 데이터 저장 장치 및 그것의 동작 방법
US9619323B2 (en) Data storage device and operating method thereof
KR101342658B1 (ko) 비휘발성 메모리 시스템 및 그 구성 방법
US20220358351A1 (en) Encoded host to dla traffic
CN114365135A (zh) 经由可变代码比较的装置入侵检测
US11194484B2 (en) Enablement of licensed features at a logical volume level of granularity
KR101202691B1 (ko) 데이터의 처리 장치 및 방법
JP2015097072A (ja) 組込システム
JP2008310595A5 (ja)
US11941291B2 (en) Memory sub-system command fencing
US20240145025A1 (en) Memory controller and memory system including the same
US20230393765A1 (en) Power efficient codeword scrambling in a non-volatile memory device
JP2006350941A5 (ja)
JP2015077506A5 (ja)