JP2012190382A - 画像変形装置および命令付加装置 - Google Patents
画像変形装置および命令付加装置 Download PDFInfo
- Publication number
- JP2012190382A JP2012190382A JP2011055086A JP2011055086A JP2012190382A JP 2012190382 A JP2012190382 A JP 2012190382A JP 2011055086 A JP2011055086 A JP 2011055086A JP 2011055086 A JP2011055086 A JP 2011055086A JP 2012190382 A JP2012190382 A JP 2012190382A
- Authority
- JP
- Japan
- Prior art keywords
- parameter
- image
- memory
- deformation
- prefetch instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 claims abstract description 122
- 238000012545 processing Methods 0.000 claims abstract description 91
- 238000000034 method Methods 0.000 claims abstract description 50
- 230000009466 transformation Effects 0.000 claims description 38
- 238000010586 diagram Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 238000012937 correction Methods 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000008707 rearrangement Effects 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Landscapes
- Transforming Electric Information Into Light Information (AREA)
- Image Input (AREA)
- Image Processing (AREA)
Abstract
【解決手段】画像変形装置10は、画像を格納するフレームメモリ12と、フレームメモリ12に格納された画像に施す変形処理パラメータP1にプリフェッチ命令P2が付加されたプリフェッチ命令付変形処理パラメータP3を格納するパラメータメモリ13と、フレームメモリ12に格納された画像の画素データの一部を一時的に格納することで、フレームメモリ12からの画素データ読み込み効率を向上させるキャッシュメモリ14と、パラメータメモリ13に格納されたプリフェッチ命令P2に従ってフレームメモリ12からキャッシュメモリ14に画素データをロードするプリフェッチ制御部15と、パラメータメモリ13に格納された変形処理パラメータP1を使用してキャッシュメモリ14に格納された画像に変形処理を施す変形処理部16とを備える。
【選択図】図1
Description
実施形態1における画像変形システムは、図1に示す画像変形装置10と、図2に示す命令付加装置20とを備えている。画像変形装置10は、画像を変形させる装置(LSI等)であって、図1に示すように、入力部11と、フレームメモリ12と、パラメータメモリ13と、キャッシュメモリ14と、プリフェッチ制御部15と、変形処理部16と、出力部17とを備えている。入力部11は、外部からの入力信号(画像)を受け取る。フレームメモリ12は、入力部11が受け取った画像を格納する。パラメータメモリ13は、フレームメモリ12に格納された画像に施す変形処理パラメータP1にプリフェッチ命令P2が付加されたプリフェッチ命令付変形処理パラメータP3を格納する。キャッシュメモリ14は、フレームメモリ12に格納された画像の画素データの一部を一時的に格納することで、フレームメモリ12からの画素データ読み込み効率を向上させる。プリフェッチ制御部15は、パラメータメモリ13に格納されたプリフェッチ命令P2に従ってフレームメモリ12からキャッシュメモリ14に画素データをロードする。変形処理部16は、パラメータメモリ13に格納された変形処理パラメータP1を使用してキャッシュメモリ14に格納された画像に変形処理を施す。出力部17は、変形処理部16により変形処理が施された画像を出力する。一方、命令付加装置20は、変形処理パラメータP1にプリフェッチ命令P2を付加する装置(PC等)であって、図2に示すように、解析部21と、命令付加部22とを備えている。解析部21は、画像に施す変形処理に使用される変形処理パラメータP1を解析する。命令付加部22は、解析部21の解析結果に基づいて変形処理パラメータP1にプリフェッチ命令P2を付加することでプリフェッチ命令付変形処理パラメータP3を生成する。このように生成されたプリフェッチ命令付変形処理パラメータP3は画像変形装置10に入力されるようになっている。
実施形態2における画像変形システムは、実施形態1と同様、図1に示す画像変形装置10と、図2に示す命令付加装置20とを備えている。以下、実施形態2における画像変形システムの構成を実施形態1と異なる点を中心に説明する。
実施形態3における画像変形システムは、実施形態1や2と同様、図1に示す画像変形装置10と、図2に示す命令付加装置20とを備えている。以下、実施形態3における画像変形システムの構成を実施形態1や2と異なる点を中心に説明する。
実施形態4における画像変形システムは、実施形態2や3と同様、図1に示す画像変形装置10と、図2に示す命令付加装置20とを備えている。以下、実施形態4における画像変形システムの構成を実施形態2や3と異なる点を中心に説明する。
11…入力部
12…フレームメモリ
13…パラメータメモリ
14…キャッシュメモリ
15…プリフェッチ制御部
16…変形処理部
17…出力部
20…命令付加装置
21…解析部
22…命令付加部
P1…変形処理パラメータ
P2…プリフェッチ命令
P3…プリフェッチ命令付変形処理パラメータ
Claims (7)
- 画像を格納するフレームメモリと、
前記フレームメモリに格納された画像に施す変形処理パラメータにプリフェッチ命令が付加されたプリフェッチ命令付変形処理パラメータを格納するパラメータメモリと、
前記フレームメモリに格納された画像の画素データの一部を一時的に格納することで、前記フレームメモリからの画素データ読み込み効率を向上させるキャッシュメモリと、
前記パラメータメモリに格納されたプリフェッチ命令に従って前記フレームメモリから前記キャッシュメモリに画素データをロードするプリフェッチ制御部と、
前記パラメータメモリに格納された変形処理パラメータを使用して前記キャッシュメモリに格納された画像に変形処理を施す変形処理部と、
を備えることを特徴とする画像変形装置。 - 前記プリフェッチ制御部は、所定の画素データの読み込み要求が出される前にその画素データが含まれるデータブロックのロードを完了させることを特徴とする請求項1記載の画像変形装置。
- 前記プリフェッチ命令付変形処理パラメータには、前記変形処理パラメータと前記プリフェッチ命令とが独立したデータ列として処理順に並べられていることを特徴とする請求項2記載の画像変形装置。
- 前記プリフェッチ命令付変形処理パラメータには、前記変形処理パラメータと同一のデータ列に前記プリフェッチ命令が埋め込まれる形で処理順に並べられていることを特徴とする請求項2記載の画像変形装置。
- 前記プリフェッチ命令が埋め込まれている場合よりも埋め込まれていない場合の方が前記変形処理パラメータに割り当てるビット長が長いことを特徴とする請求項4記載の画像変形装置。
- 前記プリフェッチ命令付変形処理パラメータには、前記プリフェッチ命令の一部分のみが前記変形処理パラメータと同一のデータ列に埋め込まれる形で処理順に並べられ、その詳細は前記パラメータメモリ上の別の領域に格納されていることを特徴とする請求項2記載の画像変形装置。
- 画像に施す変形処理に使用される変形処理パラメータを解析する解析部と、
前記解析部の解析結果に基づいて前記変形処理パラメータにプリフェッチ命令を付加することでプリフェッチ命令付変形処理パラメータを生成する命令付加部と、
を備えることを特徴とする命令付加装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011055086A JP5708072B2 (ja) | 2011-03-14 | 2011-03-14 | 画像変形装置および命令付加装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011055086A JP5708072B2 (ja) | 2011-03-14 | 2011-03-14 | 画像変形装置および命令付加装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012190382A true JP2012190382A (ja) | 2012-10-04 |
JP5708072B2 JP5708072B2 (ja) | 2015-04-30 |
Family
ID=47083433
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011055086A Expired - Fee Related JP5708072B2 (ja) | 2011-03-14 | 2011-03-14 | 画像変形装置および命令付加装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5708072B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005000666A (ja) * | 2003-06-12 | 2005-01-06 | General Electric Co <Ge> | デジタルx線撮影において非機能画素をリアルタイムで修正する方法 |
JP2005531847A (ja) * | 2002-07-01 | 2005-10-20 | 株式会社ソニー・コンピュータエンタテインメント | キャッシュメモリへのプリフェッチを制御するための方法ならびに装置 |
JP2006072832A (ja) * | 2004-09-03 | 2006-03-16 | Nec Access Technica Ltd | 画像処理システム |
JP2007150531A (ja) * | 2005-11-25 | 2007-06-14 | Seiko Epson Corp | 画像処理装置および画像処理方法 |
JP2008211673A (ja) * | 2007-02-27 | 2008-09-11 | Kyocera Corp | 画像処理方法及び装置 |
-
2011
- 2011-03-14 JP JP2011055086A patent/JP5708072B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005531847A (ja) * | 2002-07-01 | 2005-10-20 | 株式会社ソニー・コンピュータエンタテインメント | キャッシュメモリへのプリフェッチを制御するための方法ならびに装置 |
JP2005000666A (ja) * | 2003-06-12 | 2005-01-06 | General Electric Co <Ge> | デジタルx線撮影において非機能画素をリアルタイムで修正する方法 |
JP2006072832A (ja) * | 2004-09-03 | 2006-03-16 | Nec Access Technica Ltd | 画像処理システム |
JP2007150531A (ja) * | 2005-11-25 | 2007-06-14 | Seiko Epson Corp | 画像処理装置および画像処理方法 |
JP2008211673A (ja) * | 2007-02-27 | 2008-09-11 | Kyocera Corp | 画像処理方法及び装置 |
Also Published As
Publication number | Publication date |
---|---|
JP5708072B2 (ja) | 2015-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9280810B2 (en) | Method and system for correcting a distorted input image | |
KR101705581B1 (ko) | 데이터 처리 장치 및 방법 | |
JP4706458B2 (ja) | 画像処理装置および画像処理方法 | |
JP5348022B2 (ja) | プロジェクターおよび射影変換処理装置 | |
JP2012530953A (ja) | 原画像をワープさせて表示する装置および方法 | |
US20210042890A1 (en) | Adaptive Tiles for Geometric Correction | |
WO2005086096A2 (en) | Embedded system with 3d graphics core and local pixel buffer | |
KR20150080568A (ko) | 이미지 메모리 액세스 최적화 | |
JP5462305B2 (ja) | 画像処理装置、画像処理方法およびそのプログラム | |
JP4487959B2 (ja) | 画像処理装置および画像処理方法、並びにプログラム | |
JP2010176547A (ja) | 画像処理装置に含まれる制御装置、制御方法、及び制御処理プログラム | |
JP5947143B2 (ja) | 魚眼画像の補正装置及び補正方法 | |
US8850118B2 (en) | Circuit and method for dynamically changing reference value for address counter based on cache determination | |
JP5708072B2 (ja) | 画像変形装置および命令付加装置 | |
JP5387558B2 (ja) | 画像処理装置および画像処理方法 | |
JP5533109B2 (ja) | 画像表示装置、プロジェクター、および、画像表示装置におけるデータの取得方法 | |
US20130315502A1 (en) | Image processing apparatus and image processing method | |
JP2011211274A (ja) | 画像表示装置、プロジェクター、および、画像表示装置におけるデータの取得方法 | |
JP5353772B2 (ja) | プロジェクター | |
JP2015069272A (ja) | 画像変形装置および画像変形方法 | |
JP6563358B2 (ja) | 画像処理装置及び画像処理方法 | |
JP6278716B2 (ja) | 画像処理装置、画像処理方法及びプログラム | |
KR101540300B1 (ko) | 캐시 메모리를 이용한 이미지 워핑 시스템 및 그 방법 | |
JP5413265B2 (ja) | 画像表示装置およびプロジェクター | |
JP6080728B2 (ja) | 歪補正装置、歪補正方法及び歪補正プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140110 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140821 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140909 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141015 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150203 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150216 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5708072 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |