JP2012155719A - 複数のインタフェースタイプおよび終端をサポートするフィールドバスインタフェース回路基板 - Google Patents

複数のインタフェースタイプおよび終端をサポートするフィールドバスインタフェース回路基板 Download PDF

Info

Publication number
JP2012155719A
JP2012155719A JP2012009513A JP2012009513A JP2012155719A JP 2012155719 A JP2012155719 A JP 2012155719A JP 2012009513 A JP2012009513 A JP 2012009513A JP 2012009513 A JP2012009513 A JP 2012009513A JP 2012155719 A JP2012155719 A JP 2012155719A
Authority
JP
Japan
Prior art keywords
section
termination
transceiver
interface
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012009513A
Other languages
English (en)
Other versions
JP2012155719A5 (ja
JP5960993B2 (ja
Inventor
Daniel Milton Alley
ダニエル・ミルトン・アレイ
Shen Longhui
ロンフイ・シェン
Xu Ye
イェ・シュー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
General Electric Co
Original Assignee
General Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by General Electric Co filed Critical General Electric Co
Publication of JP2012155719A publication Critical patent/JP2012155719A/ja
Publication of JP2012155719A5 publication Critical patent/JP2012155719A5/ja
Application granted granted Critical
Publication of JP5960993B2 publication Critical patent/JP5960993B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4086Bus impedance matching, e.g. termination

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

【課題】複数のインタフェースタイプおよび終端をサポートするフィールドバスインタフェース回路基板を提供する。
【解決手段】回路基板100ベースの上に配置され、複数のトランシーバコンポーネントタイプを受け取るように構成された回路トランシーバサイトを有するトランシーバセクション115と、回路基板100ベースの上に配置され、複数の終端コンポーネントタイプを受け取るように構成された回路終端サイトを有する終端セクション110と、トランシーバおよび終端セクション115,110に動作結合された接続セクション125とを含むことができ、トランシーバセクション115、終端セクション110および接続セクション125は、複数のトランシーバコンポーネントタイプおよび複数の終端コンポーネントタイプに基づいて複数のインタフェースタイプをサポートするように構成する。
【選択図】図1

Description

本明細書において開示される主題はバスインタフェースに関し、より詳細には複数のインタフェースタイプをサポートするインタフェース回路基板に関する。
現在、シリアルバスおよびフィールドバスなどの多くのコネクタインタフェースが存在している。異なる計装には、場合によっては異なるインタフェースが必要である。したがってコンピュータなどの制御システムは、制御システム上の限られたハードウェア空間を占有することになるいくつかの異なるインタフェースを含むことができる。しかしながら現在の計装は、一般に、プロセスフィールドバス(PROFIBUS)、コントローラ−エリアネットワークバス(CANBUS)およびファンデーションフィールドバス(H1 FF)を含む限られた数のインタフェースタイプを実施している。インタフェースタイプの数が限られているにもかかわらず、限られたハードウェア空間は依然として複数のインタフェースで混み合っている。使用されるハードウェア空間を縮小するためのある試行では、製造者は、個々の特定のタイプのインタフェースが個別の回路基板を有する、使用されるハードウェア空間を縮小することができる外部ドーターボードを実施している。この場合、主制御回路基板は、製造時に設置される複数の任意選択インタフェースドーターボードのうちの1つを有することになる。
複数のインタフェースは、すべて、個別のコネクタを使用して共存させることができるが、余分の部品に起因するコストの増加に加えて、これらの余分の部品およびコネクタのためのより広いボード面積が必要である。さらに、同時に複数のインタフェースが使用されることはないため、デバイスが必要以上に高価で、かつ、大きくなる。使用されるハードウェア空間の量を縮小するための他の試行では、終端選択にスイッチを使用して、抵抗器の終端アレイを接続または開放している。しかしながらこの解決法には、使用者による、バスに沿ったデバイスの位置に基づくスイッチ位置の突きとめ、および設定が必要である。
米国特許第7802023号明細書
本発明の一態様によれば、インタフェース回路基板装置が記述される。インタフェース回路基板装置は、共有回路基板ベースと、回路基板ベースの上に配置されたトランシーバセクションであって、複数のトランシーバコンポーネントタイプを受け取るように構成された回路トランシーバサイトを有するトランシーバセクションと、回路基板ベースの上に配置された終端セクションであって、複数の終端コンポーネントタイプを受け取るように構成された回路終端サイトを有する終端セクションと、トランシーバおよび終端セクションに動作結合された接続セクションとを含むことができ、トランシーバセクション、終端セクションおよび接続セクションは、複数のトランシーバコンポーネントタイプおよび複数の終端コンポーネントタイプに基づいて複数のインタフェースタイプをサポートするように構成可能である。
本発明の他の態様によれば、フィールドバスインタフェース回路基板システムが記述される。フィールドバスインタフェース回路基板は、共有回路基板ベースを含むことができ、この共有回路基板ベースには、回路基板ベースの上に配置されたトランシーバセクションであって、複数のトランシーバコンポーネントタイプを受け取るように構成された回路トランシーバサイトを有するトランシーバセクションと、回路基板ベースの上に配置された終端セクションであって、複数の終端コンポーネントタイプを受け取るように構成された回路終端サイトを有する終端セクションと、トランシーバおよび終端セクションに動作結合された接続セクション、および回路基板ベースに動作結合されたコントローラであって、複数のインタフェースタイプのための信号およびプロトコルを実施するための命令を有するコントローラが含まれている。
これらおよび他の利点ならびに特徴は、図面を参照して行う以下の説明からより明確になるであろう。
本発明に関連する主題は、本明細書の締め括りの特許請求の範囲の中で詳細に指摘され、かつ、明確に特許請求されている。本発明の以上および他の特徴ならびに利点は、添付の図面を参照して行う以下の詳細な説明から明らかである。
複数のインタフェースタイプをサポートする一例示的インタフェース回路基板を含んだシステムのブロック図である。 例示的実施形態によるコネクタの雌雄のピンアウトおよび選択の表である。 例示的実施形態による一例示的回路であって、複数のインタフェースタイプおよび個々の部品を製造時に選択することができる回路の回路図である。
以下の詳細な説明は、一例として図面を参照して本発明のいくつかの実施形態を利点および特徴と共に説明したものである。
図1は、複数のインタフェースタイプをサポートする一例示的インタフェース回路基板100を含んだシステム10のブロック図を示したものである。本明細書において説明されているように、電子システムには多くのタイプのインタフェースが含まれており、また、コネクタ部分に提供されるシリアルインタフェースのタイプのみが異なる同様のシステムが含まれている。例えば制御モジュールは、複数のコネクタをサポートするだけの十分なサイズを有していないため、PROFIBUS、CANBUSおよびH1 FFのための個別モデルなどの特定のインタフェーススタイル毎に異なるモジュールタイプを強制している。PROFIBUS、CANBUSおよびH1 FFにはすべて同じコネクタスタイルが使用されている。例えばコネクタスタイルは、それらに限定されないが、DB9、RJ、DINおよび端子板であってもよい。本明細書においては、説明用としてDB9スタイルコネクタが説明されている。図2に示されているように、インタフェーススタイルPROFIBUS、CANBUSおよびH1 FFには、図2に示されているようにピンアウトおよび雌雄(雄プラグまたは雌ソケット)が異なる同じコネクタスタイルが使用されている。例示的実施形態では、本明細書において説明されているシステムは、回路基板上に設置される部品がインタフェースタイプ間で変化し、かつ、ボード当たりのコストがより安価な裸回路基板のための高体積の使用を許容するよう、共通回路基板ベースレイアウトを実施している。
PROFIBUS、CANBUSおよびH1 FFは、回路基板100上に共存させることができ、また、回路基板100上に製造することができる3つのインタフェースタイプとして説明されているが、他の例示的実施形態では他のタイプのインタフェースが企図されていることは理解されよう。したがってPROFIBUS、CANBUSおよびH1 FFは、単に実例による説明を目的としたものにすぎない。
例示的回路基板100は、いくつかのセクション105、110、115、120を含むことができ、これらのセクションはすべて回路基板上に共存させることができ、また、複数のインタフェースタイプ(例えばPROFIBUS、CANBUSおよびH1 FF)のうちの1つとして機能させるために製造時に有利に構成することができる。第1のトランシーバセクション105はPROFIBUSのために構成することができ、また、H1 FFトランシーバは、任意選択のRS485半二重トランシーバを含むことができ、このRS485半二重トランシーバの出力も終端セクション110に結合される。回路基板100は、さらに、同じく終端セクション110に接続されるCANBUSインタフェースおよびトランシーバのために構成された第2のトランシーバセクション115を含むことができる。第1および第2のトランシーバセクション105、115および終端回路は、次に、ジャンパ(例えばゼロオーム抵抗器)の行列セクション120を介してDB9コネクタのための接続セクション125にさらに結合される。図2の表200に示されており、また、本明細書においてさらに説明されているように、DB9コネクタの雌雄のピンアウトおよび選択は、回路基板100上に設定すべきインタフェースのタイプが決定される製造時に決定し、かつ、設定することができる。DB9コネクタは、次に、システム10のフィールドバス130に結合することができる。複数のインタフェースタイプの各々はDB9コネクタへの独自の信号マッピングを有していることは当業者には理解されよう。例示的実施形態では、行列セクション120は、独自の信号マッピングの各々をサポートするように構成される。
例示的実施形態では、回路基板100のインタフェースの制御は、システム10の論理および/またはFPGAコントローラセクション135からの一組の共有信号によって実施され、これらの信号は、ボード上に設置される、選択されるインタフェースに基づいて異なる機能に割り当てられる。例えば製造によってコントローラセクションにロードされるファームウェアは、インタフェースタイプのために実施される信号およびプロトコルを決定することができる。例示的実施形態では、コントローラセクション135はイーサネット(商標)に基づくことができる。コントローラセクション135は、さらに、システム10内の他のインタフェース/電子工学140に結合することができる。
本明細書において説明されているように、製造者は、所望のインタフェースのために設置すべき特定の部品を部品表に基づいて選択し、集積回路、抵抗器および他のコンポーネントを含む特定の部品がインタフェースタイプに基づいて追加され、あるいは除去される。
したがって例示的回路基板100は、より大きいシステム10内にフィールドバス130インタフェースを提供し、かつ、複数のタイプのプロトコルおよび接続のうちの1つをサポートしており、インタフェースの回路基板100上に設置されているコンポーネントを選択することにより、プロトコルのタイプ(例えばPROFIBUS、CANBUSおよびH1 FF)がインタフェース製造時に選択される。接続は、共通共有コネクタスタイル(例えばDB9)を介して実施され、製造するコンポーネントの選択がさらに実施されて、特定のコネクタピンがインタフェース機能に割り当てられる。インタフェースの動作は、回路基板のシステム10の残りの部分を接続することによって実施され、これらの接続は、設置されるインタフェースに基づいて異なる機能を有している。フィールドバスインタフェース回路基板100は、さらに、この回路基板およびインタフェースを含んだモジュールを、追加終端を必要とすることなく、インタフェースバスに沿った任意の場所に設置することができるよう、内部で制御される終端ネットワーク(例えば終端セクション110)をサポートしている。
図3は、PROFIBUS、CANBUSおよびH1 FFならびに対応する個々の部品が製造時に選択される一例示的回路300の回路図を示したものである。回路300には、本明細書において説明されている3つのトランシーバセクションUT1、UT2、UT3が含まれている。このレイアウトには、さらに、抵抗器RT1、RT2、RT3、RT4、RT5、RT6、RT7、継電器K1およびトランジスタQTを含んだ終端セクションTが含まれている。回路300には、さらに、FPGA入力線OPTION1、OPTION2、OPTION3、OPTION4、OPTION5、OPTION6が含まれている。このレイアウトには、さらに、インタフェースへのジャンパ行列として、外部コネクタC(例えば本明細書において説明されているDB9コネクタ)を備えた出力線RJ1、RJ2、RJ3、RJ4、RJ5、RJ6(例えば0オームジャンパ)が含まれている。
本明細書において説明されているように、回路300には、いくつかのインタフェースのうちの1つ、例えばそれには限定されないが、これから説明するPROFIBUS、CANBUSおよびH1 FFのうちの1つになるように製造時に構成することができるコンポーネントセクションが含まれている。
PROFIBUSの場合、UT1、RT1、RT2、RT3、RT4、RT6、RT7、QT、K1が回路300上に設置される。さらに、雌DB9コネクタがコネクタセクションCに設置される。ジャンパRJ1、RJ3は、UTIアクティブハイ出力(CANH)が雌DB9のコネクタピン3に接続されるように接続される(図2参照)。ジャンパRJ2、RJ4は、アクティブロー出力(信号CANL)が雌DB9コネクタのコネクタピン8に接続されるように接続される(図2参照)。ジャンパRJ5、RJ6は、UT1の共通信号がDB9コネクタのピン5に接続されるように接続される(図2参照)。PROFIBUSの場合は、UT2、UT3およびRT5は設置されない。コントローラのための信号は、レシーバアクティブRAのためのOPTION1、トランスミットイネーブルTEのためのOPTION2、レシーババックRBのためのOPTION3、トランスミットアウトTAのためのOPTION4、終端制御のためのOPTION5、および終端セクションTからのトランジスタQTおよび継電器K1を介した継電器フィードバックのためのOPTION6である。UT1入力には、さらに、フローティング供給電圧VBSおよび制御電圧VCOが含まれている。
H1 FFの場合、UT1、RT1、RT2、RT3、RT4、RT6、RT7、QT、K1が回路300上に設置される。さらに、コネクタセクションCには雄DB9コネクタが接続される。ジャンパRJ1、RJ3は、UTIアクティブハイ出力(CANH)がDB9雄コネクタのコネクタピン6に接続されるように接続される(図2参照)。ジャンパRJ2、RJ4は、アクティブロー出力(信号CANL)が雄DB9コネクタのコネクタピン7に接続されるように接続される(図2参照)。H1 FFの場合は、UT2、UT3およびRT5は設置されない。コントローラのための信号は、レシーバアクティブのためのOPTION1、トランスミットイネーブルのためのOPTION2、レシーババックのためのOPTION3、トランスミットアウトのためのOPTION4、終端制御のためのOPTION5、および終端セクションTからのトランジスタQTおよび継電器K1を介した継電器フィードバックのためのOPTION6である。UT1入力には、さらに、フローティング供給電圧VBSおよび制御電圧VCOが含まれている。
CANBUSの場合、UT2、UT3、RT2、RT5、RT6、RT7、Q1、K1が回路300上に設置される。さらに、接続セクションCには雄DB9コネクタが接続される。ジャンパRJ1、RJ3は、UT3アクティブハイ出力(CANH)がDB9雄コネクタのコネクタピン7に接続されるように接続される(図2参照)。ジャンパRJ2、RJ4は、アクティブロー出力(信号CANL)が雄DB9コネクタのコネクタピン5および6に接続されるように接続される(図2参照)。CANBUSの場合は、UT1、RT1、RT3、RT5は設置されない。コントローラのための信号は、選択のためのOPTION1、クロックのためのOPTION2、CANへのデータのためのOPTION3、CANからのデータのためのOPTION4、CAN割込みのためのOPTION5、および終端セクションTからのトランジスタQTおよび継電器K1を介した継電器フィードバックのためのOPTION6である。
インタフェースの制御は、同様にインタフェースタイプに応じて変化する。本明細書において説明されているように、PROFIBUSおよびH1 FFの場合、トランシーバセクションUT1は、図3に示されているようにRS485トランシーバであってもよい。したがってPROFIBUSおよびH1 FFには、いずれも、制御論理内の、31.25Kbpsで動作させることができるUARTによって制御される半二重直列伝送が利用されている。PROFIBUSおよびH1 FFの主な電気的な相違は、コネクタの雌雄および接続にある。CANBUSは、インタフェースドライバに対するUT2を介した同期周辺インタフェース(SPI)ポートを実現し、選択(UT2上のNCS入力)、クロック(UT2上のSCK入力)、およびUT2上のデータフローSIおよびSOのために任意選択ピンの再割当てを実施する。さらに、UT2は、TXD信号およびRXD信号をそれぞれUT3上のTXD信号、RXD信号にマップする。信号I/O1は終端セクションTに出力される。UT3入力には、さらに、基準タイマRsおよび基準電圧Vref、フローティング供給電圧VBSおよび制御電圧VCOが含まれている。
本明細書において説明されているように、バスの終端は回路300内にも提供される。終端のためには、これから説明する伝送線路終端のために使用される終端抵抗器との回路の接続および開放が必要である。回路300を含んだモジュールがバスに沿って他のモジュールと共にフィールドバスに取り付けられると、バスの末端には終端が必要であり、また、バスの中間に接続されているモジュールを開放しなければならない。継電器K1を使用して、抵抗器RT1、RT2およびRT3の終端アレイを接続することができ、それにより終端を例えばプルアップし、並列にし、また、プルダウンすることができる。
継電器が終端をバスから開放しているフィードバックとして、抵抗器RT6およびRT7は、継電器K1が終端を接続しているとOPTION6信号をローに引っ張ることができ、また、K1が終端を開放しているとハイに引っ張ることができる。継電器K1の制御は、OPTION5(同じトランシーバUT1を使用しているPROFIBUSまたはH1 FF)またはCANインタフェースUT2からのI/O1信号のいずれかによって駆動されるトランジスタQTを介して実施される。したがって継電器K1は、より高価な継電器を必要とする個別のフィードバックスイッチを備えた3極継電器と比較すると2極双投(DPDT)継電器であってもよく、それにより回路300のコストが低減される。
当業者には理解されるように、適切な情報の流れを生成し、また、構成される(例えばFPGAコントローラセクション135に)ハードウェアと整合させるために製造時にロードされる、異なるコード分岐または異なるプログラムを備えた1つのプログラムの一部として構成可能な線を別様に駆動するための命令などの本発明の態様は、選択されるインタフェースに応じた信号の制御および機能を提供するためのシステム、方法またはコンピュータプログラム製品として具体化することができる。したがって本発明の態様は、そのすべてがハードウェア実施形態の形態、そのすべてがソフトウェア実施形態の形態(ファームウェア、常駐ソフトウェア、マイクロコード、等々を含む)、またはソフトウェア態様とハードウェア態様とを組み合わせた実施形態の形態を取ることができ、これらはすべて、本明細書においては一括して「回路」、「モジュール」または「システム」と呼ぶことができる。さらに、本発明の態様は、コンピュータ可読プログラムコードがその上に具体化された1つまたは複数のコンピュータ可読媒体の中に具体化されたコンピュータプログラム製品の形態を取ることができる。
1つまたは複数のコンピュータ可読媒体の任意の組合せを利用することができる。コンピュータ可読媒体は、コンピュータ可読信号媒体またはコンピュータ可読記憶媒体であってもよい。コンピュータ可読記憶媒体は、例えば、それらに限定されないが、電子、磁気、光、電磁、赤外線または半導体のシステム、装置またはデバイスであっても、あるいはそれらの任意の適切な組合せであってもよい。コンピュータ可読記憶媒体のより特定の例には(それらに限定されないが)、1本または複数本の配線を有する電気接続、携帯型コンピュータディスケット、ハードディスク、ランダムアクセスメモリ(RAM)、リードオンリメモリ(ROM)、消去可能プログラマブルリードオンリメモリ(EPROMまたはフラッシュメモリ)、光ファイバ、携帯型コンパクトディスクリードオンリメモリ(CD−ROM)、光記憶装置、磁気記憶装置またはそれらの任意の適切な組合せがある。本文書のコンテキストにおいては、コンピュータ可読記憶媒体は、命令実行システム、装置またはデバイスが使用し、あるいはこれらの命令実行システム、装置またはデバイスと共に使用するためのプログラムを含むか、あるいは記憶することができる任意の有形媒体であってもよい。
コンピュータ可読信号媒体は、例えばベースバンド中に、あるいは搬送波の一部としてコンピュータ可読プログラムコードがその中に具体化された伝搬データ信号を含むことができる。このような伝搬信号は、それらに限定されないが、電気−磁気、光またはそれらの任意の適切な組合せを含む任意の様々な形態を取ることができる。コンピュータ可読信号媒体は、コンピュータ可読記憶媒体ではなく、また、命令実行システム、装置またはデバイスが使用し、あるいはこれらの命令実行システム、装置またはデバイスと共に使用するためのプログラムを通信、伝搬または輸送することができる任意のコンピュータ可読媒体であってもよい。
コンピュータ可読媒体上に具体化されたプログラムコードは、それらに限定されないが、無線、ワイヤ線、光ファイバケーブル、RF、等々、またはそれらの任意の適切な組合せを含む任意の適切な媒体を使用して伝送することができる。
本発明の態様のための動作を実施するためのコンピュータプログラムコードは、Java(商標)、Smalltalk、C++、等々などのオブジェクト指向プログラミング言語、および「C」プログラミング言語または類似のプログラミング言語などの従来の手続き形プログラミング言語を含む1つまたは複数のプログラミング言語の任意の組合せで書くことができる。プログラムコードは、そのすべてを使用者のコンピュータ上で実行することも、独立ソフトウェアパッケージとして一部を使用者のコンピュータ上で実行することも、一部を使用者のコンピュータ上で、また、一部を遠隔コンピュータ上で実施することも、あるいはそのすべてを遠隔コンピュータ上またはサーバ上で実施することも可能である。後者のシナリオの場合、遠隔コンピュータは、ローカルエリアネットワーク(LAN)または広域ネットワーク(WAN)を含む任意のタイプのネットワークを介して使用者のコンピュータに接続することができ、あるいは外部コンピュータに接続することができる(例えばインターネットサービスプロバイダを使用したインターネットを介して)。
技術的な効果には、複数のインタフェースタイプの基本セクションおよびコンポーネントを収納するための共通回路基板の実施態様によるコストの低減が含まれる。製造コストおよびハードウェア開発コストの低減は、共有回路基板レイアウト上での機能の組合せによるものである。共通回路基板を使用することにより、量が多くなるほど、大量生産によって総コストが低減される。
本明細書において説明されている例示的実施形態には、さらに、ファームウェアを介して制御信号を変更することができるプログラム可能バス終端が含まれている。DPDT継電器(この継電器は3PDT継電器よりコストが安価である)のみが使用されているが、本明細書において説明されている例示的実施形態には、さらに、継電器動作の診断検証が含まれている。複数のプロトコルをハードウェアでサポートするためには、さらに、終端回路の変更が必要である。継電器スイッチおよび終端抵抗器ネットワークを提供することにより、部品表を変更する(抵抗器の除去および/または挿入の両方を変更し、かつ、抵抗器の値を変更する)ことによって異なるプロトコルを提供することができる。また、この継電器スイッチングにより、端点では終端を接続し、また、中間ケーブル接続では終端を開放しなければならないフィールドバスに沿ってモジュールを配置することができる。過去の実施態様では、終端を選択するためのジャンパまたはスイッチを使用者が設定する必要があったが、本明細書において説明されている例示的実施形態によれば、モジュール内部設定(しばしばイーサネット(商標)または制御パネル設定などの他のインタフェースによって供給される)による制御の下での継電器が実現される。
以上、本発明について、ごく限られた数の実施形態に関連して詳細に説明したが、本発明は、開示されているこのような実施形態に限定されないことは容易に理解されよう。そうではなく、本発明は、説明されていない任意の数の変形形態、変更、置換または等価構造を組み込むべく修正することができるが、それらは本発明の精神および範囲と同一基準である。また、本発明の様々な実施形態が説明されているが、本発明の態様は、説明されている複数の実施形態のうちの一部のみを含むことも可能であることを理解されたい。したがって本発明は、以上の説明によって制限されるものと見なしてはならず、本発明は、特許請求の範囲によってのみ制限される。
10 システム
100 インタフェース回路基板
105、115、UT1、UT2、UT3 トランシーバセクション
110、T 終端セクション
120 行列セクション
125 接続セクション
130 フィールドバス
135 コントローラセクション
140 インタフェース/電子工学
300 回路
RT1、RT2、RT3、RT4、RT5、RT6、RT7 抵抗器
K1 継電器
QT トランジスタ
OPTION1、OPTION2、OPTION3、OPTION4、OPTION5、OPTION6 入力線
RJ1、RJ2、RJ3、RJ4、RJ5、RJ6 出力線
C 外部コネクタ
BS フローティング供給電圧
CO 制御電圧
CANL 信号
CANH 出力

Claims (10)

  1. インタフェース回路基板装置であって、
    共有回路基板(100)ベースと、
    前記回路基板(100)ベースの上に配置されたトランシーバセクション(115)であって、複数のトランシーバコンポーネントタイプを受け取るように構成された回路トランシーバサイトを有するトランシーバセクション(115)と、
    前記回路基板(100)ベースの上に配置された終端セクション(110)であって、複数の終端コンポーネントタイプを受け取るように構成された回路終端サイトを有する終端セクション(110)と、
    前記トランシーバおよび終端セクション(115、110)に動作結合された接続セクション(125)と
    を備え、前記トランシーバセクション(115)、前記終端セクション(110)および前記接続セクション(125)が、前記複数のトランシーバコンポーネントタイプおよび前記複数の終端コンポーネントタイプに基づいて複数のインタフェースタイプをサポートするように構成可能であるインタフェース回路基板装置。
  2. 前記終端セクション(110)と前記接続セクション(125)の間に配置された行列セクション(120)をさらに備える、請求項1記載の装置。
  3. 前記行列セクション(120)が前記トランシーバセクション(115)と前記接続セクション(125)の間にさらに配置される、請求項2記載の装置。
  4. 前記行列セクション(120)が、インタフェース信号を前記接続セクション(125)に配置されたコネクタに向けて経路指定するように構成される、請求項2記載の装置。
  5. 前記行列セクション(120)が前記複数のインタフェースタイプをサポートするように構成され、前記複数のインタフェースタイプの各々が前記コネクタへの独自の信号マッピングを有する、請求項4記載の装置。
  6. 前記トランシーバセクション(115)および前記終端セクション(110)が複数のコントローラ信号入力を受け取るように構成され、前記コントローラ信号入力の各々が前記複数のインタフェースタイプのうちの選択されたインタフェースタイプに基づく独自の構成を有する、請求項1記載の装置。
  7. 前記終端セクション(110)が前記複数のインタフェースタイプのための複数の終端タイプをサポートするように構成される、請求項1記載の装置。
  8. 前記終端セクション(110)が前記複数のインタフェースタイプの各々のための終端をサポートするように構成された複数の終端抵抗器を含む、請求項7記載の装置。
  9. 前記終端セクション(110)が前記終端抵抗器を前記接続セクションに接続するように構成された継電器を含む、請求項8記載の装置。
  10. 前記トランシーバセクション(115)が前記複数のインタフェースタイプをサポートするように構成された1つまたは複数のトランシーバタイプをサポートするように構成される、請求項1記載の装置。
JP2012009513A 2011-01-24 2012-01-20 複数のインタフェースタイプおよび終端をサポートするフィールドバスインタフェース回路基板 Active JP5960993B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/012,376 2011-01-24
US13/012,376 US8625295B2 (en) 2011-01-24 2011-01-24 Fieldbus interface circuit board supporting multiple interface types and terminations

Publications (3)

Publication Number Publication Date
JP2012155719A true JP2012155719A (ja) 2012-08-16
JP2012155719A5 JP2012155719A5 (ja) 2015-02-26
JP5960993B2 JP5960993B2 (ja) 2016-08-02

Family

ID=45562708

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012009513A Active JP5960993B2 (ja) 2011-01-24 2012-01-20 複数のインタフェースタイプおよび終端をサポートするフィールドバスインタフェース回路基板

Country Status (4)

Country Link
US (1) US8625295B2 (ja)
EP (1) EP2479678B1 (ja)
JP (1) JP5960993B2 (ja)
CN (1) CN102693204B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014115756A (ja) * 2012-12-07 2014-06-26 Tamagawa Seiki Co Ltd 通信方式選択回路及びその方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015103469A1 (en) * 2014-01-03 2015-07-09 Brian Vogt Fieldbus network with two-wire loop
US9840220B2 (en) 2015-04-27 2017-12-12 L & B Manufacturing, Inc. Wireless airbag control system
FR3038807B1 (fr) 2015-07-09 2017-07-21 Continental Automotive France Dispositif d'emetteur-recepteur apte a etre connecte sur un reseau de communication par bus de type can ou flexray
BE1026569B1 (de) 2018-08-27 2020-03-23 Phoenix Contact Gmbh & Co Steuer- und Datenübertragungsanlage zur Unterstützung verschiedener Kommunikationsprotokolle und ein Adaptermodul
CN108965118B (zh) * 2018-08-31 2021-04-16 杭州和利时自动化有限公司 一种dp转ff通信网关及dp转ff的方法
DE102018121885A1 (de) * 2018-09-07 2020-03-12 Phoenix Contact Gmbh & Co. Kg Elektronisches Gerät zum Einsatz in einem Automatisierungssystem sowie ein Automatisierungssystem
EP4099641A1 (en) * 2021-06-03 2022-12-07 Nxp B.V. Transceiver device
CN113848788B (zh) * 2021-09-27 2022-12-02 厦门四信通信科技有限公司 一种扩展电路及系统
CN114281743A (zh) * 2021-11-29 2022-04-05 浪潮(山东)计算机科技有限公司 一种pcie转rs232接口和ttl接口的装置、方法及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000235545A (ja) * 1999-01-28 2000-08-29 Hewlett Packard Co <Hp> シリアル信号を並列バス上に多重化する装置
US6301633B1 (en) * 1997-12-31 2001-10-09 Cisco Technology, Inc. Generic serial interface with automatic reconfigurability
JP2001520771A (ja) * 1996-02-20 2001-10-30 アイオメガ コーポレイション 周辺装置用マルチインターフェイス入出力ポート
US20080013569A1 (en) * 2006-07-14 2008-01-17 Boren Gary W Universal controller and signal monitor

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4124889A (en) * 1975-12-24 1978-11-07 Computer Automation, Inc. Distributed input/output controller system
US6740821B1 (en) 2002-03-01 2004-05-25 Micron Technology, Inc. Selectively configurable circuit board
US7035773B2 (en) * 2002-03-06 2006-04-25 Fisher-Rosemount Systems, Inc. Appendable system and devices for data acquisition, analysis and control
US6839790B2 (en) 2002-06-21 2005-01-04 Smar Research Corporation Plug and play reconfigurable USB interface for industrial fieldbus network access
US7246194B2 (en) * 2003-01-30 2007-07-17 Rosemount, Inc. Interface module for use with a fieldbus device network and with internet and non-internet based process control networks
US7245501B2 (en) 2003-09-09 2007-07-17 Hewlett-Packard Development Company, L.P. Configurable circuit board and fabrication method
DE602005026421D1 (de) 2004-10-15 2011-03-31 Sony Computer Entertainment Inc Verfahren und vorrichtungen zur unterstützung mehrerer konfigurationen in einem mehrprozessorsystem
CN2811962Y (zh) * 2005-07-18 2006-08-30 北京金自天正智能控制股份有限公司 一种基于Profibus-DP现场总线的同步电机状态检测仪
CN2884280Y (zh) * 2005-11-09 2007-03-28 沈阳新松机器人自动化股份有限公司 现场总线位置控制装置
US20080065805A1 (en) * 2006-09-11 2008-03-13 Cameo Communications, Inc. PCI-Express multimode expansion card and communication device having the same
US20090282437A1 (en) * 2008-05-09 2009-11-12 Tap.Tv System and Method for Controlling Media at a Plurality of Output Devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001520771A (ja) * 1996-02-20 2001-10-30 アイオメガ コーポレイション 周辺装置用マルチインターフェイス入出力ポート
US6301633B1 (en) * 1997-12-31 2001-10-09 Cisco Technology, Inc. Generic serial interface with automatic reconfigurability
JP2000235545A (ja) * 1999-01-28 2000-08-29 Hewlett Packard Co <Hp> シリアル信号を並列バス上に多重化する装置
US20080013569A1 (en) * 2006-07-14 2008-01-17 Boren Gary W Universal controller and signal monitor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014115756A (ja) * 2012-12-07 2014-06-26 Tamagawa Seiki Co Ltd 通信方式選択回路及びその方法

Also Published As

Publication number Publication date
JP5960993B2 (ja) 2016-08-02
EP2479678A3 (en) 2013-09-11
US8625295B2 (en) 2014-01-07
EP2479678B1 (en) 2016-10-12
CN102693204B (zh) 2016-06-15
EP2479678A2 (en) 2012-07-25
US20120188731A1 (en) 2012-07-26
CN102693204A (zh) 2012-09-26

Similar Documents

Publication Publication Date Title
JP5960993B2 (ja) 複数のインタフェースタイプおよび終端をサポートするフィールドバスインタフェース回路基板
CN108302742B (zh) 空调机组的控制器和空调器
CN104054064B (zh) 基于接口耦合的灵活的端口配置
CN107391419B (zh) 支持多主机的通用序列汇流排集线设备及车用主机
CN101539900A (zh) 解决具有相同定址地址的两i2c从属装置间产生冲突的装置
CN204883525U (zh) 一种外置式转接卡
US10271113B2 (en) Chassis switch using distributed backplane to interconnect line cards
CN105703935B (zh) 具自动切换共享网络功能的服务器系统
CN109561032B (zh) 一种交换机模块及包括其的交换机
US8131903B2 (en) Multi-channel memory connection system and method
US20080090565A1 (en) Wireless communication modules for audio systems
JP2008522550A (ja) マルチレート光トランスポンダ
EA013318B1 (ru) Способ и устройство для организации подключений в гирляндной конфигурации
CN105515607A (zh) 通信电路
US8583849B2 (en) Signal switch connector set applied to motherboard of computer system
CN210123977U (zh) 中继线缆及增强现实系统
CN210270889U (zh) 智能分析扩展设备及服务器
CN107515833A (zh) 用于存储设备的输入输出卡以及存储设备
KR100877627B1 (ko) 전화 및 데이터 통합형 허브
US20070101169A1 (en) IC with dual communication interfaces
CN112131163A (zh) 一种pcie资源自动拆分电路及方法
CN201821374U (zh) 光隔离半双工串行通信总线
JP2006174352A (ja) リモートi/oモジュール通信装置
US20070225829A1 (en) Information processing apparatus
EP2682872A1 (en) Interposer and intelligent multiplexer to provide a plurality of peripherial buses

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150113

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150113

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20151111

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151117

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160212

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160531

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160624

R150 Certificate of patent or registration of utility model

Ref document number: 5960993

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350