JP2011187792A - Semiconductor package, and method of manufacturing the same - Google Patents

Semiconductor package, and method of manufacturing the same Download PDF

Info

Publication number
JP2011187792A
JP2011187792A JP2010052862A JP2010052862A JP2011187792A JP 2011187792 A JP2011187792 A JP 2011187792A JP 2010052862 A JP2010052862 A JP 2010052862A JP 2010052862 A JP2010052862 A JP 2010052862A JP 2011187792 A JP2011187792 A JP 2011187792A
Authority
JP
Japan
Prior art keywords
solder
semiconductor package
resist
solder resist
plating layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010052862A
Other languages
Japanese (ja)
Inventor
Kenji Hisamatsu
賢治 久松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toppan Inc
Original Assignee
Toppan Printing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppan Printing Co Ltd filed Critical Toppan Printing Co Ltd
Priority to JP2010052862A priority Critical patent/JP2011187792A/en
Publication of JP2011187792A publication Critical patent/JP2011187792A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a structure of a semiconductor package which prevents a junction area from being reduced as a pad opening diameter of a connection terminal decreases to degrade junction strength, and excels in junction strength between the connection terminal and a bump, and to provide a method of manufacturing the same. <P>SOLUTION: In this semiconductor package, wiring and a pad 102 used as a connection terminal are formed on a circuit board, and parts other than the pad are covered with solder resist 103. In the semiconductor package, an electroless-copper-plated layer 104 is formed on a solder resist tapered part 112 in a solder resist opening, and a metal coating treatment is applied to a surface of the electroless-copper-plated layer. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は、半導体パッケージ等に使用される回路基板とその製造方法に関するものである。   The present invention relates to a circuit board used for a semiconductor package or the like and a manufacturing method thereof.

半導体パッケージはますます小型化され、ICチップ接続端子となるパッド径は小さくなり、はんだバンプピッチは狭くなっていく。図2は従来のバンプ形成の製造方法を(a)〜(d)の順次記号の各図によって示す工程手順図である。図2の(a)〜(d)は全て断面図を示すものである。   Semiconductor packages are becoming more and more miniaturized, the pad diameter used as an IC chip connection terminal is reduced, and the solder bump pitch is reduced. FIG. 2 is a process procedure diagram showing a conventional bump forming manufacturing method with respective drawings of sequential symbols (a) to (d). 2A to 2D are all cross-sectional views.

図2(a)は、絶縁樹脂201上に無電解銅めっきを給電層とし、その上にフォトドライフィルムレジストをラミネートし、パターニングをし、電解銅めっきで銅配線やパッドを形成し、フォトドライフィルムレジストを剥離し、給電層を剥離した後、接続端子のバンプやチップコンデンサーを搭載する場所以外はソルダーレジスト203で被覆した状態を示している。   In FIG. 2A, electroless copper plating is used as a power feeding layer on an insulating resin 201, a photo dry film resist is laminated thereon, patterning is performed, and copper wiring and pads are formed by electrolytic copper plating. After the film resist is peeled off and the power feeding layer is peeled off, a state where the bumps of the connection terminals and the chip capacitor are mounted is covered with the solder resist 203.

図2(b)は、接続端子となるパッド202に、無電解ニッケルめっき206を施し、この無電解ニッケルめっき206上に金フラッシュめっき207を施した状態である。   FIG. 2B shows a state where electroless nickel plating 206 is applied to the pad 202 serving as a connection terminal, and gold flash plating 207 is applied on the electroless nickel plating 206.

図2(c)は、はんだペースト209をスキージ208とメタルマスク210を介して印刷し、接続端子であるソルダーレジスト開口部205に、はんだペースト209を充填させた状態である。   FIG. 2C shows a state in which the solder paste 209 is printed through the squeegee 208 and the metal mask 210, and the solder resist opening 205 serving as the connection terminal is filled with the solder paste 209.

図2(d)は、はんだペーストがリフロー工程で加熱されることによって、はんだペーストが溶融されニッケルと合金層を形成することでパッドと接合され、はんだバンプ211の形成が完成する。しかしながら、接続端子のパッド径が小さくなるにつれ接合面積が狭くなり、接続端子とバンプ間の接合強度が低下してしまうという問題があった。   In FIG. 2D, when the solder paste is heated in the reflow process, the solder paste is melted to form nickel and an alloy layer, thereby being bonded to the pad, and the formation of the solder bump 211 is completed. However, as the pad diameter of the connection terminal is reduced, the bonding area is reduced, and the bonding strength between the connection terminal and the bump is reduced.

特開平9−232463号公報Japanese Patent Laid-Open No. 9-232463

本発明は、上記問題を解決すべくなされたものであり、接続端子とバンプ間の接合強度に優れる半導体パッケージの構造と製造方法を提供することを課題とした。   The present invention has been made to solve the above-described problems, and an object of the present invention is to provide a semiconductor package structure and a manufacturing method excellent in bonding strength between connection terminals and bumps.

上記課題を解決するため、請求項1の発明は、回路基板上に配線と接続端子となるパッドが形成され、前記パッド以外の部分がソルダーレジストで被覆されている半導体パッケージにおいて、ソルダーレジスト開口内のソルダーレジストテーパー部に無電解銅めっき層が形成され、更に前記無電解銅めっき層の表面に金属皮膜処理を施したことを特徴とする半導体パッケージである。   In order to solve the above-mentioned problems, the invention of claim 1 is a semiconductor package in which a pad to be a wiring and a connection terminal is formed on a circuit board, and a portion other than the pad is covered with a solder resist. An electroless copper plating layer is formed on the solder resist taper portion, and the surface of the electroless copper plating layer is further subjected to a metal film treatment.

また請求項2の発明は、半導体パッケージの製造方法であって、
基板全面に無電解銅めっき層を形成する工程と、
パッド部およびソルダーレジストテーパー部以外にめっきレジストを形成する工程と、
前記パッド部および前記ソルダーレジストテーパー部上に形成された前記無電解銅めっき層上に無電解ニッケルめっき層を形成する工程と、
前記パッド部および前記ソルダーレジストテーパー部上に形成された前記無電解ニッケルめっき層上に金めっきを形成する工程と、
前記めっきレジストを剥離する工程と、
前記めっきレジストの下にある無電解銅めっき層を剥離する工程と、
前記パット部および前記ソルダーレジストテーパー部上に形成された前記金めっき層上にはんだバンプを形成する工程と、
を順に施すことを特徴とする半導体パッケージの製造方法である。
The invention of claim 2 is a method of manufacturing a semiconductor package,
Forming an electroless copper plating layer on the entire surface of the substrate;
Forming a plating resist in addition to the pad portion and the solder resist taper portion; and
Forming an electroless nickel plating layer on the electroless copper plating layer formed on the pad portion and the solder resist taper portion; and
Forming gold plating on the electroless nickel plating layer formed on the pad portion and the solder resist taper portion; and
Removing the plating resist;
Peeling the electroless copper plating layer under the plating resist;
Forming solder bumps on the gold plating layer formed on the pad portion and the solder resist taper portion; and
In a semiconductor package manufacturing method.

また請求項3の発明は、前記はんだバンプを形成する工程が、ペースト印刷法、ソルダーダムプリコート法、はんだボール搭載法のいずれか1つを使用することを特徴とする請求項2に記載の半導体パッケージの製造方法である。   The invention according to claim 3 is characterized in that the step of forming the solder bump uses any one of a paste printing method, a solder dam pre-coating method, and a solder ball mounting method. It is a manufacturing method of a package.

また請求項4の発明は、前記無電解銅めっき上に施す表面処理が無電解錫めっきであることを特徴とする請求項2あるいは3に記載の半導体パッケージの製造方法である。   The invention of claim 4 is the method for manufacturing a semiconductor package according to claim 2, wherein the surface treatment applied to the electroless copper plating is electroless tin plating.

本発明により、バンプ径が小さくなった半導体パッケージにおいて、従来のバンプ形成方法の半導体パッケージ基板と比べて、以下に示す利点がある。パッドとソルダーレジストテーパー部に無電解銅めっきを施し、その上にニッケル金めっき等の表面処理をしたことにより接合面積が増加したはんだバンプを形成することで、接続端子とパッド間で優れた接合強度を得ることができる。   According to the present invention, the semiconductor package having a reduced bump diameter has the following advantages over the semiconductor package substrate of the conventional bump forming method. Excellent bonding between connection terminals and pads by forming solder bumps with increased bonding area by applying electroless copper plating to pads and solder resist taper, and surface treatment such as nickel gold plating on top Strength can be obtained.

本発明によるはんだバンプ形成方法による第1の実施形態を示す工程手順の説明図Explanatory drawing of the process sequence which shows 1st Embodiment by the solder bump formation method by this invention 従来のはんだバンプ形成方法を示す工程手順の説明図Explanatory drawing of process procedure showing conventional solder bump formation method 本発明によるはんだバンプ形成方法による第2の実施形態を示す工程手順の説明図Explanatory drawing of the process sequence which shows 2nd Embodiment by the solder bump formation method by this invention 本発明によるはんだバンプ形成方法による第3の実施形態を示す工程手順の説明図Explanatory drawing of the process procedure which shows 3rd Embodiment by the solder bump formation method by this invention

本発明の半導体パッケージの製造方法としては、配線と接続端子となるパッドが形成されている基板全面に無電解銅めっき層を形成し、パッド部とソルダーレジストテーパー部以外にめっきレジストを形成し、パッド部とソルダーレジストテーパー部上に形成された無電解銅めっき上に無電解ニッケルめっき、金めっきを順に形成し、めっきレジストを剥離し、めっきレジストの下にある無電解銅めっきを剥離し、パット部とソルダーレジストテーパー部上に形成された金めっき層上にはんだバンプを形成する工程を順に備えることを特徴とする製造方法によりバンプとの接合面積を増加させることが出来る。   As a method for manufacturing a semiconductor package of the present invention, an electroless copper plating layer is formed on the entire surface of a substrate on which pads to be wiring and connection terminals are formed, and a plating resist is formed in addition to the pad portion and the solder resist taper portion, Electroless nickel plating and gold plating are sequentially formed on the electroless copper plating formed on the pad portion and the solder resist taper portion, the plating resist is peeled off, and the electroless copper plating under the plating resist is peeled off. The bonding area between the bump and the bump can be increased by a manufacturing method comprising sequentially forming solder bumps on the gold plating layer formed on the pad portion and the solder resist taper portion.

はんだバンプを形成する方法としては、はんだペーストをスキージとメタルマスクで形成する印刷法、フラックスをパッド内に印刷した後にはんだボールを振り込むボール搭載法、メタルマスクの変わりにフォトドライフィルムレジストをマスクとするソルダーダムプリコート法の内いずれかの方法であっても良い。   The solder bumps can be formed by a printing method in which solder paste is formed with a squeegee and a metal mask, a ball mounting method in which a solder ball is transferred after a flux is printed in the pad, and a photo dry film resist as a mask instead of a metal mask. Any of the solder dam pre-coating methods may be used.

また、パッドとソルダーレジストテーパー上の表面処理は無電解錫めっきであっても良い。   The surface treatment on the pad and the solder resist taper may be electroless tin plating.

次に、実施形態について図を用いて説明する。
[第1の実施形態]
図1は本発明による半導体パッケージの製造方法の形態を(a)〜(g)の順次記号を付した各図によって示す工程手順を説明した図であり、全て断面図を示したものである。以下、一般的製造方法を説明する。
Next, embodiments will be described with reference to the drawings.
[First embodiment]
FIG. 1 is a diagram for explaining a process procedure shown in the drawings with sequential symbols (a) to (g) showing the form of a method for manufacturing a semiconductor package according to the present invention, and all show sectional views. Hereinafter, a general manufacturing method will be described.

図1(a)は、絶縁樹脂101上に無電解銅めっきを給電層とし、その上にフォトドライフィルムレジストをラミネートし、配線やパッド102等のパターニングをし、パターンめっき層を電解銅めっきで形成し、フォトドライフィルムレジストをアルカリ系剥離液もしくはアミン系剥離液で剥離し、給電層を硫酸過水系エッチング液等で剥離し、接続端子等の必要箇所以外はソルダーレジスト103で被覆し、ソルダーレジスト102をアルカリ過マンガン酸エッチング溶液を用いて表面粗化処理した状態を示している。   In FIG. 1A, electroless copper plating is used as a power supply layer on an insulating resin 101, a photo dry film resist is laminated thereon, wiring and pads 102 are patterned, and the pattern plating layer is formed by electrolytic copper plating. The photo dry film resist is peeled off with an alkali-based stripping solution or an amine-based stripping solution, the power feeding layer is stripped with a sulfuric acid / hydrogen peroxide-based etching solution, and other than necessary portions such as connection terminals are covered with a solder resist 103. A state in which the surface of the resist 102 is roughened using an alkaline permanganate etching solution is shown.

図1(b)は、基板表面に無電解銅めっき104を施した状態である。   FIG. 1B shows a state where the electroless copper plating 104 is applied to the substrate surface.

図1(c)は、めっきレジスト105をロールラミネーターでラミネートした後、コンタクト露光機もしくはステッパ露光機もしくはレーザ露光機などの露光装置を使用して露光を行い、アルカリ現像液で現像し、パッド102およびソルダーレジストテーパー部112の表面を開口させた状態である。   In FIG. 1C, after plating resist 105 is laminated with a roll laminator, exposure is performed using an exposure apparatus such as a contact exposure machine, a stepper exposure machine, or a laser exposure machine, and development is performed with an alkaline developer. In addition, the surface of the solder resist taper portion 112 is opened.

図1(d)は、無電解銅めっき104の皮膜上に無電解ニッケルめっき106を施し、更にこの無電解ニッケルめっき106の皮膜上に金フラッシュめっき107を施した状態である。   FIG. 1D shows a state in which an electroless nickel plating 106 is applied on the electroless copper plating 104 film and a gold flash plating 107 is applied on the electroless nickel plating film 106.

図1(e)は、めっきレジスト105をアルカリ系剥離液もしくはアミン系剥離液で剥離し、露出した無電解銅めっき104を硫酸過水系のエッチング液で除去した状態である。   FIG. 1 (e) shows a state in which the plating resist 105 is stripped with an alkaline stripping solution or an amine stripping solution, and the exposed electroless copper plating 104 is removed with a sulfuric acid / hydrogen peroxide etching solution.

図1(f)は、ソルダーレジト103上にメタルマスク110を介して、スキージ108を用いてはんだペースト109を印刷した状態である。   FIG. 1F shows a state where the solder paste 109 is printed on the solder resist 103 using the squeegee 108 via the metal mask 110.

図1(g)は、リフローをすることにより、はんだペースト109内の溶剤分が蒸発し、はんだが溶融して球状になった状態である。この様にしてはんだバンプ111形成が完了する。   FIG. 1 (g) shows a state in which the solvent in the solder paste 109 evaporates and the solder melts into a spherical shape by reflowing. In this way, the formation of the solder bump 111 is completed.

以上のように第1の実施の形態によれば、パッド102とソルダーレジストテーパー部に無電解銅めっき104の皮膜を形成し、その上に無電解ニッケルめっき106の皮膜と更にその上に金フラッシュ107を施した面を接合界面としてはんだバンプ111を形成することにより、接合面積を増加させることができ、接続端子とパッド間で優れた接合強度を得ることが出来る。   As described above, according to the first embodiment, the electroless copper plating 104 film is formed on the pad 102 and the solder resist taper portion, the electroless nickel plating 106 film is further formed thereon, and the gold flash is further formed thereon. By forming the solder bump 111 with the surface provided with 107 as a bonding interface, the bonding area can be increased, and excellent bonding strength between the connection terminal and the pad can be obtained.

[第2の実施形態]
図3は本発明による半導体パッケージの製造方法の第2の形態を示す部分工程手順を説明する図である。図3においては、説明の簡略化のため、前記の第1の実施形態の図1(f)以降の工程における他のバンプ形成方法を図3(a)〜(d)の順次記号を付した各図によって説明する。図3において(a)〜(d)は全て断面図を示したものである。
[Second Embodiment]
FIG. 3 is a diagram for explaining a partial process procedure showing a second embodiment of the semiconductor package manufacturing method according to the present invention. In FIG. 3, for the sake of simplification of explanation, other bump forming methods in the steps after FIG. 1 (f) of the first embodiment are given the sequential symbols of FIG. 3 (a) to (d). This will be described with reference to each figure. In FIG. 3, (a) to (d) are all cross-sectional views.

図3(a)は、ソルダーレジスト303上にリフロー温度に対応できる耐熱性のフォトドライフィルムレジスト312をロールラミネート等でラミネートし、コンタクト露光機もしくはステッパ露光機等で露光し、アルカリ系現像液等で現像し、パターニグを行い、接続端子部であるパッド302を開口させた状態である。耐熱性フォトドライフィルムレ
ジスト312の厚みは必要とするはんだバンプ311の高さによって異なる。
In FIG. 3A, a heat-resistant photodry film resist 312 that can cope with the reflow temperature is laminated on a solder resist 303 by roll lamination or the like, and exposed with a contact exposure machine or a stepper exposure machine, and an alkaline developer or the like. In this state, development is performed, patterning is performed, and the pad 302 which is a connection terminal portion is opened. The thickness of the heat resistant photo dry film resist 312 varies depending on the required height of the solder bump 311.

図3(b)は、接続端子を開口させた耐熱性フォトドライフィルムレジスト213をマスクとみなし、スキージ308ではんだペースト309を印刷した状態である。   FIG. 3B shows a state in which the solder paste 309 is printed with the squeegee 308 with the heat-resistant photodry film resist 213 having the connection terminals opened as a mask.

図3(c)は、リフローをすることにより、はんだペースト309内の溶剤分が蒸発し、はんだが溶融してはんだが球状になりはんだバンプ311となった状態である。   FIG. 3C shows a state in which the solvent content in the solder paste 309 is evaporated by reflowing, the solder is melted, the solder becomes spherical, and becomes solder bumps 311.

図3(d)は、耐熱性フォトドライフィルムレジスト312をアルカリ系剥離液もしくはアミン系剥離液等で剥離した状態である。この様にしてはんだバンプ311形成が完了する。   FIG. 3D shows a state in which the heat-resistant photodry film resist 312 is peeled off with an alkaline stripping solution or an amine stripping solution. In this way, the formation of the solder bump 311 is completed.

以上のように第2の実施の形態によれば、前記、第1の効果の説明で述べた効果と全く同様な効果が得られる。しかしながら、本実施の形態の場合は、メタルマスクを用意する必要がない。メタルマスクは基板の伸縮によって複数のメタルマスクを用意しなくてはならなかったが、マスクレスではんだバンプを形成することが出来、コストダウンに繋がる。   As described above, according to the second embodiment, the same effect as the effect described in the description of the first effect can be obtained. However, in the case of this embodiment, it is not necessary to prepare a metal mask. Although the metal mask had to be prepared with a plurality of metal masks due to the expansion and contraction of the substrate, it is possible to form solder bumps without a mask, leading to cost reduction.

[第3の実施形態]
図4は本発明による半導体パッケージの製造方法の第3の形態を示す部分工程手順を説明する図である。図4においては、説明の簡略化のため、前記の第1の実施形態の図1(f)以降の工程における他のバンプ形成方法を図4(a)〜(c)の順次記号を付した各図によって説明する。図4において(a)〜(c)は全て断面図を示したものである。
[Third embodiment]
FIG. 4 is a diagram for explaining a partial process procedure showing a third embodiment of the semiconductor package manufacturing method according to the present invention. In FIG. 4, for simplification of explanation, other bump forming methods in the steps after FIG. 1 (f) of the first embodiment are given the sequential symbols of FIGS. 4 (a) to (c). This will be described with reference to each figure. In FIG. 4, (a) to (c) are all cross-sectional views.

図4(a)は、ソルダーレジスト403上にフラックス用メタルマスク414を介して、スキージ408を用いてフラックス413を印刷した状態である。   FIG. 4A shows a state in which the flux 413 is printed on the solder resist 403 using the squeegee 408 through the flux metal mask 414.

図4(b)は、ボール搭載用マスク416を介してはんだボール413を振り込んだ状態である。はんだボール413の振込み方式は、低弱バネ力や繊維束を使用するもの、高速流攪拌、自然落下方式などがある。はんだボールの振込みに関してはどの方式を使用しても良い。   FIG. 4B shows a state in which the solder balls 413 are transferred through the ball mounting mask 416. As the transfer method of the solder ball 413, there are a method using a low weak spring force and a fiber bundle, a high-speed flow stirring, a natural drop method, and the like. Any method for transferring the solder balls may be used.

図4(c)は、リフローをすることにより、フラックス413が接続端子部のパッド402とはんだボール415の酸化膜を除去し、はんだボール415と接続端子のパッド402をより強く接合させることが出来る。   In FIG. 4C, by performing reflow, the flux 413 can remove the oxide film of the pad 402 of the connection terminal portion and the solder ball 415, and the solder ball 415 and the pad 402 of the connection terminal can be bonded more strongly. .

以上のように第3の実施の形態によれば、前記第1の効果の説明で述べた効果と全く同様な効果が得られる。しかしながら、本実施の形態の場合は、はんだバンプピッチが狭くなった時に隣同士のバンプがショートすることなく、更にははんだボールを使用していることからはんだバンプ高さが均一にすることが出来る。   As described above, according to the third embodiment, the same effect as that described in the explanation of the first effect can be obtained. However, in the case of this embodiment, when the solder bump pitch is narrowed, adjacent bumps are not short-circuited, and since the solder balls are used, the solder bump height can be made uniform. .

以上の説明では、無電解ニッケルめっきを使用した例を説明したが、電解ニッケルめっきで作られるパッド界面や錫めっきで作られるパッド界面でも同様に適用することができる。   In the above description, an example using electroless nickel plating has been described. However, the present invention can be similarly applied to a pad interface made of electrolytic nickel plating or a pad interface made of tin plating.

101、201、301、401 : 絶縁樹脂
102、202、302、402 : パッド
103、203、303、403 : ソルダーレジスト
104、304、404 : 無電解銅めっき
104 : めっきレジスト
106、206、306、406 : 無電解ニッケルめっき
107、207、307、407 : 金フラッシュめっき
108、208、308 : スキージ
109、209、309 : はんだペースト
110、210 : メタルマスク
111、211、311、411 : はんだバンプ
112 : ソルダーレジストテーパー部
205 : ソルダーレジスト開口部
312 : 耐熱性フォトドライフィルムレジスト
413 : フラックス
414 : フラックス用メタルマスク
415 : はんだボール
416 : ボール搭載用メタルマスク
101, 201, 301, 401: Insulating resin 102, 202, 302, 402: Pad 103, 203, 303, 403: Solder resist 104, 304, 404: Electroless copper plating 104: Plating resist 106, 206, 306, 406 : Electroless nickel plating 107, 207, 307, 407: Gold flash plating 108, 208, 308: Squeegee 109, 209, 309: Solder paste 110, 210: Metal mask 111, 211, 311, 411: Solder bump 112: Solder Resist taper portion 205: Solder resist opening 312: Heat resistant photo dry film resist 413: Flux 414: Flux metal mask 415: Solder ball 416: Ball mounting metal mask

Claims (4)

回路基板上に配線と接続端子となるパッドが形成され、前記パッド以外の部分がソルダーレジストで被覆されている半導体パッケージにおいて、ソルダーレジスト開口内のソルダーレジストテーパー部に無電解銅めっき層が形成され、更に前記無電解銅めっき層の表面に金属皮膜処理を施したことを特徴とする半導体パッケージ。   In a semiconductor package in which pads that serve as wiring and connection terminals are formed on a circuit board and the portions other than the pads are covered with a solder resist, an electroless copper plating layer is formed on the solder resist taper in the solder resist opening. Furthermore, a metal package treatment is applied to the surface of the electroless copper plating layer. 半導体パッケージの製造方法であって、
基板全面に無電解銅めっき層を形成する工程と、
パッド部およびソルダーレジストテーパー部以外にめっきレジストを形成する工程と、
前記パッド部および前記ソルダーレジストテーパー部上に形成された前記無電解銅めっき層上に無電解ニッケルめっき層を形成する工程と、
前記パッド部および前記ソルダーレジストテーパー部上に形成された前記無電解ニッケルめっき層上に金めっきを形成する工程と、
前記めっきレジストを剥離する工程と、
前記めっきレジストの下にある無電解銅めっき層を剥離する工程と、
前記パット部および前記ソルダーレジストテーパー部上に形成された前記金めっき層上にはんだバンプを形成する工程と、
を順に施すことを特徴とする半導体パッケージの製造方法。
A method for manufacturing a semiconductor package, comprising:
Forming an electroless copper plating layer on the entire surface of the substrate;
Forming a plating resist in addition to the pad portion and the solder resist taper portion; and
Forming an electroless nickel plating layer on the electroless copper plating layer formed on the pad portion and the solder resist taper portion; and
Forming gold plating on the electroless nickel plating layer formed on the pad portion and the solder resist taper portion; and
Removing the plating resist;
Peeling the electroless copper plating layer under the plating resist;
Forming solder bumps on the gold plating layer formed on the pad portion and the solder resist taper portion; and
A method for manufacturing a semiconductor package, characterized by sequentially performing the steps.
前記はんだバンプを形成する工程が、ペースト印刷法、ソルダーダムプリコート法、はんだボール搭載法のいずれか1つを使用することを特徴とする請求項2に記載の半導体パッケージの製造方法。   3. The method of manufacturing a semiconductor package according to claim 2, wherein the step of forming the solder bump uses any one of a paste printing method, a solder dam pre-coating method, and a solder ball mounting method. 前記無電解銅めっき上に施す表面処理が無電解錫めっきであることを特徴とする請求項2あるいは3に記載の半導体パッケージの製造方法。   4. The method of manufacturing a semiconductor package according to claim 2, wherein the surface treatment applied on the electroless copper plating is electroless tin plating.
JP2010052862A 2010-03-10 2010-03-10 Semiconductor package, and method of manufacturing the same Pending JP2011187792A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010052862A JP2011187792A (en) 2010-03-10 2010-03-10 Semiconductor package, and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010052862A JP2011187792A (en) 2010-03-10 2010-03-10 Semiconductor package, and method of manufacturing the same

Publications (1)

Publication Number Publication Date
JP2011187792A true JP2011187792A (en) 2011-09-22

Family

ID=44793698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010052862A Pending JP2011187792A (en) 2010-03-10 2010-03-10 Semiconductor package, and method of manufacturing the same

Country Status (1)

Country Link
JP (1) JP2011187792A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013077726A (en) * 2011-09-30 2013-04-25 Toppan Printing Co Ltd Method of manufacturing semiconductor package
KR101300318B1 (en) * 2011-11-18 2013-08-28 삼성전기주식회사 Printed circuit board and method of manufacturing a printed circuit board
JP2014192383A (en) * 2013-03-27 2014-10-06 Fujitsu Ltd Electronic component and method of manufacturing electronic device
JP2015012139A (en) * 2013-06-28 2015-01-19 凸版印刷株式会社 Semiconductor device and manufacturing method of the same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013077726A (en) * 2011-09-30 2013-04-25 Toppan Printing Co Ltd Method of manufacturing semiconductor package
KR101300318B1 (en) * 2011-11-18 2013-08-28 삼성전기주식회사 Printed circuit board and method of manufacturing a printed circuit board
JP2014192383A (en) * 2013-03-27 2014-10-06 Fujitsu Ltd Electronic component and method of manufacturing electronic device
JP2015012139A (en) * 2013-06-28 2015-01-19 凸版印刷株式会社 Semiconductor device and manufacturing method of the same

Similar Documents

Publication Publication Date Title
JP5011329B2 (en) Substrate provided with metal post and manufacturing method thereof
US20060202331A1 (en) Conductive bump structure of circuit board and method for fabricating the same
JP5837339B2 (en) Semiconductor device manufacturing method and semiconductor device
US8671564B2 (en) Substrate for flip chip bonding and method of fabricating the same
US20140097007A1 (en) Wiring substrate and method for producing the same
WO2000010369A1 (en) Method of forming solder bump, method of mounting electronic device, and mounting structure of electronic device
JP2010245280A (en) Method of manufacturing wiring board and wiring board
US20080185711A1 (en) Semiconductor package substrate
JP2006302929A (en) Salient electrode for connecting electronic component, electronic component packaging body using the same, and manufacturing method of salient electrode and electronic component packaging body
JP5585354B2 (en) Manufacturing method of semiconductor package
JP5530859B2 (en) Wiring board manufacturing method
KR20100120574A (en) Manufacturing method of flip chip-micro bump in semiconductor package
JP2011187792A (en) Semiconductor package, and method of manufacturing the same
JP7301919B2 (en) Circuit board with constrained solder interconnect pads
JP2004281556A (en) Method of manufacturing semiconductor device
JP2019021752A (en) Wiring board, electronic equipment, method of manufacturing wiring board and method of manufacturing electronic equipment
JP4527991B2 (en) Multi-chip module manufacturing method
JP2008177619A (en) Chip carrier, semiconductor device and method of manufacturing the chip carrier
KR101109240B1 (en) Method for manufacturing semiconductor package substrate
JP2010003927A (en) Circuit substrate and method for manufacturing the same
US20120126397A1 (en) Semiconductor substrate and method thereof
US20080212301A1 (en) Electronic part mounting board and method of mounting the same
JP5942514B2 (en) Semiconductor package manufacturing method and semiconductor package
KR100951574B1 (en) Method of fabricating solder for coreless package substrate
JPH07326853A (en) Ball bump forming method for printed wiring board