JP2011158916A - 集積回路装置、電気光学装置及び電子機器 - Google Patents
集積回路装置、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP2011158916A JP2011158916A JP2011061491A JP2011061491A JP2011158916A JP 2011158916 A JP2011158916 A JP 2011158916A JP 2011061491 A JP2011061491 A JP 2011061491A JP 2011061491 A JP2011061491 A JP 2011061491A JP 2011158916 A JP2011158916 A JP 2011158916A
- Authority
- JP
- Japan
- Prior art keywords
- voltage level
- period
- segment
- segment signal
- transition period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000007704 transition Effects 0.000 claims abstract description 107
- 238000006243 chemical reaction Methods 0.000 claims description 38
- 230000002411 adverse Effects 0.000 abstract description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 42
- 238000000034 method Methods 0.000 description 40
- 230000008859 change Effects 0.000 description 8
- 230000000052 comparative effect Effects 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 230000004048 modification Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 238000012545 processing Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000009499 grossing Methods 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 101150080085 SEG1 gene Proteins 0.000 description 1
- 101100421134 Schizosaccharomyces pombe (strain 972 / ATCC 24843) sle1 gene Proteins 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【解決手段】 集積回路装置は、複数のセグメント信号出力回路を有するセグメントドライバーと、複数のコモン信号出力回路を有するコモンドライバーと、第1〜第4の電圧レベルの第1〜第4の電源をセグメントドライバー、コモンドライバーに供給する電源回路を含む。各セグメント信号出力回路は、セグメント信号の電圧レベルが第1の電圧レベルに設定される期間から第2の電圧レベルに設定される期間への第1の遷移期間において、セグメント信号の電圧レベルを前記第3の電圧レベルに設定し、セグメント信号の電圧レベルが第4の電圧レベルに設定される期間から第3の電圧レベルに設定される期間への第2の遷移期間において、セグメント信号の電圧レベルを第2の電圧レベルに設定する。
【選択図】 図9
Description
また本発明の一態様又は他の態様では、前記電源回路は、第1の差動部と第1の出力部を有し、前記第2の電源を供給する第1のインピーダンス変換回路と、第2の差動部と第2の出力部を有し、前記第3の電源を供給する第2のインピーダンス変換回路を含み、前記第1のインピーダンス変換回路の前記第1の出力部は、高電位側電源ノードと第1の出力ノードとの間に設けられた第1の電流源と、前記第1の出力ノードと低電位側電源ノードとの間に設けられ、前記第1の差動部によりゲートが制御される第1の駆動トランジスターを含み、前記第2のインピーダンス変換回路の前記第2の出力部は、前記高電位側電源ノードと第2の出力ノードとの間に設けられ、前記第2の差動部によりゲートが制御される第2の駆動トランジスターと、前記第2の出力ノードと前記低電位側電源ノードとの間に設けられた第2の電流源を含んでもよい。
図1に本実施形態の集積回路装置(ドライバー)の構成例を示す。この集積回路装置は、セグメントドライバー10、コモンドライバー20、電源回路30を含む。また表示メモリー50、アドレス制御回路52、コモンカウンター60、タイミングコントローラー62、制御回路90を含むことができる。なおこれらの一部の構成要素を省略したり、他の構成要素を追加するなどの種々の変形実施が可能である。例えば集積回路装置は表示メモリー50を内蔵しないタイプのものであってもよい。
次に本実施形態の駆動方法について説明する。図3(A)に示すように本実施形態では、電圧平均化法等により液晶パネルを駆動する。例えば図3(A)では、電源としてV1、V2、V3、V4の4つの電圧レベルを用いて、液晶パネルを駆動する。V1は、例えば低電位側電源VSSの電圧レベルであり、V4は、例えば高電位側電源VDDの電圧レベルである。
図11(A)、図11(B)に比較例の駆動方法の他の波形例を示す。この比較例の駆動方法では、例えばI1、I2に示すように、各選択期間内において、液晶素子の印加電圧の極性反転を行っている。即ち図7(A)、図7(B)では、D7、C7に示すように、各選択期間内においては液晶素子の印加電圧の極性は反転させていないが、図11(A)、図11(B)では、各選択期間内において液晶素子の印加電圧の極性を反転している。
図13に本実施形態の集積回路装置100を含む電子機器の構成例を示す。この電子機器は、集積回路装置100、電気光学パネル110、操作部120、処理部130、記憶部140を含む。なおこれらの一部の構成要素を省略したり、他の構成要素を追加するなどの種々の変形実施が可能である。また本実施形態の電気光学装置は、例えば電気光学パネル110と集積回路装置100などにより実現できる。
SQ1〜SQi セグメント信号出力回路、CQ1〜CQj コモン信号出力回路、
SEG1〜SEGi セグメント信号、COM1〜COMi コモン信号、
10 セグメントドライバー、20 コモンドライバー、30 電源回路、
40 電圧生成回路、41 第1のインピーダンス変換回路、42 差動部、
43 出力部、44 第2のインピーダンス変換回路、45 差動部、46 出力部、50 表示メモリー、52 アドレス制御回路、60 コモンカウンター、
90 制御回路、100 集積回路装置、110 電気光学パネル、120 操作部、
130 処理部、140 記憶部
Claims (8)
- 複数のセグメント信号出力回路を有し、複数のセグメント線を駆動するセグメントドライバーと、
複数のコモン信号出力回路を有し、複数のコモン線を駆動するコモンドライバーと、
第1の電圧レベルである第1の電源と、第2の電圧レベルである第2の電源と、第3の電圧レベルである第3の電源と、第4の電圧レベルである第4の電源を、前記セグメントドライバー、前記コモンドライバーに供給する電源回路とを含み、
前記第1の電圧レベルをV1とし、前記第2の電圧レベルをV2とし、前記第3の電圧レベルをV3とし、前記第4の電圧レベルをV4とした場合に、V1<V2<V3<V4であり、
前記複数のセグメント信号出力回路の各セグメント信号出力回路は、
セグメント信号の電圧レベルが、負極性のオン電圧レベルである前記第1の電圧レベルに設定される期間から、前記セグメント信号の電圧レベルが、前記第2の電圧レベルに設定される期間への第1の遷移期間において、前記セグメント信号の電圧レベルを前記第3の電圧レベルに設定し、
前記セグメント信号の電圧レベルが、正極性のオン電圧レベルである前記第4の電圧レベルに設定される期間から、前記セグメント信号の電圧レベルが、前記第3の電圧レベルに設定される期間への第2の遷移期間において、前記セグメント信号の電圧レベルを前記第2の電圧レベルに設定し、
前記複数のコモン信号出力回路の各コモン信号出力回路は、
前記第1の遷移期間では、コモン信号の電圧レベルを前記第2の電圧レベルに設定し、前記第2の遷移期間では、前記コモン信号の電圧レベルを前記第3の電圧レベルに設定することを特徴とする集積回路装置。 - 請求項1において、
前記第1の遷移期間の長さは、前記第1の遷移期間の前後の期間の長さの1/2以下に設定され、前記第2の遷移期間の長さは、前記第2の遷移期間の前後の期間の長さの1/2以下に設定されることを特徴とする集積回路装置。 - 請求項1又は2において、
前記複数のセグメント信号出力回路の各セグメント信号出力回路は、
前記セグメント信号が2つの期間に亘って、負極性のオン電圧レベルである前記第1の電圧レベルに設定される場合に、前記2つの期間のうちの前半期間と後半期間の間の第3の遷移期間において、前記セグメント信号の電圧レベルを前記第3の電圧レベルに設定し、
前記セグメント信号が2つの期間に亘って、正極性のオン電圧レベルである前記第4の電圧レベルに設定される場合に、前記2つの期間のうちの前半期間と後半期間の間の第4の遷移期間において、前記セグメント信号の電圧レベルを前記第2の電圧レベルに設定し、
前記複数のコモン信号出力回路の各コモン信号出力回路は、
前記第3の遷移期間では、コモン信号の電圧レベルを前記第2の電圧レベルに設定し、前記第4の遷移期間では、前記コモン信号の電圧レベルを前記第3の電圧レベルに設定することを特徴とする集積回路装置。 - 請求項3において、
前記第3の遷移期間の長さは、前記第3の遷移期間の前後の期間の長さの1/2以下に設定され、前記第4の遷移期間の長さは、前記第4の遷移期間の前後の期間の長さの1/2以下に設定されることを特徴とする集積回路装置。 - 請求項1乃至4のいずれかにおいて、
前記電源回路は、
第1の差動部と第1の出力部を有し、前記第2の電源を供給する第1のインピーダンス変換回路と、
第2の差動部と第2の出力部を有し、前記第3の電源を供給する第2のインピーダンス変換回路を含み、
前記第1のインピーダンス変換回路の前記第1の出力部は、
高電位側電源ノードと第1の出力ノードとの間に設けられた第1の電流源と、
前記第1の出力ノードと低電位側電源ノードとの間に設けられ、前記第1の差動部によりゲートが制御される第1の駆動トランジスターを含み、
前記第2のインピーダンス変換回路の前記第2の出力部は、
前記高電位側電源ノードと第2の出力ノードとの間に設けられ、前記第2の差動部によりゲートが制御される第2の駆動トランジスターと、
前記第2の出力ノードと前記低電位側電源ノードとの間に設けられた第2の電流源を含むことを特徴とする集積回路装置。 - 請求項1乃至5のいずれかにおいて、
V4−V3=V3−V2=V2−V1であることを特徴とする集積回路装置。 - 請求項1乃至6のいずれかに記載の集積回路装置を含むことを特徴とする電気光学装置。
- 請求項1乃至6のいずれかに記載の集積回路装置を含むことを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011061491A JP5067490B2 (ja) | 2011-03-18 | 2011-03-18 | 集積回路装置、電気光学装置及び電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011061491A JP5067490B2 (ja) | 2011-03-18 | 2011-03-18 | 集積回路装置、電気光学装置及び電子機器 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009052880A Division JP4883113B2 (ja) | 2009-03-06 | 2009-03-06 | 集積回路装置、電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011158916A true JP2011158916A (ja) | 2011-08-18 |
JP5067490B2 JP5067490B2 (ja) | 2012-11-07 |
Family
ID=44590846
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011061491A Expired - Fee Related JP5067490B2 (ja) | 2011-03-18 | 2011-03-18 | 集積回路装置、電気光学装置及び電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5067490B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02236593A (ja) * | 1988-09-07 | 1990-09-19 | Seiko Epson Corp | 液晶装置の駆動方法 |
JPH03293629A (ja) * | 1990-04-11 | 1991-12-25 | Hitachi Ltd | 液晶表示装置 |
JPH05265402A (ja) * | 1991-04-02 | 1993-10-15 | Hitachi Ltd | 液晶表示装置の駆動方法および装置 |
JPH07114001A (ja) * | 1993-10-18 | 1995-05-02 | Hitachi Ltd | 液晶表示装置 |
JPH10116056A (ja) * | 1996-06-11 | 1998-05-06 | Sharp Corp | 液晶表示装置の駆動装置および駆動方法 |
-
2011
- 2011-03-18 JP JP2011061491A patent/JP5067490B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02236593A (ja) * | 1988-09-07 | 1990-09-19 | Seiko Epson Corp | 液晶装置の駆動方法 |
JPH03293629A (ja) * | 1990-04-11 | 1991-12-25 | Hitachi Ltd | 液晶表示装置 |
JPH05265402A (ja) * | 1991-04-02 | 1993-10-15 | Hitachi Ltd | 液晶表示装置の駆動方法および装置 |
JPH07114001A (ja) * | 1993-10-18 | 1995-05-02 | Hitachi Ltd | 液晶表示装置 |
JPH10116056A (ja) * | 1996-06-11 | 1998-05-06 | Sharp Corp | 液晶表示装置の駆動装置および駆動方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5067490B2 (ja) | 2012-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10223990B2 (en) | Pixel circuit, method for driving the same and display panel capable of storing data voltage | |
US7079127B2 (en) | Reference voltage generation circuit, display driver circuit, display device, and method of generating reference voltage | |
US8314764B2 (en) | Voltage amplifier and driving device of display device using the voltage amplifier | |
JP4193771B2 (ja) | 階調電圧発生回路及び駆動回路 | |
US9979363B2 (en) | Source driver including output buffer, display driving circuit, and operating method of source driver | |
US7733160B2 (en) | Power supply circuit, display driver, electro-optical device, and electronic instrument | |
US20120242630A1 (en) | Shift register | |
US20060038764A1 (en) | Source driver, electro-optic device, and driving method | |
US8144090B2 (en) | Driver circuit, electro-optical device, and electronic instrument | |
JP4082398B2 (ja) | ソースドライバ、電気光学装置、電子機器及び駆動方法 | |
US10593290B2 (en) | Driving circuit and electronic device | |
TWI474308B (zh) | 畫素元件及其顯示面板與控制方法 | |
JP2006201760A (ja) | 表示装置の駆動回路及び駆動方法 | |
JP4400403B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
US11132930B2 (en) | Display device, source drive circuit and display system | |
WO2014162791A1 (ja) | 駆動装置及び駆動方法並びに表示装置及び表示方法 | |
KR100459624B1 (ko) | 표시 장치 | |
US20100007591A1 (en) | Pixel unit for a display device and driving method thereof | |
JP4883113B2 (ja) | 集積回路装置、電気光学装置及び電子機器 | |
JP2008083286A (ja) | 負荷測定装置、駆動回路、電気光学装置及び電子機器 | |
JP5067490B2 (ja) | 集積回路装置、電気光学装置及び電子機器 | |
JP5962127B2 (ja) | 集積回路装置、電気光学装置及び電子機器 | |
JP4039414B2 (ja) | 電圧供給回路、電源回路、表示ドライバ、電気光学装置及び電子機器 | |
US20230048321A1 (en) | Touch display device, driving signal output circuit, and driving signal output method of touch display device | |
JP2009169364A (ja) | ドライバ、電気光学装置、および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110512 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120717 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120730 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150824 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5067490 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |