JP2011082552A - Compound semiconductor laminated structure - Google Patents

Compound semiconductor laminated structure Download PDF

Info

Publication number
JP2011082552A
JP2011082552A JP2010273154A JP2010273154A JP2011082552A JP 2011082552 A JP2011082552 A JP 2011082552A JP 2010273154 A JP2010273154 A JP 2010273154A JP 2010273154 A JP2010273154 A JP 2010273154A JP 2011082552 A JP2011082552 A JP 2011082552A
Authority
JP
Japan
Prior art keywords
layer
gan
carrier
type
protective layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010273154A
Other languages
Japanese (ja)
Other versions
JP5418482B2 (en
Inventor
Shunei Yoshikawa
俊英 吉川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2010273154A priority Critical patent/JP5418482B2/en
Publication of JP2011082552A publication Critical patent/JP2011082552A/en
Application granted granted Critical
Publication of JP5418482B2 publication Critical patent/JP5418482B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To enhance on-breakdown voltage, improve the I-V characteristics, and suppress a leakage current via a protective layer relating to a compound semiconductor laminated structure. <P>SOLUTION: There are provided a carrier travel layer 2 of GaN, a carrier supply layer 3 of Al<SB>x</SB>Ga<SB>1-x</SB>N (0&lt;x&le;1) formed on the carrier travel layer, and a GaN system protection layer 4 of a first conduction type GaN, which is the same conduction type as the travel carrier formed on the carrier supply layer. <P>COPYRIGHT: (C)2011,JPO&amp;INPIT

Description

本発明は化合物半導体積層構造に関するものであり、特に、キャリア走行層としてナイトライド系III-V族化合物半導体を用いたHEMT(高電子移動度トランジスタ)タイプの化合物半導体積層構造における特性安定化のための保護膜構造に特徴のある化合物半導体積層構造に関するものである。   The present invention relates to a compound semiconductor multilayer structure, and in particular, for stabilizing characteristics in a HEMT (high electron mobility transistor) type compound semiconductor multilayer structure using a nitride III-V compound semiconductor as a carrier transit layer. The present invention relates to a compound semiconductor multilayer structure characterized by a protective film structure.

近年、サファイア、SiC、GaN、もしくは、Si等を基板に使用して、AlGaN/GaNを結晶成長しGaNを電子走行層とする電子デバイスの開発が活発である。   In recent years, there has been active development of electronic devices using sapphire, SiC, GaN, Si, or the like as a substrate, crystal growth of AlGaN / GaN, and GaN as an electron transit layer.

この様な電子デバイスの電子走行層として用いられるGaNは、電子移動度がGaAsに比べて小さいものの、バンドギャップが3.4eVとGaAsの1.4eVに比べて大きいため、GaAs系電子デバイスでは不可能な高耐圧での動作が期待されている。   Although GaN used as an electron transit layer of such an electronic device has a smaller electron mobility than GaAs, its band gap is larger than 3.4 eV and 1.4 eV of GaAs. It is expected to operate at a high withstand voltage.

例えば、現在携帯電話の基地局用アンプでは50Vの高電圧動作が求められており、高耐圧性能が必須となっているが、現状のGaAs系電子デバイスでは12Vでの駆動が限界であるため、50Vの電圧を降下して使用しているのが現状であり、そのために効率が低下したり、或いは、歪みが発生するという問題がある。   For example, a mobile phone base station amplifier is currently required to operate at a high voltage of 50 V, and a high withstand voltage performance is essential. However, current GaAs electronic devices are limited to drive at 12 V. The current situation is that the voltage of 50 V is used in a lowered state, and there is a problem that the efficiency is reduced or distortion occurs.

ここで、図7を参照して、従来のGaN系HEMTを説明する。図7(a)に示すように、まず、C面を主面とするサファイア基板41上に、通常のMOCVD法(有機金属気相成長法)を用いて、厚さが3μmのi型GaN電子走行層42、厚さが3nmのi型Al0.25Ga0.75N層43、厚さが25nmで、Siドーピング濃度が2×1018cm-3のn型Al0.25Ga0.75N電子供給層44、及び、厚さが5nmのi型Al0.25Ga0.75N保護層45を順次堆積させる。 Here, a conventional GaN-based HEMT will be described with reference to FIG. As shown in FIG. 7A, first, an i-type GaN electron having a thickness of 3 μm is formed on a sapphire substrate 41 having a C-plane as a main surface by using a normal MOCVD method (metal organic chemical vapor deposition method). A traveling layer 42, an i-type Al 0.25 Ga 0.75 N layer 43 with a thickness of 3 nm, an n-type Al 0.25 Ga 0 .3 with a thickness of 25 nm and an Si doping concentration of 2 × 10 18 cm −3 . A 75 N electron supply layer 44 and an i-type Al 0.25 Ga 0.75 N protective layer 45 having a thickness of 5 nm are sequentially deposited.

次いで、全面に、CVD法を用いて厚さが20nmのSiN膜46を堆積したのち、ゲート形成領域に開口部を設けてNi/Auからなるゲート電極47を形成するとともに、ソース・ドレインコンタクト領域に開口部を設けてTi/Auからなるソース電極48及びドレイン電極49を形成することによって、GaN系HEMTの基本構造が完成する。   Next, after depositing a SiN film 46 having a thickness of 20 nm on the entire surface by CVD, an opening is provided in the gate formation region to form a gate electrode 47 made of Ni / Au, and a source / drain contact region The basic structure of the GaN-based HEMT is completed by forming the source electrode 48 and the drain electrode 49 made of Ti / Au by providing openings.

図7(b)は、上述のGaN系のバンドダイヤグラムであり、GaNやAlGaN等のGaN系半導体においてはc軸方向に分極しており、i型GaN電子走行層42/i型Al0.25Ga0.75N層43の界面のi型Al0.25Ga0.75N層43側に格子不整合に起因するピエゾ効果によって、例えば、1×1013cm-2の正の分極電荷が現れるため、i型GaN電子走行層42のi型GaN電子走行層42/i型Al0.25Ga0.75N層43の界面の近傍に約1×1013cm-2の電子が誘起され、二次元電子ガス層50を構成する。 FIG. 7B is a GaN-based band diagram as described above. In a GaN-based semiconductor such as GaN or AlGaN, the GaN-based semiconductor is polarized in the c-axis direction, and the i-type GaN electron transit layer 42 / i-type Al 0.25. by piezoelectric effect due to lattice mismatch in i-type Al 0.25 Ga 0.75 N layer 43 side of the interface of the Ga 0.75 N layer 43, for example, a positive polarization charge of 1 × 10 13 cm -2 is Therefore, an electron of about 1 × 10 13 cm −2 is induced in the vicinity of the interface of the i-type GaN electron transit layer 42 of the i-type GaN electron transit layer 42 / i-type Al 0.25 Ga 0.75 N layer 43. The two-dimensional electron gas layer 50 is configured.

この様なi型GaN電子走行層42における二次元電子ガス層50の電子移動度は1000〜1500程度であるが、二次元電子ガスの濃度が約1×1013cm-2とGaAs系の二次元電子ガスの濃度に比べて1桁以上大きいので、GaAs系HEMTと同程度の電流駆動特性を得ることができるとともに、禁制帯幅が広いので高耐圧特性が得られる。因に、現在、電流オフ時の耐圧として200Vを越える値が報告されている。 The electron mobility of the two-dimensional electron gas layer 50 in such an i-type GaN electron transit layer 42 is about 1000 to 1500, but the concentration of the two-dimensional electron gas is about 1 × 10 13 cm −2, which is GaAs-based two-dimensional. Since it is one digit or more larger than the concentration of the three-dimensional electron gas, it is possible to obtain current drive characteristics comparable to those of a GaAs HEMT and to obtain high breakdown voltage characteristics because of the wide forbidden band width. Incidentally, a value exceeding 200 V has been reported as a withstand voltage when the current is turned off.

また、i型Al0.25Ga0.75N保護層45を設けることによって、ゲート電極へのトンネル電流を低減し、少しでも耐圧を向上させることができる。 Further, by providing the i-type Al 0.25 Ga 0.75 N protective layer 45, the tunnel current to the gate electrode can be reduced and the breakdown voltage can be improved even a little.

特開2001−085670号公報JP 2001-085670 A

しかし、従来のGaN系HEMTにおいては、電流オンの時の耐圧が20Vそこそこであり、高電圧動作ができないという課題が浮上しているが、これはGaN系デバイスの基本的特性から見て、従来のGaAs系のFETとは異なり、イオン化衝突ではなく表面の問題で起きていると考えられる。   However, in the conventional GaN-based HEMT, the withstand voltage when the current is turned on is about 20 V, and there is a problem that high voltage operation cannot be performed. Unlike GaAs-based FETs, it is thought that this is caused by surface problems rather than ionization collisions.

即ち、GaN系半導体は禁制帯幅が広いので、イオン化衝突によるオン時のブレークダウンが本質的に発生しにくいものであり、且つ、実際に測定したI−V特性の振る舞いからみてもイオン化衝突ではないと考えられる。   In other words, since the GaN-based semiconductor has a wide forbidden band, breakdown at the time of on-state due to ionization collision is essentially difficult to occur, and even in view of the behavior of the actually measured IV characteristic, It is not considered.

また、この様なGaN系HEMTにおいては、高ゲート電圧動作下においてI−V特性に大きなヒステリシスが見られ、高周波領域における相互コンダクタンスgが低下し電流駆動ができなくなるという課題があるので、この様子を図8を参照して説明する。 Further, in such a GaN-based HEMT, the high gate voltage operating under observed large hysteresis in the I-V characteristic, since the transconductance g m in the high-frequency region is a problem that can not be driven by current decreases, the The situation will be described with reference to FIG.

図8(a)は、上述の構造のGaN系HEMTにおいて、ゲート幅WをW=40μmにするとともにSiN膜を除去した場合のI−V特性図であり、高ゲート電圧動作下においてI−V特性に大きなヒステリシスが見られる。 FIG. 8A is an IV characteristic diagram when the gate width W g is set to W g = 40 μm and the SiN film is removed in the GaN-based HEMT having the above-described structure. A large hysteresis is seen in the -V characteristic.

図8(b)は、図7(a)に示したGaN系HEMTにおいて、ゲート幅WをW=40μmにした場合のI−V特性図であり、高ゲート電圧動作下においてI−V特性に大きなヒステリシスが見られ、ヒステリシスに関してはSiN膜を設けても格別の改善は得られないことが理解される。 FIG. 8B is an IV characteristic diagram when the gate width W g is W g = 40 μm in the GaN-based HEMT shown in FIG. It can be understood that a large hysteresis is observed in the characteristics, and no special improvement is obtained with respect to the hysteresis even if the SiN film is provided.

これは、i型Al0.25Ga0.75N保護層45の表面側に現れる負のピエゾ電荷がI−V特性に影響を与えるためと考えられ、SiN膜を設けることによって、負のピエゾ電荷が表面側から内部に追いやられることによって多少特性は改善されるが、依然として問題になる。なお、表面保護膜として、SiN膜の代わりにSiO膜を設けても事情は同じである。 This is thought to be because negative piezoelectric charges appearing on the surface side of the i-type Al 0.25 Ga 0.75 N protective layer 45 affect the IV characteristics. By providing a SiN film, negative piezoelectric charges are obtained. Although the characteristics are somewhat improved by the charge being driven from the surface side to the inside, it still becomes a problem. The situation is the same even if a SiO 2 film is provided as a surface protective film instead of the SiN film.

したがって、本発明は、GaN系化合物半導体装置のオン耐圧を高めるとともに、I−V特性を改善することを目的とする。   Accordingly, an object of the present invention is to increase the on-breakdown voltage of a GaN-based compound semiconductor device and improve the IV characteristics.

開示される一観点からは、GaNのキャリア走行層と、前記キャリア走行層上に形成されたAlGa1−xN(0<x≦1)のキャリア供給層と、前記キャリア供給層上に形成された走行キャリアと同導電型の第一導電型のGaNのGaN系保護層とを備えたことを特徴とする化合物半導体積層構造が提供される。 From one disclosed aspect, a carrier running layer of GaN, a carrier supply layer of Al x Ga 1-x N (0 <x ≦ 1) formed on the carrier running layer, and on the carrier supply layer There is provided a compound semiconductor multilayer structure comprising the formed traveling carrier and a GaN-based protective layer of GaN of the same conductivity type as the first conductivity type.

本発明によれば、AlGa1−xNキャリア供給層上に設ける保護層としてドープトGaN系保護層を用いるのでI−V特性を安定にすることができ、携帯電話システムの高機能化・高出力化に寄与するところが大きい。 According to the present invention, the doped GaN-based protective layer is used as the protective layer provided on the Al x Ga 1-x N carrier supply layer, so that the IV characteristics can be stabilized, and the mobile phone system has high functionality. There is a significant contribution to higher output.

本発明の実施の形態の化合物半導体積層構造の説明図である。It is explanatory drawing of the compound semiconductor laminated structure of embodiment of this invention. 本発明の実施例1のHEMTの説明図である。It is explanatory drawing of HEMT of Example 1 of this invention. 本発明の実施例1のHEMTのI-V特性図である。It is an IV characteristic view of HEMT of Example 1 of this invention. 本発明の実施例1のHEMTのBVgdの保護層の不純物濃度依存性の説明図である。It is explanatory drawing of the impurity concentration dependence of the protective layer of BMT gd of HEMT of Example 1 of this invention. 本発明の実施例2のHEMTの概略的断面図である。It is a schematic sectional drawing of HEMT of Example 2 of this invention. 本発明の実施例3のHEMTの概略的断面図である。It is a schematic sectional drawing of HEMT of Example 3 of this invention. 従来のGaN系HEMTの説明図である。It is explanatory drawing of the conventional GaN-type HEMT. 従来のGaN系HEMTのI−V特性図である。It is an IV characteristic diagram of a conventional GaN-based HEMT.

ここで、図1を参照して、本発明の実施の形態の化合物半導体積層構造を説明する。図1は、本発明の実施の形態の化合物半導体積層構造の説明図であり、GaNのキャリア走行層2と、キャリア走行層2上に形成されたAlGa1−xN(0<x≦1)のキャリア供給層3と、キャリア供給層3上に形成された走行キャリアと同導電型の第一導電型のGaNのGaN系保護層4とを設けたものである。 Here, with reference to FIG. 1, the compound semiconductor laminated structure of embodiment of this invention is demonstrated. FIG. 1 is an explanatory diagram of a compound semiconductor multilayer structure according to an embodiment of the present invention, in which a GaN carrier traveling layer 2 and Al x Ga 1-x N (0 <x ≦) formed on the carrier traveling layer 2 are illustrated. The carrier supply layer 3 of 1) and a GaN-based protective layer 4 of GaN of the same conductivity type as that of the traveling carrier formed on the carrier supply layer 3 are provided.

この様に、キャリア供給層3上にGaN系保護層4を配置することによって、ピエゾ電荷によってバンドを持ち上げてトンネル電流を低減しショットキー特性を向上することができ、且つ、GaN系保護層4を走行キャリアと同導電型にすることによって、ピエゾ電荷によって持ち上げられすぎた界面ポテンシャルを持ち下げて導通性能を改善するとともに、界面近傍に誘起されるホールを相殺してスクリーニングすることができ、さらに、Alに起因する表面トラップの影響を排除することができ、それによって、安定なI−V特性を得ることができる。なお、この場合のスクリーニングの定義とはGaN系保護層4を使わない場合のAlGaN/GaN−FET構造の場合の最大電流密度を100とした場合に、GaN系保護層を使用しても80以上の最大電流密度を出せるようにする意味である。   Thus, by disposing the GaN-based protective layer 4 on the carrier supply layer 3, the band can be lifted by piezoelectric charges to reduce the tunnel current and improve the Schottky characteristics, and the GaN-based protective layer 4. By using the same conductivity type as the traveling carrier, it is possible to lower the interface potential lifted by the piezoelectric charge and improve the conduction performance, and to cancel the holes induced in the vicinity of the interface and perform screening. , The influence of surface traps due to Al can be eliminated, and stable IV characteristics can be obtained. The definition of screening in this case is 80 or more even when a GaN-based protective layer is used, assuming that the maximum current density in the case of an AlGaN / GaN-FET structure when the GaN-based protective layer 4 is not used is 100. The maximum current density can be obtained.

また、ゲートリセス構造を採用しても良く、GaN系保護層4を介したリーク電流が発生することがなく、それによって、耐圧をさらに高めることが可能になる。   Further, a gate recess structure may be adopted, and a leak current does not occur through the GaN-based protective layer 4, thereby making it possible to further increase the breakdown voltage.

また、SiN膜5を設けることによって、界面近傍に誘起されるホールをさらに内部に追いやることができ、それによって、ヒステリシス特性が発生することを防止することができるとともに、ピエゾ電荷によって持ち上げられた界面ポテンシャルを持ち下げることができ、それによって、フェルミ準位を相対的に挙げるので、電流密度を大きくすることができる。また、GaN系保護層4を走行キャリアと同導電型とすることによって、ソース・ドレイン電極7のオーミック性を高めることができる。なお、基板1としては、サファイア基板、GaN基板、或いは、SiC基板のいずれでも良い。   Further, by providing the SiN film 5, holes induced in the vicinity of the interface can be further driven to the inside, thereby preventing the occurrence of hysteresis characteristics and the interface lifted by the piezoelectric charge. Since the potential can be lowered, and the Fermi level is relatively raised, the current density can be increased. Further, by making the GaN-based protective layer 4 the same conductivity type as the traveling carrier, the ohmic property of the source / drain electrode 7 can be enhanced. The substrate 1 may be a sapphire substrate, a GaN substrate, or a SiC substrate.

この場合、キャリア走行層2或いはGaN系保護層4の少なくとも一つに、Inを添加しても良いものであり、Inの添加によって禁制帯幅が小さくなるがキャリアの移動度が高まる。   In this case, In may be added to at least one of the carrier traveling layer 2 or the GaN-based protective layer 4, and the addition of In reduces the forbidden band width but increases the carrier mobility.

また、GaN系保護層4の層厚は、10nm以下にすることが望ましく、それによってGaN系保護層4を流れるリーク電流の発生やショットキー電極の耐圧を高めることができる。   The layer thickness of the GaN-based protective layer 4 is desirably 10 nm or less, which can increase the generation of leakage current flowing through the GaN-based protective layer 4 and the breakdown voltage of the Schottky electrode.

また、GaN系保護層4のドーピング濃度が、1×1017cm−2以上であることが望ましく、それによって、界面近傍に誘起されるホールを相殺してスクリーニングすることができる。 Moreover, it is desirable that the doping concentration of the GaN-based protective layer 4 is 1 × 10 17 cm −2 or more, so that screening induced by canceling holes induced in the vicinity of the interface can be performed.

この場合、シート濃度としてスクリーニンするためには、キャリア供給層3との界面に発生するピエゾ電荷の20〜80%のシート濃度であれば良く、シート濃度が低すぎればスクリーニング効果が得られず、一方、シート濃度が高すぎると、逆方向耐圧BVgdが低下して、所期の高耐圧特性が得られなくなる。 In this case, in order to screen as the sheet density, it is sufficient that the sheet density is 20 to 80% of the piezoelectric charge generated at the interface with the carrier supply layer 3. If the sheet density is too low, the screening effect cannot be obtained. On the other hand, if the sheet concentration is too high, the reverse breakdown voltage BV gd is lowered and the desired high breakdown voltage characteristics cannot be obtained.

この様なシート濃度を得るためには、キャリア供給層3との界面側に、導電型決定不純物を原子層ドーピングすれば良く、n型の場合にはSi,S,Seのいずれか1つを用いれば良い。   In order to obtain such a sheet concentration, it is only necessary to dope an atomic layer doping with a conductivity determining impurity on the interface side with the carrier supply layer 3, and in the case of n-type, any one of Si, S, and Se is used. Use it.

また、GaN系保護層4を走行キャリアと同導電型の層とアンドープ層との二層構造で構成しても良く、それによって、最表面をアンドープ層にすることができるので、I−V特性をより安定化することができる。   Further, the GaN-based protective layer 4 may have a two-layer structure of a layer having the same conductivity type as that of the traveling carrier and an undoped layer, whereby the outermost surface can be an undoped layer, and thus the IV characteristics. Can be further stabilized.

また、GaN系保護層4とキャリア供給層3との間にAlN等のAlGa1−zN(z>x)を挿入しても良く、AlGa1−zN(z>x)をエッチングストッパ層とすることによって、加工特性が高まる。 Further, Al z Ga 1-z N (z> x) such as AlN may be inserted between the GaN-based protective layer 4 and the carrier supply layer 3, and Al z Ga 1-z N (z> x). By using as an etching stopper layer, the processing characteristics are enhanced.

ここで、図2及び図3を参照して、本発明の実施例1のGaN系HEMTを説明する。図2(a)に示すように、まず、C面を主面とするサファイア基板11上に、通常のMOCVD法を用いて、厚さが、例えば、3μmのi型GaN電子走行層12、厚さが、例えば、2nmのi型Al0.25Ga0.75N層13、厚さが、例えば、25nmで、Siドーピング濃度が、例えば、2×1018cm-3のn型Al0.25Ga0.75N電子供給層14、及び、厚さが10nm以下、例えば、5nmで、Siドーピング濃度が、例えば、2×1018cm-3のn型GaN保護層15を順次堆積させる。 Here, with reference to FIG. 2 and FIG. 3, the GaN-based HEMT according to the first embodiment of the present invention will be described. As shown in FIG. 2A, first, an i-type GaN electron transit layer 12 having a thickness of, for example, 3 μm is formed on a sapphire substrate 11 having a C-plane as a main surface by using an ordinary MOCVD method. For example, a 2 nm i-type Al 0.25 Ga 0.75 N layer 13, a thickness of, for example, 25 nm, a Si doping concentration of, for example, 2 × 10 18 cm −3, and an n-type Al 0. A 25 Ga 0.75 N electron supply layer 14 and an n-type GaN protective layer 15 having a thickness of 10 nm or less, for example, 5 nm, and an Si doping concentration of, for example, 2 × 10 18 cm −3 are sequentially deposited.

次いで、全面に、CVD法を用いて厚さが20nmのSiN膜16を堆積したのち、ゲート形成領域に開口部を設けてNi/Auからなるゲート電極17を形成するとともに、ソース・ドレインコンタクト領域に開口部を設けてTi/Auからなるソース電極18及びドレイン電極19を形成することによって、GaN系HEMTの基本構造が完成する。なお、この場合、n型GaN保護層15の膜厚が10nmを越えるとリーク電流が発生し、ショットキー電極であるゲート電極17に耐圧がなくなる。また、図においては、単体のHEMTとして説明しているが、集積化する場合には、イオン注入或いはメサエッチングによって素子分離を行えば良い。   Next, after depositing a SiN film 16 having a thickness of 20 nm on the entire surface by CVD, an opening is provided in the gate formation region to form a gate electrode 17 made of Ni / Au, and a source / drain contact region The basic structure of the GaN-based HEMT is completed by forming the source electrode 18 and the drain electrode 19 made of Ti / Au by providing openings. In this case, when the thickness of the n-type GaN protective layer 15 exceeds 10 nm, a leak current is generated, and the gate electrode 17 that is a Schottky electrode has no breakdown voltage. In the figure, the single HEMT is described. However, in the case of integration, element isolation may be performed by ion implantation or mesa etching.

図2(b)は、上述のGaN系HEMTのバンドダイヤグラムであり、GaNやAlGaN等のGaN系半導体においてはc軸方向に分極しており、i型GaN電子走行層12/i型Al0.25Ga0.75N層13の界面のi型Al0.25Ga0.75N層13側に格子不整合に起因するピエゾ効果によって、例えば、1×1013cm-2の正の分極電荷が現れるため、i型GaN電子走行層12のi型Al0.25Ga0.75N層13との界面の近傍に約1×1013cm-2の電子が誘起され、二次元電子ガス層20を構成する。 FIG. 2B is a band diagram of the above-described GaN-based HEMT. In a GaN-based semiconductor such as GaN or AlGaN, the i-type GaN electron transit layer 12 / i-type Al 0. The positive polarization charge of, for example, 1 × 10 13 cm −2 due to the piezoelectric effect due to lattice mismatch on the i-type Al 0.25 Ga 0.75 N layer 13 side of the interface of the 25 Ga 0.75 N layer 13 Therefore, an electron of about 1 × 10 13 cm −2 is induced in the vicinity of the interface between the i-type GaN electron transit layer 12 and the i-type Al 0.25 Ga 0.75 N layer 13, and the two-dimensional electron gas layer 20 is configured.

図3(a)は、ゲート幅WをW=40μmにした場合のI−V特性図であり、従来のGaN系HEMTにおけるi型Al0.25Ga0.75N保護層をn型GaN保護層に置き換えた結果、良好な特性が得られたことが確認された。 FIG. 3A is an IV characteristic diagram when the gate width W g is set to W g = 40 μm. The i-type Al 0.25 Ga 0.75 N protective layer in the conventional GaN-based HEMT is an n-type. As a result of replacement with the GaN protective layer, it was confirmed that good characteristics were obtained.

これは、図2(b)に示すように、保護層としてn型GaN層を用いた結果、
a.n型層の電子により、n型GaN保護層15とn型Al0.25Ga0.75N電子供給層14との界面に誘起されるホール21をスクリーニングして、このホール21がデバイス特性に影響を与えないようにしたため
b.ソース電極18及びドレイン電極19のオーミック性が向上するため、
c.表面がGaN層になるので、Alに起因する表面トラップの影響が解消されるため、d.表面がGaN層になるので、AlGaNに比べてエッチング耐性が高まるので、加工ダメージが表面に導入されにくくなるため、
と考えられる。
As a result of using an n-type GaN layer as a protective layer, as shown in FIG.
a. The holes 21 induced at the interface between the n-type GaN protective layer 15 and the n-type Al 0.25 Ga 0.75 N electron supply layer 14 are screened by the electrons of the n-type layer, and the holes 21 have device characteristics. B. Since the ohmic properties of the source electrode 18 and the drain electrode 19 are improved,
c. Since the surface is a GaN layer, the influence of surface traps caused by Al is eliminated, so d. Since the surface becomes a GaN layer, etching resistance is increased compared to AlGaN, so that processing damage is less likely to be introduced to the surface.
it is conceivable that.

また、n型Al0.25Ga0.75N電子供給層14の伝導帯のバンド端が持ち上がることによって、フェルミ準位が相対的に下がることになり、それによって二次元電子ガスの濃度が低下して通電が低下するが、その代わり、相互コンダクタンスgの高周波領域における低下を防止するという効果も得られる。 In addition, when the band edge of the conduction band of the n-type Al 0.25 Ga 0.75 N electron supply layer 14 is raised, the Fermi level is relatively lowered, thereby reducing the concentration of the two-dimensional electron gas. Although to energization is reduced, and instead, there is also an effect of preventing a decrease in the high frequency region of the transconductance g m.

図3(b)は、本発明の実施例1において、SiN膜16を設けない場合のI−V特性図を参考として示したものであり、Vgdを4段階に分けて印加した場合の特性曲線を合わせて表示している。図から明らかなように、本来重なるはずの同じゲート電圧における特性曲線が、ゲート電圧が大きくなるほどずれており、安定したI−V特性が得られていないことが理解される。 FIG. 3B shows an IV characteristic diagram in the case where the SiN film 16 is not provided in the first embodiment of the present invention for reference, and the characteristic when V gd is applied in four stages. The curves are displayed together. As is apparent from the figure, it can be understood that the characteristic curves at the same gate voltage, which should be overlapped with each other, shift as the gate voltage increases, and a stable IV characteristic cannot be obtained.

図4(a)は、本発明の実施例1におけるn型GaN保護層15のドーピング濃度を1019cm-3に高めた場合の逆方向耐圧BVgdの特性図であり、逆方向耐圧BVgdが1V以下に低下していることが確認された。なお、この場合は、ゲート−ドレイン間のショットキーバリアダイオード特性として見ている。 FIG. 4A is a characteristic diagram of the reverse breakdown voltage BV gd when the doping concentration of the n-type GaN protective layer 15 in Example 1 of the present invention is increased to 10 19 cm −3 , and the reverse breakdown voltage BV gd It was confirmed that was reduced to 1 V or less. In this case, the Schottky barrier diode characteristics between the gate and the drain are considered.

図4(b)は、n型GaN保護層のドーピング濃度を1019cm-3にした場合のバンドダイヤグラムであり、5×1018cm-3の場合に比べて、n型GaN保護層15とn型Al0.25Ga0.75N電子供給層14との界面ポテンシャルが持ち下げられ、ショットキー特性が低下したためと考えられる。 FIG. 4B is a band diagram when the doping concentration of the n-type GaN protective layer is 10 19 cm −3 , compared with the case of 5 × 10 18 cm −3. This is probably because the interface potential with the n-type Al 0.25 Ga 0.75 N electron supply layer 14 was lowered, and the Schottky characteristics were lowered.

したがって、高耐圧を得るためには、ピエゾ電界に起因して界面に発生するホールを完全にスクリーニングしただけではだめであり、ピエゾ電荷の20〜80%を補償するようにn型GaN保護層15のドーピング量を設定する必要があり、それによって、50Vの順方向耐圧と200Vの逆方向耐圧を実現することができる。   Therefore, in order to obtain a high breakdown voltage, it is only necessary to completely screen holes generated at the interface due to the piezoelectric field, and the n-type GaN protective layer 15 is compensated so as to compensate 20 to 80% of the piezoelectric charge. It is necessary to set a doping amount of 50 V, and thereby, a forward breakdown voltage of 50 V and a reverse breakdown voltage of 200 V can be realized.

次に、図5を参照して、本発明の実施例2のGaN系HEMTを説明する。図2は、本発明の実施例2のHEMTの概略的断面図であり、n型GaN保護層15の上に厚さが、例えば、5nmのi型GaN保護層31を設けた以外は、上記の実施例1と全く同様である。   Next, a GaN-based HEMT according to Example 2 of the present invention will be described with reference to FIG. FIG. 2 is a schematic cross-sectional view of a HEMT according to Example 2 of the present invention, except that an i-type GaN protective layer 31 having a thickness of, for example, 5 nm is provided on the n-type GaN protective layer 15. This is exactly the same as Example 1.

この様に、本発明の実施例2においては、デバイスの動作特性に影響を与える導電領域を最表面から遠ざけているので、表面状態に起因する悪影響をより低減することができ、それによって、耐圧をより高めることが可能になる。   Thus, in Example 2 of the present invention, since the conductive region that affects the operating characteristics of the device is away from the outermost surface, the adverse effect caused by the surface state can be further reduced. Can be further enhanced.

次に、図6を参照して、本発明の実施例3のGaN系HEMTを説明する。図6は、本発明の実施例3のHEMTの概略的断面図であり、まず、C面を主面とするサファイア基板11上に、通常のMOCVD法を用いて、厚さが、例えば、3μmのi型GaN電子走行層12、厚さが、例えば、2nmのi型Al0.25Ga0.75N層13、厚さが、例えば、25nmで、Siドーピング濃度が、例えば、2×1018cm-3のn型Al0.25Ga0.75N電子供給層14、厚さが、例えば、2nmで、Siドーピング濃度が、例えば、1×1019cm-3のn型AlN層32、及び、厚さが10nm以下、例えば、5nmで、Siドーピング濃度が、例えば、2×1018cm-3のn型GaN保護層15を順次堆積させる。 Next, a GaN-based HEMT according to Example 3 of the present invention will be described with reference to FIG. FIG. 6 is a schematic cross-sectional view of a HEMT according to Example 3 of the present invention. First, a thickness of, for example, 3 μm is formed on a sapphire substrate 11 having a C-plane as a main surface by using a normal MOCVD method. The i-type GaN electron transit layer 12 has a thickness of, for example, 2 nm, an i-type Al 0.25 Ga 0.75 N layer 13, has a thickness of, for example, 25 nm, and has a Si doping concentration of, for example, 2 × 10 18 cm n-type Al 0.25 Ga 0.75 n electron supply layer 14 -3, a thickness of, for example, in 2 nm, Si doping concentration, for example, 1 × 10 19 cm -3 of n-type AlN layer 32 Then, the n-type GaN protective layer 15 having a thickness of 10 nm or less, for example, 5 nm, and a Si doping concentration of, for example, 2 × 10 18 cm −3 is sequentially deposited.

次いで、ゲート形成領域のn型GaN保護層15を等方性エッチングしたのち、n型AlN層32を選択的にエッチングして、ゲートリセス部を形成し、次いで、全面に、CVD法を用いて厚さが20nmのSiN膜16を堆積したのち、ゲート形成領域に開口部を設けてNi/Auからなるゲート電極17を形成するとともに、ソース・ドレインコンタクト領域に開口部を設けてTi/Auからなるソース電極18及びドレイン電極19を形成することによって、GaN系HEMTの基本構造が完成する。この場合、n型AlN層32はゲートリセス部を形成する際の選択エッチング除去層として機能する。   Next, after the n-type GaN protective layer 15 in the gate forming region is isotropically etched, the n-type AlN layer 32 is selectively etched to form a gate recess portion, and then the entire surface is thickened by CVD. After the SiN film 16 having a thickness of 20 nm is deposited, an opening is provided in the gate formation region to form the gate electrode 17 made of Ni / Au, and an opening is provided in the source / drain contact region to make the Ti / Au. By forming the source electrode 18 and the drain electrode 19, the basic structure of the GaN-based HEMT is completed. In this case, the n-type AlN layer 32 functions as a selective etching removal layer when forming the gate recess portion.

この本発明の実施例3においては、ゲートリセス構造を採用しているので、n型GaN保護層15を介したリーク電流が発生することがなく、それによって、耐圧をさらに高めることが可能になる。   In the third embodiment of the present invention, since the gate recess structure is adopted, a leak current does not occur through the n-type GaN protective layer 15, whereby the breakdown voltage can be further increased.

以上、本発明の各実施例を説明してきたが、本発明は各実施例に記載された構成・条件に限られるものではなく、各種の変更が可能である。例えば、上記の実施例においては、保護層として均一にドープしたn型GaN層を用いているが、Si,Se,S等のn型不純物をプレーナードープ(原子層ドーピング)しても良いものであり、例えば、界面前後5nmのシートドーピング濃度を3.5×1012cm-2程度とすれば良い。 Although the embodiments of the present invention have been described above, the present invention is not limited to the configurations and conditions described in the embodiments, and various modifications can be made. For example, in the above embodiment, a uniformly doped n-type GaN layer is used as the protective layer, but n-type impurities such as Si, Se, and S may be planarly doped (atomic layer doping). For example, the sheet doping concentration of 5 nm before and after the interface may be about 3.5 × 10 12 cm −2 .

また、上記の各実施例においては、エッチングストッパ層としてAlN層を用いているが、AlN層に限られるものではなく、電子供給層となるAlGa1−xN層よりAl組成比zが大きな、z>xのAlGa1−zN層を用いても良いものである。 In each of the above embodiments, an AlN layer is used as an etching stopper layer. However, the AlN layer is not limited to an AlN layer, and an Al composition ratio z is higher than that of an Al x Ga 1-x N layer serving as an electron supply layer. A large zz> x Al z Ga 1-z N layer may be used.

また、上記の各実施例においては、電子供給層をAl0.25Ga0.75N層で構成しているが、この場合のAl組成比xはx=0.25に限られるものではなく、x=0.10〜0.40の範囲を用いることが望ましい。 In each of the above embodiments, the electron supply layer is composed of an Al 0.25 Ga 0.75 N layer, but the Al composition ratio x in this case is not limited to x = 0.25. X = 0.10 to 0.40.

また、上記の各実施の形態においては、電子供給層をn型AlGaN層で構成しているが、必ずしもドーピング層である必要はなく、GaN系HEMTにおいては結晶構造に起因する分極によって発生するピエゾ電荷によって二次元電子ガスを誘起しているのでアンドープ層を用いても良いものである。   In each of the above embodiments, the electron supply layer is formed of an n-type AlGaN layer. However, the electron supply layer does not necessarily have to be a doping layer. In a GaN-based HEMT, piezoelectric generated by polarization due to the crystal structure Since the two-dimensional electron gas is induced by the electric charge, an undoped layer may be used.

また、上記の各実施例においては、電子走行層をGaN層で、電子供給層をAlGaN層で、保護層をGaN層で構成しているが、この様な構成に限られるものではなく、電子走行層或いは保護層の少なくとも一層にInを添加しても良いものである。   In each of the above embodiments, the electron transit layer is a GaN layer, the electron supply layer is an AlGaN layer, and the protective layer is a GaN layer. However, the present invention is not limited to this configuration. In may be added to at least one of the traveling layer or the protective layer.

例えば、電子走行層にInを添加してInGaNにした場合には、電子の移動度が高くなり、また、保護層にInを添加してInGaNにした場合には、禁制帯幅は小さくなるので、保護層/電子供給層の界面ポテンシャルをGaN層の場合に比べて持ち下げることができる。   For example, when In is added to the electron transit layer to make InGaN, the electron mobility becomes high, and when In is added to the protective layer to make InGaN, the forbidden band width becomes small. The interface potential of the protective layer / electron supply layer can be lowered as compared with the case of the GaN layer.

また、上記の各実施例においては、基板としてサファイアを用いているが、サファイアに限られるものではなく、SiC基板或いはGaN基板を用いても良いものであり、特に、SiCはサファイアに比べて熱伝導性に優れるので、高電圧動作を伴う携帯電話の基地局用アンプに適するものである。   In each of the above embodiments, sapphire is used as the substrate. However, the substrate is not limited to sapphire, and a SiC substrate or a GaN substrate may be used. Since it is excellent in conductivity, it is suitable for an amplifier for a base station of a mobile phone with high voltage operation.

また、上記の各実施例においては、nチャネル型HEMTとして説明しているが、pチャネル型HEMTにも適用されることはいうまでもないことであり、その場合には各層における導電型を反転させれば良い。   In each of the above embodiments, the n-channel HEMT is described. However, it goes without saying that the present invention is also applicable to a p-channel HEMT. In this case, the conductivity type in each layer is inverted. You can do it.

1 基板
2 キャリア走行層
3 キャリア供給層
4 GaN系保護層
5 SiN膜
6 ゲート電極
7 ソース・ドレイン電極
11 サファイア基板
12 i型GaN電子走行層
13 i型Al0.25Ga0.75N層
14 n型Al0.25Ga0.75N電子供給層
15 n型GaN保護層
16 SiN膜
17 ゲート電極
18 ソース電極
19 ドレイン電極
20 二次元電子層
21 ホール
31 i型GaN保護層
32 n型AlN層
41 サファイア基板
42 i型GaN電子走行層
43 i型Al0.25Ga0.75N層
44 n型Al0.25Ga0.75N電子供給層
45 i型Al0.25Ga0.75N保護層
46 SiN膜
47 ゲート電極
48 ソース電極
49 ドレイン電極
50 二次元電子層
DESCRIPTION OF SYMBOLS 1 Substrate 2 Carrier travel layer 3 Carrier supply layer 4 GaN-based protective layer 5 SiN film 6 Gate electrode 7 Source / drain electrode 11 Sapphire substrate 12 i-type GaN electron travel layer 13 i-type Al 0.25 Ga 0.75 N layer 14 n-type Al 0.25 Ga 0.75 N electron supply layer 15 n-type GaN protective layer 16 SiN film 17 gate electrode 18 source electrode 19 drain electrode 20 two-dimensional electron layer 21 hole 31 i-type GaN protective layer 32 n-type AlN layer 41 Sapphire substrate 42 i-type GaN electron transit layer 43 i-type Al 0.25 Ga 0.75 N layer 44 n-type Al 0.25 Ga 0.75 N electron supply layer 45 i-type Al 0.25 Ga 0.75 N Protective layer 46 SiN film 47 Gate electrode 48 Source electrode 49 Drain electrode 50 Two-dimensional electron layer

Claims (6)

GaNのキャリア走行層と、
前記キャリア走行層上に形成されたAlGa1−xN(0<x≦1)のキャリア供給層と、
前記キャリア供給層上に形成された走行キャリアと同導電型の第一導電型のGaNのGaN系保護層と
を備えたことを特徴とする化合物半導体積層構造。
A GaN carrier traveling layer;
A carrier supply layer of Al x Ga 1-x N (0 <x ≦ 1) formed on the carrier travel layer;
A compound semiconductor multilayer structure comprising a traveling carrier formed on the carrier supply layer and a GaN-based protective layer of GaN of the same conductivity type as the first conductivity type.
前記第一導電型は、n型であることを特徴とする請求項1に記載の化合物半導体積層構造。   The compound semiconductor multilayer structure according to claim 1, wherein the first conductivity type is an n-type. 前記GaN系保護層が、前記キャリア供給層と接する走行キャリアと同導電型の層と、前記走行キャリアと同導電型の層上に設けられたアンドープ層とを含むことを特徴とする請求項1または請求項2に記載の化合物半導体積層構造。   2. The GaN-based protective layer includes a layer having the same conductivity type as a traveling carrier in contact with the carrier supply layer, and an undoped layer provided on the layer having the same conductivity type as the traveling carrier. Or the compound semiconductor laminated structure of Claim 2. 前記アンドープ層は、i−GaN層であることを特徴とする請求項3に記載の化合物半導体積層構造。   The compound semiconductor multilayer structure according to claim 3, wherein the undoped layer is an i-GaN layer. 前記キャリア走行層或いはGaN系保護層の少なくとも一つに、Inを添加したことを特徴とする請求項1乃至請求項4のいずれか1項に記載の化合物半導体積層構造。   5. The compound semiconductor multilayer structure according to claim 1, wherein In is added to at least one of the carrier traveling layer or the GaN-based protective layer. 前記GaN系保護層のドーピング濃度が、前記キャリア供給層との界面に発生するピエゾ電荷の20〜80%のシート濃度であることを特徴とする請求項1乃至請求項5のいずれか1項に記載の化合物半導体積層構造。   6. The GaN-based protective layer according to claim 1, wherein a doping concentration of the GaN-based protective layer is a sheet concentration of 20 to 80% of a piezoelectric charge generated at an interface with the carrier supply layer. The compound semiconductor laminated structure of description.
JP2010273154A 2010-12-08 2010-12-08 Compound semiconductor multilayer structure Expired - Lifetime JP5418482B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010273154A JP5418482B2 (en) 2010-12-08 2010-12-08 Compound semiconductor multilayer structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010273154A JP5418482B2 (en) 2010-12-08 2010-12-08 Compound semiconductor multilayer structure

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2001164908A Division JP4663156B2 (en) 2001-05-31 2001-05-31 Compound semiconductor device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2013089284A Division JP5673725B2 (en) 2013-04-22 2013-04-22 Compound semiconductor multilayer structure

Publications (2)

Publication Number Publication Date
JP2011082552A true JP2011082552A (en) 2011-04-21
JP5418482B2 JP5418482B2 (en) 2014-02-19

Family

ID=44076216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010273154A Expired - Lifetime JP5418482B2 (en) 2010-12-08 2010-12-08 Compound semiconductor multilayer structure

Country Status (1)

Country Link
JP (1) JP5418482B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012256719A (en) * 2011-06-09 2012-12-27 Nippon Telegr & Teleph Corp <Ntt> Field-effect transistor and method of manufacturing the same
US8963204B2 (en) 2012-09-20 2015-02-24 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing same
US10541322B2 (en) 2017-01-06 2020-01-21 Sumitomo Electric Device Innovations, Inc. Semiconductor device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000174285A (en) * 1998-12-07 2000-06-23 Nec Corp Field effect transistor
JP2000196109A (en) * 1998-12-28 2000-07-14 Sharp Corp Electrode structure for nitride-based iii-v compound semiconductor device
JP2001077353A (en) * 1999-06-30 2001-03-23 Toshiba Corp High electron mobility transistor and power amplifier
JP2001102564A (en) * 1999-09-29 2001-04-13 Hitachi Cable Ltd Nitride semiconductor device
JP2001230407A (en) * 1999-12-08 2001-08-24 Matsushita Electric Ind Co Ltd Semiconductor device
JP2002016087A (en) * 2000-06-29 2002-01-18 Nec Corp Semiconductor device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000174285A (en) * 1998-12-07 2000-06-23 Nec Corp Field effect transistor
JP2000196109A (en) * 1998-12-28 2000-07-14 Sharp Corp Electrode structure for nitride-based iii-v compound semiconductor device
JP2001077353A (en) * 1999-06-30 2001-03-23 Toshiba Corp High electron mobility transistor and power amplifier
JP2001102564A (en) * 1999-09-29 2001-04-13 Hitachi Cable Ltd Nitride semiconductor device
JP2001230407A (en) * 1999-12-08 2001-08-24 Matsushita Electric Ind Co Ltd Semiconductor device
JP2002016087A (en) * 2000-06-29 2002-01-18 Nec Corp Semiconductor device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012256719A (en) * 2011-06-09 2012-12-27 Nippon Telegr & Teleph Corp <Ntt> Field-effect transistor and method of manufacturing the same
US8963204B2 (en) 2012-09-20 2015-02-24 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing same
US10541322B2 (en) 2017-01-06 2020-01-21 Sumitomo Electric Device Innovations, Inc. Semiconductor device
US10734510B2 (en) 2017-01-06 2020-08-04 Sumitomo Electric Device Innovations, Inc. Semiconductor device

Also Published As

Publication number Publication date
JP5418482B2 (en) 2014-02-19

Similar Documents

Publication Publication Date Title
JP4663156B2 (en) Compound semiconductor device
US8390029B2 (en) Semiconductor device for reducing and/or preventing current collapse
US8101972B2 (en) Nitride semiconductor device and method for fabricating the same
JP5469098B2 (en) Field effect transistor and manufacturing method thereof
TWI462293B (en) Enhancement-mode transistor and fabrication method thereof
JP5810293B2 (en) Nitride semiconductor device
WO2013005372A1 (en) Semiconductor device
JP2013235873A (en) Semiconductor device and method of manufacturing the same
WO2011010418A1 (en) Nitride semiconductor device and method for manufacturing same
JP2014179546A (en) Semiconductor device
JP2011044647A (en) Group-iii nitride-based field-effect transistor and method of manufacturing the same
JP2008288474A (en) Hetero junction field effect transistor
JP2009032713A (en) NITRIDE SEMICONDUCTOR TRANSISTOR IN WHICH GaN IS MADE AS CHANNEL LAYER, AND ITS MANUFACTURING METHOD
JP2011009493A (en) Semiconductor device, and method of manufacturing the same
JP5546104B2 (en) GaN-based field effect transistor
JP2010258313A (en) Field-effect transistor and manufacturing method thereof
JP2011171440A (en) Group iii nitride-based hetero field-effect transistor
JP5581601B2 (en) Compound semiconductor device and manufacturing method thereof
JP5418482B2 (en) Compound semiconductor multilayer structure
JP5730505B2 (en) Compound semiconductor device
JP5721782B2 (en) Semiconductor device
JP5666992B2 (en) Field effect transistor and manufacturing method thereof
JP5673725B2 (en) Compound semiconductor multilayer structure
JP2015126034A (en) Field effect semiconductor element
JP2015056413A (en) Nitride semiconductor device

Legal Events

Date Code Title Description
RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20110915

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130212

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130219

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130422

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131022

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131104

R150 Certificate of patent or registration of utility model

Ref document number: 5418482

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

EXPY Cancellation because of completion of term