JP2011018994A - Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム - Google Patents

Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム Download PDF

Info

Publication number
JP2011018994A
JP2011018994A JP2009160908A JP2009160908A JP2011018994A JP 2011018994 A JP2011018994 A JP 2011018994A JP 2009160908 A JP2009160908 A JP 2009160908A JP 2009160908 A JP2009160908 A JP 2009160908A JP 2011018994 A JP2011018994 A JP 2011018994A
Authority
JP
Japan
Prior art keywords
band
signal
frequency
carrier frequency
bands
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009160908A
Other languages
English (en)
Inventor
Toru Kitayabu
透 北藪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KDDI Corp
Original Assignee
KDDI Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KDDI Corp filed Critical KDDI Corp
Priority to JP2009160908A priority Critical patent/JP2011018994A/ja
Publication of JP2011018994A publication Critical patent/JP2011018994A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Amplifiers (AREA)
  • Transmitters (AREA)

Abstract

【課題】回路実装面積の縮小を実現すると共に、複数の帯域のRF信号を同時に送信することができる送信機及びプログラムを提供する。
【解決手段】帯域毎に、送信すべきベースバンド信号のI信号及びQ信号それぞれについて、一方の帯域のベースバンド信号における雑音成分が、他方の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する複数のΔΣ変換器と、帯域毎に、ΔΣ変換器から出力されたI信号及びQ信号のそれぞれを、キャリア周波数へ周波数変換する複数のミキサと、帯域毎に、I信号のキャリア周波数信号とQ信号のキャリア周波数信号とを加算する加算器と、複数の加算信号を入力し、スイッチ型アンプによって出力電流を電流加算する電力増幅器と、複数の帯域における所望信号の周波数帯域のみを通過させ、マルチバンドアンテナへ出力するマルチバンドパスフィルタとを有する。
【選択図】図4

Description

本発明は、複数の帯域のRF(Radio Frequency)信号を送信する送信機及びプログラムに関する。
従来、高速無線通信の実現に向けて、断片化した複数の帯域を集めて利用するSpectrum Aggregation技術がある。この技術によれば、複数の帯域を束ねることによって、広帯域を確保し、伝送速度を高速化することができる。
図1は、従来技術における送信機の機能構成図である。
図1によれば、送信機1は、複数の帯域それぞれに、専用の送信回路の系列を備え、それら回路系列を同時に動作させることによって、複数の帯域のRF信号を同時に送信する。第1の回路系列は、第1の帯域のベースバンド信号を、キャリア周波数f1に変換して送信する。また、第2の回路系列は、第2の帯域のベースバンド信号を、キャリア周波数f2に変換して送信する。送信機1は、回路系列毎に、シングルバンドアンテナを有する。第1の回路系列及び第2の回路系列は、並列関係にあるので、以下では第1の回路系列についてのみ説明する。
送信機1における1つの回路系列には、同相成分信号I1及び直交成分信号Q1を出力するデータ送信部100と、同相成分信号I1及び直交成分信号Q1毎のΔΣ変換器101及びミキサ102と、PLL(Phase-locked loop)部103と、加算器104と、電力増幅器(Power Amplifier)105と、バンドパスフィルタ106と、アンテナ107とを有する。
第1のデータ送信部100は、送信すべきベースバンド信号における同相成分信号I1及び直交成分信号Q1を出力する。同相成分信号I1及び直交成分信号Q1はそれぞれ、別個のΔΣ変換器101へ入力される。
ΔΣ変換器101は、その同相成分信号I1又は直交成分信号Q1に対してΔΣ変換をする。ΔΣ(デルタシグマ)変換とは、パルス密度変換を用いることによって、高分解能の信号を低分解能の信号に変換する技術である。量子化器におけるオーバーサンプリング比を上げることによって、所望信号帯域内の量子化雑音が、高周波帯域へ移る。これにより、A/D変換器に用いた場合、入力のダイナミックレンジを広げることができる。ΔΣ変換は、A/D変換器及びD/A変換器によって多用されている技術である。尚、図1によれば、ΔΣ変換器101は、ローパスタイプのものである。ΔΣ変換器101からそれぞれ出力された同相成分信号I1のベースバンド信号と、直交成分信号Q1のベースバンド信号とのそれぞれは、別個のミキサ102へ入力される。
ΔΣ変換器の出力信号は、ΔΣ変換器内部の量子化器のスレッショルド数+1となる。量子化器で加算される量子化雑音は、所望信号(ベースバンド信号)の存在しない高周波領域へノイズシェーピングされる。尚、ΔΣ変換器のクロック周波数は、2f1である。
ミキサ102は、ΔΣ変換器の出力信号を、キャリア周波数f1へ周波数変換する。ミキサ102は、ΔΣ変換器の出力信号に対して、4f1のクロック周波数で「1、0、−1、0、」の系列を乗算する。周波数変換されたRF信号は、加算器104へ出力される。
ΔΣ変換機101及びミキサ102における動作クロックは、PLL部103によって制御される。
加算器104は、同相成分信号Iのキャリア周波数信号と、直交成分信号Qのキャリア周波数信号とを加算する。加算されたRF信号は、電力増幅器105へ出力される。
図2は、図1におけるタイムチャートである。I1及びQ1のそれぞれのΔΣ変換器からの出力信号に対して、図2のように「1,0,−1,0,」の乗算のタイミングを1ずらす。図2におけるPLL及びPLLはそれぞれ、ΔΣ変換器からの出力信号に乗算するPLL信号である。
電力増幅器105は、加算器104から出力された加算信号を入力する。電力増幅器105は、入力信号を、無線システムで必要とする電力まで増幅する。増幅されたRF信号は、バンドパスフィルタ106へ出力される。
バンドパスフィルタ106は、シングルバンドパス用であって、所望信号の周波数帯域のみを通過させる。その周波数帯域のRF信号は、アンテナ107へ出力される。
アンテナ107は、シングルバンド用であって、バンドパスフィルタ106から入力されたRF信号を、エアへ送信する。
従来技術として、複数の送信信号を同期信号に基づいて多重用変調信号を生成し、その多重用変調信号を用いて複数の送信信号を異なる帯域に分散させて重畳し、その重畳信号をΔΣ変調して送信する技術がある(例えば特許文献1参照)。また、マルチキャリア送信装置であって、所定周波数によって変調信号からサンプリングデータを生成し、そのサンプリングデータをΔΣ変換し、そのデジタルデータを増幅し、ローパスフィルタを介してそのRF信号を送信する技術もある(例えば特許文献2参照)。
特開2008−278401号公報 特開2008−148212号公報
Martha Liliana, et la., "A Cartesian Sigma-Delta Transmitter Architecture," 2008 IEEE Radio and Wireless Symposium. Sheng Sun, Lei Zhu, "Compact Dual-Band Microstrip Bandpass Filter Without External Feeds," IEEE Microwave and Wireless Components Letters, Vol. 15, No. 10, Oct. 2005. Shouhei Kousai and Ali Hajimiri, "An Octave-Range Watt-Level Fully Integrated CMOS Switching Power Mixer Array for Linearization and Back-Off Efficiency Improvement," 2009 IEEE ISSCC.
前述したように、従来技術によれば、複数の帯域のRF信号を同時に送信するためには、帯域毎に、その回路系列を要する。即ち、送信する帯域の信号毎に、アンテナ、電力増幅器、フィルタを備えることを要する。そのために、回路の実装面積が、必然的に大きくなる。
そこで、本発明は、回路実装面積の縮小を実現すると共に、複数の帯域のRF信号を同時に送信することができる送信機及びプログラムを提供することを目的とする。
本発明によれば、複数の帯域の信号を同時に送信するためのマルチバンドアンテナを有する送信機において、
帯域毎に、送信すべきベースバンド信号における同相成分信号I及び直交成分信号Qそれぞれについて、一方の帯域のベースバンド信号における雑音成分が、他方の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する複数のΔΣ変換器と、
帯域毎に、ΔΣ変換器から出力された同相成分信号Iのベースバンド信号と直交成分信号Qのベースバンド信号とのそれぞれを、キャリア周波数へ周波数変換する複数のミキサと、
帯域毎に、同相成分信号Iのキャリア周波数信号と、直交成分信号Qのキャリア周波数信号とを加算する加算器と、
帯域毎の加算器から出力された複数の加算信号を入力し、出力電流を電流加算する電力増幅器と、
複数の帯域における所望信号の周波数帯域のみを通過させ、マルチバンドアンテナへ出力するマルチバンドパスフィルタと
を有することを特徴とする。
本発明の送信機における他の実施形態によれば、電力増幅器は、入力される加算信号毎にアンプを有し、各アンプのドレインを結合し、結合された電流をトランスを介して出力することも好ましい。
本発明の送信機における他の実施形態によれば、
各ΔΣ変換器は、量子化器を含んでおり、該量子化器の出力値は、制御手段から、各帯域の出力値の最大値の和がパワーアンプの素子数以下となるように制御されるものであり、
一方の帯域のΔΣ変換器に含まれる量子化器は、mid-rise型であり、
他方の帯域のΔΣ変換器に含まれる量子化器は、mid-tread型である
ことも好ましい。
本発明の送信機における他の実施形態によれば、ΔΣ変換器に対しては、当該帯域のキャリア周波数の2倍の周波数で動作させ、ミキサに対しては、当該帯域のキャリア周波数の4倍の周波数で動作させることも好ましい。
本発明の送信機における他の実施形態によれば、一方もしくは両方の帯域のΔΣ変換器への入力信号を中間周波数帯のIQ信号とすることで、一方の帯域のキャリア周波数の高調波が、他方のキャリア周波数と重畳しないようにすることも好ましい。
本発明によれば、複数の帯域の信号を同時に送信するためのマルチバンドアンテナを有する送信機に搭載されたシグナルプロセッサを機能させるプログラムにおいて、
帯域毎に、送信すべきベースバンド信号における同相成分信号I及び直交成分信号Qそれぞれについて、一方の帯域のベースバンド信号における雑音成分が、他方の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する複数のΔΣ変換手段と、
帯域毎に、ΔΣ変換器から出力された同相成分信号Iのベースバンド信号と直交成分信号Qのベースバンド信号とのそれぞれを、キャリア周波数へ周波数変換する複数のミキサ手段と、
帯域毎に、同相成分信号Iのキャリア周波数信号と、直交成分信号Qのキャリア周波数信号とを加算する加算手段と、
帯域毎の加算器から出力された複数の加算信号を入力し、出力電流を電流加算する電力増幅手段と、
複数の帯域における所望信号の周波数帯域のみを通過させ、マルチバンドアンテナへ出力するマルチバンドパスフィルタ手段と
してシグナルプロセッサを機能させることを特徴とする。
本発明の送信機用のプログラムにおける他の実施形態によれば、電力増幅器は、入力される加算信号毎にアンプを有し、各アンプのドレインを結合し、結合された電流をトランスを介して出力することも好ましい。
本発明の送信機用のプログラムにおける他の実施形態によれば、
各ΔΣ変換器は、量子化器を含んでおり、該量子化器の出力値は、制御手段から、各帯域の出力値の最大値の和がパワーアンプの素子数以下となるように制御されるものであり、
一方の帯域のΔΣ変換器に含まれる量子化器は、mid-rise型であり、
他方の帯域のΔΣ変換器に含まれる量子化器は、mid-tread型である
ことも好ましい。
本発明の送信機用のプログラムにおける他の実施形態によれば、
ΔΣ変換器に対しては、当該帯域のキャリア周波数ベースバンド信号の2倍の周波数で動作させ、ミキサに対しては、当該帯域のキャリア周波数ベースバンド信号の4倍の周波数で動作させることも好ましい。
本発明の送信機用のプログラムにおける他の実施形態によれば、一方もしくは両方の帯域のΔΣ変換手段への入力信号を中間周波数帯のIQ信号とすることで、一方の帯域のキャリア周波数の高調波が、他方のキャリア周波数と重畳しないようにすることも好ましい。
本発明の送信機及びプログラムによれば、電力増幅器、フィルタ及びアンテナを1つの回路系列のみで、複数の帯域のRF信号を同時に送信することができるので、回路実装面積の縮小を実現する。
従来技術における送信機の機能構成図である。 図1におけるタイムチャートである。 本発明における送信機の機能構成図である。 図3の送信機における機能部毎の信号の遷移を表す説明図である。 送信機の電力増幅器における具体的な第1の回路図である。 送信機の電力増幅器における具体的な第2の回路図である。 送信機の電力増幅器における具体的な第3の回路図である。
以下、本発明の実施の形態について、図面を用いて詳細に説明する。
図3は、本発明における送信機の機能構成図である。
図4は、図3の送信機における機能部毎の信号の遷移を表す説明図である。
図3によれば、送信機1は、第1の帯域のベースバンド信号における同相成分信号I1及び直交成分信号Q1を出力する第1のデータ送信部200と、第2の帯域のベースバンド信号における同相成分信号I2及び直交成分信号Q2を出力する第2のデータ送信部210とを有する。
図4によれば、第1のデータ送信部200は、fc1帯のベースバンド信号を出力し、第2のデータ送信部210は、fc2帯のベースバンド信号を出力している。
第1のデータ送信部:fc1帯(800MHz)のベースバンド信号
同相成分信号I1及び直交成分信号Q1
第2のデータ送信部:fc2帯(2GHz)のベースバンド信号
同相成分信号I2及び直交成分信号Q2
800MHz及び2GHzは、移動体通信用の周波数帯域である。
送信機1は、第1の帯域のベースバンド信号について、同相成分信号I1及び直交成分信号Q1毎にΔΣ変換器201及びミキサ202と、加算器214とを有する。また、第2の帯域のベースバンド信号について、同相成分信号I2及び直交成分信号Q2毎にΔΣ変換器211及びミキサ212と、加算器214とを有する。これら機能構成部は、送信機に搭載されたシグナルプロセッサを機能させるプログラムを実行することによっても実現される。
ΔΣ変換器201は、第1の帯域のベースバンド信号における雑音成分が、第2の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する。また、ΔΣ変換器211は、第2の帯域のベースバンド信号における雑音成分が、第1の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する。
第1の帯域のベースバンド信号に対するΔΣ変換器201の動作クロックは、第1の帯域のキャリア周波数fc1に対して、2×fc1とする。従って、800MHz帯用のΔΣ変換器201の動作クロックは、1.6GHzとなる。また、ΔΣ変換器201は、0Hz帯及び400MHz帯で、ノイズシェープされるべく、伝達関数H(z)を設定する。
H(z)=1−Z-4
ここで、400MHzは、以下のように算出される。
800MHz×(2N−1)+x=2GHz
N=1,2,3 −800MHz<x<800MHz
第2の帯域のベースバンド信号に対するΔΣ変換器211の動作クロックは、第2の帯域のキャリア周波数fc2に対して、2×fc2とする。従って、2GHz帯用のΔΣ変換器211の動作クロックは、4GHzとなる。また、ΔΣ変換器211は、0Hz帯及び1.2GHz帯で、ノイズシェープされるべく、伝達関数H(z)を設定する。
H(z)=(Z-2−2cos(3/5)πZ-1+1)・(Z-2−2Z-1+1)
ここで、1.2GHzは、以下のように算出される。
2GHz×(2N−1)+x=800MHz
N=1 −2GHz<x<2GHz
尚、図2のΔΣ変換器について、伝達関数H(z)を以下のように表す。
H(z)=(Z-2−2cosAZ-1+1)・(Z-2−cosBZ-1+1)
この場合、以下の2つの帯域でノイズシェープされる。
f=A×fc2/π
f=B×fc2/π
前述したように、ΔΣ変換器から出力された2つの信号を加算する場合、一方の帯域の帯域外雑音が、他方の帯域の信号に周波数軸上で重畳することになり、送信信号のS/Nが低下する。そこで、ΔΣ変換器について、他方の帯域の信号の周波数帯に与える雑音を抑えるように、マルチバンドパスタイプのΔΣ変換を用いる。
尚、一方もしくは両方の帯域のΔΣ変換器への入力信号を中間周波数帯のIQ信号とすることで、一方の帯域のキャリア周波数の高調波が、他方のキャリア周波数と重畳しないようにする。周波数変換後の高調波が移動するため、高調波が他方の所望信号に重畳することによる、送信信号のS/Nの低下を防止することができる。
また、ΔΣ変換器の次数を高くすることによって通過帯域内のダイナミックレンジを向上させることが可能である。各ΔΣ変換器の量子化器の多値数は、制御部223から制御可能であり、各帯域の多値数の和が電力増幅器の素子数を超えないように制御される。
更に、一方の帯域におけるΔΣ変換器の量子化器には、mid-rise型量子化器を使用し、他方の帯域におけるΔΣ変換器の量子化器には、mid-tread型量子化器を使用することも好ましい。これよって、各帯域のΔΣ信号を加算した際に、出力0が発生しないようにする。
ミキサ202は、ΔΣ変換器201から出力された同相成分信号Iのベースバンド信号I1[n]と、直交成分信号Qのベースバンド信号Q1[n]とのそれぞれを、キャリア周波数へ周波数変換する。800MHz帯のベースバンド信号それぞれに対して、±1の矩形波を乗算することによって、fc1=800MHzに周波数変換(アップコンバージョン)する。周波数変換後における同相成分信号Iのベースバンド信号I'1[n]と、直交成分信号Qのベースバンド信号Q'1[n]とは、以下のように表される。
I'1[n]=I1[n]×(-1)n
Q'1[n]=Q1[n]×(-1)n
n:サンプル点の順番を表す整数
ミキサ212は、ΔΣ変換器211から出力された同相成分信号Iのベースバンド信号I2[n]と、直交成分信号Qのベースバンド信号Q2[n]とのそれぞれを、キャリア周波数へ周波数変換する。2GHz帯のベースバンド信号それぞれに対して、±1の矩形波を乗算することによって、fc2=2GHzに周波数変換する。周波数変換後における同相成分信号Iのベースバンド信号I'2[n]と、直交成分信号Qのベースバンド信号Q'2[n]とは、以下のように表される。
I'2[n]=I2[n]×(-1)n
Q'2[n]=Q2[n]×(-1)n
n:サンプル点の順番を表す整数
加算器204は、第1の帯域について、同相成分信号Iのキャリア周波数信号I'1と、直交成分信号Qのキャリア周波数信号Q'1とを加算する。加算器204では、第1の帯域の動作クロックを2倍にし、I'1とQ'1とを交互に並べることによって加算する。
4×fc1=4×800MHz=3.2GHz
加算器214は、第2の帯域について、同相成分信号Iのキャリア周波数信号I'2と、直交成分信号Qのキャリア周波数信号Q'2とを加算する。加算器214では、第2の帯域の動作クロックを2倍にし、I'2とQ'2とを交互に並べることによって加算する。
4×fc2=4×2GHz=8GHz
尚、ΔΣ変換器201及び211と、ミキサ202及び212とに対する動作クロックは、制御部223から制御される。ΔΣ変換部に対しては、キャリア周波数の2倍の周波数で動作させ、ミキサに対しては、キャリア周波数の4倍の周波数で動作させる。
電力増幅器225は、加算器204及び加算器214から出力された複数の加算信号を入力し、スイッチ型アンプの出力電流を電流加算する。電力増幅器225は、複数のスイッチ型アンプを有し、各アンプのドレインは結合される。結合された電流は、トランスを介して出力される。
図5は、送信機の電力増幅器における具体的な第1の回路図である。
電力増幅器は、例えばFET(Field Effect Transistor:電界効果トランジスタ)であってもよい。各アンプのドレインが結合される。結合された電流は、トランスを介して出力される。
図6は、送信機の電力増幅器における具体的な第2の回路図である。
図6によれば、スイッチ部228は、帯域毎に、ΔΣ変換器からの出力信号6値(多値)を入力し、6値を出力する。また、増幅器225は、その6入力に対して6段のアンプを備える。
非特許文献3に記載された技術によれば、トランスを用いて増幅器(ミキサアンプ)の出力を電流加算する。この技術によれば、各ミキサアンプの入力信号は、エンベロープ信号を同一符号の複数の信号に分離しているため、各アンプの入力信号の符号が反転することはない。しかしながら、本願発明のように、異なる複数の帯域の信号を電流加算する場合、帯域間の符号が一致していない。そのために、各帯域の信号で独立にスイッチタイプアンプを制御する場合、トランスに逆向きの電流が流れ、増幅器の電力効率が悪化する。
各帯域の信号を加算する加算器を、増幅器の前段に設けることにより、スイッチタイプアンプへの入力信号の符号を統一することができる。しかしながら、値0が出力され、出力状態が安定しない状態が生じる。例えば、各帯域の入力信号を「±1、±3」とすると、その加算器の出力は、「−4、−2、0、+2、+4」となり、「0」が生じる。そこで、本発明によれば、1つ又は奇数の周波数帯域についてΔΣ変換器の量子化器の種類をmid-rise quantizerタイプとし、ΔΣ変換器の出力の多値数を偶数とする。このようにΔΣ変換器の多値数を制御することにより、加算結果に0が生じることを防ぐ。
図7は、送信機の電力増幅器における具体的な第3の回路図である。
図7によれば、D級アンプの素子数を3として、第1の帯域fc1の多値数を3とし、第2の帯域fc2の多値数を2とした場合を表す。
第1の帯域fc1の入力信号:0、±2
第2の帯域fc2の入力信号:±1
図7における変換回路は、各帯域の入力信号からD級アンプへの制御信号を生成する。
加算結果が+1の場合:アンプS0 =High、 S0〜S5 =Low
加算結果が−1の場合:アンプS3 =High、 S0〜S2,S4,S5=Low
加算結果が+3の場合:アンプS0〜S2=High、 S3〜S5 =Low
加算結果が−3の場合:アンプS3〜S5=High、 S0〜S2 =Low
この変換回路によって、各帯域のΔΣ信号を加算した際に、出力0が発生しないようにすることができる。
尚、図7によれば、電力増幅器が、複数のトランスを備えるものであってもよい。トランスの出力側で、各帯域の信号が分離される。分離された各帯域の信号は、シングルバンド用のバンドパスフィルタを通過して帯域外の不要な雑音を取り除いた後にアンテナへと入力される。
マルチバンドパスフィルタ226は、複数の帯域における所望信号の周波数帯域のみを通過させ、マルチバンドアンテナ227へ出力する。具体的には、800MHz帯及び2GHz帯に通過帯域を持ち、その帯域外の不要な雑音信号を取り除く。フィルタの種類としては、SAW(Surface Acoustic Wave:弾性表面波)フィルタ、FBAR(Film Bulk Acoustic Resonator:圧電薄膜共振器)等が想定される。また、マイクロストリップラインを用いたバンドパスフィルタであってもよい(例えば非特許文献2参照)。
マルチバンドアンテナ227は、複数の帯域の信号を同時に送信する。具体的には、800MHz帯及び2GHz帯で動作するデュアルバンドアンテナであってもよいし、両帯域で動作する広帯域アンテナであってもよい。
以上、詳細に説明したように、本発明の送信機及びプログラムによれば、電力増幅器、フィルタ及びアンテナを1つの回路系列のみで、複数の帯域のRF信号を同時に送信することができるので、回路実装面積の縮小を実現する。具体的には、異なる帯域間の周波数帯域を束ねて利用するSpectrum Aggregationを行う無線端末について、電力増幅器、フィルタ及びアンテナを1つの回路系列のみで構成することができる。
前述した本発明の種々の実施形態について、本発明の技術思想及び見地の範囲の種々の変更、修正及び省略は、当業者によれば容易に行うことができる。前述の説明はあくまで例であって、何ら制約しようとするものではない。本発明は、特許請求の範囲及びその均等物として限定するものにのみ制約される。
1 送信機
100、110 データ送信部
101、111 ΔΣ変換器
102、112 ミキサ
103、113 PLL
104、114 加算器
105、115 電力増幅器
106、116 シングルバンドパスフィルタ
107、117 シングルバンドアンテナ
2 送信機
200、210 データ送信部
201、211 ΔΣ変換器
202、212 ミキサ
223 制御部
204、214 加算器
225 電力増幅器
226 マルチバンドパスフィルタ
227 マルチバンドアンテナ
228 スイッチ部

Claims (10)

  1. 複数の帯域の信号を同時に送信するためのマルチバンドアンテナを有する送信機において、
    前記帯域毎に、送信すべきベースバンド信号における同相成分信号I及び直交成分信号Qそれぞれについて、一方の帯域のベースバンド信号における雑音成分が、他方の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する複数のΔΣ変換器と、
    帯域毎に、前記ΔΣ変換器から出力された同相成分信号Iのベースバンド信号と直交成分信号Qのベースバンド信号とのそれぞれを、キャリア周波数へ周波数変換する複数のミキサと、
    帯域毎に、同相成分信号Iのキャリア周波数信号と、直交成分信号Qのキャリア周波数信号とを加算する加算器と、
    帯域毎の加算器から出力された複数の加算信号を入力し、出力電流を電流加算する電力増幅器と、
    前記複数の帯域における所望信号の周波数帯域のみを通過させ、前記マルチバンドアンテナへ出力するマルチバンドパスフィルタと
    を有することを特徴とする送信機。
  2. 前記電力増幅器は、入力される加算信号毎にアンプを有し、各アンプのドレインを結合し、結合された電流をトランスを介して出力することを特徴とする請求項1に記載の送信機。
  3. 各ΔΣ変換器は、量子化器を含んでおり、該量子化器の出力値は、制御手段から、各帯域の出力値の最大値の和がパワーアンプの素子数以下となるように制御されるものであり、
    一方の帯域のΔΣ変換器に含まれる前記量子化器は、mid-rise型であり、
    他方の帯域のΔΣ変換器に含まれる前記量子化器は、mid-tread型である
    ことを特徴とする請求項1又は2に記載の送信機。
  4. 前記ΔΣ変換器に対しては、当該帯域のキャリア周波数の2倍の周波数で動作させ、前記ミキサに対しては、当該帯域のキャリア周波数の4倍の周波数で動作させることを特徴とする請求項1から3のいずれか1項に記載の送信機。
  5. 一方もしくは両方の帯域のΔΣ変換器への入力信号を中間周波数帯のIQ信号とすることで、一方の帯域のキャリア周波数の高調波が、他方のキャリア周波数と重畳しないようにすることを特徴とする請求項1から4のいずれか1項に記載の送信機。
  6. 複数の帯域の信号を同時に送信するためのマルチバンドアンテナと、
    電流加算する電力増幅器と、
    前記複数の帯域における所望信号の周波数帯域のみを通過させ、前記マルチバンドアンテナへ出力するマルチバンドパスフィルタと
    を有する送信機に搭載されたシグナルプロセッサを機能させるプログラムにおいて、
    前記帯域毎に、送信すべきベースバンド信号における同相成分信号I及び直交成分信号Qそれぞれについて、一方の帯域のベースバンド信号における雑音成分が、他方の帯域のベースバンド信号における所望信号の周波数帯域で減衰するようにΔΣ変換する複数のΔΣ変換手段と、
    帯域毎に、前記ΔΣ変換器から出力された同相成分信号Iのベースバンド信号と直交成分信号Qのベースバンド信号とのそれぞれを、キャリア周波数へ周波数変換する複数のミキサ手段と、
    帯域毎に、同相成分信号Iのキャリア周波数信号と、直交成分信号Qのキャリア周波数信号とを加算する加算手段と
    してシグナルプロセッサを機能させ、
    前記電力増幅器は、帯域毎の前記加算手段から出力された複数の加算信号を入力し、出力電流を電流加算することを特徴とする送信機用のプログラム。
  7. 前記電力増幅器は、入力される加算信号毎にアンプを有し、各アンプのドレインを結合し、結合された電流をトランスを介して出力することを特徴とする請求項6に記載の送信機用のプログラム。
  8. 各ΔΣ変換手段は、量子化手段を含んでおり、該量子化器の出力値は、制御手段から、各帯域の出力値の最大値の和がパワーアンプの素子数以下となるように制御されるものであり、
    一方の帯域のΔΣ変換手段に含まれる前記量子化手段は、mid-rise型であり、
    他方の帯域のΔΣ変換手段に含まれる前記量子化手段は、mid-tread型である
    ことを特徴とする請求項6又は7に記載の送信機用のプログラム。
  9. 前記ΔΣ変換手段に対しては、当該帯域のキャリア周波数の2倍の周波数で動作させ、前記ミキサに対しては、当該帯域のキャリア周波数の4倍の周波数で動作させることを特徴とする請求項6から8のいずれか1項に記載の送信機用のプログラム。
  10. 一方もしくは両方の帯域のΔΣ変換手段への入力信号を中間周波数帯のIQ信号とすることで、一方の帯域のキャリア周波数の高調波が、他方のキャリア周波数と重畳しないようにすることを特徴とする請求項6から9のいずれか1項に記載の送信機用のプログラム。
JP2009160908A 2009-07-07 2009-07-07 Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム Pending JP2011018994A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009160908A JP2011018994A (ja) 2009-07-07 2009-07-07 Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009160908A JP2011018994A (ja) 2009-07-07 2009-07-07 Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム

Publications (1)

Publication Number Publication Date
JP2011018994A true JP2011018994A (ja) 2011-01-27

Family

ID=43596469

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009160908A Pending JP2011018994A (ja) 2009-07-07 2009-07-07 Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム

Country Status (1)

Country Link
JP (1) JP2011018994A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140006043A (ko) * 2011-02-17 2014-01-15 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 밀리미터파 대역 무선 송수신 장치
KR20160038547A (ko) * 2014-09-30 2016-04-07 한국전자통신연구원 중앙 제어국 장치, 원격 기지국 장치, 및 이들의 통신 방법
US11133833B2 (en) 2013-02-11 2021-09-28 Qualcomm Incorporated Power tracker for multiple transmit signals sent simultaneously

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04137822A (ja) * 1990-09-28 1992-05-12 Oki Electric Ind Co Ltd 符号化装置及び復号化装置
JPH08501425A (ja) * 1992-09-15 1996-02-13 アナロジック コーポレーション 高電力ソリッドステートrf増幅器
JP2005117408A (ja) * 2003-10-08 2005-04-28 Seiko Epson Corp マルチバンド超広帯域通信方式及び装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04137822A (ja) * 1990-09-28 1992-05-12 Oki Electric Ind Co Ltd 符号化装置及び復号化装置
JPH08501425A (ja) * 1992-09-15 1996-02-13 アナロジック コーポレーション 高電力ソリッドステートrf増幅器
JP2005117408A (ja) * 2003-10-08 2005-04-28 Seiko Epson Corp マルチバンド超広帯域通信方式及び装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JPN6012067213; M. L. S. Penaloza, G. Baudoin, M. Villegas: 'A Cartesian Sigma-Delta Transmitter Architecture' IEEE Microwave and Wireless Symposium , 20090118, pp. 51-54 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140006043A (ko) * 2011-02-17 2014-01-15 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 밀리미터파 대역 무선 송수신 장치
KR101651496B1 (ko) 2011-02-17 2016-08-26 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 밀리미터파 대역 무선 송수신 장치
US11133833B2 (en) 2013-02-11 2021-09-28 Qualcomm Incorporated Power tracker for multiple transmit signals sent simultaneously
US11641215B2 (en) 2013-02-11 2023-05-02 Qualcomm Incorporated Power tracker for multiple transmit signals sent simultaneously
US11996872B2 (en) 2013-02-11 2024-05-28 Qualcomm Incorporated Power tracker for multiple transmit signals sent simultaneously
KR20160038547A (ko) * 2014-09-30 2016-04-07 한국전자통신연구원 중앙 제어국 장치, 원격 기지국 장치, 및 이들의 통신 방법
KR102233680B1 (ko) * 2014-09-30 2021-03-30 한국전자통신연구원 중앙 제어국 장치, 원격 기지국 장치, 및 이들의 통신 방법

Similar Documents

Publication Publication Date Title
JP4065227B2 (ja) デルタ・シグマ変調を使用した変換
US7061989B2 (en) Fully digital transmitter including a digital band-pass sigma-delta modulator
Keyzer et al. Digital generation of RF signals for wireless communications with band-pass delta-sigma modulation
EP2097984B1 (en) Digital linear transmitter architecture
US7953174B2 (en) Radio transmission frequency digital signal generation
Nuyts et al. A fully digital delay line based GHz range multimode transmitter front-end in 65-nm CMOS
US8831085B2 (en) Digital time-interleaved RF-PWM transmitter
US8483625B2 (en) Transceivers
US9813086B2 (en) RF transmitter, integrated circuit device, wireless communication unit and method therefor
JP2012060645A (ja) 無線送信機
Ebrahimi et al. Time-interleaved delta-sigma modulator for wideband digital GHz transmitters design and SDR applications
US20100124290A1 (en) Digital Signal Transmission for Wireless Communication
US10516424B2 (en) Signal processing arrangement for a transmitter
KR101922108B1 (ko) 병렬 구조의 디지털 무선 송신기 및 이를 포함하는 무선 통신 시스템
JP2009171460A (ja) 通信装置、発振器、並びに周波数シンセサイザ
US9077391B2 (en) Transmitter front-end device for generating output signals on basis of polyphase modulation
JP5347892B2 (ja) 送信器
JP2011018994A (ja) Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム
GB2455495A (en) Sample Rate Conversion in Delta - Sigma Modulators
Zimmermann Design and implementation of a broadband RF-DAC transmitter for wireless communications
US20130003881A1 (en) Radio Frequency Modulators
Robert et al. Architecture and filtering requirements for fully digital multi-radio transmitters
JP5271251B2 (ja) Δς変換器を用いて複数の帯域のrf信号を同時に送信する送信機及びプログラム
JP2004080333A (ja) マルチキャリア送信機及びそのシングルキャリア送信方法
CN118232934A (zh) 发射机、电子设备及通信系统

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120220

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20121218

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20121221

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20130416