JP2010286846A - 飽和電圧と閾値電圧の変調を達成するための方法及び多重ピクセルを備えたディスプレイ - Google Patents
飽和電圧と閾値電圧の変調を達成するための方法及び多重ピクセルを備えたディスプレイ Download PDFInfo
- Publication number
- JP2010286846A JP2010286846A JP2010173115A JP2010173115A JP2010286846A JP 2010286846 A JP2010286846 A JP 2010286846A JP 2010173115 A JP2010173115 A JP 2010173115A JP 2010173115 A JP2010173115 A JP 2010173115A JP 2010286846 A JP2010286846 A JP 2010286846A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- display
- supply terminal
- bit
- voltage supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0804—Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0204—Compensation of DC component across the pixels in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
【解決手段】ディスプレイは、所定の電圧を提供するための、1対のグローバル電圧供給端子(622および624)、および複数のピクセルセル(602)を含む。電圧コントローラ(604)は、所定の電圧をグローバル電圧供給端子(622および624)にアサートし、所定の電圧は、次に接続されたピクセル電極(612)に転送される。
【選択図】 図6
Description
図1は、典型的な液晶ディスプレイの単一のピクセルセル100を示す。ピクセルセル100は、透明共通電極104と、ピクセル記憶電極106との間に挟まれた液晶層102、および記憶素子108を含む。記憶素子108は、相補型データ入力端子110および112、データ出力端子114、および制御端子116を含む。制御端子116上の書込み信号に応答して、記憶素子108は、1対のビット線(B+およびB−)118および120上にアサートされた相補データ信号を読み出し、且つ出力端子114、および接続されたピクセル電極106上にその信号をラッチする。
各ピクセルセルが、ピクセルセル内に記憶されたデータビットに応答して、ピクセル電極と、2つのグローバル電圧供給端子(global voltage supply terminal)の内の1つとを選択的に接続させるマルチプレクサを含む新規なディスプレイを説明する。この構成は、記憶されたデータビットをピクセル電極に直接アサートする従来のディスプレイに対して、多くの利点を提供する。例えば、本発明では、ピクセル電極が、ディスプレイの論理回路を駆動するために用いられる電圧よりも高いか、または低い電圧を用いて、デジタル方式で駆動され得るので、特定のビットがピクセルに書き込まれる時間に関して柔軟性を提供する。また、オフ状態(すなわち、ピクセルセル全体にわたって電圧がない)が、ピクセルセル内に記憶されたいずれのデータも変更することなく、グローバル電圧供給端子、およびピクセルアレイ全体をオーバーレイする共通電極に適切な電圧をアサートすることにより、ディスプレイのピクセル全てに一度に書き込まれ得る。本発明により提供されるさらに別の利点は、グローバル電圧供給端子にさまざまな所定の電圧を単にアサートすることにより、相補データビットをディスプレイにロードする特別の工程を用いることなく、ピクセルセルがデバイアシングされ得る。
本発明は、添付の図面を用いて説明され、各図面において、同じ参照番号は実質的に同様の要素を示す。
本発明は、ディスプレイのピクセル電極への所定の電圧の多重化を制御するディスプレイデータビットを用いることにより、ピクセル電極に直接データビットをアサートせずに、従来技術における問題を克服する。本発明は、特定の実施形態に関して説明される。本発明を完全に理解するために、特定の詳細が多く示される(例えば、特定のデータワード内のデータビットの数、各種電圧源のオンまたはオフチップ配置(on or off chip disposition)、および特定の変調/デバイアシング方式を実行するために必要な異なる電圧源の数)。本発明が、これらの特定の詳細とは別に実施され得ることは、当業者であれば理解する。他の場合においては、本発明を不必要に不明瞭にすることがないように、ディスプレイ駆動回路の周知の詳細(例えば、ディスプレイのピクセル記憶セルにデータを書き込むこと)は省略される。
Claims (16)
- ディスプレイを動作するための方法であって、
前記方法は、
第1の電圧源により第1の所定の電圧を供給する段階と、
第2の電圧源により第2の所定の電圧を供給する段階と、
前記ディスプレイのピクセルセルの記憶素子にデータビットを記憶する段階と、
制御信号を供給する段階と、
前記第1の電圧源と前記第2の電圧源を前記ピクセルセルのピクセル電極に、前記データビットの値と前記制御信号の値に応じて選択的に接続する段階を備えることを特徴とする方法。 - 前記ディスプレイの他のピクセルセルを同時に制御するために前記制御信号を使用する段階をさらに備えることを特徴とする請求項1記載の方法。
- 前記第1の電圧源と前記第2の電圧源を前記ディスプレイの前記ピクセル電極に選択的に接続する段階が、
前記データビットの第1の値と前記制御信号の第1の値に応答して、前記第1の電圧源と前記ピクセル電極を接続する段階と、
前記データビットの第1の値と前記制御信号の第2の値に応答して、前記第2の電圧源と前記ピクセル電極を接続する段階とを含むことを特徴とする請求項1記載の方法。 - 前記第1の電圧源と前記第2の電圧源を前記ディスプレイの前記ピクセル電極に選択的に接続する段階が、
前記データビットの第2の値と前記制御信号の第1の値に応答して、複数のスイッチが前記第2の電圧源を前記ピクセル電極に接続し、
前記データビットの前記第2の値と前記制御信号の前記第2の値に応答して、前記複数のスイッチが前記第1の電圧源を前記ピクセル電極に接続することを特徴とする請求項3に記載の方法。 - ディスプレイ駆動回路に請求項1に記載の工程を行わせるためのプログラムを備えるコンピュータに実行させるためのプログラムを記憶したコンピュータ読み取り可能な記憶媒体。
- ディスプレイ駆動回路に請求項2に記載の工程を行わせるためのプログラムを備えるコンピュータに実行させるためのプログラムを記憶したコンピュータ読み取り可能な記憶媒体。
- ディスプレイ駆動回路に請求項3に記載の工程を行わせるためのプログラムを備えるコンピュータに実行させるためのプログラムを記憶したコンピュータ読み取り可能な記憶媒体。
- ディスプレイ駆動回路に請求項4に記載の工程を行わせるためのプログラムを備えるコンピュータに実行させるためのプログラムを記憶したコンピュータ読み取り可能な記憶媒体。
- 第1の所定の電圧を供給するための第1の電圧源と、
第2の所定の電圧を供給するための第2の電圧源と、
データビットを記憶するための記憶素子及びピクセル電極を備えるピクセルセルと、
複数のスイッチと、を含み、
この構成により、前記第1の電圧源と前記第2の電圧源が選択的に前記ピクセル電極に接続され、
前記複数のスイッチが前記データビットにより制御される第1のスイッチを含むことを特徴とするディスプレイ。 - 前記スイッチがマルチプレクサを含むことを特徴とする請求項9に記載のディスプレイ。
- 前記複数のスイッチは、前記ディスプレイの他のピクセルセルを同時に制御する制御信号により制御される第2のスイッチを含むことを特徴とする請求項9に記載のディスプレイ。
- 前記第2のスイッチは、前記ピクセルセルの外側に配されることを特徴とする請求項11記載のディスプレイ。
- 前記第1のスイッチが前記ピクセルセル内に配されることを特徴とする請求項12記載のディスプレイ。
- 前記制御信号がグローバル制御信号であることを特徴とする請求項11記載のディスプレイ。
- 前記データビットの第1の値と前記制御信号の第1の値に応答して、前記複数のスイッチが前記第1の電圧源を前記ピクセル電極に接続し、
前記データビットの第1の値と前記制御信号の第2の値に応答して、前記複数のスイッチが前記第2の電圧源を前記ピクセル電極に接続することを特徴とする請求項11記載のディスプレイ。 - 前記データビットの第2の値と前記制御信号の第1の値に応答して、前記複数のスイッチが前記第2の電圧源を前記ピクセル電極に接続し、
前記データビットの第2の値と前記制御信号の第2の値に応答して、前記複数のスイッチが前記第1の電圧源を前記ピクセル電極に接続することを特徴とする請求項15記載のディスプレイ。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/075,124 US6005558A (en) | 1998-05-08 | 1998-05-08 | Display with multiplexed pixels for achieving modulation between saturation and threshold voltages |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000548861A Division JP2002515606A (ja) | 1998-05-08 | 1999-05-07 | 飽和電圧と閾値電圧間の変調を達成するための多重ピクセルを備えたディスプレイ |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2010286846A true JP2010286846A (ja) | 2010-12-24 |
Family
ID=22123707
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000548861A Pending JP2002515606A (ja) | 1998-05-08 | 1999-05-07 | 飽和電圧と閾値電圧間の変調を達成するための多重ピクセルを備えたディスプレイ |
JP2010173115A Pending JP2010286846A (ja) | 1998-05-08 | 2010-07-30 | 飽和電圧と閾値電圧の変調を達成するための方法及び多重ピクセルを備えたディスプレイ |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000548861A Pending JP2002515606A (ja) | 1998-05-08 | 1999-05-07 | 飽和電圧と閾値電圧間の変調を達成するための多重ピクセルを備えたディスプレイ |
Country Status (8)
Country | Link |
---|---|
US (1) | US6005558A (ja) |
EP (1) | EP1082718B1 (ja) |
JP (2) | JP2002515606A (ja) |
CN (1) | CN1150507C (ja) |
AT (1) | ATE461513T1 (ja) |
CA (1) | CA2331683C (ja) |
DE (1) | DE69942147D1 (ja) |
WO (1) | WO1999059129A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013190730A (ja) * | 2012-03-15 | 2013-09-26 | Japan Display West Co Ltd | 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器 |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6067065A (en) * | 1998-05-08 | 2000-05-23 | Aurora Systems, Inc. | Method for modulating a multiplexed pixel display |
US6278428B1 (en) * | 1999-03-24 | 2001-08-21 | Intel Corporation | Display panel |
US6642915B1 (en) * | 1999-07-13 | 2003-11-04 | Intel Corporation | Display panel |
US7170485B2 (en) * | 2000-01-28 | 2007-01-30 | Intel Corporation | Optical display device having a memory to enhance refresh operations |
JP3664059B2 (ja) * | 2000-09-06 | 2005-06-22 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、駆動回路及び電気光学装置並びに電子機器 |
KR100783695B1 (ko) * | 2000-12-20 | 2007-12-07 | 삼성전자주식회사 | 저전력 액정 표시 장치 |
KR100585962B1 (ko) * | 2000-12-20 | 2006-06-07 | 일진다이아몬드 주식회사 서울지사 | 디지털 광밸브 어드레싱 방법 및 장치와 이것을 포함하는광밸브 |
US8339339B2 (en) * | 2000-12-26 | 2012-12-25 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device, method of driving the same, and electronic device |
US6940482B2 (en) * | 2001-07-13 | 2005-09-06 | Seiko Epson Corporation | Electrooptic device and electronic apparatus |
US6650138B2 (en) * | 2001-08-22 | 2003-11-18 | Aurora Systems, Inc. | Display device test procedure and apparatus |
GB0130176D0 (en) * | 2001-12-18 | 2002-02-06 | Koninkl Philips Electronics Nv | Electroluminescent display device |
US7468717B2 (en) * | 2002-12-26 | 2008-12-23 | Elcos Microdisplay Technology, Inc. | Method and device for driving liquid crystal on silicon display systems |
US7088329B2 (en) * | 2002-08-14 | 2006-08-08 | Elcos Microdisplay Technology, Inc. | Pixel cell voltage control and simplified circuit for prior to frame display data loading |
US7443374B2 (en) * | 2002-12-26 | 2008-10-28 | Elcos Microdisplay Technology, Inc. | Pixel cell design with enhanced voltage control |
TW575762B (en) * | 2003-03-28 | 2004-02-11 | Ind Tech Res Inst | Liquid crystal display pixel circuit |
GB2417360B (en) | 2003-05-20 | 2007-03-28 | Kagutech Ltd | Digital backplane |
KR100685817B1 (ko) * | 2005-02-18 | 2007-02-22 | 삼성에스디아이 주식회사 | 필드순차방식 액정표시장치 |
US7557789B2 (en) * | 2005-05-09 | 2009-07-07 | Texas Instruments Incorporated | Data-dependent, logic-level drive scheme for driving LCD panels |
TW201216249A (en) | 2010-10-07 | 2012-04-16 | Jasper Display Corp | Improved pixel circuit and display system comprising same |
JP6115056B2 (ja) * | 2012-09-18 | 2017-04-19 | 株式会社Jvcケンウッド | 液晶表示装置 |
US9406269B2 (en) | 2013-03-15 | 2016-08-02 | Jasper Display Corp. | System and method for pulse width modulating a scrolling color display |
JP6255709B2 (ja) * | 2013-04-26 | 2018-01-10 | 株式会社Jvcケンウッド | 液晶表示装置 |
JP6263862B2 (ja) * | 2013-04-26 | 2018-01-24 | 株式会社Jvcケンウッド | 液晶表示装置 |
US9918053B2 (en) | 2014-05-14 | 2018-03-13 | Jasper Display Corp. | System and method for pulse-width modulating a phase-only spatial light modulator |
JP6597294B2 (ja) * | 2015-12-25 | 2019-10-30 | 株式会社Jvcケンウッド | 液晶表示装置及びその画素検査方法 |
US11030942B2 (en) | 2017-10-13 | 2021-06-08 | Jasper Display Corporation | Backplane adaptable to drive emissive pixel arrays of differing pitches |
US10951875B2 (en) | 2018-07-03 | 2021-03-16 | Raxium, Inc. | Display processing circuitry |
CN109782965B (zh) * | 2019-01-23 | 2022-09-27 | 京东方科技集团股份有限公司 | 触控显示基板和显示装置 |
US11710445B2 (en) | 2019-01-24 | 2023-07-25 | Google Llc | Backplane configurations and operations |
US11637219B2 (en) | 2019-04-12 | 2023-04-25 | Google Llc | Monolithic integration of different light emitting structures on a same substrate |
US11238782B2 (en) | 2019-06-28 | 2022-02-01 | Jasper Display Corp. | Backplane for an array of emissive elements |
US11626062B2 (en) | 2020-02-18 | 2023-04-11 | Google Llc | System and method for modulating an array of emissive elements |
US11538431B2 (en) | 2020-06-29 | 2022-12-27 | Google Llc | Larger backplane suitable for high speed applications |
CN117769738A (zh) | 2021-07-14 | 2024-03-26 | 谷歌有限责任公司 | 用于脉冲宽度调制的背板和方法 |
WO2023133466A1 (en) | 2022-01-05 | 2023-07-13 | Google Llc | Efficient image data delivery for an array of pixel driver memory cells |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5823091A (ja) * | 1981-08-04 | 1983-02-10 | セイコーインスツルメンツ株式会社 | 画像表示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5653487A (en) * | 1979-10-05 | 1981-05-13 | Seiko Epson Corp | Liquid-crystal indication device for clock |
JP2941987B2 (ja) * | 1990-04-09 | 1999-08-30 | キヤノン株式会社 | 液晶表示装置およびその駆動方法 |
JPH04149517A (ja) * | 1990-10-12 | 1992-05-22 | Nec Corp | 液晶駆動回路 |
US5471225A (en) * | 1993-04-28 | 1995-11-28 | Dell Usa, L.P. | Liquid crystal display with integrated frame buffer |
US5673061A (en) * | 1993-05-14 | 1997-09-30 | Sharp Kabushiki Kaisha | Driving circuit for display apparatus |
JP2604750Y2 (ja) * | 1993-12-29 | 2000-06-05 | カシオ計算機株式会社 | 表示駆動装置 |
-
1998
- 1998-05-08 US US09/075,124 patent/US6005558A/en not_active Expired - Lifetime
-
1999
- 1999-05-07 CA CA002331683A patent/CA2331683C/en not_active Expired - Lifetime
- 1999-05-07 DE DE69942147T patent/DE69942147D1/de not_active Expired - Lifetime
- 1999-05-07 EP EP99921820A patent/EP1082718B1/en not_active Expired - Lifetime
- 1999-05-07 JP JP2000548861A patent/JP2002515606A/ja active Pending
- 1999-05-07 CN CNB998082473A patent/CN1150507C/zh not_active Expired - Lifetime
- 1999-05-07 AT AT99921820T patent/ATE461513T1/de not_active IP Right Cessation
- 1999-05-07 WO PCT/US1999/010161 patent/WO1999059129A1/en active Application Filing
-
2010
- 2010-07-30 JP JP2010173115A patent/JP2010286846A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5823091A (ja) * | 1981-08-04 | 1983-02-10 | セイコーインスツルメンツ株式会社 | 画像表示装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013190730A (ja) * | 2012-03-15 | 2013-09-26 | Japan Display West Co Ltd | 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器 |
US9583053B2 (en) | 2012-03-15 | 2017-02-28 | Japan Display Inc. | Liquid crystal display device, driving method of liquid crystal display device and electronic apparatus, having pixels with memory functions |
US10013932B2 (en) | 2012-03-15 | 2018-07-03 | Japan Display Inc. | Liquid crystal display device, driving method of liquid crystal display device and electronic apparatus |
Also Published As
Publication number | Publication date |
---|---|
CA2331683A1 (en) | 1999-11-18 |
CA2331683C (en) | 2008-03-04 |
EP1082718B1 (en) | 2010-03-17 |
CN1308757A (zh) | 2001-08-15 |
ATE461513T1 (de) | 2010-04-15 |
JP2002515606A (ja) | 2002-05-28 |
WO1999059129A1 (en) | 1999-11-18 |
EP1082718A1 (en) | 2001-03-14 |
DE69942147D1 (de) | 2010-04-29 |
US6005558A (en) | 1999-12-21 |
CN1150507C (zh) | 2004-05-19 |
EP1082718A4 (en) | 2007-10-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5327824B2 (ja) | 飽和電圧と閾値電圧間の変調を達成するための多重ピクセルを備えたディスプレイ | |
JP2010286846A (ja) | 飽和電圧と閾値電圧の変調を達成するための方法及び多重ピクセルを備えたディスプレイ | |
US6762739B2 (en) | System and method for reducing the intensity output rise time in a liquid crystal display | |
JP3568615B2 (ja) | 液晶駆動装置,その制御方法及び液晶表示装置 | |
US6801177B2 (en) | Liquid crystal display device | |
JP3704984B2 (ja) | 液晶表示装置 | |
JP3832086B2 (ja) | 反射型液晶装置及び反射型プロジェクタ | |
JP2988815B2 (ja) | 液晶駆動装置 | |
JP3318666B2 (ja) | 液晶表示装置 | |
CN115053284A (zh) | 动态像素调制 | |
US8743041B2 (en) | Liquid crystal display drive circuit and liquid crystal display device | |
JP2004287163A (ja) | 表示システム、データドライバ及び表示駆動方法 | |
US6630919B1 (en) | Optical modulator and integrated circuit therefor | |
KR100453186B1 (ko) | 강유전성액정표시장치및그구동방법 | |
KR101097585B1 (ko) | 액정표시장치용 전압 발생 회로 및 이를 이용한액정표시장치 | |
JPH04358197A (ja) | 液晶ディスプレイの階調駆動回路 | |
GB2428509A (en) | Driver circuit for a display element | |
JP2007102158A (ja) | 液晶画像表示装置の及びその駆動方法 | |
JPH03111815A (ja) | 階調表示制御方式 | |
JPH04241382A (ja) | フラットディスプレイの階調駆動回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120829 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20120829 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121029 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130123 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130128 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130225 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130228 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130321 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130326 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130429 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140203 |