JP2009259942A - 検査方法及び検査装置 - Google Patents

検査方法及び検査装置 Download PDF

Info

Publication number
JP2009259942A
JP2009259942A JP2008105591A JP2008105591A JP2009259942A JP 2009259942 A JP2009259942 A JP 2009259942A JP 2008105591 A JP2008105591 A JP 2008105591A JP 2008105591 A JP2008105591 A JP 2008105591A JP 2009259942 A JP2009259942 A JP 2009259942A
Authority
JP
Japan
Prior art keywords
contact
dummy
probe pin
pad
inspection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008105591A
Other languages
English (en)
Inventor
Hirokazu Hirayama
弘和 平山
Hideaki Nakamura
英明 中村
Mitsuo Miyazaki
光男 宮崎
Tomonori Hatano
智則 波田野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Semiconductor Ltd
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Priority to JP2008105591A priority Critical patent/JP2009259942A/ja
Publication of JP2009259942A publication Critical patent/JP2009259942A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

【課題】プローブカードに配設されたプローブピンの先端の状態を正確に識別し、検査方法の作業効率を向上させ、低コスト化を図る方法の提供。
【解決手段】ウェハ基板に形成されたダミー素子のダミーパッドに、プローブカードに配設されたプローブピンを接触させ、ダミーパッドに形成された接触痕の画像を取得し、取得した画像からプローブピンの先端部の形状または接触位置を算出する。この際、ダミーパッドに、プローブピンを接触させる際には、接触させる毎に、異なるダミーパッドにプローブピンを接触させる。これにより、プローブカードに配設されたプローブピンの先端の状態が正確に識別され、検査方法の作業効率が向上し、低コスト化が実現する。
【選択図】図1

Description

本発明は検査方法及び検査装置に関し、特にプローブカードに配設されたプローブピンの先端の状態を検査する検査方法及び検査装置に関する。
プローブカードを用いた半導体素子の試験は、ウェハ状態にある半導体素子に設けられた試験用パッドに、プローブカードのプローブピンを接触させることにより実施される。
例えば、図6はプローブカードを用いた半導体素子試験を説明するためのフロー図である。当該フロー図に於いては、複数のウェハを構成単位とした製品ロット毎に試験が行われる方法が例示されている。
先ず、製品ロットが検査(試験)工程に入るための待機状態になる(ステップS100)。そして、製品ロットは、当該待機の状態から実際に検査に入る(ステップS101)。尚、製品ロットが検査工程に入ることを“入検”と称する。
次に、各ウェハの電気的特性が測定される(ステップS102)。この測定では、規定の枚数のウェハが連続して測定される(ステップS103)。そして、規定の枚数に達した場合は、特定のウェハが抜き取られて(ステップS104)、上記接触にて生じた、試験用パッド上の接触痕が目視により検査される(ステップS105)。そして、接触痕の状態が許容範囲以内のものであるか否かが判断される(ステップS106)。
次に、接触痕の形状が許容範囲内であり、更に、製品ロット単位の測定が終了したら(ステップS107)、当該製品ロットを出荷する(ステップS108)。
尚、接触痕の形状が許容範囲外と判断された場合は、上記測定を終了させ(ステップS200)、プローブカードの修理、或いは交換が行われる(ステップS201)。そして、上記の測定が再び開始される。
次に、出荷した製品ロットが規定のロット数であれば(ステップS109)、プローブカード自体の検査が行われ(ステップS110)、プローブピンの先端部の形状が検査される(ステップS111)。そして、プローブピンの先端部の形状が許容範囲内であれば、当該製品ロットは、次の検査工程を実施する入検待ちの状態になる(ステップS112)。尚、プローブピンの先端部の形状が許容範囲外と判断された場合は、プローブカードの修理、或いは交換が行われた後(ステップS300)、当該製品ロットが次の検査工程を実施する入検待ちの状態になる。
次に、試験用パッドに発生する接触痕を例示しながら、上記のフロー図を補説する。
図7〜図9は試験用パッドに接触痕が発生する様子を説明するための要部上面図である。
上述した如く、各ウェハの電気的特性が実際に測定されると(ステップS102)、半導体素子100の試験用パッド101に、プローブピン102が接触し(図7(a)参照)、試験用パッド101に、接触痕101aが形成する(図7(b)参照)。
また、上記の試験に於いては、プローブピン102の先端部の汚れ等を取り除くために、定期的に当該先端部を研磨する場合もある。そして、当該研磨によって、プローブピン102の先端部が偏磨耗すると(図8(a)参照)、プローブピン102の先端部が試験用パッド101に接触する接触面積が小さくなり、より小さい接触痕101aが形成する(図8(b)参照)。
この様な場合には、試験用パッド101に対する単位面積あたりの加圧量が大きくなり、例えば、試験用パッド101下に回路が存在したりすると、当該回路に損傷を与えてしまうこともある。また、試験中に、接触痕101aの位置がずれる場合もある。
これを回避するために、上記検査に於いては、特定のウェハのみが抜き取られて(ステップS104)、試験用パッド101上の接触痕101aが目視により検査される(ステップS105)。これにより、接触痕の形状・位置が許容範囲以内のものであるか否かが正確に判断される(ステップS106)。
但し、半導体素子の試験が多工程に及び、図6に示す、ステップS100〜ステップS107までの手順が別の検査工程でも実行されると、同じ試験用パッド101に、プローブピン102が多数回、接触することになる。
例えば、図9に示す如く、試験用パッド101上に多数の接触痕101aが重複して形成すると、接触痕101aから上記の判断が正確にできなくなってしまう。
これを回避するために、製品ロットが規定のロット数にまで達したら(ステップS109)、プローブカード自体の検査を逐次行い(ステップS110)、プローブピンの先端部の形状を専用検査装置を用いて検査する(ステップS111)。これにより、プローブカードの使用可否を正確に判断することができる。
ところで、最近、試験用パッドにプローブピンが接触する前後の画像を自動的に比較し、接触痕が複数形成しても、接触毎の接触痕の形状を識別する方法が開示されている(例えば、特許文献1参照)。
この様な方法によれば、専用検査装置を用いて、プローブピン102の先端部の形状を検査する必要がなくなり、半導体素子試験に於ける作業効率の向上、低コスト化が実現できると期待される。
特開2007−103860号公報
しかし、上記の先行例に於いても、プローブピン102を試験用パッド101に複数回、接触させることには変わりがない。従って、試験用パッド101の表面状態がプローブピン102の接触毎に変わってしまい、プローブピン102の先端形状が接触痕101aとして、正確に試験用パッド101に反映されない。
また、従前の如く、プローブピン102の先端部分を専用検査装置を用いて、その都度、検査していたのでは、作業効率の向上、低コスト化を実現することはできない。
本発明はこのような点に鑑みてなされたものであり、プローブカードに配設されたプローブピンの先端の状態を正確に識別し、作業効率を向上させ、低コスト化を実現する検査方法及び検査装置を提供することを目的とする。
上記課題を解決するために、ウェハ基板に形成されたダミー素子のダミーパッドに、プローブピンを接触させるステップと、前記ダミーパッドに形成された、前記プローブピンの接触痕の画像を取得するステップと、取得した画像から前記プローブピンの先端部の形状または接触位置を算出するステップと、を有することを特徴とする検査方法が提供される。
また、ウェハ基板に形成されたダミー素子のダミーパッドに、プローブピンを接触させる接触手段と、前記ダミーパッドに形成された、前記プローブピンの接触痕の画像を取得する取得手段と、取得した画像から前記プローブピンの先端部の形状または接触位置の少なくとも一方を算出する算出手段と、を備えたことを特徴とする検査装置が提供される。
上記手段によれば、プローブカードに配設されたプローブピンの先端の状態を正確に識別し、作業効率を向上させ、低コスト化を実現することができる。
以下、本実施の形態に係る、プローブカードを用いた検査方法、並びに当該検査方法で用いる検査装置を、図面を参照しながら詳細に説明する。
図1は本実施の形態に係る検査方法のフロー図である。
本実施の形態に係る検査方法では、例えば、半導体基板(ウェハ基板)の複数枚を構成単位とした製品ロット毎に電気的特性試験を実行することができる。
先ず、製品ロットが所定の検査(試験)工程に入るための待機状態になる(ステップS1)。ここで、所定の検査工程とは、例えば、ある温度条件下での電気的特性試験が該当する。
次に、当該製品ロットは、上記待機の状態から実際に入検の段階に移行される(ステップS2)。即ち、製品ロットが検査装置(プローバ)に設置される。
次に、プローブカードを用いて、夫々の半導体基板に配設された半導体素子の電気的特性試験が開始される(ステップS3)。
ここで、半導体素子は個片化を行う前の状態であり、半導体基板の主面には、被検体である半導体素子(半導体チップ)が縦横に複数個形成されている。また、当該半導体基板には、半導体素子が配設されている領域外に、ダミー素子(ダミーチップ)が複数個、設けられている。
そして、複数枚の半導体基板が連続して測定され、規定の枚数に達したか否かが判断される(ステップS4)。尚、規定の枚数に達していない場合は、上記測定が継続して実行される。
次に、規定の枚数に達した場合は、半導体基板に配設された何れかのダミー素子が選択される(ステップS5)。そして、当該ダミー素子の上方に、プローブカードのプローブピンが位置するように、プローブカードの位置合わせが行われる。
次に、ダミー素子に配設されたダミーパッドに、プローブピンを、上記の電気的特性試験とは別に接触させる(ステップS6)。当該ダミーパッドとは、プローブピンを接触だけに用いる専用のパッドである。
ここで、本実施の形態に係る特徴的な方法として、プローブピンをダミーパッドに接触させる際には、新規のダミーパッドに1回のみ接触させる。
即ち、ダミーパッドに、プローブピンを接触させる際には、接触させる毎に、異なるダミーパッドにプローブピンを接触させて、同じダミーパッド上に複数の接触痕(プローブ痕)が重複しないようにする。
次に、検出装置を用いて、ダミーパッドに形成された接触痕の画像を情報データとして取り込む(ステップS7)。そして、取得した画像と、プローブピンの先端部(針先)の形状に対応した接触痕の画像の情報データとを、自動的に照合することにより、先端部の形状または接触位置が算出される(ステップS8)。
次に、算出されたプローブピンの先端形状、接触位置等が許容範囲内にあるか否かが判断され、プローブピンの状態が確認される(ステップS9)。
そして、プローブピンの先端形状、接触位置等の状態が許容範囲内であれば、製品ロット単位の測定が完了しているか否かが判断される(ステップS10)。
また、先端形状、接触位置等の状態が許容範囲外であれば、上記の測定を停止させ(ステップS20)、プローブカードに配設されたプローブピンの修理、或いは交換が行われる(ステップS21)。そして、上記の測定が再び開始される。
続いて、プローブピンの先端形状、接触位置等の状態が許容範囲内であり、製品ロット単位の測定が完了している場合には、検査装置から外に製品ロットが出荷される(ステップS11)。
そして、次の検査工程を実施する入検待ちの状態になる(ステップS12)。次の検査工程とは、例えば、上記の温度条件とは異なる温度条件下での電気的特性試験が該当する。
そして、次の検査工程に於いても、図1に例示するフローを再び適用することができる。但し、次の検査工程に於いては、ダミーパッドに関し、前の検査工程に於いて、一度接触させたダミーパッドは使用しないことを特徴とする。
尚、この様な検査方法は、全て制御装置等を用いて自動的に実施することができる。
次に、上記の検査方法で用いられる検査装置、半導体基板等の図面を参照しながら、上記検査方法をより具体的に説明する。
尚、本実施の形態での複数の検査工程については、例えば、4種類の検査工程とし、それらをPT(Probe Test)1工程、PT2工程、PT3工程、PT4工程と称する。例えば、PT1〜4工程は、夫々温度条件を変えた多工程で実行される検査工程である。
先ず、PT1工程から実行させる。
上述した如く、製造ロットが入検待ちの状態になり(ステップS1)、実際に入検の段階に移行されると(ステップS2)、夫々の半導体基板に配設された半導体素子の電気的特性試験が開始される(ステップS3)。ここで、製品ロットは、例えば、半導体基板が25枚収納されたウェハケースから構成されている。
次に、本実施の形態の検査方法で用いられる検査装置、並びに半導体基板を、図2に例示する。
図2は検査方法で用いられる検査装置、並びに半導体基板の要部断面図である。
上記の検査方法で用いられる、検査装置1にあっては、プローブカード基板10と、当該プローブカード基板10に固定・支持された、複数のプローブピン20と、を含むプローブカードを有している。
また、検査装置1にあっては、プローブカード基板10に対向する位置にプローバステージ30を配置し、当該プローバステージ30上に、被検体である半導体基板40が設置されている。
ここで、半導体基板40には、シリコン(Si)、或いはガリウム砒素(GaAs)等を主たる成分とする半導体基板に、所謂ウェハプロセスが適用されて、複数の半導体素子が縦横に形成されている(図示しない)。例えば、半導体基板40にはデバイスIC(Integrated Circuit)、ロジックIC、メモリIC等の集積回路が配設された半導体素子が複数個、形成されている。
そして、当該半導体基板40に配設された半導体素子の試験用パッド(電極パッド)に、プローブピン20の先端部を接触させて、電気的特性試験を実行する(図示しない)。
また、半導体基板40の上方には、上述した接触痕(図7(b)参照)を観察するための検出装置50が配置されている。検出装置50は、例えば、CCD(Charge Coupled Device)、或いはCMOS(Complementary Metal Oxide Semiconductor)等で構成される撮像素子を内蔵する画像取得装置(例えば、カメラ)が該当する。即ち、検出装置50は、生成した接触痕の画像を情報データとして取得することができる。
また、この様な情報データは、検出装置50から延出された配線50lを通じて、検査装置1の処理装置(図示しない)に送信される。
当該処理装置には、取得した接触痕の画像からプローブピン20の先端部の形状、ダミーパッド内の接触痕の位置を算出する演算部と、種々のプローブピン20の先端部の形状、ダミーパッド内の接触痕の位置に対応したデータベースを格納したデータ格納部等とが備えられている。
そして、複数枚の半導体基板が連続して測定され、規定の枚数に達したか否かが上記処理装置により判断される(ステップS4)。例えば、25枚以下で少なくとも1枚を規定の枚数とする。尚、規定の枚数を、なるべく小さく設定することにより、プローブピンの先端部並びに接触痕の位置の状態がより正確に修正される。
次に、規定の枚数に達した場合は、半導体基板40に配設された、所定のダミー素子が選択される(ステップS5)。
ここで、上記ダミー素子を配設した半導体基板40の平面形状を、図3に例示する。
図3は検査方法で用いられる半導体基板の要部平面図であり、図3(a)には、半導体基板の要部上面の全体が示され、図3(b)には、半導体基板に配設されたダミー素子の要部上面の拡大図が示されている。
図3(a)に示す如く、半導体基板40の主面には、製品用の半導体素子40cが縦横に複数個、配設されている。
また、半導体素子40cが配設されていない半導体基板40の領域には、半導体素子40cと同じ外形寸法のダミー素子40da,40db,40dc,40ddが選択的に配設されている。尚、製品用の半導体素子40cの配列の中には、製品用の半導体素子でも、上記ダミー素子でもない、チップ(無効チップと称する)が若干数、含まれている。
また、図3(b)に示す如く、ダミー素子40daの主面には、ダミーパッド40dpが複数個、配設されている。この様なダミーパッド40dpは、半導体素子40cの主面に配設されている正規の試験用パッドと、同じ寸法、同じ配列、同じ材質である。例えば、試験用パッド及びダミーパッド40dpは、その形状を矩形状とし、チップ外周に選択的に複数個、配設されている。また、試験用パッド及びダミーパッド40dpの材質は、アルミニウム(Al)を主たる成分としている。また、その下層から、ニッケル(Ni)/金(Au)層がコーティングされている場合もある。また、これらのパッドに接触させるプローブピン20の材質は、タングステン(W)、ベリリウム銅(BeCu)等を主たる成分としている。
尚、図3(a)に示すダミー素子40db,40dc,40ddに於いても、ダミー素子40daと同様に、ダミーパッド40dpが複数個、配設されている。
そして、ダミー素子40daに於いてはPT1工程で使用し、ダミー素子40dbに於いてはPT2工程で使用し、ダミー素子40dcに於いてはPT3工程で使用し、ダミー素子40ddに於いてはPT4工程で使用するように、割り当てる。
例えば、上記の電気的特性試験が完了した後、ダミー素子40daの上方に、上記プローブピン20を位置させる。そして、ダミー素子40daに配設されたダミーパッド40dpに、上記プローブピン20を接触させる(ステップS6)。
当該接触は、上述した如く、新規のダミーパッド40dpに、1回のみ実行させる。例えば、次の検査工程がPT2工程ならば、PT2工程で接触するダミー素子は、ダミー素子40daではなく、ダミー素子40dbのダミーパッド40dpに、1回のみ実行させる。
この様に、プローブピン20を接触させる毎に、異なるダミーパッド40dpにプローブピン20を接触させ、同じダミーパッド40dp上に複数の接触痕が重複して形成しないようにする。
次に、検出装置50を用いて、接触痕の画像データを取り込む(ステップS7)。そして、豊富なデータベースと当該接触痕とを照合させて、プローブピン20の先端形状、ダミーパッド40dp内での接触位置等を、上記処理装置により算出する(ステップS8)。
例えば、取得した画像と、プローブピン20の先端部の形状に対応した接触痕の画像の情報データとを、上記検査装置の処理装置が判断することにより、プローブピン20の先端部の形状または接触位置が自動的に算出される。
次いで、プローブピン20の先端形状、ダミーパッド40dp内での接触位置等の状態が許容範囲内にあるか否かが、上記処理装置により判断され、プローブピン20の先端部の状態が確認される(ステップS9)。
そして、プローブピン20の先端形状、接触位置等が許容範囲内であれば、製品ロット単位の測定が完了しているか否かが上記処理装置により判断される(ステップS10)。
尚、プローブピン20の先端形状、ダミーパッド40dp内での接触位置等の状態が許容範囲外であれば、例えば、警告等を検査装置1から発して、上記の測定を終了させる(ステップS20)。次いで、検査装置1のプローブカード基板10に配設されたプローブピン20の修理、或いは交換が行われる(ステップS21)。そして、上記の測定が再び開始される。
また、プローブピン20の先端形状、ダミーパッド40dp内での接触位置等の状態が許容範囲内であり、製品ロット単位の測定が完了している場合には、当該製品ロットが検査装置1から出荷される(ステップS11)。そして、製品ロットは、再び、次の検査工程(例えば、PT2工程)を実施する入検待ちの状態になる(ステップS12)。
更に、PT3工程、PT4工程に於いても、上述した同様の手順を繰り返す。尚、夫々の検査工程では、上述した如く、同じダミーパッド40dp上に複数の接触痕が重複して形成しないようにする。
この様に、検査装置1は、半導体基板40に形成されたダミー素子40da,40db,40dc,40ddのダミーパッド40dpに、上記プローブカードに配設されたプローブピン20を接触させる接触手段と、ダミーパッド40dpに形成された接触痕の画像を取得する取得手段と、取得した画像からプローブピン20の先端部の形状または接触位置を算出する算出手段と、を備えている。また、検査装置1は、プローブピン20の先端部の形状に対応した、複数個の接触痕の画像の情報データを備えている。
次に、プローブピン20に接触させるダミーパッド40dpが夫々の検査工程(PT1〜4工程)に於いて、自動的に選択されるためのウェハ登録について補説する。当該ウェハ登録では、例えば、半導体基板40内の全てのダミー素子の情報、当該ダミー素子に配設された全てのダミーパッド40dpの情報の登録が行われ、更に、それらの妥当性が確認される。
図4はウェハ登録を説明するためのフロー図である。
先ず、上記検査装置1による上記半導体基板40のウェハ登録が開始されると(ステップS30)、半導体基板40に配設された半導体素子40c或いはダミー素子40da,40db,40dc,40ddを仕切るダイシングラインの交点が指定される(ステップS31)。
次いで、4個の象限の何れかに位置するチップの基準点が指定される(ステップS32)。
この交点及び基準点を指定することにより、半導体基板40に縦横に配設された全ての半導体素子40c、ダミー素子40da,40db,40dc,40ddの位置が指定可能になる。
尚、上述した如く、製品用の半導体素子40cの主面に配設されている正規の試験用パッドと、ダミーパッド40dpとは、同じ寸法、同じ配列、同じ材質である。従って、チップの基準点を指定することにより、チップ内におけるパッド(試験用パッド或いはダミーパッド)の位置が指定される。
続いて、チップの4隅の形態を指定する(ステップS33)。例えば、チップの4隅のパッド形状を指定することにより、上記プローブカードは、半導体基板40の指定された箇所に、製品用の半導体素子40c、或いはダミー素子40da,40db,40dc,40ddが存在しているか否かを自動的に上記処理装置により判断することができる。
ここまでの登録に関しては、予備登録と称してもよい。
次に、当該予備登録の完了後、半導体基板40が接触痕の検査を実施する対象ウェハであるか否かが上記処理装置により判断される(ステップS34)。
対象ウェハであれば、半導体基板40に配設された、全てのダミーパッド40dpの情報が読み込まれる(ステップS35)。また、対象ウェハでないならば、ウェハ登録を完了させる(ステップS50)。
そして、対象ウェハについては、読み込まれたダミーパッド40dpの情報をもとに、全てのダミーパッド40dpの画像が撮像により確認される(ステップS36)。そして、その確認結果が上記処理装置により判断される(ステップS37)。
尚、ダミーパッド40dpの画像の再読み込みが必要ならば、ステップS35の段階にまで遡ればよい。また、ダミーパッド40dpの画像に問題があれば、ウェハ登録を中断してもよい(ステップS60)。
そして、上記確認結果が問題ないと上記処理装置により判断されると、半導体基板40が多工程の検査工程で用いられるウェハか否かが上記処理装置により判断される(ステップS38)。
次に、半導体基板40が多工程の検査工程で用いられる場合は、各工程で用いられるダミー素子が登録(指定)される(ステップS39)。そして、登録されたダミー素子と各検査工程で用いられるダミー素子とのマッチング(対応付け)が行われる(ステップS40)。
尚、半導体基板40が多工程の検査工程で用いられるウェハでないならば、新たに登録する情報はないので、ウェハ登録を完了させる(ステップS70)。
そして、上記マッチングが完了した後に於いては、当該ウェハ登録が完了する(ステップS41)。
この様な手順により登録された素子のイメージを、図5に例示する。
図5はウェハ登録がされた素子のイメージである。
図示する如く、半導体素子40cとダミー素子40da,40db,40dc,40ddとが、ダイシングラインDLによって区分けされている。また、ダミー素子40da,40db,40dc,40ddに於いては、半導体素子40cが配設されている領域以外の領域に、複数個配設されている。
従って、ダイシングラインDLの何れかの交点と、当該交点を有する4個の象限の何れかに位置するチップの基準点を指定することにより、半導体基板40内の任意のチップ、並びにチップ内におけるパッドの位置が決定される。
また、ダミー素子40da,40db,40dc,40ddに於いては、何れかの検査工程で、何れかのダミー素子40da,40db,40dc,40ddが使用されるかが上記登録により決定されている。
尚、当該イメージの情報は、検査装置1自体に登録してもよく、単独の情報ファイルとして別途、管理・保存してもよい。
そして、半導体基板40の情報が一旦登録されると、半導体基板40に応じた情報をデータ格納部等から読み込むことにより、半導体基板40を用いて、上記検査工程が自動的に遂行される。
次に、本実施の形態にもたらされる具体的な効果について説明する。
本実施の形態によれば、半導体基板40に形成されたダミー素子40da,40db,40dc,40ddのダミーパッド40dpに、上記プローブカードに配設されたプローブピン20を接触させ、ダミーパッド40dpに形成された接触痕の画像を取得し、取得した画像からプローブピン20の先端部の形状または接触位置を算出している。
また、ダミーパッド40dpに、プローブピン20を接触させる際には、接触させる毎に、異なるダミーパッド40dpにプローブピン20を接触させている。
これにより、プローブピン20によって、ダミーパッド40dpに形成される接触痕がダミーパッド40dp内で重複することがない。従って、複数回にわたるプローブピン20の接触によって、ダミーパッド40dpの表面状態が凸凹状態になることはない。
この様な検査方法であれば、プローブピン20の先端形状が接触痕として、正確にダミーパッド40dpに反映され、当該接触痕からプローブピン20の先端部の状態を正確に識別することができる。
また、本実施の形態の検査方法に於いては、プローブピン20の先端部の状態を専用検査装置を用いて検査する必要はない。これにより、作業効率の向上、低コスト化を実現させることができる。
また、半導体基板40に、ダミーパッド40dpを複数個設けているので、夫々の検査工程に於いて、接触痕の履歴が残ることになる。これにより、電気的特性試験の結果がプローブピン20の先端部の状態に依存したのか否かの判断を容易に行うことができる。
尚、以上に例示された数値、或いは検査装置、並びに半導体基板40の形態は、一例であり、その数、形態に限定されるものではない。
本実施の形態に係る検査方法のフロー図である。 検査方法で用いられる検査装置、並びに半導体基板の要部図である。 検査方法で用いられる半導体基板の要部平面図である。 ウェハ登録を説明するためのフロー図である。 ウェハ登録がされた素子のイメージである。 プローブカードを用いた半導体素子試験を説明するためのフロー図である。 試験用パッドに接触痕が発生する様子を説明するための要部上面図である(その1)。 試験用パッドに接触痕が発生する様子を説明するための要部上面図である(その2)。 試験用パッドに接触痕が発生する様子を説明するための要部上面図である(その3)。
符号の説明
1 検査装置
10 プローブカード基板
20 プローブピン
30 プローバステージ
40 半導体基板
40c 半導体素子
40da,40db,40dc,40dd ダミー素子
40dp ダミーパッド
50 検出装置
50l 配線
DL ダイシングライン

Claims (5)

  1. ウェハ基板に形成されたダミー素子のダミーパッドに、プローブピンを接触させるステップと、
    前記ダミーパッドに形成された、前記プローブピンの接触痕の画像を取得するステップと、
    取得した画像から前記プローブピンの先端部の形状または接触位置を算出するステップと、
    を有することを特徴とする検査方法。
  2. 前記ダミーパッドに前記プローブピンを接触させる際には、当該接触毎に、異なる前記ダミーパッドに前記プローブピンを接触させることを特徴とする請求項1記載の検査方法。
  3. 取得した前記画像と、前記プローブピンの先端部の形状に対応した前記接触痕の前記画像の情報データと、を照合することにより、前記先端部の形状または接触位置の少なくとも一方を算出することを特徴とする請求項1または2記載の検査方法。
  4. ウェハ基板に形成されたダミー素子のダミーパッドに、プローブピンを接触させる接触手段と、
    前記ダミーパッドに形成された、前記プローブピンの接触痕の画像を取得する取得手段と、
    取得した画像から前記プローブピンの先端部の形状または接触位置の少なくとも一方を算出する算出手段と、
    を備えたことを特徴とする検査装置。
  5. 前記プローブピンの先端部の形状に対応した、複数個の前記接触痕の前記画像の情報データを格納する格納部を備えたことを特徴とする請求項4記載の検査装置。
JP2008105591A 2008-04-15 2008-04-15 検査方法及び検査装置 Pending JP2009259942A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008105591A JP2009259942A (ja) 2008-04-15 2008-04-15 検査方法及び検査装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008105591A JP2009259942A (ja) 2008-04-15 2008-04-15 検査方法及び検査装置

Publications (1)

Publication Number Publication Date
JP2009259942A true JP2009259942A (ja) 2009-11-05

Family

ID=41387021

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008105591A Pending JP2009259942A (ja) 2008-04-15 2008-04-15 検査方法及び検査装置

Country Status (1)

Country Link
JP (1) JP2009259942A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011203001A (ja) * 2010-03-24 2011-10-13 Oki Semiconductor Co Ltd プローブカード検査装置、検査方法及び検査システム
JP2014048054A (ja) * 2012-08-29 2014-03-17 Murata Mfg Co Ltd バンプ電極検査方法およびバンプ電極検査装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011203001A (ja) * 2010-03-24 2011-10-13 Oki Semiconductor Co Ltd プローブカード検査装置、検査方法及び検査システム
JP2014048054A (ja) * 2012-08-29 2014-03-17 Murata Mfg Co Ltd バンプ電極検査方法およびバンプ電極検査装置

Similar Documents

Publication Publication Date Title
KR101071013B1 (ko) 검사 방법 및 이 검사 방법을 기록한 프로그램 기록 매체
US20060192576A1 (en) Wafer prober for enabling efficient examination
CN109564883B (zh) 用于自动视觉缺陷检查之后的电子裸片覆墨的系统和方法
JP2008053624A (ja) アライメント装置
US7629805B2 (en) Method and system to dynamically compensate for probe tip misalignement when testing integrated circuits
US9983256B2 (en) Probing device for electronic device and probing method
CN107038697A (zh) 用于诊断半导体晶圆的方法和系统
JP2009021397A (ja) マルチカードの位置ズレ補正方法及び、回路素子の検査方法
CN111146103A (zh) 晶圆的检测方法及检测设备
TW202321707A (zh) 偵測探針磨耗率的裝置與方法
JP5438572B2 (ja) プローブカード検査装置、検査方法及び検査システム
JP2009259942A (ja) 検査方法及び検査装置
US12062166B2 (en) Method and system for diagnosing a semiconductor wafer
US20050099196A1 (en) Semiconductor inspection device based on use of probe information, and semiconductor inspection method
JP2006319125A (ja) ウェハ検査方法及びその装置
KR20080002044A (ko) 검사 영역 설정 방법
JP2004266206A (ja) プローバ装置、プローブカードのプリヒート方法およびそのプログラム
JP2008261692A (ja) 基板検査システム及び基板検査方法
KR101544320B1 (ko) 프로브 카드의 팁을 관리하는 방법
KR101367193B1 (ko) 콜렛의 수평도 및 압력 검사 방법
JPH07312382A (ja) プローブ装置
JPH0837211A (ja) 半導体装置の検査装置
JP2006318965A (ja) 半導体デバイスの検査方法および半導体デバイス検査装置
JP2004342676A (ja) 半導体ウエハ検査方法および半導体ウエハ検査装置
JP2006023229A (ja) プローブカードの品質評価方法及びその装置、プローブ検査方法