JP2009135317A - 電気的解析の可能な制御基板ユニット - Google Patents

電気的解析の可能な制御基板ユニット Download PDF

Info

Publication number
JP2009135317A
JP2009135317A JP2007311143A JP2007311143A JP2009135317A JP 2009135317 A JP2009135317 A JP 2009135317A JP 2007311143 A JP2007311143 A JP 2007311143A JP 2007311143 A JP2007311143 A JP 2007311143A JP 2009135317 A JP2009135317 A JP 2009135317A
Authority
JP
Japan
Prior art keywords
control board
resin layer
mounting
layer
mounting side
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007311143A
Other languages
English (en)
Other versions
JP5068150B2 (ja
Inventor
Sachihiro Sano
幸洋 佐野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JATCO Ltd
Original Assignee
JATCO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JATCO Ltd filed Critical JATCO Ltd
Priority to JP2007311143A priority Critical patent/JP5068150B2/ja
Publication of JP2009135317A publication Critical patent/JP2009135317A/ja
Application granted granted Critical
Publication of JP5068150B2 publication Critical patent/JP5068150B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)

Abstract

【課題】解析準備が容易であるという利点を維持しつつ、制御基板の破壊や樹脂層から取り除いたコンタミ等の異物の混入に伴う性能低下の危険を抑え、問題となる部位の特定が可能で、しかも、耐久性がほとんど失われることなく制御基板としての再現も可能な制御基板の電気的解析方法及び、この方法に用いる制御基板ユニットを提供する。
【解決手段】本発明は、制御基板11の実装部品D1等を配置する実装側表面f1からピン16を起立させる一方、表面f1に、当該表面f1を覆いピン16が貫通する封止層14と、この封止層14から露出したピン先端16eを埋没させる表面層15とを設け、この表面層15を取り除くことでピン先端16eを露出させ、当該ピン先端16eを介して制御基板11の電気的な解析を可能とする。
【選択図】図1

Description

本発明は、制御基板の回路パターンの断線やショート等により不具合を生じた箇所を検知するため、電気的な動作を解析することができる制御基板ユニットに関するものである。
制御基板の保護を目的に、当該制御基板の表面のうち、実装部品を配置する実装側表面に樹脂層を成形する技術は既知である(例えば、特許文献1参照。)。
特開2004−235403号公報
制御基板の実装側表面にモールド部(樹脂層)を形成する場合、制御基板の電気的な動作を解析するにあたっては、薬品等を用いてモールド部を溶解し、制御基板上の導通部を露出させる方法が考えられるが、使用される薬品が強力であるため、制御基板上の実装部品をも破壊してしまうことがある。
一方、制御基板の実装側表面にモールド部を形成するのに替えて、金属製の蓋体を覆せて必要に応じて開封する方法も存在するが、この蓋体は、制御基板に溶接されるため、蓋体の取り外しが困難である。また、蓋体を取り外した後は、制御基板の実装側表面が外界に露出するため、コンタミ(例えば、切子)等の異物が付着すると、適切な解析が行われないことがある。更に、蓋体で封止する場合、蓋体を取り外すときのいきおいで実装部品に傷を付けてしまうと、適切な解析が行われないことがある。
これに対し、制御基板の特定部位を駆動させることで、その熱変化を測定する方法も考えられるが、例えば実装部品が密に配置されている場合、異常個所の特定が困難なことがある。
加えて、上記の方法はいずれも、実装側表面を覆う樹脂層の除去又は蓋体の取り外しにより、制御基板の表面を露出させる必要があるため、制御基板自体の破壊が想定され、耐久性に優れた制御基板としての再現が不可能になってしまうという問題がある。
本発明の解決すべき課題は、制御基板の保護を目的に、当該制御基板の実装側表面を樹脂層又は蓋体で覆うことと、制御基板の電気的な動作を解析するにあたり、樹脂層の除去又は蓋体の取り外しにより制御基板の表面を露出させる必要があることにあり、
本発明の目的とするところは、解析準備が容易であるという利点を維持しつつ、制御基板の破壊や樹脂層から取り除いたコンタミ等の異物の混入に伴う性能低下の危険を抑え、問題となる部位の特定が可能で、しかも、耐久性がほとんど失われることなく制御基板として再現することができる、電気的解析の可能な制御基板ユニットを提供することにある。
本発明である、電気的解析の可能な制御基板ユニットは、電気的な動作の解析が可能な制御基板を有するユニットであって、制御基板の実装部品を配置する実装側表面に、当該実装側表面から起立する導通部を備え、前記実装側表面に、当該実装側表面を覆い前記導通部が貫通する第一の樹脂層と、この第一の樹脂層から露出した前記導通部の先端を埋没させ、前記第一の樹脂層からの取り除きが可能な第二の樹脂層とを設けたことを特徴とするものである。
この場合、第一の樹脂層としては、例えば、第二の樹脂層に比べて耐薬品性に優れた樹脂で構成することができる。なお、ここで、耐薬品性に優れるとは、同一の薬品を使用しても他の樹脂層に比べて溶解し難いことをいう。
更に、実装側表面を第一の樹脂層で覆うにあたっては、実装側表面に密着した状態、又は、実装側表面と間隔を空けた状態にすることができる。特に、実装側表面と間隔を空けた状態で覆う場合には、その間を空洞としても、ゲル状の物質等を充填してもよい。
また、本発明である、電気的解析の可能な制御基板ユニットとしては、制御基板の実装部品を配置する実装側表面に、導通部を備え、前記制御基板の実装部品を配置する表面に、当該表面を覆い前記導通部から起立する貫通穴を有する第一の樹脂層と、この第一の樹脂層の貫通穴に充満して当該第一の樹脂層の覆い、当該第一の樹脂層からの取り除きが可能な第二の樹脂層とを設けたことを特徴とするものが挙げられる。
この場合も、第一の樹脂層としては、例えば、第二の樹脂層に比べて耐薬品性に優れた樹脂で構成することができる。また、第一の樹脂層も、実装側表面に密着した状態、又は、実装側表面と間隔を空けた状態にすることができ、特に、実装側表面と間隔を空けた状態の場合には、その間を空洞としても、ゲル状の物質等を充填してもよい。
更に、本発明である、電気的解析の可能な制御基板ユニットとしては、制御基板の実装部品を配置する実装側表面に、当該実装側表面から当該制御基板を貫通してその裏面に露出する先端を有する導通部を備え、前記裏面に、当該裏面を覆い前記制御基板から露出した前記導通部の先端を埋没させ、当該裏面からの取り除きが可能な樹脂層を設けたことを特徴とするものも挙げられる。
本発明のように、制御基板の実装側表面に、この実装側表面から起立する導通部を設ける一方、当該実装側表面を、第一の樹脂層で前記導通部の先端が突出するように覆うと共に、この第一の樹脂層から露出した前記導通部の先端を、第二の樹脂層に埋没させることで、この第二の樹脂層を薬品等で溶解させて取り除くようにすれば、実装側表面を覆う第一の樹脂層を残しつつ、前記導通部の先端を介しての制御基板の電気的な解析が可能となる。
即ち、制御基板の電気的な解析を行う場合、導通部を露出させるべく強力な薬品で第二の樹脂層を溶解させても、実装側表面は常に第一の樹脂層で覆われることになるため、制御基板の破壊の危険を伴うことがない。また、薬品で溶解させるだけで済むので、金属蓋体で保護する場合と比べても、制御基板の破壊の危険を伴うことがなく、しかも、除去作業が楽であるため、容易な解析を実現することができる。また、実装側表面が外界に露出しないため、第二の樹脂層から取り除いたコンタミ等の異物が実装側表面に付着することなく、適切な解析を行うことができる。更に、実装側表面から起立する導通部で解析を行えるため、問題となる部位の特定も可能となる。
しかも、実装側表面を覆う第一の樹脂層を残しつつ、制御基板の電気的な動作を解析することができるので、耐久性に優れた制御基板としての再現も可能である。
また、本発明によれば、実装側表面に導通部を設ける一方、前記実装側表面を前記導通部の一部を露出させる貫通穴を有する第一の樹脂層と、この第一の樹脂層の貫通穴に充満して当該第一の樹脂層を覆う第二の樹脂層とで覆い、この第二の樹脂層を薬品等で溶解させて取り除くようにすれば、導通部に通じる遺構穴が形成されることで、当該遺構穴を通して前記導通部を介しての制御基板の電気的な解析が可能となる。
即ち、制御基板の電気的な解析を行う場合、遺構穴を形成すべく強力な薬品で溶解させても、実装側表面はそのほとんどの部分が第一の樹脂層で覆われることになるため、制御基板の破壊の危険を抑えることができる。また、薬品で溶解させるだけで済むので、金属蓋体で保護する場合と比べても、制御基板の破壊の危険を抑えることができ、しかも、除去作業が楽であるため、容易な解析を実現することができる。また、実装側表面が外界にほとんど露出しないため、コンタミ等の異物が実装側表面に付着することなく、適切な解析を行うことができる。更に、遺構穴を通して前記導通部を介しての解析を行えるため、問題となる部位の特定も可能となる。
しかも、実装側表面がほとんど露出しないので、遺構穴を小さく抑えることで耐久性がほとんど失われることなく制御基板としての再現が可能である。
また、本発明によれば、制御基板に、実装側表面から当該制御基板を貫通してその裏面に露出する先端を有する導通部を設ける一方、制御基板の裏面を樹脂層で覆い、この樹脂層で前記導通部の先端を埋没させることで、この樹脂層を薬品等で溶解させて取り除くようにすれば、制御基板の裏面から露出する前記導通部の先端を介しての制御基板の電気的な解析が可能となる。
即ち、制御基板の電気的な解析を行う場合、導通部を露出させるべく強力な薬品で樹脂層を溶解させても、制御基板の実装部品は常に当該制御基板の裏面で保護されるため、制御基板の破壊の危険を伴うことがない。また、薬品で溶解させるだけで済むので、金属蓋体で保護する場合と比べても、制御基板の破壊の危険を伴うことがなく、しかも、除去作業が楽であるため、容易な解析を実現することができる。また、実装側表面が外界に露出しないため、樹脂層から取り除いたコンタミ等の異物が実装側表面に付着することなく、適切な解析を行うことができる。更に、制御基板の裏面から露出する導通部の先端で解析を行えるため、問題となる部位の特定も可能となる。
しかも、制御基板の裏面で実装側表面を保護しつつ、制御基板の電気的な動作を解析することができるので、耐久性に優れた制御基板としての再現も可能である。
更に、本発明によれば、第二の樹脂層又は樹脂層を設ける前の段階で、制御基板の電気的な解析が可能となるため、この段階で、前もって、制御基板の電気的な解析を行っておけば、良好な性能を発揮する良品のみ、第二の樹脂層又は樹脂層を設けて出荷することができる。即ち、本発明によれば、出荷前の製品チェックも可能となる。
以下、図面を参照して、本発明である、制御基板の電気的な動作を解析する方法及び、この方法に用いる制御基板を詳細に説明する。
図1は、本発明の第一の形態である、制御基板ユニット10を側面から模式的に示す断面図である。
符号11は、表面実装部品D1,D2及び金線L1等を有する制御基板としてのセラミック基板である。セラミック基板11は、表面実装部品D1,D2を固定する第1層11aと、この第1層11aに隣接する第2層11bとを積層してなり、第1層11aと第2層11bとの間には、銅等の導電体で配線された回路パターン(図示せず)が形成されている。
符号13は、セラミック基板11を取り囲む枠体である。枠体13は、バスバーB1を有し、他のバスバーB2と溶接部Wを介して一体に連結されている。このバスバーB1は、アルミ線L2を介して、セラミック基板11に電気的に接続されている。
符号14は、セラミック基板11の実装側表面f1を表面実装部品D1等と共に密着した状態で覆い当該実装側表面f1を封止して枠体13と共に一体に連結する第一の樹脂層(以下、「封止層」という)である。封止層14は、セラミック基板11の保護を目的に、例えば、エポキシ樹脂等の合成樹脂で構成されている。
符号15は、封止層14の回路側表面に一体に成形された第二の樹脂層(以下、「表面層」という)である。即ち、表面層15は、セラミック基板11の表面上に間隔Xを空けて配置されている。
表面層15を構成する樹脂としては、薬品等による溶解により取り除くことができるものが挙げられる。具体例としては、エポキシ樹脂等の合成樹脂が挙げられ、封止層14と配合割合を変えることで、この封止層14よりも溶け易い性質とする。また、この場合、表面層15を溶解させる薬品としては、硝酸を用いる。
符号16は、実装側表面f1から起立する導通部としてのテストピンである。テストピン16は、その先端16eが封止層14から突出し、更に、この先端16eは表面層15に埋没している。
本形態のように、セラミック基板11の実装側表面f1に、この実装側表面f1から起立するテストピン16を設ける一方、当該実装側表面f1を、封止層14でテストピン16の先端16eが突出するように覆うと共に、この封止層14から露出したテストピン16の先端16eを、表面層15に埋没させることで、この表面層15を硝酸で溶解させて取り除けば、実装側表面f1を覆う封止層14を残しつつ、テストピン16の先端16eを介してのセラミック基板11の電気的な解析が可能となる。
即ち、セラミック基板11の電気的な解析を行う場合、テストピン16を露出させるべく薬品で表面層15溶解させても、実装側表面f1は常に封止層14で覆われることになるため、セラミック基板11の破壊の危険を伴うことがない。また、薬品で溶解させるだけで済むので、金属蓋体で保護する場合と比べても、セラミック基板11の破壊の危険を伴うことがなく、しかも、除去作業が楽であるため、容易な解析を実現することができる。また、実装側表面f1が外界に露出しないため、表面層15から取り除いたコンタミ等の異物が実装側表面f1に付着することなく、適切な解析を行うことができる。更に、実装側表面f1から起立するテストピン16で解析を行えるため、問題となる部位の特定も可能となる。
しかも、実装側表面f1を覆う封止層14を残しつつ、セラミック基板11の電気的な動作を解析することができるので、耐久性に優れたセラミック基板11としての再現も可能である。
図2は、本発明の第二の形態である、制御基板ユニット20を側面から模式的に示す断面図である。なお、第一の形態と同一部分は、同一の符号をもって、その説明を省略する。
本形態では、バスバーB2は、気密性及び絶縁性に優れたハーメチックシールに代表される端子tに接合されている。端子tは、アルミ線L2を介してセラミック基板11に電気的に接続されている。
更に、封止層14及び表面層15は、表面実装部品D1等を取り囲む枠型の支持体17を介してセラミック基板11の実装側表面f1と間隔Xを空けた状態に配置されている。これにより、セラミック基板11と封止層14及び表面層15との間には、空間Sが形成される。
空間Sは、空洞とすることも可能であるが、表面実装部品D1等の保護を目的として、樹脂層は勿論、ゲル状の物質を充填することも可能である。
この場合も、第一の形態と同様、表面層15を溶解させるだけの楽な除去作業で、セラミック基板11の破壊や異物混入に伴う性能低下の危険を伴うことなく、問題となる部位の特定も可能となり、また、耐久性に優れたセラミック基板11としての再現も可能である。
図3は、本発明の第三の形態である、制御基板ユニット30を側面から模式的に示す断面図である。なお、他の形態と同一部分は、同一の符号をもって、その説明を省略する。
制御基板ユニット30は、セラミック基板11の実装側表面f1に導通部であるテストパットPを設ける一方、実装側表面f1をテストパットPの一部を露出させる5つの貫通穴h1を有する封止層14と、この封止層14の貫通穴h1に充満して当該封止層14を覆う表面層15とで覆っている。これにより、表面層15には、封止層14を貫通しつつテストパットPに向かって延在して当該テストパットPに繋がる5つの脚部15aが一体に形成されている。
この場合、表面層15と共に脚部15aを薬品で溶解して取り除けば、テストパッドPに通じる遺構穴(貫通穴)h1が形成されることで、当該遺構穴h1を介してのセラミック基板11の電気的な解析が可能となる。
即ち、セラミック基板11の電気的な解析を行う場合、遺構穴hを形成すべく薬品で溶解させても、実装側表面f1はそのほとんどの部分が封止層14で覆われることになるため、セラミック基板11の破壊の危険を抑えることができる。また、薬品で溶解させるだけで済むので、金属蓋体で保護する場合と比べても、セラミック基板11の破壊の危険を抑えることができ、しかも、除去作業が楽であるため、容易な解析を実現することができる。また、実装側表面f1が外界にほとんど露出しないため、コンタミ等の異物が実装側表面f1に付着することなく、適切な解析を行うことができる。更に、遺構穴h1を通してテストパッドPを介しての解析を行えるため、問題となる部位の特定も可能となる。
しかも、実装側表面f1がほとんど露出しないので、遺構穴hを小さく抑えることで耐久性がほとんど失われることなくセラミック基板11としての再現が可能である。
図4は、本発明の第四の形態である、制御基板ユニット40を側面から模式的に示す断面図である。なお、他の形態と同一部分は、同一の符号をもって、その説明を省略する。
本形態は、他の形態と同様、実装側表面f1を封止層14で覆う一方、当該セラミック基板11には、実装側表面f1から当該実装側表面f1と対向する裏面f2に抜ける5つの貫通孔hを形成し、この貫通孔hの内壁に、導体を覆覆(メッキ)してなるスルーホール18が形成されている。
スルーホール18は、その先端にハンダ付けがされることにより、このハンダ付けされた部分がヘッド18aを構成する。
符号19は、セラミック基板11の裏面f2を覆い当該裏面f2に一体に成形された樹脂層である。これにより、裏面f2から露出してスルーホール18に繋がるヘッド18aは、樹脂層19内に埋没した状態になる。この樹脂層19を構成する樹脂としては、第一の形態と同様、硝酸によって溶解させることで取り除くことができるエポキシ樹脂等の合成樹脂が挙げられる。
この場合、セラミック基板11に、実装側表面f1から当該セラミック基板11を貫通してその裏面f2に露出するヘッド18aを有するスルーホール18を設ける一方、その裏面f2を樹脂層19で覆い、この樹脂層19でヘッド18aを埋没させることで、この樹脂層19を薬品等で溶解させて取り除くようにすれば、裏面f2から露出するヘッド18aを介しての制御基板の電気的な解析が可能となる。
即ち、セラミック基板11の電気的な解析を行う場合、ヘッド18aを露出させるべく強力な薬品で樹脂層19を溶解させても、セラミック基板11の実装部品D1,D2は常にセラミック基板11の裏面f2で保護されるため、セラミック基板11の破壊の危険を伴うことがない。また、薬品で溶解させるだけで済むので、金属蓋体で保護する場合と比べても、セラミック基板11の破壊の危険を伴うことがなく、しかも、除去作業が楽であるため、容易な解析を実現することができる。また、実装側表面f1が外界に露出しないため、樹脂層19から取り除いたコンタミ等の異物が実装側表面f1に付着することなく、適切な解析を行うことができる。更に、裏面f2から露出するヘッド18aで解析を行えるため、問題となる部位の特定も可能となる。
しかも、裏面f2で実装側表面f1を保護しつつ、セラミック基板11の電気的な動作を解析することができるので、耐久性に優れたセラミック基板11としての再現も可能である。
上述したところは、本発明の好適な形態を示したものであるが、特許請求の範囲内において、種々の変更を加えることができる。例えば、上述した形態の各構成要素は、用途等に応じて適宜組み合わせることができる。
また、本発明によれば、表面層15又は樹脂層19を設ける前の段階で、セラミック基板の電気的な解析が可能となるため、この段階で、前もって、セラミック基板の電気的な解析を行っておけば、良好な性能を発揮する良品のみ、表面層15又は樹脂層19を設けて出荷することができる。即ち、本発明によれば、出荷前の製品チェックも可能となる。
本発明の第一の形態である、制御基板ユニットを側面から模式的に示す断面図である。 本発明の第二の形態である、制御基板ユニットを側面から模式的に示す断面図である。 本発明の第三の形態である、制御基板ユニットを側面から模式的に示す断面図である。 本発明の第四の形態である、制御基板ユニットを側面から模式的に示す断面図である。
符号の説明
10 積層基板ユニット
11 セラミック基板
11a 第1層
11b 第2層
13 枠体
14 封止層(第一の樹脂層)
15 表面層(第二の樹脂層)
16 テストピン(導通部)
16e テストピン先端(導通部先端)
17 支持体
18 スルーホール
18a スルーホールヘッド
19 樹脂層
19a 脚部
B1,B2 バスバー
D1,D2 表面実装部品
h1 貫通穴(遺構穴)
h2 スルーホール
L1 金線
L2 アルミ線
P テストパット
t 端子

Claims (3)

  1. 電気的な動作の解析が可能な制御基板を有するユニットであって、
    制御基板の実装部品を配置する実装側表面に、当該実装側表面から起立する導通部を備え、
    前記実装側表面に、前記導通部の先端が突出するように当該実装側表面を覆い第一の樹脂層と、この第一の樹脂層から露出した前記導通部の先端を埋没させ、前記第一の樹脂層からの取り除きが可能な第二の樹脂層とを設けたことを特徴とする、電気的解析の可能な制御基板ユニット。
  2. 電気的な動作の解析が可能な制御基板を有するユニットであって、
    制御基板の実装部品を配置する実装側表面に、導通部を備え、
    前記制御基板の実装部品を配置する表面に、当該表面を覆い前記導通部の一部を露出させる貫通穴を有する第一の樹脂層と、この第一の樹脂層の貫通穴に充満して当該第一の樹脂層を覆い、当該第一の樹脂層からの取り除きが可能な第二の樹脂層とを設けたことを特徴とする、電気的解析の可能な制御基板ユニット。
  3. 電気的な動作の解析が可能な制御基板を有するユニットであって、
    制御基板の実装部品を配置する実装側表面から当該制御基板を貫通してその裏面に露出する先端を有する導通部を備え、
    前記裏面に、当該裏面を覆い前記制御基板から露出した前記導通部の先端を埋没させ、当該裏面からの取り除きが可能な樹脂層を設けたことを特徴とする、電気的解析の可能な制御基板ユニット。
JP2007311143A 2007-11-30 2007-11-30 電気的解析の可能な制御基板ユニット Expired - Fee Related JP5068150B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007311143A JP5068150B2 (ja) 2007-11-30 2007-11-30 電気的解析の可能な制御基板ユニット

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007311143A JP5068150B2 (ja) 2007-11-30 2007-11-30 電気的解析の可能な制御基板ユニット

Publications (2)

Publication Number Publication Date
JP2009135317A true JP2009135317A (ja) 2009-06-18
JP5068150B2 JP5068150B2 (ja) 2012-11-07

Family

ID=40866923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007311143A Expired - Fee Related JP5068150B2 (ja) 2007-11-30 2007-11-30 電気的解析の可能な制御基板ユニット

Country Status (1)

Country Link
JP (1) JP5068150B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106461439A (zh) * 2014-07-30 2017-02-22 日立汽车系统株式会社 电路基板的安装构造、使用了该结构的传感器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11297882A (ja) * 1998-04-13 1999-10-29 Hitachi Ltd 半導体装置,その製造方法,電子装置およびその製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11297882A (ja) * 1998-04-13 1999-10-29 Hitachi Ltd 半導体装置,その製造方法,電子装置およびその製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106461439A (zh) * 2014-07-30 2017-02-22 日立汽车系统株式会社 电路基板的安装构造、使用了该结构的传感器
CN106461439B (zh) * 2014-07-30 2019-08-16 日立汽车系统株式会社 传感器及其制造方法

Also Published As

Publication number Publication date
JP5068150B2 (ja) 2012-11-07

Similar Documents

Publication Publication Date Title
US7615707B2 (en) Printed circuit board and forming method thereof
JP2007311092A (ja) 印刷配線板組立体及び該印刷配線板組立体の製造方法
JP2009506555A (ja) 電子モジュール及び電子モジュールをシールするための方法
JP2007322136A (ja) プリント配線板の導通検査治具
US11470736B2 (en) Potted electronic module with improved adhesion of potting compound
JP2003243066A (ja) 電子装置
JP4433058B2 (ja) 電子装置及びその製造方法
JP5068150B2 (ja) 電気的解析の可能な制御基板ユニット
JP2006080418A (ja) キャンパッケージ型光半導体装置および光モジュール
JP2006005107A (ja) 回路構成体
JP2009099283A (ja) 高周波同軸コネクタ、これを用いた高周波同軸コネクタの実装構造及び高周波同軸コネクタの接続方法
JP2008288381A (ja) 電子ユニット
JP2007324469A (ja) 基板実装方法及び電子機器の製造方法
JP2008251596A (ja) プリント配線基板の配線パターン
JP2004134275A (ja) 接続端子およびその製造方法
KR20090132180A (ko) 인쇄회로기판 접합방법
KR20090015619A (ko) 인쇄회로 기판 및 그 제조 방법과 그를 이용한 전자 기기
JP2009146534A (ja) 光ピックアップ装置、ディスクドライブ装置および光ピックアップ装置の製造方法
JP2008198697A (ja) 導電性樹脂製の電磁波シールド部材の接地方法
JP2006303217A (ja) 電子装置
JP2008047374A (ja) 電子機器
JP2007141898A (ja) 電気機器
JP5093076B2 (ja) モールドパッケージおよびその製造方法
JP2003241216A (ja) 液晶表示装置
JP2016126848A (ja) はんだ付用端子及びケーブル接続構造

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100210

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111020

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111025

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20111121

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20111124

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20111125

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111221

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120515

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120705

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120807

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120814

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150824

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313114

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees