JP2009093383A - マルチコアプロセッサ制御方法及び装置 - Google Patents
マルチコアプロセッサ制御方法及び装置 Download PDFInfo
- Publication number
- JP2009093383A JP2009093383A JP2007262792A JP2007262792A JP2009093383A JP 2009093383 A JP2009093383 A JP 2009093383A JP 2007262792 A JP2007262792 A JP 2007262792A JP 2007262792 A JP2007262792 A JP 2007262792A JP 2009093383 A JP2009093383 A JP 2009093383A
- Authority
- JP
- Japan
- Prior art keywords
- core
- operating
- cores
- rate
- processor control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 110
- 230000007423 decrease Effects 0.000 claims abstract description 5
- 238000012545 processing Methods 0.000 claims description 86
- 238000004364 calculation method Methods 0.000 claims description 29
- 238000001514 detection method Methods 0.000 claims description 3
- 230000003247 decreasing effect Effects 0.000 claims description 2
- 238000005259 measurement Methods 0.000 description 40
- 238000005516 engineering process Methods 0.000 description 4
- 230000020169 heat generation Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3836—Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
- G06F9/3851—Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution from multiple instruction streams, e.g. multistreaming
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
- G06F9/3889—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units controlled by multiple instructions, e.g. MIMD, decoupled access or execute
- G06F9/3891—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units controlled by multiple instructions, e.g. MIMD, decoupled access or execute organised in groups of units sharing resources, e.g. clusters
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5061—Partitioning or combining of resources
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5094—Allocation of resources, e.g. of the central processing unit [CPU] where the allocation takes into account power or heat criteria
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Multimedia (AREA)
- Microcomputers (AREA)
- Power Sources (AREA)
Abstract
【解決手段】1つのプロセッサに各々独立して演算処理を行う複数のコアを備えるマルチコアプロセッサについて、特定のコアに備えるソフトにより、所定時間内での各コアのスレッドやタスクの稼働率を、所定時間内での稼働時間の合計、或いは稼働回数により計算し、これらを合計して全コアの稼働率を求める。この合計した全体稼働率に応じて稼働するコア数を予め設定したテーブルにより決定する。このコア数は全体稼働率の上昇時と降下時とでヒステリシス特性を備えるようにする。決定したコア数に応じて稼働するコアを予め設定したテーブル等により選択する。例外処理発生時には全コアを稼働し、所定時間後にチェックし、例外処理発生が解消したときには元の前記処理に戻す。
【選択図】図1
Description
2 タスクリスト
3 第1タスク
4 第2タスク
5 コア0スレッド
6 コア1スレッド
7 コア2スレッド
8 コア3スレッド
9 稼働コア選択処理部
10 コア毎稼働率計算部
11 全体稼働率算出部
12 稼働コア数決定部
13 稼働率・稼働コア数対応テーブル
14 稼働コア選択部
15 稼働コア記憶部
Claims (20)
- 1つのプロセッサーに各々独立して演算処理を行う複数のコアを備えるマルチコアプロセッサの制御方法において、
所定時間内での各コアの稼働率を計算し全コアの稼働率を合計し、
前記合計した全体稼働率に応じて稼働するコア数を決定し、
前記決定したコア数に応じて稼働するコアを選択することを特徴とするマルチコアプロセッサ制御方法。 - 前記各コアの稼働率は、所定時間内での稼働時間であり、
各コアの稼働時間を合計して全コアの稼働率を算出することを特徴とする請求項1記載のマルチコアプロセッサ制御方法。 - 前記各コアの稼働率は、所定時間内での稼働回数であり、
各コアの稼働回数を合計して全コアの稼働率を算出することを特徴とする請求項1記載のマルチコアプロセッサ制御方法。 - 前記各コアの稼働率の計算は、各コアで行うスレッドまたはタスクについて行うことを特徴とする請求項1記載のマルチコアプロセッサ制御方法。
- 前記各コア及び全コアの稼働率の計算、稼働するコア数の決定、稼働するコアの決定の各処理は、前記複数のコアのうちの特定のコアで行うことを特徴とする請求項1記載のマルチコアプロセッサ制御方法。
- 前記稼働コアの選択に際しては、全稼働率の増加時と減少時とで稼働個数を異ならせることによりヒステリシス特性を備えたことを特徴とする請求項1記載のマルチコアプロセッサ制御方法。
- 前記複数コアの選択に際しては、全稼働率に応じて予め定めた特定のコアを選択することを特徴とする請求項1記載のマルチコアプロセッサ制御方法。
- 前記複数コアの選択に際しては、全稼働率に応じて予め定めた方式により変更することを特徴とする請求項1記載のマルチコアプロセッサ制御方法
- 前記稼働コアの選択に際しては、ランダムに選択することを特徴とする請求項1記載のマルチコアプロセッサの制御方法。
- 前記複数コアの選択に際しては、例外処理の発生を検出したとき全コアを選択することを特徴とする請求項1記載のマルチコアプロセッサ制御方法。
- 前記全コアを選択した後に、所定時間経過後において例外処理を行う状態が解消したことを検出したときには、前記コアの選択処理を再開することを特徴とする請求項10記載のマルチコアプロセッサ制御方法。
- 前記例外処理は、請求項1記載のマルチコアプロセッサ制御方法の作動が適切に行われていないことを検出したときに行うことを特徴とする請求項10記載のマルチコアプロセッサ制御方法。
- 1つのプロセッサに各々独立して演算処理を行う複数のコアを備えるマルチコアプロセッサの制御装置において、
所定時間内での各コアの稼働率を計算するコア稼働率計算手段と、
前記コア稼働率計算手段で計算した各コアの稼働率を合計し、プロセッサ全体の稼働率を算出する全体稼働率算出手段と、
プロセッサの全体稼働率と稼働コア数との関係を対応して記憶する稼働コア数記憶手段と、
プロセッサの全体稼働率により前記可動コア数記憶手段から稼働個数を決定する稼働コア数決定手段と、
前記可動コア数決定手段で決定したコア数に対応して稼働するコアを選択する稼働コア選択手段とを備えたことを特徴とするマルチコアプロセッサ制御装置。 - 前記コア稼働率計算手段では、所定時間内での稼働時間によりコア毎のコア稼働率を計算し、
前記全体稼働率計算手段では、各コアの稼働時間を合計して全体稼働率を算出することを特徴とする請求項13記載のマルチコアプロセッサの制御装置。 - 前記コア稼働率計算手段では、所定時間内での稼働回数を合計して全体稼働率を算出し、 前記全体稼働率計算手段では、各コアの稼働回数を合計して全体稼働率を算出することを特徴とする請求項13記載のマルチコアプロセッサの制御装置。
- 前記コア稼働率計算手段では、各コアで行うスレッドまたはタスクについて行うことを特徴とする請求項13記載のマルチコアプロセッサの制御装置。
- 前記各計算手段、記憶手段、決定手段、選択手段を、前記複数のコアの内特定のコアに備えたことを特徴とする請求項13記載のマルチコアプロセッサ制御装置。
- 前記可動コア選択手段は、全体稼働率の増加時と減少時とで稼働個数を異ならせることによりヒステリシス特性を備えたことを特徴とする請求項13記載のマルチコアプロセッサ制御装置。
- 前記可動コア選択手段は、全稼働率に応じて予め定めた特定のコアを選択することを特徴とする請求項13記載のマルチコアプロセッサ制御装置。
- マルチコアプロセッサの例外処理発生状態を検出する例外処理発生検出手段を備え、
前記例外処理発生検出手段で例外処理発生状態になったことを検出したとき、前記可動コア数決定手段では全てのコアの可動を決定することを特徴とする請求項13記載のマルチコアプロセッサ制御装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007262792A JP5182792B2 (ja) | 2007-10-07 | 2007-10-07 | マルチコアプロセッサ制御方法及び装置 |
US12/184,922 US8209552B2 (en) | 2007-10-07 | 2008-08-01 | Method and device for controlling multicore processor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007262792A JP5182792B2 (ja) | 2007-10-07 | 2007-10-07 | マルチコアプロセッサ制御方法及び装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009093383A true JP2009093383A (ja) | 2009-04-30 |
JP5182792B2 JP5182792B2 (ja) | 2013-04-17 |
Family
ID=40524309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007262792A Active JP5182792B2 (ja) | 2007-10-07 | 2007-10-07 | マルチコアプロセッサ制御方法及び装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8209552B2 (ja) |
JP (1) | JP5182792B2 (ja) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011186531A (ja) * | 2010-03-04 | 2011-09-22 | Nec Corp | Smt対応cpuを有する情報処理装置の消費電力低減方法、消費電力低減装置及び消費電力低減プログラム |
JP2012003606A (ja) * | 2010-06-18 | 2012-01-05 | Ricoh Co Ltd | 通信装置 |
JP2013092874A (ja) * | 2011-10-25 | 2013-05-16 | Fujitsu Ltd | 携帯端末装置の制御方法、制御プログラム及び携帯端末装置 |
JPWO2011111230A1 (ja) * | 2010-03-12 | 2013-06-27 | 富士通株式会社 | マルチコアプロセッサシステム、電力制御方法、および電力制御プログラム |
JP2013225332A (ja) * | 2009-09-26 | 2013-10-31 | Intel Corp | マルチコアプロセッサの低電力動作の方法及び装置 |
JP2014006619A (ja) * | 2012-06-22 | 2014-01-16 | Fujitsu Ltd | 携帯端末装置の制御方法、制御プログラム及び携帯端末装置 |
JP2014235746A (ja) * | 2013-05-30 | 2014-12-15 | 三星電子株式会社Samsung Electronics Co.,Ltd. | マルチコア装置及びマルチコア装置のジョブスケジューリング方法 |
US8930436B2 (en) | 2010-03-31 | 2015-01-06 | Samsung Electronics Co., Ltd. | Apparatus and method of dynamically distributing load in multiple cores |
KR20150052108A (ko) * | 2012-08-31 | 2015-05-13 | 마이크론 테크놀로지, 인크. | 패턴 인식 프로세싱 시스템에서의 전력 관리를 위한 방법들 및 시스템들 |
JP2016118818A (ja) * | 2014-12-18 | 2016-06-30 | 本田技研工業株式会社 | 車両の制御装置 |
JP2016531371A (ja) * | 2013-09-09 | 2016-10-06 | ゼットティーイー コーポレーションZte Corporation | プロセッサのコア処理方法、装置及び端末 |
US9529407B2 (en) | 2013-02-21 | 2016-12-27 | Fujitsu Limited | Method for controlling information processing apparatus and information processing apparatus |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101636377B1 (ko) * | 2009-10-23 | 2016-07-06 | 삼성전자주식회사 | 재구성 프로세서, 재구성 제어 장치 및 방법, 그리고, 스레드 모델링 방법 |
CN101976208B (zh) * | 2010-10-25 | 2014-08-13 | 中兴通讯股份有限公司 | 信息投递的方法和装置 |
TWI418977B (zh) * | 2010-12-22 | 2013-12-11 | Inventec Corp | 多核心處理器的超頻測試方法 |
KR101975288B1 (ko) | 2012-06-15 | 2019-05-07 | 삼성전자 주식회사 | 멀티 클러스터 프로세싱 시스템 및 그 구동 방법 |
US20140208072A1 (en) * | 2013-01-18 | 2014-07-24 | Nec Laboratories America, Inc. | User-level manager to handle multi-processing on many-core coprocessor-based systems |
US10353765B2 (en) * | 2013-03-08 | 2019-07-16 | Insyde Software Corp. | Method and device to perform event thresholding in a firmware environment utilizing a scalable sliding time-window |
US20160170474A1 (en) * | 2013-08-02 | 2016-06-16 | Nec Corporation | Power-saving control system, control device, control method, and control program for server equipped with non-volatile memory |
WO2015198286A1 (en) * | 2014-06-26 | 2015-12-30 | Consiglio Nazionale Delle Ricerche | Method and system for regulating in real time the clock frequencies of at least one cluster of electronic machines |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62198949A (ja) * | 1986-02-26 | 1987-09-02 | Nec Corp | マルチプロセツサ・システムの動作制御方式 |
JPH09138716A (ja) * | 1995-11-14 | 1997-05-27 | Toshiba Corp | 電子計算機 |
JPH11202988A (ja) * | 1998-01-13 | 1999-07-30 | Hitachi Ltd | システム消費電力制御方法 |
JP2004240669A (ja) * | 2003-02-05 | 2004-08-26 | Sharp Corp | ジョブスケジューラおよびマルチプロセッサシステム |
JP2005038425A (ja) * | 2003-07-18 | 2005-02-10 | Hewlett-Packard Development Co Lp | コンピュータ群の電力を管理するシステム |
JP2005141605A (ja) * | 2003-11-10 | 2005-06-02 | Hitachi Ltd | 予測に基づいた計算機リソース配分方法 |
US20050154931A1 (en) * | 2004-01-13 | 2005-07-14 | Lg Electronics Inc. | Apparatus for controlling power of processor having a plurality of cores and control method of the same |
JP2006259793A (ja) * | 2005-03-15 | 2006-09-28 | Hitachi Ltd | 共用リソース管理方法およびその実施情報処理システム |
WO2007072458A2 (en) * | 2005-12-23 | 2007-06-28 | Nxp B.V. | Performance analysis based system level power management |
JP2007213167A (ja) * | 2006-02-07 | 2007-08-23 | Fujitsu Ltd | 電力制御プログラム、サーバシステム、および電力制御方法 |
JP2008262370A (ja) * | 2007-04-11 | 2008-10-30 | Nec Saitama Ltd | 情報処理装置及び情報処理装置の監視制御方法 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2738674B2 (ja) * | 1986-05-23 | 1998-04-08 | 株式会社日立製作所 | 並列計算機及び並列計算機のデータ転送方法 |
JPH03127164A (ja) * | 1989-10-12 | 1991-05-30 | Nec Corp | マルチプロセッサシステム |
JPH04153864A (ja) * | 1990-10-18 | 1992-05-27 | Sanyo Electric Co Ltd | 並列処理計算機 |
JPH04223548A (ja) * | 1990-12-25 | 1992-08-13 | Nippon Telegr & Teleph Corp <Ntt> | 並列処理システムの負荷配分方法 |
JP2977688B2 (ja) * | 1992-12-18 | 1999-11-15 | 富士通株式会社 | マルチプロセッシング装置、方法、及びこれらに使用するプロセッサ |
US7822996B2 (en) * | 1995-12-07 | 2010-10-26 | Texas Instruments Incorporated | Method for implementing thermal management in a processor and/or apparatus and/or system employing the same |
US6496823B2 (en) * | 1997-11-07 | 2002-12-17 | International Business Machines Corporation | Apportioning a work unit to execute in parallel in a heterogeneous environment |
US6711691B1 (en) * | 1999-05-13 | 2004-03-23 | Apple Computer, Inc. | Power management for computer systems |
US6622287B1 (en) * | 2000-03-08 | 2003-09-16 | Nec Corporation | Low power hardware/software partitioning approach for core-based embedded systems |
US7020713B1 (en) * | 2000-10-10 | 2006-03-28 | Novell, Inc. | System and method for balancing TCP/IP/workload of multi-processor system based on hash buckets |
JP2003006175A (ja) * | 2001-06-26 | 2003-01-10 | Hitachi Ltd | プロセス実行時のプログラム動作特性に基づくプロセススケジューリング方法及びこれを用いたプログラム及びデータ処理装置 |
JP4143283B2 (ja) * | 2001-09-12 | 2008-09-03 | 株式会社日立製作所 | 計算機の処理性能変更装置 |
US7318164B2 (en) * | 2001-12-13 | 2008-01-08 | International Business Machines Corporation | Conserving energy in a data processing system by selectively powering down processors |
US7337334B2 (en) * | 2003-02-14 | 2008-02-26 | International Business Machines Corporation | Network processor power management |
US7013400B2 (en) * | 2003-04-24 | 2006-03-14 | International Business Machines Corporation | Method for managing power in a simultaneous multithread processor by loading instructions into pipeline circuit during select times based on clock signal frequency and selected power mode |
US7146514B2 (en) * | 2003-07-23 | 2006-12-05 | Intel Corporation | Determining target operating frequencies for a multiprocessor system |
US7174469B2 (en) * | 2003-09-30 | 2007-02-06 | International Business Machines Corporation | Processor power and energy management |
US7421691B1 (en) * | 2003-12-23 | 2008-09-02 | Unisys Corporation | System and method for scaling performance of a data processing system |
US7386739B2 (en) * | 2005-05-03 | 2008-06-10 | International Business Machines Corporation | Scheduling processor voltages and frequencies based on performance prediction and power constraints |
WO2007029304A1 (ja) * | 2005-09-05 | 2007-03-15 | Fujitsu Limited | オーディオ符号化装置及びオーディオ符号化方法 |
US7761548B2 (en) * | 2005-10-24 | 2010-07-20 | Accenture Global Services Gmbh | Dynamic server consolidation and rationalization modeling tool |
JP5284791B2 (ja) * | 2005-12-16 | 2013-09-11 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 処理能力のリアル・タイム・ベンチマーキングに基づきソフトウェア製品の使用量を測定する方法、システムおよびコンピュータ・プログラム |
US7263457B2 (en) * | 2006-01-03 | 2007-08-28 | Advanced Micro Devices, Inc. | System and method for operating components of an integrated circuit at independent frequencies and/or voltages |
JP2008129846A (ja) * | 2006-11-21 | 2008-06-05 | Nippon Telegr & Teleph Corp <Ntt> | データ処理装置、データ処理方法およびプログラム |
US7917785B2 (en) * | 2007-05-11 | 2011-03-29 | International Business Machines Corporation | Method of optimizing performance of multi-core chips and corresponding circuit and computer program product |
US7865084B2 (en) * | 2007-09-11 | 2011-01-04 | Oracle America, Inc. | Multi-chip systems with optical bypass |
US8762692B2 (en) * | 2007-09-27 | 2014-06-24 | Intel Corporation | Single instruction for specifying and saving a subset of registers, specifying a pointer to a work-monitoring function to be executed after waking, and entering a low-power mode |
US20090327656A1 (en) * | 2008-05-16 | 2009-12-31 | Dan Baum | Efficiency-based determination of operational characteristics |
US8527796B2 (en) * | 2009-08-24 | 2013-09-03 | Intel Corporation | Providing adaptive frequency control for a processor using utilization information |
-
2007
- 2007-10-07 JP JP2007262792A patent/JP5182792B2/ja active Active
-
2008
- 2008-08-01 US US12/184,922 patent/US8209552B2/en not_active Expired - Fee Related
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62198949A (ja) * | 1986-02-26 | 1987-09-02 | Nec Corp | マルチプロセツサ・システムの動作制御方式 |
JPH09138716A (ja) * | 1995-11-14 | 1997-05-27 | Toshiba Corp | 電子計算機 |
JPH11202988A (ja) * | 1998-01-13 | 1999-07-30 | Hitachi Ltd | システム消費電力制御方法 |
JP2004240669A (ja) * | 2003-02-05 | 2004-08-26 | Sharp Corp | ジョブスケジューラおよびマルチプロセッサシステム |
JP2005038425A (ja) * | 2003-07-18 | 2005-02-10 | Hewlett-Packard Development Co Lp | コンピュータ群の電力を管理するシステム |
JP2005141605A (ja) * | 2003-11-10 | 2005-06-02 | Hitachi Ltd | 予測に基づいた計算機リソース配分方法 |
US20050154931A1 (en) * | 2004-01-13 | 2005-07-14 | Lg Electronics Inc. | Apparatus for controlling power of processor having a plurality of cores and control method of the same |
JP2006259793A (ja) * | 2005-03-15 | 2006-09-28 | Hitachi Ltd | 共用リソース管理方法およびその実施情報処理システム |
WO2007072458A2 (en) * | 2005-12-23 | 2007-06-28 | Nxp B.V. | Performance analysis based system level power management |
JP2007213167A (ja) * | 2006-02-07 | 2007-08-23 | Fujitsu Ltd | 電力制御プログラム、サーバシステム、および電力制御方法 |
JP2008262370A (ja) * | 2007-04-11 | 2008-10-30 | Nec Saitama Ltd | 情報処理装置及び情報処理装置の監視制御方法 |
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013225332A (ja) * | 2009-09-26 | 2013-10-31 | Intel Corp | マルチコアプロセッサの低電力動作の方法及び装置 |
US9116689B2 (en) | 2010-03-04 | 2015-08-25 | Nec Corporation | Power consumption reduction method of swapping high load threads with low load threads on a candidate core of a multicore processor |
JP2011186531A (ja) * | 2010-03-04 | 2011-09-22 | Nec Corp | Smt対応cpuを有する情報処理装置の消費電力低減方法、消費電力低減装置及び消費電力低減プログラム |
JPWO2011111230A1 (ja) * | 2010-03-12 | 2013-06-27 | 富士通株式会社 | マルチコアプロセッサシステム、電力制御方法、および電力制御プログラム |
US8930436B2 (en) | 2010-03-31 | 2015-01-06 | Samsung Electronics Co., Ltd. | Apparatus and method of dynamically distributing load in multiple cores |
JP2012003606A (ja) * | 2010-06-18 | 2012-01-05 | Ricoh Co Ltd | 通信装置 |
US9058173B2 (en) | 2011-10-25 | 2015-06-16 | Fujitsu Limited | Method for controlling a mobile terminal device by calculating a concurrency based on the calculated CPU utilization for a foreground or background operation executed by the device |
JP2013092874A (ja) * | 2011-10-25 | 2013-05-16 | Fujitsu Ltd | 携帯端末装置の制御方法、制御プログラム及び携帯端末装置 |
JP2014006619A (ja) * | 2012-06-22 | 2014-01-16 | Fujitsu Ltd | 携帯端末装置の制御方法、制御プログラム及び携帯端末装置 |
KR20150052108A (ko) * | 2012-08-31 | 2015-05-13 | 마이크론 테크놀로지, 인크. | 패턴 인식 프로세싱 시스템에서의 전력 관리를 위한 방법들 및 시스템들 |
JP2015531934A (ja) * | 2012-08-31 | 2015-11-05 | マイクロン テクノロジー, インク. | パターン認識処理における電力管理のための方法およびシステム |
US9501131B2 (en) | 2012-08-31 | 2016-11-22 | Micron Technology, Inc. | Methods and systems for power management in a pattern recognition processing system |
KR101999590B1 (ko) | 2012-08-31 | 2019-07-15 | 마이크론 테크놀로지, 인크. | 패턴 인식 프로세싱 시스템에서의 전력 관리를 위한 방법들 및 시스템들 |
US10909452B2 (en) | 2012-08-31 | 2021-02-02 | Micron Technology, Inc. | Methods and systems for power management in a pattern recognition processing system |
US11928590B2 (en) | 2012-08-31 | 2024-03-12 | Micron Technology, Inc. | Methods and systems for power management in a pattern recognition processing system |
US9529407B2 (en) | 2013-02-21 | 2016-12-27 | Fujitsu Limited | Method for controlling information processing apparatus and information processing apparatus |
JP2014235746A (ja) * | 2013-05-30 | 2014-12-15 | 三星電子株式会社Samsung Electronics Co.,Ltd. | マルチコア装置及びマルチコア装置のジョブスケジューリング方法 |
JP2016531371A (ja) * | 2013-09-09 | 2016-10-06 | ゼットティーイー コーポレーションZte Corporation | プロセッサのコア処理方法、装置及び端末 |
JP2016118818A (ja) * | 2014-12-18 | 2016-06-30 | 本田技研工業株式会社 | 車両の制御装置 |
Also Published As
Publication number | Publication date |
---|---|
US20090094437A1 (en) | 2009-04-09 |
JP5182792B2 (ja) | 2013-04-17 |
US8209552B2 (en) | 2012-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5182792B2 (ja) | マルチコアプロセッサ制御方法及び装置 | |
JP5607909B2 (ja) | メモリ管理装置及びその方法 | |
JP4488072B2 (ja) | サーバシステム、及びサーバシステムの電力削減方法 | |
JP5091912B2 (ja) | マルチコアプロセッサシステム | |
JP5090569B2 (ja) | ミクロアーキテクチャのバンド幅スロットリングによるプロセッサ電力消費制御及び電圧降下 | |
TWI464570B (zh) | 用於平衡具有多核心之計算裝置的效能與電力節省的方法、電腦可讀儲存媒體與多邏輯處理器系統 | |
TWI426452B (zh) | Work processing device | |
TWI416413B (zh) | Work processing device | |
WO2018226301A1 (en) | Scheduler for amp architecture with closed loop performance controller using static and dynamic thread grouping | |
KR101677820B1 (ko) | 스케줄링된 리소스 셋트 천이들을 이용하여 휴대용 컴퓨팅 디바이스에 대한 워크 로드 추정을 통한 전력 절약 | |
CN107797853B (zh) | 一种任务调度方法、装置及多核处理器 | |
EP3332306B1 (en) | System and method for cache aware low power mode control in a portable computing device | |
TWI426451B (zh) | Work processing device | |
TW200813842A (en) | Method and apparatus for providing for detecting processor state transitions | |
JP2001318742A (ja) | コンピュータシステムおよびコンピュータ読み取り可能な記録媒体 | |
JPWO2005106623A1 (ja) | Cpuクロック制御装置、cpuクロック制御方法、cpuクロック制御プログラム、記録媒体、及び伝送媒体 | |
CN101167055A (zh) | 信息处理装置中的功率控制装置 | |
JP2005285093A (ja) | プロセッサ電力制御装置及びプロセッサ電力制御方法 | |
JP5181121B2 (ja) | タスク数制御装置、タスク数制御方法、及びコンピュータプログラム | |
WO2012120654A1 (ja) | タスクスケジューリング方法およびマルチコアシステム | |
JP6477260B2 (ja) | アプリケーションを実行する方法及びリソースマネジャ | |
WO2016085680A1 (en) | System and method for adaptive thread control in a portable computing device (pcd) | |
JP2013149221A (ja) | プロセッサの制御装置およびその方法 | |
JP2010039802A (ja) | マルチプロセッサシステム、スケジューリング方法およびそのプログラム | |
JP2007172322A (ja) | 分散処理型マルチプロセッサシステム、制御方法、マルチプロセッサ割り込み制御装置及びプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100927 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111116 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120824 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120831 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121024 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121107 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121225 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130109 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130109 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5182792 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160125 Year of fee payment: 3 |