JP2008293224A - Pc画像配信設備 - Google Patents

Pc画像配信設備 Download PDF

Info

Publication number
JP2008293224A
JP2008293224A JP2007137312A JP2007137312A JP2008293224A JP 2008293224 A JP2008293224 A JP 2008293224A JP 2007137312 A JP2007137312 A JP 2007137312A JP 2007137312 A JP2007137312 A JP 2007137312A JP 2008293224 A JP2008293224 A JP 2008293224A
Authority
JP
Japan
Prior art keywords
image data
image
receiver
display
transmitter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007137312A
Other languages
English (en)
Inventor
Koichi Hida
浩一 肥田
Michimasa Hasegawa
理正 長谷川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Contec Co Ltd
Original Assignee
Contec Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Contec Co Ltd filed Critical Contec Co Ltd
Priority to JP2007137312A priority Critical patent/JP2008293224A/ja
Priority to US12/154,028 priority patent/US20080291119A1/en
Publication of JP2008293224A publication Critical patent/JP2008293224A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1454Digital output to display device ; Cooperation and interconnection of the display device with other functional units involving copying of the display data of a local workstation or window to a remote workstation or window so that an actual copy of the data is displayed simultaneously on two or more displays, e.g. teledisplay
    • G06F3/1462Digital output to display device ; Cooperation and interconnection of the display device with other functional units involving copying of the display data of a local workstation or window to a remote workstation or window so that an actual copy of the data is displayed simultaneously on two or more displays, e.g. teledisplay with means for detecting differences between the image stored in the host and the images displayed on the remote displays
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Digital Computer Display Output (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

【課題】本発明は、PCに送信用ソフトウェアのインストールが不要で、PCから出力されたディスプレイ用画像データを複数のディスプレイに配信できるPC画像配信設備を提供することを目的とする。
【解決手段】PC1およびLANケーブル8に接続され、PC1から出力されたディスプレイ用画像データを、LANパケットに変換してLANケーブル8へ出力する送信機3を備え、PC画像表示エリア4のディスプレイ6毎に、LANケーブル8およびディスプレイ6に接続され、送信機3よりLANケーブル8を介して入力したLANパケットをアナログの画像データに変換してディスプレイ6へ出力する受信機5を備える。上記構成により、PC1と送信機3と受信機5とディスプレイ6をハード的に接続するだけで、PC1から出力されたディスプレイ用画像を、複数のディスプレイ6に表示できる。
【選択図】図1

Description

本発明は、1台のPC(パソコン)により形成された画像を、離れた1台または複数のディスプレイ(モニター)へ表示できるように配信するPC画像配信設備に関するものである。
従来の上記PC画像配信設備の一例が、特許文献1に開示されている。
特許文献1には、複数の画像データを記憶し、モニター(液晶ディスプレイ)が接続された1台のPCと、モニターとタッチパネルから構成された複数の表示装置を設け、前記1台のPCに前記複数の表示装置をそれぞれ分配器により接続し、表示装置のタッチパネルの操作により選択されたPCの画像データ(PCに記憶されている画像)をPCより配信し、全てのモニターに表示させる会議システムが開示されている。
また前記PCには、初期画面の画像データ、会議の複数の発表者が予め入力する発表内容の画像データ(原稿や図表などのデータ)、画像データに付加する付加画像データ(「票決」の結果を示す画像データなど)を記憶する画像メモリと、この画像メモリに記憶された複数の画像データから画像データを選択するCPUと、CPUの指令にしたがって選択した画像データを出力する画像コントローラが設けられており、PCには実際に画像データを送信するために送信用ソフトウェアがインストールされている。
またPC画像配信設備として、1台のPCから専用線を介してビデオ信号(アナログ信号)を複数のディスプレイへ配信するビデオ配信システムが有る。
さらに複数台のPCの画像を1台のPCに配信する設備として、複数台PCをKVMスイッチ(Keyboard/Video/Mouse switch)に接続し、複数台PCによりそれぞれ形成された画像データを、前記KVMスイッチにより切り替えて、1台の受信側PCへ配信するシステム(複数台PCの画像集中管理設備)がある。
特開2000−23128号公報
従来の会議システムでは、実際に画像データを送信するため、PCには送信用ソフトウェアをインストールするとともに、面倒な設定を行う必要があるが、この送信用ソフトウェアは対応OSが限定されるため、使用できるPCが限定されるという問題があった。また画像データを送信するとき、PCは画像を送信するためのソフト処理を実行するために、CPUに負荷がかかり、PCの処理速度が遅くなるという問題があった。
また従来のビデオ配信システムでは、送信される信号がビデオ信号(アナログ信号)であるために、配信する距離に限界があり、また配信する距離が長くなると信号が劣化するという問題があり、その結果、接続できるディスプレイの台数に制限があり、自由にディスプレイの台数を増やすことができないという問題があった。
また従来のKVMスイッチを使用した複数台PCの画像集中管理設備では、受信側PCに画像を判断するソフトウェアをインストールする必要があり、またKVMスイッチは、複数台のPCに対応する必要から価格が高くならざるを得ないという問題があった。
そこで、本発明は、PCに画像の送受信に必要なソフトウェアのインストールが不要で動作環境を選ぶことなく、さらにCPUに負荷をかけずに、PCからディスプレイまでの距離を考慮することなく、接続できるディスプレイの台数に制限がなく、またPCから出力された画像データ(ディスプレイ用画像データ)を離れた1台または複数台のディスプレイに配信できる安価なPC画像配信設備を提供することを目的としたものである。
前述した目的を達成するために、本発明のうち請求項1に記載の発明は、PCから出力された画像データをケーブルを介して1台または複数のディスプレイに表示させるPC画像配信設備であって、前記PCおよび前記ケーブルに接続され、前記PCから出力された画像データを、データ転送パケットに変換して前記ケーブルへ出力する送信機を備え、前記ディスプレイ毎に、前記ケーブルおよび前記ディスプレイに接続され、前記送信機よりケーブルを介して入力したデータ転送パケットを画像データに変換して前記ディスプレイ出力する受信機を備えることを特徴とするものである。
上記構成によれば、PCに送信機を接続し、送信機をケーブルに接続し、受信機をケーブルに接続し、受信機にディスプレイを接続するだけで、PCから出力された画像データが、ケーブルに接続された1台または複数台のディスプレイに表示される。このようにハード的に接続するだけで、直ぐにPCから出力された画像データを、1台または複数のディスプレイに表示できる。またPCに画像データを送るためのソフトウェアのインストールおよび設定を行う必要がなくなることにより、設備を構築するときPCの動作環境を考慮する必要を無くすことができる。さらに1台または複数台のディスプレイに画像を表示する際に、画像データの送信処理は送信機が行い、PC(CPU)は送信処理を実行しないため、PCに負荷が掛かることはなく、PCの処理速度が低下することを防止することができる。またアナログの画像データを、ディジタルのデータ転送パケットに変換して出力することにより、従来5m程度しか延長できなかった、PCとディスプレイとの間の距離を、100m程度まで延長でき、デイジーチェーン機能やHUBを使用することにより無制限に延長することができ、また1台しか接続できなかったディスプレイを制限なく接続することが可能となる。
また請求項2に記載の発明は、請求項1に記載の発明であって、前記送信機に、前記PCから出力された画像データを表示する前記受信機または受信機群のアドレスを設定する設定スイッチを設け、前記受信機に、前記送信機から送信された画像データを受信するアドレスを設定する設定スイッチを設けたことを特徴とするものである。
上記構成によれば、PCから出力された画像データは、送信機の設定スイッチにより設定された受信機または受信機群、すなわちディスプレイまたはディスプレイ群に表示される。よって、使用者は設定スイッチによってPCから出力された画像データを表示するディスプレイを自由に選択できる。また受信機の設定スイッチにより受信機に設定されたアドレスが、送信機の設定スイッチにより設定された受信機または受信機群のアドレスと一致するとき、この受信機に、PCから出力された画像データが受信され、画像データがディスプレイに表示される。
また請求項3に記載の発明は、請求項1または請求項2に記載の発明であって、前記送信機に、前記PCから出力された画像データをデータ転送パケットに変換するFPGAを設け、前記受信機に、前記送信機よりケーブルを介して入力したデータ転送パケットを画像データに変換するFPGAを設けたことを特徴とするものである。
上記構成によれば、送信機に設けたFPGAによりPCから出力された画像データはデータ転送パケットに変換され、受信機に設けたFPGAにより送信機よりケーブルを介して入力したデータ転送パケットは画像データに変換される。FPGAを使用することにより任意に論理を書き込める利点がある。
また請求項4に記載の発明は、請求項1または請求項2に記載の発明であって、前記送信機は、データ転送パケットに変換する際に、入力した画像データが前回の画像データより変化した差分を求めデータ転送パケットとして出力し、前記受信機は、入力した前記データ転送パケットの差分により、前回の画像データを更新して前記ディスプレイへ出力することを特徴とするものである。
上記構成によれば、送信機より画像データが変化した差分データが送信されることにより送受信機間のデータ量を少なくでき、受信機ではデータ転送パケットの差分により前回の画像データを更新することにより、画像の更新速度を上げることができ、リアルタイムでの表示が可能となる。
また請求項5に記載の発明は、請求項1〜請求項4のいずれかに記載の発明であって、前記受信機に、この受信機を前記ディスプレイの背面に固定する取付金具を設けたことを特徴とするものである。
上記構成によれば、ディスプレイの周囲に場所をとることなく、受信機をディスプレイに設置でき、省スペースが実現される。
本発明のPC画像配信設備は、PCと送信機と受信機とディスプレイをハード的に接続するだけで、PCから出力された画像データを、1台または複数のディスプレイに表示でき、またPCに、画像データを送るためのソフトウェアのインストールおよび設定を行う必要がなくなることにより、設備を構築するときPCの動作環境を考慮する必要を無くすことができ、さらに複数台のディスプレイに画像を表示する際に、画像データの送信処理は送信機が行い、PC(CPU)は送信処理を実行しないため、PCに負荷が掛かることはなく、PCの処理速度が低下することを防止することができ、さらにアナログの画像データを、ディジタルのデータ転送パケットに変換して出力することにより、従来5m程度しか延長できなかった、PCとディスプレイとの間の距離を、100m程度まで延長でき、デイジーチェーン機能やHUBを使用することにより無制限に延長することができ、また1台しか接続できなかったディスプレイを制限なく接続することができる、という効果を有している。
以下、本発明の実施の形態を図面に基づいて説明する。
図1は本発明の実施の形態におけるPC画像配信設備の構成図である。
PC画像送信側の機器として、画像を配信するPC1と、このPC1用のディスプレイ2と、送信機3が配置され、またPC画像受信側の機器として、PC画像表示エリア4毎に、HUB機能内蔵の受信機5とディスプレイ6が配置され、送信機3とPC画像表示エリア4毎の受信機5は、LANケーブル8によりデイジーチェーン接続されている。また送信機3と各受信機5にはそれぞれ、独自のマルチキャストアドレスが付されている。
PC画像送信側の接続は次のようにされている。
PC1のビデオコネクタ{VGAコネクタまたはDVI(Digital Visual Interface)コネクタ;ディスプレイ出力用コネクタ}11と送信機3のVGAコネクタ12(またはDVIコネクタ38)がケーブル(例えばVGAケーブル)13により接続され、送信機3のモニターコネクタ(VGAコネクタまたはDVIコネクタ)14とディスプレイ2のモニターコネクタ(VGAコネクタまたはDVIコネクタ)15がケーブル(例えばVGAケーブル)16により接続されている。また送信機3のLANコネクタ17に、前記LANケーブル8が接続されている。
またPC画像受信側の接続は次のようにされている。
PC画像表示エリア4毎に、受信機5のモニターコネクタ(VGAコネクタ)18(またはDVIコネクタ57)とディスプレイ6のモニターコネクタ(VGAコネクタまたはDVIコネクタ)19がケーブル(例えばVGAケーブル)20により接続されている。また受信機5の第1LANコネクタ21と第2LANコネクタ22に、前記LANケーブル8が接続されている。
[送信機3]
送信機3について、図2の外観斜視図および図3のブロック図に基づいて詳細に説明する。
図2において、31は、図3のブロック図で表される機能を有する基板(図示せず)が内蔵された箱状のケースであり、このケース31の上面に、上記VGAコネクタ12と、上記DVIコネクタ38と、ディジタル入出力用コネクタ32と、8個のLEDランプ33と、6連のピアノスイッチからなる第1スイッチ34と、16ポジションを選択できるロータリスイッチからなる第2スイッチ(設定スイッチの一例)35が設けられている。前記第2スイッチ35のポジションは、マルチキャストで転送するためのアドレス(グループアドレスに相当)に対応している。またLEDランプ33は、電源の状態、LANポートの通信状態、データ送信状態等を表示し、第1スイッチ34は、後述する画像用メモリの初期化、データ送信の一時停止、メンテナンスモードへの切換などに使用される。
またケース31の下面には、図示していないが、上記モニターコネクタ14と、上記LANコネクタ17と、押釦スイッチからなる初期化(リセット)スイッチ36(図3)が設けられている。またケース31の前面および図示していないが後面に、ケース内で発生した熱を逃がすための孔37が複数設けられている。
図3に示すように、VGAコネクタ12(あるいはDVIコネクタ38)に、モニターコネクタ14と、アナログの画像データをディジタルの画像データに変換するADコンバータ41が接続され、ADコンバータ41にFPGA(Field Programmable Gate Array)42(機能は後述する;FPGAは任意に論理を書き込める利点を有している)が接続されている。また第1スイッチ34と第2スイッチ35と初期化(リセット)スイッチ36がFPGA42に接続され、さらにディジタル入出力用コネクタ32が入出力用TTL45を介してFPGA42に接続されている。また2画面分の画像データを記憶できる画像用メモリ46がFPGA42に接続されている。
またCPU48とそのメインメモリ49がFPGA42に接続され、CPU48にLANコントローラ50が接続され、このLANコントローラ50にLANコネクタ17が接続されている。
FPGA42の機能を図4のフローチャートにしたがって説明する。なお、初期状態では画像用メモリ46には画像データは記憶されていない状態(データ消去状態)にあるものとし、電源投入で配信が開始される。またPC1より出力されたアナログの画像データは、送信機3内に取り込まれると、ADコンバータ41によりディジタルの画像データに変換され、FPGA42へ取り込まれる。
送信機3に電源が投入されると、まず最新の画面の画像データを画像用メモリ46に最新画像データとして取り込む(ステップ−1)。次に、画像用メモリ46に記憶された最新画像データのLANパケット(データ転送パケットの一例)単位の画像データを読み出し(ステップ−2)、画像用メモリ46に記憶された前回の画像データの同じアドレスのLANパケット単位の画像データを読み出し(ステップ−3)、両画像データの差分の有無を確認し(ステップ−4)、差分有りを確認すると、差分のデータを(あるいは差分のデータを圧縮して)、画面のLANパケット単位のアドレス、および第2スイッチ35により設定されたマルチキャストアドレスを付してLANコントローラ50に出力する(ステップ−5)。続いて、あるいはステップ−4において差分なしを確認したとき、1画面分の各LANパケット単位の画像データの差分有無の確認が終了したかどうかを確認し(ステップ−6)、終了していないと、ステップ−2へ戻り、次の最新画像データのLANパケット単位の画像データを読み出し差分の有無を確認する。ステップ−6において、1画面分の確認が終了していると、画像用メモリ46に記憶された最新画像データを、前回の画像データとし(ステップ−7)、ステップ−1へ戻る。なお、最初の画面の画像データの場合、画像用メモリ46に比較する画像データが無いために、画像データがそのまま、差分データとして出力される。
そして、上記LANコントローラ50により、画面のLANパケット単位のアドレスおよびマルチキャストアドレスが付された差分の画像データがLANパケットとして出力される。
このように、送信機3は、PC1のビデオコネクタ11から直接取り込んだディスプレイ用画像データ(PC1から出力された画像データ)を、FPGA42によりLANパケットに変換してLANケーブル8へ出力している。
[受信機5]
受信機5について、図5の外観斜視図および図6のブロック図に基づいて詳細に説明する。
図5において、51は、図6のブロック図で表される機能を有する基板(図示せず)が内蔵された箱状のケースであり、このケース51の上面に、ディジタル入出力用コネクタ56と、8個のLEDランプ52と、6連のピアノスイッチからなる第1スイッチ53と、16ポジションを選択できるロータリスイッチからなる第2スイッチ(設定スイッチの一例)54が設けられている。この第2スイッチ54のポジションにより、この受信機5にマルチキャストアドレスが設定される。前記LEDランプ52は、電源の状態、LANポートの通信状態、データ受信状態等を表示し、第1スイッチ53は、後述する画像用メモリの初期化、メンテナンスモードへの切換などに使用される。
上記送信機3の第2スイッチ35により設定されたマルチキャストアドレスと、受信機5の第2スイッチ54により設定されたマルチキャストアドレスが一致すると、送信機3より送信された、PC1のディスプレイ用画像データが受信機5に受信される。この送信機3の第2スイッチ35および受信機5の第2スイッチ54の設定により、例えば送信機3に“0”が設定され、全ての受信機5に“0”が設定されると、送信機3より全ての受信機5へPC1のディスプレイ用画像データが一斉配信され、また例えば送信機3に“1”が設定され、1台目と2台目の受信機5にのみ“1”が設定されると(他の受信機5に“1以外”が設定)、送信機3より1台目と2台目の受信機5に限定してディスプレイ用画像データが配信される。
またケース51の下面には、図示していないが、上記モニターコネクタ18と上記LANコネクタ21,22とDVIコネクタ57(図6)が設けられている。またケース51の前面および図示していないが後面に、ケース内で発生した熱を逃がすための孔55が複数設けられている。
図6に示すように、第1LANコネクタ21にLANコントローラ61が接続され、LANコントローラ61に第2LANコネクタ22と第2スイッチ54とCPU62が接続され、CPU62にそのメインメモリ63とFPGA(Field Programmable Gate Array)64(機能は後述する;FPGAは任意に論理を書き込める利点を有している)に接続され、FPGA64に第1スイッチ53と1画面分の画像データを記憶できる画像用メモリ65とディジタルの画像データをアナログの画像データに変換するDAコンバータ66が接続され、さらにFPGA64に入出力用TTL67を介してディジタル入出力用コネクタ56が接続されている。DAコンバータ66にモニターコネクタ18あるいはDVIコネクタ57が接続されている。
FPGA64の機能を図7のフローチャートにしたがって説明する。なお、初期状態では画像用メモリ65には画像データが記憶されていない状態(データ消去状態)にあるものとする。またLANコントローラ61は、入力したLANパケットが自分のアドレスに送信されたものかを、第2スイッチ54により設定されたマルチキャストアドレスとLANパケットに添付されたアドレスが一致するかどうかにより確認し、確認すると、上記アドレスが付されたLANパケット単位の差分の画像データを入力するものとする。
新たに送信機3からアドレス付きLANパケット単位の差分の画像データを入力すると(ステップ−1)、この差分の画像データにより、画像用メモリ65に記憶された前回の画像データのうち、同じLANパケット単位アドレスの画像データを更新し(ステップ−2)、画像用メモリ65に再記憶し(ステップ−3)、1画面分の差分の画像データの受信が終了したかどうかを確認し(ステップ−4)、終了していないとき、ステップ−1へ戻る。なお、最初の差分データの場合、(差分のない)画像データがそのまま送信されてきており、また画像用メモリ65は画像データが記憶されていない状態(データ消去状態)にあるので、送信されてきた(差分のない)画像データがそのまま画像用メモリ65に記憶される。
1画面分の差分の画像データの受信が終了すると、画像用メモリ65に記憶された1画面分の画像データを読み出し(ステップ−5)、DAコンバータ66へ出力し(ステップ−6)、ステップ−1へ戻る。
DAコンバータ66より1画面の画像データがディスプレイ6へ出力され表示される。
このように、受信機5は、送信機3よりLANケーブル8を介して入力したLANパケットをFPGA64によりアナログの画像データに変換してディスプレイ6へ出力している。
上記構成による作用を説明する。
PC画面表示エリア4に、ディスプレイ6を設置し、敷設されているLANケーブル8に受信機5を取り付け、受信機5とディスプレイ6を、ケーブル20により接続する。そして、受信機5の第2スイッチ54により、受信機5毎にマルチキャストアドレスを設定する。
また送信機3をLANケーブル8に接続し、送信機3にPC1をケーブル13により接続し、さらに送信機3にPC1用のディスプレイ2をケーブル16により接続する。そして、送信機3の第2スイッチ35により、マルチキャストアドレス、すなわちPC1から出力される画像を送信するPC画面表示エリア4(受信機5)を設定する。
このように接続と設定を実行した後、PC1は、通常のPC1用のディスプレイ2に配信する画像を表示させる操作し、送信機3の電源を投入すると、このPC1用のディスプレイ2に表示される画像が、送信機3に取り込まれ、PC1用のディスプレイ2に出力され表示されるとともに、送信機3の第2スイッチ35により選択されたPC画面表示エリア4(受信機5)へ送信され、この表示エリア4のディスプレイ6に、PC1用のディスプレイ2に表示された画像と同じ画像が表示される(配信される)。このとき、上述したように、設定された送信機3のマルチキャストアドレスと同じマルチキャストアドレスが設定された受信機5に対して画像が配信される。このようにPC1の外部にあるハードウェア(送信機3)により画像データの配信が実行され、PC1には何ら負荷が掛かることはない。
またこのとき、最初の画像のデータを除いて、画像の差分データが求められ、差分データが(あるいは圧縮されて)送信されることにより、送信機3と受信機5間のデータ量が減少しており、画像の更新速度が上昇し、ほぼ同期して表示され、リアルタイムの画像表示が実現されている。
以上のように、本実施の形態によれば、設備の現場で、PC1のビデオコネクタ11に送信機3を接続し、送信機3のLANコネクタ17をLANケーブル8に接続し、受信機5のLANコネクタ21,22をLANケーブル8に接続し、受信機5にディスプレイ6を接続して電源を接続するだけで、PC1に画像データを送るための送信用ソフトウェアをインストールする必要なく、また何ら設定する必要なく(出荷時に設備に合わせて送信機3の第2スイッチ35と各受信機5の第2スイッチ54の設定を行うことは必要)、PC1から出力されたディスプレイ用画像をLAN経由で複数のディスプレイ6に表示させることができる。このように、PC1に送信用ソフトウェアのインストールおよび設定をする必要がなく、ソフトウェアが必要ないため、動作環境を選ぶ必要をなくすことができる。またPC1は、画像を送信する処理を実行しないため、PC1(CPU)に負荷を掛けることなく、さらに配信距離を考慮することなく、PC1より距離が離れた複数台のディスプレイ6に画像を表示させることができる。さらにアナログの画像データを、ディジタルのLANパケットに変換して出力することにより、従来5m程度しか延長できなかった、PC1とディスプレイ6との間の距離を、100m程度まで延長でき、デイジーチェーン機能やHUBを使用することにより無制限に延長することができ、また1台しか接続できなかったディスプレイ6を制限なく接続することができる。
また本実施の形態によれば、送信機3に設けた第2スイッチ(ロータリスイッチ)35により選択したPC画像表示エリア4のディスプレイ6に選択して画像を表示させることができ、また全てのPC画像表示エリア4のディスプレイ6に一斉に画像を表示させる(一斉配信させる)ことができる。
また本実施の形態によれば、送信機3は画像データの変化した部分だけの差分のデータを求め(あるいはさらに圧縮して)送信することにより、送信機3と受信機5との間での伝送されるデータ量を減らすことができ、受信機5は差分のデータにより画像データを更新することにより画像の更新速度を上げることができ、リアルタイムでの表示を実現できる。
また本実施の形態によれば、送信機3は1台のPC1に対応し、各受信機5は1台のディスプレイ6に対応する構成なことから、従来の複数台PCに対応するKVMスイッチを使用した複数台PCの画像集中管理設備と比較して安価に構成することができる。
なお、本実施の形態では、1台のPC1から複数のPC画像表示エリア4に配置したディスプレイ6に画像を配信しているが、1台のPC1から1箇所のPC画像表示エリア4に配置した1台のディスプレイ6のみに画像を配信する設備とすることもできる。
また本実施の形態では、PC1用のディスプレイ2に出力した画像を、そのままPC画面表示エリア4のディスプレイ6へ表示させているが、図8に示すように、PC1用のディスプレイ2に出力した複数の画像を、PC1において画像毎にそれぞれ分割して(あるいは分割・拡大して)PC1のLANコネクタ10より出力し、PC画面表示エリア4のディスプレイ6に別々の画像を表示させるようにすることもできる。このとき、PC1にFPGAおよびLANコントローラ(いずれも図示せず)が設けられ、個々の画像が占める画面上のアドレスおよび各画像を送るPC画像表示エリア4が設定され、LANパケット単位の差分の画像データを作成した後、LANパケット単位のアドレスと前記個々の画像が占める画面上のアドレスおよび画像を送るPC画像表示エリア4の設定を確認し、差分の画像データに、設定されたマルチキャストアドレスを付して出力する。
また本実施の形態では、受信機5は直下に置いた状態としているが、図9に示すように、受信機5に、ブラケット{VESA規格75mmピッチ4点(75×75)に準拠したブラケット}71またはブラケット{VESA規格100mmピッチ4点(100×100)に準拠したブラケット}72を取り付け、図10に示すように、受信機5をこれらブラケット71または72を介して直接、VESA規格に準拠したディスプレイ6に取り付ける(例えば、ねじ止めする)ようにすることもできる。このようにブラケット71または72を設けることにより、省スペース化を図ることができる。
また本実施の形態では、送信機3から、PC1からのディスプレイ用画像データのみを受信機5へ送信しているが、ディジタル入出力用コネクタ32より入力したディジタルのデータ、例えば、ディジタル入出力用コネクタ32に接続したスイッチのオン・オフのデータをディスプレイ用画像データに添付して、受信機5へ送信するようにすることができる。したがって、受信機5側では、受信したディジタルのデータに基づいてシーケンスを実行できる。例えば、受信機5のディジタル入出力用コネクタ56にランプを接続することにより、入力したスイッチのオン・オフのデータに従って、FPGA64より入出力用TTL67、ディジタル入出力用コネクタ56を介して前記ランプを点灯したり、消灯したりすることができる。
また本実施の形態では、複数の受信機5をデイジーチェーン接続しているが、一般LANのHUBを使用したスター接続とすることも可能である。
また本実施の形態では、LANケーブル8に接続された受信機5にPC1より画像を配信しているが、LANを超えてインターネットに接続された受信機5に対してPC1より画像を配信するようにすることもできる。このとき、送信機3の第2スイッチ35の1つのポジションにインターネットに接続された受信機5のMACアドレスあるいはユニキャストとを割り付け、インターネットに接続された受信機5に対して画像を配信するとき、第2スイッチ35をMACアドレスあるいはユニキャストを割り付けたポジションにセットする。
本発明の実施の形態におけるPC画像配信設備の構成図である。 同PC画像配信設備の送信機の外形斜視図である。 同PC画像配信設備の送信機の制御ブロック図である。 同PC画像配信設備の送信機のFPGAのフローチャートである。 同PC画像配信設備の受信機の外形斜視図である。 同PC画像配信設備の受信機の制御ブロック図である。 同PC画像配信設備の受信機のFPGAのフローチャートである。 本発明の他の実施の形態におけるPC画像配信設備の構成図である。 本発明の他の実施の形態における受信機の外形斜視図である。 図9の受信機のディスプレイへの取付図である。
符号の説明
1 PC
2 ディスプレイ
3 送信機
4 PC画像表示エリア
5 受信機
6 ディスプレイ
8 LANケーブル
11 PCのビデオコネクタ(VGAコネクタまたはDVIコネクタ)
12 送信機のVGAコネクタ
13 VGAケーブル
14 送信機のモニターコネクタ(VGAコネクタまたはDVIコネクタ)
15 ディスプレイのモニターコネクタ(VGAコネクタまたはDVIコネクタ)
16 VGAケーブル
17 送信機のLANコネクタ
18 受信機のモニターコネクタ(VGAコネクタ)
19 ディスプレイのモニターコネクタ(VGAコネクタDVIコネクタ)
20 VGAケーブル
21 受信機の第1LANコネクタ
22 受信機の第2LANコネクタ
31,51 ケース
32,56 ディジタル入出力用コネクタ
33,52 LEDランプ
34,53 第1スイッチ
35,54 第2スイッチ
38,57 DVIコネクタ
41 ADコンバータ
42 FPGA
45,67 入出力用TTL
46 画像用メモリ
48 CPU
49 メインメモリ
50 LANコントローラ
61 LANコントローラ
62 CPU
63 メインメモリ
64 FPGA
65 画像用メモリ
66 DAコンバータ
71,72 ブラケット

Claims (5)

  1. PCから出力された画像データをケーブルを介して1台または複数のディスプレイに表示させるPC画像配信設備であって、
    前記PCおよび前記ケーブルに接続され、前記PCから出力された画像データを、データ転送パケットに変換して前記ケーブルへ出力する送信機を備え、
    前記ディスプレイ毎に、前記ケーブルおよび前記ディスプレイに接続され、前記送信機よりケーブルを介して入力したデータ転送パケットを画像データに変換して前記ディスプレイ出力する受信機を備えること
    を特徴とするPC画像配信設備。
  2. 前記送信機に、前記PCから出力された画像データを表示する前記受信機または受信機群のアドレスを設定する設定スイッチを設け、
    前記受信機に、前記送信機から送信された画像データを受信するアドレスを設定する設定スイッチを設けたこと
    を特徴とする請求項1に記載のPC画像配信設備。
  3. 前記送信機に、前記PCから出力された画像データをデータ転送パケットに変換するFPGAを設け、
    前記受信機に、前記送信機よりケーブルを介して入力したデータ転送パケットを画像データに変換するFPGAを設けたこと
    を特徴とする請求項1または請求項2に記載のPC画像配信設備。
  4. 前記送信機は、データ転送パケットに変換する際に、入力した画像データが前回の画像データより変化した差分を求めデータ転送パケットとして出力し、
    前記受信機は、入力した前記データ転送パケットの差分により、前回の画像データを更新して前記ディスプレイへ出力すること
    を特徴とする請求項1または請求項2に記載のPC画像配信設備。
  5. 前記受信機に、この受信機を前記ディスプレイの背面に固定する取付金具を設けたこと
    を特徴とする請求項1〜請求項4のいずれかに記載のPC画像配信設備。
JP2007137312A 2007-05-24 2007-05-24 Pc画像配信設備 Pending JP2008293224A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2007137312A JP2008293224A (ja) 2007-05-24 2007-05-24 Pc画像配信設備
US12/154,028 US20080291119A1 (en) 2007-05-24 2008-05-20 PC image distributing facility

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007137312A JP2008293224A (ja) 2007-05-24 2007-05-24 Pc画像配信設備

Publications (1)

Publication Number Publication Date
JP2008293224A true JP2008293224A (ja) 2008-12-04

Family

ID=40071929

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007137312A Pending JP2008293224A (ja) 2007-05-24 2007-05-24 Pc画像配信設備

Country Status (2)

Country Link
US (1) US20080291119A1 (ja)
JP (1) JP2008293224A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009122727A (ja) * 2007-11-12 2009-06-04 Contec Co Ltd Pc画像配信設備

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI512593B (zh) * 2013-11-26 2015-12-11 Mstar Semiconductor Inc 畫面繪製方法、畫面更新方法、與相關行動電子裝置
JP6640468B2 (ja) * 2015-04-22 2020-02-05 Necディスプレイソリューションズ株式会社 表示システム、表示装置、調整方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5886732A (en) * 1995-11-22 1999-03-23 Samsung Information Systems America Set-top electronics and network interface unit arrangement
US20040172486A1 (en) * 1997-01-31 2004-09-02 Cirrus Logic, Inc. Method and apparatus for incorporating an appliance unit into a computer system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009122727A (ja) * 2007-11-12 2009-06-04 Contec Co Ltd Pc画像配信設備

Also Published As

Publication number Publication date
US20080291119A1 (en) 2008-11-27

Similar Documents

Publication Publication Date Title
US10002105B2 (en) Display device
US6999045B2 (en) Electronic system for tiled displays
KR101394926B1 (ko) 확장 가능한 멀티 모듈 디스플레이 장치
US8196059B2 (en) Switch and on-screen display systems and methods
US20100054275A1 (en) Location-based sharing of multimedia control resources
EP1834272A1 (en) Display system and host device for outputing image signal and method therefor
KR20110044171A (ko) 비디오 디스플레이 데이터의 데이지-체인된 직렬 분배를 위한 능력을 갖는 시스템
US20060253639A1 (en) Control system for controlling a plurality of target computers through portable computer
JP5933104B2 (ja) 電子機器、及び電子機器の制御方法
JP5000306B2 (ja) コーデック制御
WO2011034367A2 (ko) 트리플 디스플레이 장치 및 이를 채용한 컴퓨터
JP2008293224A (ja) Pc画像配信設備
JP2003140571A (ja) ドットマトリックス表示装置
KR20130056776A (ko) 디스플레이 장치 및 멀티 스크린 구성 방법
JP4864027B2 (ja) Pc画像配信設備
EP1347386A2 (en) Data transfer system
JP4954026B2 (ja) Pc画像配信設備
JP6448209B2 (ja) 映像表示システム
WO2019192878A1 (en) A multiple screen display system with enhanced remote control efficiency
JP2007121962A (ja) 表示装置および情報処理装置
KR100609061B1 (ko) 디스플레이장치
TWI806562B (zh) 對接顯示器
KR102085156B1 (ko) 망전환 기능을 갖는 컴퓨터 및 모니터
CN2899028Y (zh) 显示器
JP2000276116A (ja) 表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090324

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090609

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090804

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091020