JP2008210162A - 情報処理装置およびその接続情報取得方法 - Google Patents

情報処理装置およびその接続情報取得方法 Download PDF

Info

Publication number
JP2008210162A
JP2008210162A JP2007046423A JP2007046423A JP2008210162A JP 2008210162 A JP2008210162 A JP 2008210162A JP 2007046423 A JP2007046423 A JP 2007046423A JP 2007046423 A JP2007046423 A JP 2007046423A JP 2008210162 A JP2008210162 A JP 2008210162A
Authority
JP
Japan
Prior art keywords
information processing
processing apparatus
cable
expansion
main body
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007046423A
Other languages
English (en)
Inventor
Satoru Hiromoto
哲 広本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2007046423A priority Critical patent/JP2008210162A/ja
Publication of JP2008210162A publication Critical patent/JP2008210162A/ja
Pending legal-status Critical Current

Links

Images

Abstract

【課題】本体部に拡張ボックスが接続可能に構成され、異常状態を検出して信頼性を改善する情報処理装置およびその接続情報取得方法を提供する。
【解決手段】本体部20には拡張ボード23が接続可能なスロット22が設けられ、このスロット22にはケーブル25を介してPCIデバイス31を有する拡張ボックス30が接続可能に構成されている。スロット22への拡張ボード23の接続状態は、PRESENT信号の有無を判断することにより取得可能である。
【選択図】図1

Description

本発明は情報処理装置およびその接続情報取得方法に関し、特にPCIエクスプレスバスを、拡張ボードを用いて、ケーブル等により延長するコンピュータ等の情報処理装置およびその接続情報取得方法に関する。
最新のコンピュータ等の情報処理装置は、各種の周辺機器を接続してシステムとして使用すると共に必要とする機能又は性能を増強するため機能拡張可能に構成するのが一般的である。そのために、情報処理装置にはPCI(Peripheral Component Interconnect)バスを備えているものがある。
PCIエクスプレス(PCIとの互換性を維持しながら高速化したバス)では、ケーブル等によりPCIバスの延長が可能である。PCIエクスプレスの各スロットには、スロットへの拡張ボードの確認、即ち拡張ボード装着の有無を示すためのPRESENT信号が存在する。ホットスワップ対応(即ち、コンピュータを停止させ又は電源をOFFにすることなく周辺機器の接続や切り離しを行う機能)のスロットでは、この信号に基づいてスロットの電源を制御している。ホットスワップに対応していないスロットでは、この信号は使用されず、拡張ボードへのアクセスに対する応答で、ボードの有無が認識認識される。また、PCIエクスプレスでは、ケーブル等のよりバスの延長が可能であるので、ケーブルを接続するためのドライバ、コネクタ等で構成され、拡張ボード上にPCIデバイスがないボードが存在する。
斯かる技術に関連する従来技術は、種々の技術文献に開示されている。PCI拡張ボックスの存在が記述されているデバイス管理テーブルを見て、PCI拡張ボックスがリセットされたか否かによりエラーに対する処理を分岐させる計算機システムが開示されている(例えば、特許文献1参照。)。また、PCIエクスプレスレーンのダイナミックな再構成を可能にしてPCIエクスプレスの帯域幅の制限を克服するPCIエクスプレスリンクのダイナミック再構成が開示されている(例えば、特許文献2参照。)。
特開2001-350674号公報(第3-4頁、第1図) 特開2005-141739号公報(第6頁、第2図)
上述の如き従来技術では、次の如き不便又は解決するべき課題があった。即ち、上述の如く拡張ボード上にPCIデバイスがない場合に、拡張ボードへのアクセスに対する応答で、ボードの有無を認識する方式では、ケーブルが外れているか又はケーブルの先の装置に電源が入っていない場合、スロットに拡張ボードが装着されていないと判定され、異常が検出されないという課題があった。
本発明は、従来技術の上述した課題に鑑みなされたものであり、斯かる課題を解消又は軽減する情報処理装置およびその接続情報取得方法を提供することを目的とする。
本発明による情報処理装置およびその接続情報取得方法は、次の如き特徴的な構成を採用している。
(1)メインボードを有する本体部にケーブルを介して拡張ボックスが接続可能に構成された情報処理装置において、
前記本体部には前記拡張ボックスに前記ケーブルを介して接続された拡張ボードを挿入接続するスロットが設けられ、PRESENT信号により前記拡張ボードの有無を認識する情報処理装置。
(2)前記ケーブルは、前記拡張ボードおよび前記拡張ボックスにそれぞれコネクタを介して接続される上記(1)の情報処理装置。
(3)前記拡張ボックスは、PCIデバイスを有する上記(1)又は(2)の情報処理装置。
(4)前記拡張ボードおよび前記拡張ボックスには、それぞれドライバ/レシーバを有する上記(1)、(2)又は(3)の情報処理装置。
(5)前記本体部には前記スロットが複数個設けられ、該複数のスロットは、ホットスワップ対応スロットおよびホットスワップ非対応のスロットを含む上記(1)乃至(4)の何れかの情報処理装置。
(6)メインボードを有する本体部および該本体部にケーブルを介して接続可能に構成され、PCIデバイスを有する拡張ボックスを含む情報処理装置において、
前記本体部の前記メインボードには制御部、PCIエクスプレス、ドライバ/レシーバおよび前記ケーブルと接続されるコネクタを備え、
前記拡張ボックスには、前記PCIデバイス、ドライバ/レシーバおよび前記ケーブルと接続されるコネクタを備え、
前記本体部のメインボードのコネクタは、前記ケーブルの接続の有無を示すPRESENT信号を有する情報処理装置。
(7)メインボードを有する本体部および該本体部にケーブルを介して接続可能に構成され、PCIデバイスを有する拡張ボックスよりなる情報処理装置の接続情報取得方法において、
PCIで定義されているPRESENT信号の有無を認識するステップを備え、
前記PRESENT信号の有無により前記接続状態を認識する情報処理装置の接続情報取得方法。
(8)前記PRESENT信号の有無の認識は、前記本体部の電源投入時に行なう上記(1)の情報処理装置の接続情報取得方法。
本発明の情報処理装置およびその接続情報取得方法によると、次の如き実用上の特有の効果を奏する。即ち、PRESENT信号を利用することにより、拡張ボードの有無を簡単且つ確実に認識することが可能である。ホットプラグ対応の拡張スロットは無論のこと、ホットプラグ非対応の拡張スロットにおいてもPRESENT信号の状態により、本体部への拡張ボードの装着の有無が判定可能である。これにより、ケーブル外れ、拡張ボックスの電源異常等を検出して情報処理装置の信頼性を改善することが可能である。
以下、本発明による情報処理装置およびその接続情報取得方法の好適な実施の形態の構成および動作を、添付図面を参照して詳細に説明する。
先ず、図1を参照して本発明の情報処理装置(例えば、コンピュータ)の第1実施の形態について説明する。図1は、本発明による情報処理装置10Aの構成を示す機能ブロック図である。図1に示す特定の実施の形態による情報処理装置10Aは、本体部(BASE)又はそのメインボード(以下、単に本体部という)20および2個の拡張ボックス30aおよび30bにより構成される。
本体部20は、制御部(CONT)21および2個の拡張スロット(SLOT)22aおよび22bを含んでいる。これら各スロット22a、22bには、それぞれ拡張ボード(EX−BRD)23a、23bが挿入接続されるコネクタ27a、27bを備えている。そして、各拡張ボード23a、23bは、それぞれケーブル(CAB)25a、25bを介して拡張ボックス(EX−BOX)30a、30bに接続可能に構成されている。
上述した各拡張ボード23a、23bには、それぞれドライバ/レシーバ(DRV:以下、単にドライバという)24a、24bが搭載されている。これら拡張ボード23a、23bのドライバ24a、24bは、制御部21に接続されている。また、各拡張ボックス30a、30bは、それぞれPCIデバイス(PCI−DEV)31a、31b、ドライバ32a、32bおよびコネクタ33a、33bを含んでいる。PCIデバイス31a、31bは、PCIエクスプレスのデバイスであり、例えば「PCIエクスプレス‐TO‐PVCI−Xブリッジ」等である。
次に、図1に示す本発明の情報処理装置(例えば、コンピュータ)10Aの動作を詳細に説明する。
本体部20の電源が投入(又はON)されると、ホットスワップ対応の拡張スロット(SLOT1)22aでは、PCIで定義されているPRESENT信号の状態で、この拡張スロット22aに拡張ボード23aが装着されているか否かを確認する。そして、拡張ボード23aが接続されている場合には、その拡張スロット22aへの電源供給を制御する。他方、拡張スロット(SLOT2)22bは、ホットスワップ非対応のため、そのスロット22bに対するアクセスへの応答で、ボードの装着の有無を判定する。
延長(又は拡張)ケーブル25a、25bが外れている(非接続)状態の場合には、拡張スロット(SLOT1)22aについては、ボードが装着されているのに、リンクできないことで異常と認識される。他方、ホットスワップ非対応の拡張スロット(SLOT2)22bについては、応答がない(リンクできない)ということで、拡張ボードが装着されていない、即ち正常と認識される。
尚、本発明の情報処理装置10Aでは、ホットプラグ非対応の拡張スロット22bにおいても、PRESENT信号の状態で、ボードの装着の有無を判定する。これにより、ケーブル25の外れ、拡張ボックス30の電源異常等を検出可能にする。
次に、本発明による情報処理装置の第2実施の形態について図2を参照して説明する。図2は、本発明による情報処理装置(例えば、コンピュータ)10Bの構成を説明する機能ブロック図である。この情報処理装置10Bの各構成要素のうち図1に示す情報処理装置10Aの構成要素に対応する部分には、説明の便宜上同様の参照符号を使用する。
図2に示す情報処理装置10Bは、本体部のメインボード(BASE、以下本体部という)20およびこれと延長ケーブル25で接続された1個の拡張ボックス(EX−BOX)30により構成される。
図2に示す情報処理装置10Bにおいて、本体部20は、制御部21、ドライバ/レシーバ(DRV)24、PCIエクスプレス(PCI−EXP)26およびコネクタ(CONE)27を含んでいる。一方、拡張ボックス(EX−BOX)30は、PCIデバイス(PCI−DEV)31、ドライバ/レシーバ(DRV)32およびコネクタ(CONE)33を含んでいる。そして、本体部20のコネクタ27と拡張ボックス30のコネクタ33間は、上述した延長ケーブル25により接続されている。
上述の情報処理装置10Bにおいて、本体部20は情報処理装置10Bのメインボードであり、制御部21はPCIエクスプレスの制御用チップセットである。コネクタ27および33は、本体部20および拡張ボックス30を、必要に応じて延長ケーブル25を介して相互接続するためのコネクタである。拡張ボックス30は、PCI−Xスロットを有する。PCIデバイス(PCI−DEV)31は、「PCIエクスプレス‐TO‐PVCI−Xブリッジ」である。
ここで、本発明の情報処理装置10Bにおいては、コネクタ27がケーブル25の接続の有無を示すPRESENT信号を有することを特徴とする。この特徴は、以下の動作説明から明らかになろう。
次に、本発明による情報処理装置10Bの動作を説明する。先ず、本体部20の電源が投入される。次に、上述したPRESENT信号の状態を確認する。これにより、ケーブル25の接続の有無を判断する。即ち、拡張ボックス30の電源が入っていない(電源OFF)場合、ケーブル25がコネクタ27又は33から外れている場合又はケーブル25が接続されているのにリンクできない場合に、情報処理装置10Bは「異常」であると認識される。
以上、本発明の情報処理装置およびその接続情報取得方法の好適な実施の形態について詳述した。しかし、斯かる実施の形態は、本発明の単なる例示に過ぎず、何ら本発明を限定するものでないことに留意されたい。本発明の要旨や精神を逸脱することなく、特定用途に応じて種々の変形変更が可能であることが、当業者には容易に理解できよう。
本発明による情報処理装置の第1実施の形態の構成を示す機能ブロック図である。 本発明による情報処理装置の第2実施の形態の構成を示す機能ブロック図である。
符号の説明
10A、10B 情報処理装置(コンピュータ)
20 本体部
21 制御部
22 スロット
23 拡張ボード
24、32 ドライバ/レシーバ
25 ケーブル
27、33 コネクタ
30 拡張ボックス
31 PCIデバイス

Claims (8)

  1. メインボードを有する本体部にケーブルを介して拡張ボックスが接続可能に構成された情報処理装置において、
    前記本体部には前記拡張ボックスに前記ケーブルを介して接続された拡張ボードを挿入接続するスロットが設けられ、PRESENT信号により前記拡張ボードの有無を認識することを特徴とする情報処理装置。
  2. 前記ケーブルは、前記拡張ボードおよび前記拡張ボックスにそれぞれコネクタを介して接続されることを特徴とする請求項1に記載の情報処理装置。
  3. 前記拡張ボックスは、PCIデバイスを有することを特徴とする請求項1又は2に記載の情報処理装置。
  4. 前記拡張ボードおよび前記拡張ボックスには、それぞれドライバ/レシーバを有することを特徴とする請求項1、2又は3に記載の情報処理装置。
  5. 前記本体部には前記スロットが複数個設けられ、該複数のスロットは、ホットスワップ対応スロットおよびホットスワップ非対応のスロットを含むことを特徴とする請求項1乃至4の何れかに記載の情報処理装置。
  6. メインボードを有する本体部および該本体部にケーブルを介して接続可能に構成され、PCIデバイスを有する拡張ボックスを含む情報処理装置において、
    前記本体部の前記メインボードには制御部、PCIエクスプレス、ドライバ/レシーバおよび前記ケーブルと接続されるコネクタを備え、
    前記拡張ボックスには、前記PCIデバイス、ドライバ/レシーバおよび前記ケーブルと接続されるコネクタを備え、
    前記本体部のメインボードのコネクタは、前記ケーブルの接続の有無を示すPRESENT信号を有することを特徴とする情報処理装置。
  7. メインボードを有する本体部および該本体部にケーブルを介して接続可能に構成され、PCIデバイスを有する拡張ボックスよりなる情報処理装置の接続情報取得方法において、
    PCIで定義されているPRESENT信号の有無を認識するステップを備え、
    前記PRESENT信号の有無により前記接続状態を認識することを特徴とする情報処理装置の接続情報取得方法。
  8. 前記PRESENT信号の有無の認識は、前記本体部の電源投入時に行なうことを特徴とする請求項1に記載の情報処理装置の接続情報取得方法。

JP2007046423A 2007-02-27 2007-02-27 情報処理装置およびその接続情報取得方法 Pending JP2008210162A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007046423A JP2008210162A (ja) 2007-02-27 2007-02-27 情報処理装置およびその接続情報取得方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007046423A JP2008210162A (ja) 2007-02-27 2007-02-27 情報処理装置およびその接続情報取得方法

Publications (1)

Publication Number Publication Date
JP2008210162A true JP2008210162A (ja) 2008-09-11

Family

ID=39786401

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007046423A Pending JP2008210162A (ja) 2007-02-27 2007-02-27 情報処理装置およびその接続情報取得方法

Country Status (1)

Country Link
JP (1) JP2008210162A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009151565A (ja) * 2007-12-20 2009-07-09 Hitachi Ltd サーバ装置及びそのリンク回復処理方法
KR20200042400A (ko) * 2018-10-12 2020-04-23 기가 바이트 테크놀러지 컴퍼니 리미티드 외부 전기 커넥터 및 컴퓨터 시스템

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009151565A (ja) * 2007-12-20 2009-07-09 Hitachi Ltd サーバ装置及びそのリンク回復処理方法
KR20200042400A (ko) * 2018-10-12 2020-04-23 기가 바이트 테크놀러지 컴퍼니 리미티드 외부 전기 커넥터 및 컴퓨터 시스템
KR102318130B1 (ko) * 2018-10-12 2021-10-28 기가 바이트 테크놀러지 컴퍼니 리미티드 외부 전기 커넥터 및 컴퓨터 시스템

Similar Documents

Publication Publication Date Title
US7921233B2 (en) Signal converter for an all-in-one USB connector that includes USB 2.0, USB 3.0 and eSATA
CN100561455C (zh) 高速差分信号传输硬件架构
JP5096905B2 (ja) サーバ装置及びそのリンク回復処理方法
CN205452732U (zh) 连接不同类型连接端口的通用序列总线之集线装置
US10614022B2 (en) PCIe fabric connectivity expansion card
CN104657313A (zh) 通用串行总线装置的检测系统及其方法
CN104239169A (zh) 信号测试卡及方法
US10418213B2 (en) Port connection circuit, port connection control method and electronic device
US8047853B2 (en) Printed circuit board with an adaptable connector module
KR20070001579A (ko) 디스플레이장치
US9331492B2 (en) Detection control device and method thereof
TW201333707A (zh) 具有擴展連接器的主板
US10297938B2 (en) Card edge connector couplings
US9653830B1 (en) Extending device for signal transmission and mainboard assembly
JP2008210162A (ja) 情報処理装置およびその接続情報取得方法
EP2573681B1 (en) Electric device with multiple data connection ports
US10289593B1 (en) Hardware resource expansion system capable of assigning hardware addresses automatically
US6598109B1 (en) Method and apparatus for connecting between standard mini PCI component and non-standard mini PCI component based on selected signal lines and signal pins
US9373301B2 (en) Image processing device, image processing chip and image processing method
CN107590097B (zh) 一种服务器io设备扩展装置
CN105760325A (zh) 支持usb存储设备在dos系统下热插拔的系统及方法
JP2009205561A (ja) Usb接続機器およびusb接続機器におけるvbus出力制御方法
CN102902647B (zh) 设置在i2c从机印刷电路板的asic芯片和印刷电路板
JP2005011338A (ja) メモリモジュール又はソケットに装着される終端提供装置及びこれを用いるメモリシステム
CN210776675U (zh) 一种用于解决pcb复用设计中i2c地址冲突的电路

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091211

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091214