JP2007164152A - フラットパネルディスプレイとその駆動装置および駆動方法 - Google Patents

フラットパネルディスプレイとその駆動装置および駆動方法 Download PDF

Info

Publication number
JP2007164152A
JP2007164152A JP2006305218A JP2006305218A JP2007164152A JP 2007164152 A JP2007164152 A JP 2007164152A JP 2006305218 A JP2006305218 A JP 2006305218A JP 2006305218 A JP2006305218 A JP 2006305218A JP 2007164152 A JP2007164152 A JP 2007164152A
Authority
JP
Japan
Prior art keywords
panel display
data
flat panel
timing controller
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006305218A
Other languages
English (en)
Inventor
Wen-Tsung Lin
文聰 林
永▲暦▼ ▲黄▼
Yung-Li Huang
Ying-Wen Yang
鸚文 楊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chi Mei Optoelectronics Corp
Original Assignee
Chi Mei Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Electronics Corp filed Critical Chi Mei Electronics Corp
Publication of JP2007164152A publication Critical patent/JP2007164152A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】 従来はタイミングコントローラーが1個なのでピクセルデータの送信周波数が高くなり電磁干渉が大きい。データドライバーがパネルの一方の側部にのみ設置されているので、反対側部近くのピクセルを駆動する信号強度が弱く到達タイミングがずれる。
【解決手段】 ピクセル回路、画像信号のある部分をピクセル回路の対応する部分に関連づける信号デバイダー、画像信号のある部分を受信し対応する制御信号とピクセルデータの対を出力するタイミングコントローラー回路、前記対を並行して出力するタイミングコントローラー回路を含むフラットパネルディスプレイ。前記フラットパネルディスプレイはデータドライバーの群を含み、各群はタイミングコントローラー回路から制御信号とピクセルデータの対を受信し、対応するピクセル回路を駆動し、異なる群は前記対を並行して受信する。
【選択図】 図2

Description

本発明はフラットパネルディスプレイとその駆動装置および駆動方法に関する。
(関連出願の相互参照)
参照により内容が援用される本出願は、2005年12月16日に出願された出願番号94144865の台湾出願に基づく優先権を請求する。
図1を参照すると、フラットパネルディスプレイの一例はフラットパネル102、タイミングコントローラー104、データドライバー106、スキャンドライバー108、スケーラー110を含むアクティブマトリックス薄膜トランジスター(TFT)液晶ディスプレイ100である。フラットパネル102はピクセル回路の配列を有する。各ピクセル回路はTFT、蓄積容量、液晶セルを含む。スキャンドライバー108は対応するデータドライバーに蓄積容量を駆動させるため、TFTを導通させる時期を制御する。データドライバー106はタイミングコントローラー104からのデジタルピクセルデータを、蓄積容量を駆動するアナログ電圧信号に変換する。セルを通過する光量を制御し、ピクセル回路により表示されるグレースケールを決定するため、蓄積容量の電圧レベルが液晶セルに印加される。タイミングコントローラー104は、ホストコンピューター112からの入力画像信号を順次受信するスケーラー110から入力画像信号を受信する。タイミングコントローラー104は画像をフラットパネル102に表示するため入力画像信号にしたがってピクセル回路を駆動し、スキャンドライバー108とデータドライバー106を制御する。
従来のフラットパネルディスプレイには次の課題があった。タイミングコントローラーが1個であるためデータドライバーへのピクセルデータ送信周波数が高くなり電磁干渉が大きい。データドライバーがパネルの一方の側部にのみ設置されているので、反対側部近くのピクセルを駆動するとき信号強度が弱くなり、グレースケールと色が不正確になる。またピクセル回路に到達するタイミングが遅くなるので画像の均一性が低下する。
ある態様では一般にフラットパネルディスプレイはピクセル回路、画像信号のある部分を、対応するピクセル回路の部分に関連づける信号デバイダー、画像信号のある部分を受信し対応する制御信号とピクセルデータの対を出力するタイミングコントローラー回路、前記の対を並行して出力するタイミングコントローラー回路を含む。フラットパネルディスプレイはデータドライバーの群を含み、その各群がタイミングコントローラー回路からの制御信号とピクセルデータの個々の対を受信し、対応するピクセル回路を駆動する。また異なる群は前記対を並行して受信する。
本発明の方法の実施は次の特徴の一以上を含み得る。各群は少なくとも一対のデータドライバーを含み、データドライバーの各対はパネルの第一側部に設置された第一データドライバー、パネルの第二側部に設置された第二データドライバーを含む。少なくともタイミングコントローラー回路のある部分はパネルの第一側部と第二側部の間に設置される。タイミングコントローラー回路から対応するデータドライバーの対までの距離は実質的に等しい。タイミングコントローラー回路は少なくとも2個のタイミングコントローラーを含む。画像信号のある部分を、対応するタイミングコントローラーに送信するため、信号デバイダーはデマルチプレクサーを含む。信号デバイダーは画像信号のある部分を格納するためバッファーを含み、バッファーに格納された異なる部分を対応するタイミングコントローラーに並行して送信する。異なるタイミングコントローラーは異なる番号のピクセル回路に対応する。信号デバイダーは入力画像信号をタイミングコントローラーの配置に基づく部分に分割する。ピクセル回路をオーバードライブするため、各タイミングコントローラーはピクセルデータのグレースケールレベルを調整する。信号デバイダーは入力画像信号を部分に分割するのに使用する計数値を生成するカウンターを含む。信号デバイダーは少なくとも1個のフィールドプログラマブルゲートアレーまたは専用集積チップを含む。パネルには液晶パネルを含む。
他の態様では一般に、装置はフラットパネルディスプレイのピクセル回路を駆動するデータドライバー群を制御するため、少なくとも2個のタイミングコントローラーを含み、異なるタイミングコントローラーはピクセルデータを異なる群に並行して送信し、信号デバイダーは入力画像信号を部分に分割し、前記部分を対応するタイミングコントローラーに送信する。
本発明の方法の実施は次の特徴の一以上を含み得る。データドライバーはタイミングコントローラーからのデジタルピクセルデータをアナログ電圧信号に変換する。ピクセル回路をオーバードライブするため、タイミングコントローラーはピクセルデータのグレースケールレベルを調整する。
他の態様では一般に、ピクセル回路、タイミングコントローラー回路、データドライバー群を持つパネルを含むフラットパネルディスプレイの駆動方法において、本発明の方法は画像信号のある部分をピクセル回路の対応する部分と関連づけること、画像信号のある部分をタイミングコントローラー回路に送信すること、タイミングコントローラー回路を使用して画像信号のある部分に基づく制御信号とピクセルデータの対を生成すること、制御信号とピクセルデータの対をタイミングコントローラー回路から対応するデータドライバーに並行して送信すること、データドライバーを使用してパネルに画像を表示するためピクセル回路を駆動することを含む。
本発明の方法の実施は次の特徴の一以上を含み得る。入力画像信号の分割はカウンターにより生成された計数値に基づく入力画像信号の分割を含む。タイミングコントローラー回路は少なくとも2個のタイミングコントローラーを含む。本発明の方法は入力画像信号を等しくない部分に分割することを含み、少なくとも1個の部分は他の部分より多数のピクセル回路に対応する。本発明の方法は入力画像信号を実質的に等しい部分に分割することを含み、各部分は他の部分と実質的に同数のピクセル回路に対応する。各群は少なくとも一対のデータドライバーを含み、データドライバーの各対はパネルの第一側部に設置される第一データドライバー、パネルの第二側部に設置される第二データドライバーを含む。本発明の方法は同一ピクセルデータを第一および第二データドライバーに送信し、同一ピクセル回路を駆動するため第一および第二データドライバーを使用することを含む。
他の態様では一般に、本発明の方法はデジタルピクセルデータを少なくとも2個のタイミングコントローラーから対応するデータドライバーに並行して送信すること、データドライバーを使用してデジタルピクセルデータをアナログ電圧信号に変換すること、データドライバーを使用してフラットパネルディスプレイのピクセル回路をアナログ電圧信号を用いて並行して駆動することを含む。
本発明の方法の実施は次の特徴の一以上を含み得る。本発明の方法は第一クロック信号にしたがい入力画像信号を受信し、入力画像信号を少なくとも2個の部分に分割し、前記部分を対応するタイミングコントローラーに送信することを含む。デジタルピクセルデータをタイミングコントローラーからデータドライバーに送信することはデジタルピクセルデータを第一クロック信号より周波数の低い第二クロック信号にしたがい送信することを含む。
本発明のフラットパネルディスプレイの利点は次の一以上を含む。多数のタイミングコントローラーを使用することによりピクセルデータをデータドライバーに送信する信号周波数が低減できる。高周波信号により引き起こされる電磁干渉が低減できる。現行の小型フラットパネルディスプレイ用タイミングコントローラーが大型フラットパネルディスプレイに使用できる。ディスプレイパネル両側部のデータドライバーの対を使用することにより、駆動信号の強度はディスプレイの異なる領域に設置されたピクセルに対して実質的に同一にできる。ピクセル回路とデータドライバーの距離はディスプレイがより速い応答時間になるように低減できる。
図2はピクセル回路203(1個のみ図示)の配列、4個のタイミングコントローラー(204、206、208、210)、4対のデータドライバー((212、220)、(214、222)、(216、224)、(218、226))、2個のスキャンドライバー(228a、228b)、信号デバイダー230を有するパネル202を含むフラットパネルディスプレイ20の一実施例の図である。データドライバーの各対はパネル202の第一側部244に配置された第一データドライバー(例えば212)と、パネル202の第二側部246に配置された第二データドライバー(例えば220)とを有する。フラットパネルディスプレイ20は大きな寸法と高解像度を持ちうる。例えばパネル202は対角視野寸法が56インチで解像度が3840×2160ピクセルの、クワッドのフル高解像度ディスプレイパネルであり得る。
データドライバー(212〜226)とスキャンドライバー(228a、228b)はピクセル回路を妨げないようにパネル202の周辺領域に配置され得る。タイミングコントローラー(204〜210)はパネル202の背面に配置され、フレキシブルプリント回路を通じてデータドライバーと結合され得る。
ホストコンピューター112は画像フレームのための画像信号236をスケーラー110に送信し、スケーラー110は画像信号236を縮小し、画像信号232を信号デバイダー230に出力する。信号デバイダー230は画像信号232を4個の部分234a、234b、234c、234dに分割し、4個の部分をそれぞれタイミングコントローラー204、206、208、210に送信する。各部分はピクセル回路の対応する部分と関連付けられる。ある実施例ではデバイダー230は4個の部分234a〜234dを格納するためのバッファー238a〜238dを有する。バッファー238a〜238dに4個の部分が完全にロードされたとき、バッファーは4個の部分を4個のタイミングコントローラー(204〜210)に並行して送信する。そしてデバイダー230は次の画像フレームのための画像信号236を受信し、画像フレームのためのピクセルデータを4個の部分に分割し、4個の部分を4個のタイミングコントローラーに送信する、等々である。
信号デバイダー230はカウンター240とセレクター242(またはデマルチプレクサー)を含み得る。ある実施例ではスケーラー110は各列のピクセルデータを逐次、例えばあるフレームの0列〜3839列まで、それから次のフレームの0列〜3839列まで、等々送信する。カウンター240は受信されたデータの列を示す計数値を生成する。セレクター242はバッファー238a〜238dを計数値にしたがい選択する。
例えばタイミングコントローラー204〜210はピクセルデータの等しい部分を受信し得る。3840本の水平解像度を持つディスプレイにおいて各タイミングコントローラーは960列のピクセルデータを受信する。カウンター240が0列〜959列のピクセルデータが受信されたことを示す計数値0〜959を出力したとき、セレクター242はピクセルデータを第一バッファー238aに送信する。カウンター240が960列〜1919列のピクセルデータが受信されたことを示す計数値960〜1919を出力したとき、セレクター242はピクセルデータを第二バッファー238bに送信する、等々である。0列〜3839列までのピクセルデータがバッファー238a〜238dに格納されたのち、バッファー238a〜238dはピクセルデータを並行してそれぞれタイミングコントローラー204〜210へ出力する。
信号デバイダー230は、例えばフィールドプログラマブルゲートアレー(FPGA)または専用集積チップ(ASIC)を用いて使用され得る。
タイミングコントローラー204、206、208、210はそれぞれ部分234a、234b、234c、234dを処理し、コントローラー信号とピクセルデータを生成する。例えばタイミングコントローラーはピクセル回路のオーバードライブをおこなうため、画像信号のグレースケールを調整する。タイミングコントローラーはユーザーの選択した色温度にしたがい、ホワイトバランスを調整する事もあり得る。各タイミングコントローラー204、206、208、210はそのピクセルデータを並行してデータドライバーの対に送信する。タイミングコントローラー204、206、208、210はデータも並行して送信する。ピクセルデータは並行してデータドライバーの対に送信されるので、ピクセルデータをデータドライバーの各対に伝送するための信号周波数は、ピクセルデータをデータドライバーの対に逐次送信するために一個のタイミングコントローラーを用いる場合に比べ低減される。
例えば解像度が3840×2160ピクセルのディスプレイの場合、タイミングコントローラーからデータドライバーへピクセルデータを伝送するのに必要な速度は、約3840×2160×3×60×8=1.19×1010ビット/秒である。これはフレーム速度が60Hzで各ピクセルが3つの基本色を含み各色は8ビットで表現されることを仮定している。もしただ1個のタイミングコントローラーが用いられ(例えば図1のように)、データドライバーの4個の対の各々にデータを逐次送信するとすると、タイミングコントローラーは3840/4×2160×3×8=49.8ギガビットのピクセルデータを第一対のデータドライバー212、220に1/240秒の間に送信しなければならないから、タイミングコントローラーからデータドライバーへの信号のビットレートは、1/240秒の間は、少なくとも毎秒約11.9ギガビットになる。それに対して4個のタイミングコントローラーが用いられたときは、各タイミングコントローラーは約49.8ギガビットのピクセルデータをデータドライバーへ1/60秒の間に送信することになるので、各タイミングコントローラーからデータドライバーへの信号のビットレートは毎秒約2.99ギガビットに低減できる。ビットレートの低減により送信周波数を低減し電磁干渉を減らし画像の品質を高めることができる。
タイミングコントローラー204、210は制御信号をそれぞれスキャンドライバー228a、228bに伝送するので、スキャンドライバー228a、228bはピクセル回路の各行のTFTを連続的に導通状態にし、データドライバーはピクセル回路の行の蓄積容量を駆動可能にする。
パネル202の寸法が大きいときはデータラインに付随する寄生容量があり得る。第一側部244に設置されたデータドライバーがデータラインを通してパネル202の第二側部246近くのピクセルを駆動するとき、駆動信号は長距離を進まなければならないので弱くなり得る。より弱い信号はより低い電圧レベルをもたらし、ディスプレイのグレースケールと色を不正確にし得る。またデータドライバーとピクセル回路間の距離が長くなるほど、駆動信号がピクセル回路に到達するのにより長い時間がかかるようになるので画像の均一性が低下する。
この理由によりピクセル回路を並行して駆動するため、2個のデータドライバーがそれぞれパネル202の第一側部244、第二側部246に設置される。例えばデータドライバー220、212は同一のピクセルデータをタイミングコントローラー204から受信し、同一のピクセル回路を駆動する。
対応するピクセル回路を並行して駆動するためパネル202の両面に設置された一対のデータドライバー212、220を使用することにより、ピクセルに到達する駆動信号の強度を増加させることができる。駆動信号の強度はピクセル回路とデータドライバーとの距離にかかわらず、データドライバー212、220に関連する全ピクセル回路に対してより均一にできる。この結果、より正確なグレースケールと色のディスプレイが得られる。ピクセル回路からデータドライバーへの最大距離は(パネル202の片側部だけにデータドライバーを設置した場合と比較して)約半分に低減されるので、駆動信号がピクセルに到達するのに必要な時間は約半分に低減され、その結果ピクセル回路のより速い応答が得られる。
図3はピクセル回路配列203(1個のみ図示)、4個のタイミングコントローラー(304、306、308、310)、4対のデータドライバー((312、320)、(314、322)、(316、324)、(318、326))、2個のスキャンドライバー(328a、328b)、信号デバイダー330を有するパネル302を含むフラットパネルディスプレイ30の図である。例えばパネル302は対角視野寸法が56インチ、解像度が3840×2160ピクセルであり得る。
パネル302の第一側部332に設置されたデータドライバー312、314、316、318は第一データドライバーと呼ばれる。パネル302の第二側部334に設置されたデータドライバー320、322、324、326は第二データドライバーと呼ばれる。
ディスプレイ30とディスプレイ20(図2)の違いは、図3のタイミングコントローラー(304、306、308、320)が第一側部332と第二側部334のほぼ中間地点に設置されていることであり(中間地点と異なる場所でも役立つが)、その結果タイミングコントローラー(304、306、308、320)からそれぞれ対応する第一データドライバー(312、314、316、318)、第二データドライバー(320、322、324、326)への距離は実質的に等しい。タイミングコントローラーから送信されるピクセルデータは、第一および第二データドライバーにほぼ同時に到達する。
ディスプレイ30においてタイミングコントローラー(304、306、308、310)からデータドライバーへの最大距離はディスプレイ20(図2)に比べほぼ半分に低減され、そのためピクセルデータがタイミングコントローラーからデータドライバーに進むのに必要な時間はほぼ半分に低減できる。
いくつかの実施例を上記に説明したが、他の実施例、応用例も次に述べる請求項の範囲内である。例えばデバイダー230は部分234a〜234dをタイミングコントローラー204〜210に並行してではなく逐次に送信することができる。ディスプレイは異なる数のタイミングコントローラー、データドライバー、スキャンドライバーを有することができる。ディスプレイ20、30において、各タイミングコントローラーは各対のデータドライバーがパネルの第一側部に設置される第一データドライバーとパネルの第二側部に設置される第二データドライバーを含む多数対のデータドライバーに対応してもよい。
タイミングコントローラーは異なった数のピクセル列と関連付け得る。例えば第一型のタイミングコントローラーは1024列のディスプレイを駆動でき、第二型のタイミングコントローラーは800列のディスプレイを駆動できると仮定する。1個の第一型のタイミングコントローラーと2個の第二型のタイミングコントローラーは、1024+800×2=2624列(以下)のディスプレイを駆動するのに使用可能である。デバイダー230は3個のバッファーを持つことができ、1個のバッファーは3個のタイミングコントローラーそれぞれに対応する。2624本の水平解像度を持つディスプレイの例ではカウンター240により供給された計数値が0〜1023の間のとき、画像信号は第一タイミングコントローラーに送信される。カウンター240により供給された計数値が1024〜1823の間のとき、画像信号は第二タイミングコントローラーに送信される。カウンター240により供給された計数値が1823〜2623の間のとき、画像信号は第三タイミングコントローラーに送信される、等々である。
本発明のフラットパネルディスプレイの利点は次の一以上を含む。多数のタイミングコントローラーを使用することにより、ピクセルデータをデータドライバーに送信する信号周波数が低減できる。高周波信号により引き起こされる電磁干渉が低減できる。現行の小型フラットパネルディスプレイ用タイミングコントローラーが大型フラットパネルディスプレイに使用できる。ディスプレイパネル両面のデータドライバーの対を使用することにより、駆動信号の強度はディスプレイの異なる領域に設置されたピクセルに対して実質的に同一にできる。ピクセル回路とデータドライバーの距離はディスプレイがより速い応答時間になるように低減できる。
従来のフラットパネルディスプレイの概略図 本発明のフラットパネルディスプレイの概略図 本発明のフラットパネルディスプレイの概略図
符号の説明
20 フラットパネルディスプレイ
30 フラットパネルディスプレイ
100 液晶ディスプレイ
102 フラットパネル
104 タイミングコントローラー
106 データドライバー
108 スキャンドライバー
110 スケーラー
112 ホストコンピューター
202 パネル
203 ピクセル回路
204 タイミングコントローラー
206 タイミングコントローラー
208 タイミングコントローラー
210 タイミングコントローラー
212 第一データドライバー
214 第一データドライバー
216 第一データドライバー
218 第一データドライバー
220 第二データドライバー
222 第二データドライバー
224 第二データドライバー
226 第二データドライバー
228a スキャンドライバー
228b スキャンドライバー
244 第一側部
246 第二側部
302 パネル
304 タイミングコントローラー
306 タイミングコントローラー
308 タイミングコントローラー
310 タイミングコントローラー
312 第一データドライバー
314 第一データドライバー
316 第一データドライバー
318 第一データドライバー
320 第二データドライバー
322 第二データドライバー
324 第二データドライバー
326 第二データドライバー
328a スキャンドライバー
328b スキャンドライバー
330 信号デバイダー
332 第一側部
334 第二側部

Claims (26)

  1. ピクセル回路と、
    画像信号のある部分を前記ピクセル回路の対応する部分に関連づける信号デバイダーと、
    前記画像信号のある部分を受信して、制御信号とピクセルデータの対応組み合わせを出力するタイミングコントローラー回路、および前記組み合わせを並行して出力するタイミングコントローラー回路と、
    各々の前記制御信号と前記ピクセルデータの前記組み合わせを前記タイミングコントローラー回路から受信して、対応する前記ピクセル回路を駆動する各データドライバー群、および前記組み合わせを並行して受信する異なるデータドライバー群とからなるフラットパネルディスプレイ。
  2. 前記各データドライバー群は少なくとも一対のデータドライバーを含み、前記データドライバーの各対は、パネルの第一側部に設置された第一データドライバーと前記パネルの第二側部に設置された第二データドライバーとを含む請求項1に記載のフラットパネルディスプレイ。
  3. 前記タイミングコントローラー回路の少なくともある部分は、前記パネルの第一側部と前記パネルの第二側部との間に設置された請求項2に記載のフラットパネルディスプレイ。
  4. 前記タイミングコントローラー回路から、対応する前記データドライバーの対までの距離が実質的に等しい請求項3に記載のフラットパネルディスプレイ。
  5. 前記タイミングコントローラー回路は少なくとも2個のタイミングコントローラーからなる請求項1に記載のフラットパネルディスプレイ。
  6. 前記信号デバイダーは前記画像信号のある部分を対応する前記タイミングコントローラーに送信するデマルチプレクサーからなる請求項5に記載のフラットパネルディスプレイ。
  7. 前記信号デバイダーは前記画像信号のある部分を格納するためのバッファーからなり、前記信号デバイダーは前記バッファーに格納された異なる部分を対応する前記タイミングコントローラーに並行して送信する請求項5に記載のフラットパネルディスプレイ。
  8. 異なる前記タイミングコントローラーは異なる番号の前記ピクセル回路に対応する請求項5に記載のフラットパネルディスプレイ。
  9. 前記信号デバイダーは前記入力画像信号を前記タイミングコントローラーの構成にもとづく部分に分割する請求項8に記載のフラットパネルディスプレイ。
  10. 前記各タイミングコントローラーは前記ピクセル回路をオーバードライブするため前記ピクセルデータのグレースケールレベルを調整する請求項1に記載のフラットパネルディスプレイ。
  11. 前記信号デバイダーは前記入力画像信号を部分に分割する用途で計数値を生成するカウンターからなる請求項1に記載のフラットパネルディスプレイ。
  12. 前記信号デバイダーは少なくとも1個のフィールドプログラマブルゲートアレーまたは専用集積チップからなる請求項1に記載のフラットパネルディスプレイ。
  13. 前記パネルが液晶パネルからなる請求項1に記載のフラットパネルディスプレイ。
  14. フラットパネルディスプレイのピクセル回路を駆動するデータドライバーの群を制御し、異なるタイミングコントローラーは異なる前記群に並行してピクセルデータを送信する少なくとも2個のタイミングコントローラーと、
    入力画像信号を部分に分割し、前記部分を対応する前記タイミングコントローラーに送信する信号デバイダーとからなるフラットパネルディスプレイの駆動装置。
  15. 前記データドライバーは前記タイミングコントローラーからのデジタルピクセルデータをアナログ電圧信号に変換する請求項14に記載のフラットパネルディスプレイの駆動装置。
  16. 前記タイミングコントローラーは前記ピクセル回路をオーバードライブするため前記ピクセルデータのグレースケールレベルを調整する請求項14に記載のフラットパネルディスプレイの駆動装置。
  17. ピクセル回路を有するパネル、タイミングコントローラー回路、データドライバーの群からなるフラットパネルディスプレイを駆動する駆動方法であって、
    画像信号のある部分を前記ピクセル回路の対応する部分と関連付けること、
    前記画像信号のある部分を前記タイミングコントローラー回路に送信すること、
    前記タイミングコントローラー回路を用いて、前記画像信号のある部分に基づく制御信号とピクセルデータの対を生成すること、
    前記制御信号と前記ピクセルデータの前記対を、前記タイミングコントローラー回路から対応する前記データドライバーの群に並行して送信すること、
    パネルに画像を表示するため前記データドライバーを使用して前記ピクセル回路を駆動することからなるフラットパネルディスプレイの駆動方法。
  18. 前記入力画像信号の分割は前記入力画像信号をカウンターにより生成される計数値に基づき分割することからなる請求項17に記載のフラットパネルディスプレイの駆動方法。
  19. 前記タイミングコントローラー回路が少なくとも2個のタイミングコントローラーからなる請求項17に記載のフラットパネルディスプレイの駆動方法。
  20. 更に、少なくとも1個の部分は他の部分より、より多くの前記ピクセル回路と対応するように、前記入力画像信号を等しくない部分に分割することからなる請求項17に記載のフラットパネルディスプレイの駆動方法。
  21. 更に、各部分は他の部分と実質的に同数の前記ピクセル回路と対応するように、前記入力画像信号を実質的に等しい部分に分割することからなる請求項17に記載のフラットパネルディスプレイの駆動方法。
  22. 前記各データドライバー群は少なくとも1対のデータドライバーからなり、前記データドライバーの各対は前記パネルの第一側部に設置された第一データドライバーと第二側部に設置された第二データドライバーからなる請求項17に記載のフラットパネルディスプレイの駆動方法。
  23. 更に、同一の前記ピクセルデータを前記第一および第二データドライバーの対に送信すること、および同一の前記ピクセル回路を駆動するため前記第一および第二データドライバーを使用することからなる請求項22に記載のフラットパネルディスプレイの駆動方法。
  24. 少なくとも2個のタイミングコントローラーから対応するデータドライバーに並行してデジタルピクセルデータを送信すること、
    前記データドライバーを用いてデジタルピクセルデータをアナログ電圧信号に変換すること、
    前記データドライバーを用いてフラットパネルディスプレイのピクセル回路をアナログ電圧信号を用いて並行して駆動することからなるフラットパネルディスプレイの駆動方法。
  25. 更に、第一クロック信号にしたがい入力画像信号を受信すること、前記入力画像信号を少なくとも2個の部分に分割すること、前記部分を対応する前記タイミングコントローラーに送信することからなる請求項24に記載のフラットパネルディスプレイの駆動方法。
  26. 前記タイミングコントローラーから前記データドライバーへ前記デジタルピクセルデータを送信することは、前記第一クロック信号より周波数の低い第二クロック信号にしたがい前記デジタルピクセルデータを送信することからなる請求項25に記載のフラットパネルディスプレイの駆動方法。
JP2006305218A 2005-12-16 2006-11-10 フラットパネルディスプレイとその駆動装置および駆動方法 Pending JP2007164152A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW094144865A TWI298470B (en) 2005-12-16 2005-12-16 Flat panel display and the image-driving method thereof

Publications (1)

Publication Number Publication Date
JP2007164152A true JP2007164152A (ja) 2007-06-28

Family

ID=38172843

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006305218A Pending JP2007164152A (ja) 2005-12-16 2006-11-10 フラットパネルディスプレイとその駆動装置および駆動方法

Country Status (3)

Country Link
US (1) US20070139340A1 (ja)
JP (1) JP2007164152A (ja)
TW (1) TWI298470B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017138171A1 (ja) * 2016-02-09 2017-08-17 三菱電機株式会社 映像表示装置、映像データ伝送方法、及びプログラム

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2916295B1 (fr) * 2007-05-18 2010-03-26 Nemoptic Procede d'adressage d'un ecran matriciel a cristal liquide et dispositif appliquant ce procede
JP4960943B2 (ja) * 2007-10-10 2012-06-27 アナパス・インコーポレーテッド 信号の歪曲及び/又は電力消耗を減少させることができるディスプレイ駆動装置及びこれを含むディスプレイ装置
KR20090056047A (ko) * 2007-11-29 2009-06-03 삼성전자주식회사 표시장치 및 이의 구동방법
KR100973561B1 (ko) * 2008-06-25 2010-08-03 삼성전자주식회사 표시장치
TWI529687B (zh) 2010-06-14 2016-04-11 聯詠科技股份有限公司 驅動晶片、面板驅動系統及面板驅動方法
US8730257B2 (en) * 2010-07-26 2014-05-20 Apple Inc. Color correction of mirrored displays
CN103236243B (zh) * 2013-04-24 2016-03-30 青岛海信电器股份有限公司 一种显示装置和电视机
CN103220478B (zh) * 2013-04-24 2016-03-16 青岛海信电器股份有限公司 一种显示装置和电视机
CN103581601A (zh) * 2013-10-24 2014-02-12 南京熊猫电子股份有限公司 一种uhd信号采样和显示的分屏扫描方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61169893A (ja) * 1985-01-18 1986-07-31 アプル・コンピユ−タ・インコ−ポレ−テツド 液晶表示装置用表示回路
JPH05210359A (ja) * 1992-01-31 1993-08-20 Sharp Corp 表示装置の駆動回路
JPH0635420A (ja) * 1992-07-14 1994-02-10 Ricoh Co Ltd フラットパネルディスプレイ
JP2001125067A (ja) * 1999-10-25 2001-05-11 Hitachi Ltd 液晶表示装置
JP2001235723A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2002091367A (ja) * 2000-07-18 2002-03-27 Samsung Electronics Co Ltd 平板ディスプレイ装置
JP2002196733A (ja) * 2000-11-22 2002-07-12 Samsung Electronics Co Ltd 液晶表示装置
JP2003066911A (ja) * 2001-08-22 2003-03-05 Fujitsu Display Technologies Corp 表示装置および表示方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3685821T2 (de) * 1985-10-16 1993-02-11 Sanyo Electric Co Anzeigeanordnung mit fluessigkristall.
US4822142A (en) * 1986-12-23 1989-04-18 Hosiden Electronics Co. Ltd. Planar display device
DE3884442T2 (de) * 1987-04-15 1994-02-17 Sharp Kk Flüssigkristallanzeigegerät.
US5041823A (en) * 1988-12-29 1991-08-20 Honeywell Inc. Flicker-free liquid crystal display driver system
DE69027136T2 (de) * 1989-02-10 1996-10-24 Sharp Kk Flüssigkristallanzeigeeinheit und Steuerverfahren dafür
JPH0497126A (ja) * 1990-08-16 1992-03-30 Internatl Business Mach Corp <Ibm> 液晶表示装置
JP3892542B2 (ja) * 1996-09-11 2007-03-14 株式会社東芝 画像表示装置
JP3264248B2 (ja) * 1998-05-22 2002-03-11 日本電気株式会社 アクティブマトリクス型液晶表示装置
WO2000055837A1 (fr) * 1999-03-15 2000-09-21 Seiko Epson Corporation Affichage a cristaux liquides et procede d'actionnement de celui-ci
US6407506B1 (en) * 1999-04-02 2002-06-18 Hitachi, Ltd. Display apparatus, display method and control-drive circuit for display apparatus
KR100415510B1 (ko) * 2001-03-15 2004-01-16 삼성전자주식회사 적응형 휘도 증대 기능을 갖는 액정 표시 장치 및 이의구동 방법
KR100759967B1 (ko) * 2000-12-16 2007-09-18 삼성전자주식회사 플랫 패널 표시 장치
KR100864495B1 (ko) * 2002-07-19 2008-10-20 삼성전자주식회사 액정 표시 장치
TW580671B (en) * 2002-11-01 2004-03-21 Chi Mei Optoelectronics Corp A liquid crystal display panel including multi scanning bands
JP4357188B2 (ja) * 2003-02-28 2009-11-04 株式会社 日立ディスプレイズ 液晶表示装置
KR100532995B1 (ko) * 2003-04-18 2005-12-02 엘지전자 주식회사 평판 디스플레이 패널 구동방법
JP2004341101A (ja) * 2003-05-14 2004-12-02 Nec Corp 表示パネル駆動装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61169893A (ja) * 1985-01-18 1986-07-31 アプル・コンピユ−タ・インコ−ポレ−テツド 液晶表示装置用表示回路
JPH05210359A (ja) * 1992-01-31 1993-08-20 Sharp Corp 表示装置の駆動回路
JPH0635420A (ja) * 1992-07-14 1994-02-10 Ricoh Co Ltd フラットパネルディスプレイ
JP2001125067A (ja) * 1999-10-25 2001-05-11 Hitachi Ltd 液晶表示装置
JP2001235723A (ja) * 2000-02-24 2001-08-31 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2002091367A (ja) * 2000-07-18 2002-03-27 Samsung Electronics Co Ltd 平板ディスプレイ装置
JP2002196733A (ja) * 2000-11-22 2002-07-12 Samsung Electronics Co Ltd 液晶表示装置
JP2003066911A (ja) * 2001-08-22 2003-03-05 Fujitsu Display Technologies Corp 表示装置および表示方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017138171A1 (ja) * 2016-02-09 2017-08-17 三菱電機株式会社 映像表示装置、映像データ伝送方法、及びプログラム
JPWO2017138171A1 (ja) * 2016-02-09 2018-06-28 三菱電機株式会社 映像表示装置、映像データ伝送方法、及びプログラム

Also Published As

Publication number Publication date
TW200725522A (en) 2007-07-01
TWI298470B (en) 2008-07-01
US20070139340A1 (en) 2007-06-21

Similar Documents

Publication Publication Date Title
JP2007164152A (ja) フラットパネルディスプレイとその駆動装置および駆動方法
US8115725B2 (en) Liquid crystal display device for compensating a pixel data in accordance with areas of a liquid crystal display panel and sub-frames, and driving method thereof
CN101436392B (zh) 驱动液晶显示设备的装置和方法
US7864152B2 (en) Liquid crystal display of field sequential color type and method for driving the same
JP5403879B2 (ja) 液晶表示装置及びその駆動方法
US8743108B2 (en) Liquid crystal display and method of driving the same using black data insertion method responsive to changes in frame frequency to prevent flicker
US9412313B2 (en) Display apparatus and method of driving the same
US20050078076A1 (en) Scan driver, display device having the same, and method of driving display device
US9495911B2 (en) Display panel, driving method, and electronic apparatus
JP2004012872A (ja) 表示装置及びその駆動方法
JP5662960B2 (ja) 液晶表示装置及びその駆動方法
KR20140131344A (ko) 표시 장치 및 표시 방법
KR101765798B1 (ko) 액정표시장치 및 그 구동방법
TW201437996A (zh) 顯示裝置及其顯示面板驅動方法
TW201007669A (en) A display driving device and the driving method thereof
KR101595464B1 (ko) 대화면 액정 표시장치
KR20100076590A (ko) 액정표시장치와 그 구동방법
US9087493B2 (en) Liquid crystal display device and driving method thereof
JP2007052122A (ja) 液晶表示装置
KR20080017917A (ko) 디스플레이장치
JP4421653B2 (ja) 表示装置及びその駆動制御装置、並びに表示方法
US20170004787A1 (en) Display apparatus and method of operating the same
KR101441391B1 (ko) 액정표시장치
KR20080063435A (ko) 표시 장치 및 그 구동 방법
KR102288325B1 (ko) 발열 제어 장치를 포함하는 표시장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091028

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120116

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120119

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120409

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20121108

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20130402