JP2007109050A - ディジタル保存装置 - Google Patents

ディジタル保存装置 Download PDF

Info

Publication number
JP2007109050A
JP2007109050A JP2005299931A JP2005299931A JP2007109050A JP 2007109050 A JP2007109050 A JP 2007109050A JP 2005299931 A JP2005299931 A JP 2005299931A JP 2005299931 A JP2005299931 A JP 2005299931A JP 2007109050 A JP2007109050 A JP 2007109050A
Authority
JP
Japan
Prior art keywords
storage device
digital storage
interface
common bus
usb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005299931A
Other languages
English (en)
Inventor
Kengen Chin
陳建源
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KEII KAGI KOFUN YUGENKOSHI
Original Assignee
KEII KAGI KOFUN YUGENKOSHI
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KEII KAGI KOFUN YUGENKOSHI filed Critical KEII KAGI KOFUN YUGENKOSHI
Priority to JP2005299931A priority Critical patent/JP2007109050A/ja
Publication of JP2007109050A publication Critical patent/JP2007109050A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Memory System (AREA)

Abstract

【課題】この発明は、ディジタル保存装置を提供する。
【解決手段】一つのマルチメモリカードインタフェース及び一つのUSBインタフェースをUSBコネクタフォーマットに合致された一つの共通バスのうちに集めて、且つ関連にするスイッチ回路を設けられて、この共通バスとフッラッシュメモリの間の回路連結を構成させて、マルチメモリ伝送機能を有するように構成して、且つ単一な共通バスと、それに対応されたコネクタポートとを介して接続して、電気装置に対応されたUSB伝送インタフェース又はSD伝送インタフェースと、MMC伝送インタフェースと、MSpro伝送インタフェースと、XD伝送インタフェースと、SM伝送インタフェースと、CF伝送インタフェースなどを含むマルチメモリカード伝送インタフェースと信号のアクセスを行うディジタル保存装置。
【選択図】図2

Description

本発明はディジタル保存装置に関し、特に単一な共通バスとそれに対応されたコネクタポートを介して接続して、電気装置に対応されたUSB伝送インタフェース又は対応されたマルチメモリカード伝送インタフェースとのデータアクセスを行うディジタル保存装置に関するものです。
小型ディジタル機種の市場規模は次第に大きくなっている(例えばディジタルカメラ、ビデオカメラ、MP3、携帯電話、…など)。直接影響されたのは内部のキーパーツですが、これらに対応した小型化、精巧化、そのパーツ技術を利用する発展も相対的に小型化、チップ化を主要な発展方向として、ミニに近いこれらのICパーツのプリント基板は、体積もますます小さくなって、密度もますます高くなってきている。
上記の小型ディジタル機種としては、ビデオデータ、ディジタル写真、MP3 音楽、ゲームデータ、…などを保存するメモリカード(例えばSmart Media(登録商標) Card、Security Digital Card、Multi Media Card、Memory Stick Card、CF Card、XD Card、…など)、メモリステッキなどのディジタル保存装置は既に多くのコンピュータユーザの身の回り品になっている。フロッピー(登録商標)ディスクに比べて、メモリカード、メモリステッキは体積が小さいですが、容量はフロッピー(登録商標)ディスクよりも多くなって、且つアセクスの速度も速い、さらに、この両方の保存装置はフロッピー(登録商標)ディスクのように湿気を帯びりやすいこと又は壊れられることがない、多くの消費者は次第にフロッピー(登録商標)ディスクの代りに、この両方の保存装置を身の回り品として使用する。
図1に示すように、プリント基板Eの上に、メモリステッキA及びメモリカードBを接続する伝送インタフェースは異なっている。メモリステッキ Aとしては、その伝送インタフェースはUSBコネクタ100ですが、メモリカードBの伝送インタフェースは金指という導電端子200で、従って、このプリント基板Eの上に、それぞれそれに対応されたUSBコネクタポートC及びメモリカードコネクタDを取り付ける二種類のインタフェースが必要で、使用の上にとても不便です。
さらに、プリント基板E上の回路レイアウトは原理図のコネクタ関係のみでなくで、回路工程のある要求(例えば高周波数特性、デバイスのインピータンス、イミュニティ、…など)も考えている。プリント基板上の取り付け穴、プラグ、位置決め穴及各種デバイスの配置位置は規定な位置に精確に取り付ける必要がある。周辺設備の接続を取り付けることに便利されて、良好的な通風放熱効果を保持して、且つプリンタ基板のソルダパッド、貫通孔(スールホール)、パタン、…などのレイアウトは全て信頼性の品質に影響を与える。同時に、デバイスの間に衝突されないように確保して、また取り付け、調整及びテスト、返品修理を便利に行うことができる。
言い換えて、ディジタル機種製品のミニ化は主に内部パーツ及びプリンタ基板のレイアウトの配置に依存されて、機能が多くなるほどそのプリンタ基板のレイアウト及びそのICパーツの配置も複雑になって、しかしながら、狭い回路のレイアウトに限られて、ICパーツと回線のレイアウトを再増設することは可能性がない任務で、多くのパーツを取り付けると、さらに体積を増大する恐れがある。
従って、プリンタ基板上の基板1のパーツは一つを集めると、その周辺設備との接続されたような伝送インタフェース(例えばUSBコネクタポート、メモリカードコネクタ、…)が簡略化させて、狭い回路レイアウトの中に、単一なインタフェースで規格が異なる多種なインタフェースを適用できて、次の積極的なメリットを得られる。
1、組み立て工程を節約できて、製造コストの低減も兼備する。
2、空間の占用を縮小し、電子製品はミニ設計へ向こうことに便利する。
3、単一なインタフェースで異なる伝送インタフェースを適用できて、且つ使用の便利性を有する。
本発明はこのような事情に鑑みてなされたものであって、一つのマルチメモリカードインタフェース及び一つのUSBインタフェースを一つのUSBコネクタフォーマットに合致された共通バスのうちに集めて、且つ関連にするスイッチ回路及び制御チップを設けることによって、共通バスとフラッシュメモリとの間の回路接続を構成して、マルチメモリ伝送機能を持ってなる構成しているように、且つ単一な共通バスと、それに対応されたコネクタポートとを介して接続して、電気装置に対応されたUSB伝送インタフェース又はSD伝送インタフェースまたはMMC伝送インタフェースと、MSpro伝送インタフェースと、XD伝送インタフェースと、SM伝送インタフェースと、CF伝送インタフェースなどを含むマルチメモリカード伝送インタフェースと信号のアクセスを行うディジタル保存装置。
実施する場合、共通バスの全ては一つの第1接触ブロック及び少なくとも一つの第2接触ブロックを設けて、そのうち、第1接触ブロックうちの回路接点はUSB コンネクターポートの対応モードに合致して、主に、ディジタル保存装置を構成することによって接続された電気装置とのデータ伝送をUSB伝送インタフェースを介して行う。前記第2接触ブロックうちの幾ら回路接点は所定の配置モードを有して、主に、第1接触ブロック中の回路接点と結合して、ディジタル保存装置を構成することによって接続された電気装置とのデータ伝送をマルチメモリカードインタフェースを介し行う。
そして、ディジタル保存装置そのものとしては、単一な共通バスのみを設けることが必要だけで、且つこの共通バスの中の一部回路接点はマルチメモリカードインタフェースとUSBインタフェースとが重ね合わせて、ディジタル保存装置の体積を増加することがなく、及び使用上の不便性を増加することがない。使用に合わせた電気装置では、共通バスに対応された一つのコネクタポートのみを配置することが必要だけで、USB伝送インタフェース又はマルチメモリカードインタフェースを介して、このディジタル保管装置とのデータ伝送を行って、さらにプリント基板空間の節約、回路レイアウト及び取り付けの簡略化することを達成して、さらに全体の信頼性、及び在庫品及び物流コストを低減することを目的とする。
本発明に関する詳細構成、使用機能、適用原理について、次の図面を参照して説明することからよく分かります。
まず、図2に示すように、図2は本発明の最適な実施例のブロック模式図です。同時に図3及び図4を参照して、図3及び図4に示すように、本発明はディジタル保存装置で、一つのプリント基板1を主体として、このプリント基板1は、一つの共通バス2と、連結回線と、及び関連にする制御チップと、スイッチ回路と、メモリモジュールなどのICパーツを設けられ、プリント基板1の外側に一層なハウジング4を覆われて、プリント基板1にある端部の共通バス2のみを露出させることによって、プリント基板1のICパーツに対してマスクを形成する。
その中に、共通バス2は一つの第1接触ブロック21及び少なくとも一つの第2接触ブロック22を設けられている。その第1接触ブロック21うちの回路接点はUSBコネクタポートの対応モードに合致して、主に、ディジタル保存装置を構成することによって接続された電気装置とのデータ伝送をUSB伝送インタフェースを介し行う。第2接触ブロック22うちの幾ら回路接点は所定の配置モードを有し、主に、第1接触ブロック中の回路接点と結合して、ディジタル保存装置を構成することによって接続された電気装置とのデータ伝送をマルチメモリカードインタフェースを介して行う。
実施する場合、第1接触ブロック21と第2接触ブロック22は図4に示すように、それぞれプリント基板1の上、下両方の基板面に配置して、又は図4に示すように、それぞれプリント基板1と同一な基板面の前、後ブロック位置の方式で同一な共通バス2を集めるの中に配置する。従って、ディジタル保存装置の全ては単一な共通バス2のみを設ける必要だけて、且つこの共通バス2中の一部回路接点(図の中に、第1接触ブロック21の回路接点に属するものとする)の機能は、マルチメモリカードインタフェースとUSBインタフェースとが重ね合わせて、ディジタル保存装置の体積を増加することがなく、及び使用上の不便性を増加することがない。
同様に、本発明のディジタル保存装置に合わせて使用する電気装置では、共通バスに対応された一つのコンネクターポートのみを配置する必要だけで、USB伝送インタフェース又はマルチメモリカードインタフェースを介して、このディジタル保存装置とのデータ伝送を行われて、さらにプリント基板空間の節約、回路レイアウト及び取り付けの簡略化することを達成させ、さらに全体の信頼性、及び在庫品及び物流コストを低減させることを目的とする。
図6に示すように、本発明において、一つのスイッチ回路5でディジタル保存装置を制御することは、共通バス2中のUSBインタフェース又はマルチメモリカードインタフェースと、メモリモジュール中のフラッシュメモリを利用して、データのアクセスを行う。具体的に実施する場合、このスイッチ回路5は図7の示すように、一つのスイッチ回路51のマニュアルモードによって、USBインタフェース及びマルチメモリカードインタフェースの間の変換を行って、又は図2に示すように、制御チップ52を設けることによって、特に、マルチインタフェース制御チップでは、USBインタフェース及びマルチメモリカードインタフェースの間の自動スイッチの使用を達成させ、且つマルチメモリカード伝送インタフェースの間の伝送モードの異なることに対応して、さらに一つのファイル管理変換器6を設けることによって、スイッチ回路5とメモリモジュールとの間の回路連結を構成させて、ファイル管理変換器6を介してデータの変換をメモリモジュール3の所定フラッシュメモリ31の中に、又はフラッシュメモリ31の中のデータを出力させ、これらスイッチ方式は従来技術ですが、ここでは詳述しない。
上記の説明から分かるように、本発明は、単一なバスでメモリ装置をマルチメモリカード伝送インタフェース及びUSB伝送インタフェースに適用されている最適な配置に適用でき、産業の利用になされている。ただ、以上のように説明したものでは、本発明の最適な実施例だけで、本発明の実施範囲に限定されなく、本発明の特許請求の範囲による均一変化と修正も本発明の特許請求の範囲に含めている。
従来のメモリステッキ及びメモリカードの使用状態の参照図である。 本発明の最適な実施例のブロックの模式図である。 本発明におけるプリント基板の構成の模式図である。 本発明の第一、第二接触ブロックの配置状態の模式図である。 本発明の別の実施例の第1、第2接触ブロックの配置状態の模式図である。 本発明の最適な実施例のディジタル保存装置の外観構成である。 本発明の最適な回路構造図である。
符号の説明
A メモリステッキ
B メモリカード
C USBコネクタポート
D メモリカードコネクタ
1 プリント基板
2 共通バス
3 メモリモジュール
4 ハウジング
5 スイッチ回路
6 ファイル管理変換器
21 第1接触ブロック
22 第2接触ブロック
31 フラッシュメモリ
51 切り替えスイッチ
52 制御チップ
100 USBコネクタ
200 導電端子

Claims (10)

  1. 一つのマルチメモリカード及び一つのUSBインタフェースをUSBコネクタフォーマットに合致された一つの共通バスのうちに集めせて、マルチメモリ伝送機能を有するように構成させて、且つ単一な共通バスと、それに対応されたコネクタポートとを介して接続させて、電気装置に対応されたUSB伝送インタフェース又はSD伝送インタフェースと、MMC伝送インタフェースと、MSpro伝送インタフェースと、XD伝送インタフェースと、SM伝送インタフェースと、CF伝送インタフェースなどを含むマルチメモリカード伝送インタフェースと信号のアクセスを行うことを特徴とするディジタル保存装置。
  2. 前記共通バスは、一つの第1接触ブロック及び少なくとも一つの第2接触ブロックを設けられ、前記第1接触ブロックうちの回路接点はUSB コネクタポートの対応モードに合致させて、前記第2接触ブロックうちの幾ら回路接点は所定の配置モードを有していることを特徴とする請求項1に記載のディジタル保存装置。
  3. 前記第2接触ブロックうちのいくら回路接点は前記第1接触ブロックうちの回路接点と結合することによって、ディジタル保存装置を構成させて、マルチメモリカード伝送インタフェースを介して、接続された電気装置とデータの伝転を行われることを特徴とする請求項2に記載のディジタル保存装置。
  4. 前記第1、第2接触ブロックはそれぞれプリント基板の上、下の両面を配置される特徴とする請求項1に記載のディジタル保存装置。
  5. 前記第1、第2接触ブロックはそれぞれプリント基板の同一面の前、後ブロックの位置を配置される特徴とする請求項1に記載のディジタル保存装置。
  6. 共通バスとメモリモジュールとの間の回路接続を構成する一つのスイッチ回路を設けられる特徴とする請求項1に記載のディジタル保存装置。
  7. 前記スイッチ回路は一つのスイッチ回路のマニュアルモードによって、USBインタフェース及びマルチメモリカードの間の変換を行われる特徴とする請求項6に記載のディジタル保管装置。
  8. 前記スイッチ回路は制御チップを設けられることによって、USBインタフェース及びマルチメモリカードの間の自動スイッチの使用を達成することができる特徴とする請求項6に記載のディジタル保管装置。
  9. 前記制御チップはマルチインタフェース制御チップのものである特徴とする請求項8に記載のディジタル保管装置。
  10. 前記共通バスとメモリモジュールの間の回路連結する一つのスイッチ回路及び一つのファイル管理変換器を設けられる特徴とする請求項1に記載のディジタル保存装置。
JP2005299931A 2005-10-14 2005-10-14 ディジタル保存装置 Pending JP2007109050A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005299931A JP2007109050A (ja) 2005-10-14 2005-10-14 ディジタル保存装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005299931A JP2007109050A (ja) 2005-10-14 2005-10-14 ディジタル保存装置

Publications (1)

Publication Number Publication Date
JP2007109050A true JP2007109050A (ja) 2007-04-26

Family

ID=38034869

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005299931A Pending JP2007109050A (ja) 2005-10-14 2005-10-14 ディジタル保存装置

Country Status (1)

Country Link
JP (1) JP2007109050A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013012211A (ja) * 2007-08-31 2013-01-17 Ind Technol Res Inst レセプタクルデバイス
CN108924517A (zh) * 2018-08-27 2018-11-30 长春理工大学 一种基于多格式视频图像数据的自适应存储输出装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03104802U (ja) * 1990-02-09 1991-10-30
JP2002074277A (ja) * 2000-08-31 2002-03-15 Sony Corp 情報処理装置および方法、メモリカード、並びにプログラム格納媒体
JP2003030613A (ja) * 2001-07-13 2003-01-31 Hitachi Ltd 記憶装置及び記憶装置を備えたデータ処理装置
JP2004288141A (ja) * 2003-03-21 2004-10-14 Carry Computer Engineering Co Ltd 汎用型マイクロメモリカード
JP2005135068A (ja) * 2003-10-29 2005-05-26 Power Digital Card Co Ltd メモリカード構造

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03104802U (ja) * 1990-02-09 1991-10-30
JP2002074277A (ja) * 2000-08-31 2002-03-15 Sony Corp 情報処理装置および方法、メモリカード、並びにプログラム格納媒体
JP2003030613A (ja) * 2001-07-13 2003-01-31 Hitachi Ltd 記憶装置及び記憶装置を備えたデータ処理装置
JP2004288141A (ja) * 2003-03-21 2004-10-14 Carry Computer Engineering Co Ltd 汎用型マイクロメモリカード
JP2005135068A (ja) * 2003-10-29 2005-05-26 Power Digital Card Co Ltd メモリカード構造

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013012211A (ja) * 2007-08-31 2013-01-17 Ind Technol Res Inst レセプタクルデバイス
CN108924517A (zh) * 2018-08-27 2018-11-30 长春理工大学 一种基于多格式视频图像数据的自适应存储输出装置

Similar Documents

Publication Publication Date Title
CN109495612B (zh) 包括插入件的电子装置
US7364436B2 (en) Low height USB interface connecting device and a memory storage apparatus thereof
JP2003502727A (ja) I/o及び第2レベル取り外し可能拡張メモリを有する高密度取り外し可能拡張モジュール
KR20150014840A (ko) 메모리 카드 어댑터
US7341461B1 (en) Memory card adapter
US8154470B2 (en) Electrical connector assembly with antenna function
US20070239935A1 (en) Digital storage device
US20070032100A1 (en) Replaceable input/output interface for circuit board
KR101120448B1 (ko) 스마트커넥트 범용 플래시 미디어 카드 어댑터
CN210630173U (zh) 一种模块通用化的车载娱乐系统主机
WO2011103736A1 (zh) 一种无线通讯模块
JP4515218B2 (ja) メモリカード
US20070195505A1 (en) Memory module device
JP2007109050A (ja) ディジタル保存装置
JP2007128959A (ja) 半導体メモリカードおよび回路基板
US20070150638A1 (en) Changeable USB memory stick
KR200411375Y1 (ko) 가변식 usb 메모리스틱
TWI258325B (en) A motherboard with a RF module and the fabricating method thereof
JP3121187U (ja) マルチインタフェースコネクタポート
US20070293267A1 (en) Multi-function wireless transmission device
JP3118657U (ja) 可変式usbメモリステッキ
JP2016167523A (ja) 半導体装置および電子機器
KR100945283B1 (ko) Pcb
KR100751094B1 (ko) 비휘발성 메모리 공유 방법 및 복수의 메모리를 포함하는원칩화된 멀티미디어 플랫폼을 구비한 장치
US9465765B2 (en) All-in-one SATA interface storage device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081010

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110805

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120120