JP2006048001A - カラー表示装置、及びそのための半導体装置 - Google Patents

カラー表示装置、及びそのための半導体装置 Download PDF

Info

Publication number
JP2006048001A
JP2006048001A JP2005182756A JP2005182756A JP2006048001A JP 2006048001 A JP2006048001 A JP 2006048001A JP 2005182756 A JP2005182756 A JP 2005182756A JP 2005182756 A JP2005182756 A JP 2005182756A JP 2006048001 A JP2006048001 A JP 2006048001A
Authority
JP
Japan
Prior art keywords
image data
voltage
red
green
blue
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005182756A
Other languages
English (en)
Inventor
Kenichi Nakada
健一 中田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2005182756A priority Critical patent/JP2006048001A/ja
Publication of JP2006048001A publication Critical patent/JP2006048001A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】階調設定はR、G、Bに共通としつつ、カラーフィルタの透過率のばらつきなどによる色温度のずれや変化を抑制することができる3原色式のカラー画像表示用表示装置を提供すること。
【解決手段】カラー画像の1フレームをR、G、Bの3フレームに分離して順次表示させると共に、それらR、G、Bフレームに同期して、電源電圧を各フレームに応じて予め設定された電圧レベルに変更する。R用、G用、B用出力電圧データを、書き替え可能に記憶し、それら出力電圧データを基準電圧になるように電源回路へ供給する。
【選択図】 図1

Description

本発明は、3原色式のカラー画像データを用いて画像を表示する表示装置、特に液晶表示装置、及びそのための半導体装置に関する。
近来、パーソナルコンピュータやテレビなどの軽量化及び薄形化によってディスプレイ装置も軽量化及び薄形化が要求されている。このような要求に応じて、陰極線管の代りに液晶表示装置のようなフラットパネル形ディスプレイが開発され、様々な分野において実用化されている。
液晶表示装置は、2枚の基板の間に注入されている液晶物質に電界を印加する。この電界の強さを調節して液晶を透過する光の偏光状況を変化させ、最終的には光量を調節することによって、液晶表示装置は所望の画像を表示する。カラー液晶表示装置では、赤色(R)、緑色(G)、青色(B)の画素毎にカラーフィルターが配置されており、R、G、Bの最大輝度で白色が決定される。
この白色の色温度が赤っぽくなったり、あるいは青っぽくなったりすることがある。これは主にカラーフィルタのカラー毎の透過率がばらつくことにより引き起こされる。
カラー毎の透過率のばらつきに対して、R、G、Bの各色毎に階調設定を行うようにすることで、色温度の変化を抑制することができる(特許文献1)。
特開2003−29724号公報
しかし、階調設定は、通常R、G、Bに例えば1つのICチップを用いて共通に行っている。これを、R、G、B別々に階調設定を行うためには、階調設定用に3個のICチップを用意することになるから、コストの増加を招いてしまう。
そこで、本発明は、階調設定はR、G、Bに共通としつつ、カラーフィルタの透過率のばらつきなどによる色温度のずれや変化を抑制することができる3原色式のカラー画像表示用表示装置、及びそのための半導体装置を提供することを目的とする。
請求項1の表示装置は、カラー表示手段と、該カラー表示手段に入力画像を表示するための赤色(以下、R)画像データ、緑色(以下、G)画像データ、及び青色(以下、B)画像データを供給するソースドライバ及びゲートドライバと、該ソースドライバまたはおよびゲートドライバに電源電圧を印加する電源回路とを有する表示装置であって、
前記ソースドライバまたはおよび前記ゲートドライバに印加する前記電源電圧を前記R画像データ、G画像データ、及びB画像データの所定の出力タイミング毎に変更可能にしたことを特徴とする。
請求項2の表示装置は、カラー表示手段10と、該カラー表示手段にゲート電圧を供給するゲートドライバ20と、前記カラー表示手段にソース電圧を供給するソースドライバ30と、同期信号を含むカラー画像データDcを受けて、前記ゲートドライバに所定のゲートドライバ制御用タイミング信号tgを供給し、且つ前記ソースドライバに所定のソースドライバ制御用タイミング信号ts及び画像データを供給するコントロールブロック60,70と、階調電圧を生成し、前記ソースドライバにその階調電圧を供給する階調ブロック40と、前記ソースドライバ30及び前記階調ブロック40に電源電圧を供給する電源ブロック80、100とを含む表示装置において、
前記コントロールブロックは、カラー画像データの1フレームをR画像データのRフレーム、G画像データのGフレーム及びB画像データのBフレームに分離し、それら分離されたRフレームのR画像データDr、GフレームのG画像データDg、BフレームのB画像データDbを前記ソースドライバに順次所定時間間隔T2で供給すると共に、前記電源ブロック80、100に各R、G、Bフレームに同期した電圧制御用タイミング信号tpを供給し、
前記電源ブロックは、前記電圧制御用タイミング信号tpを受けて、前記電源電圧として各Rフレーム、Gフレーム、Bフレームに応じて設定されているRフレーム用電圧Vr、Gフレーム用電圧Vg、Bフレーム用電圧Vbを発生することを特徴とする。
請求項3の表示装置は、請求項2に記載の表示装置において、前記コントロールブロックは、画像データ及び各種のタイミング信号をコントロールするコントローラ60と、カラー画像データをR画像データDr、G画像データDg、B画像データDbに分離された状態で記憶し、R画像データ、G画像データ、B画像データ毎に読み出されるバッファメモリ70を有し、
前記ソースドライバへの前記R画像データ、G画像データ、B画像データの供給は、前記電圧制御用タイミング信号tpの送出後、所定遅延時間Tbの経過後に開始することを特徴とする。
請求項4の表示装置は、請求項2に記載の表示装置において、前記電源ブロックは、前記電源電圧を発生する電源回路100と、Rフレーム、Gフレーム、Bフレームに対応して予め定められたR用出力電圧データDvr、G用出力電圧データDvg、B用出力電圧データDvbを記憶し、それらR用出力電圧データ、G用出力電圧データ、B用出力電圧データを前記電源回路へ供給する記憶装置80とを有することを特徴とする。
請求項5の表示装置は、請求項4に記載の表示装置において、前記記憶装置80は、前記R用出力電圧データ、G用出力電圧データ、B用出力電圧データを書き替え可能に記憶するプログラマブルROMであることを特徴とする。
請求項6の表示装置は、請求項4に記載の表示装置において、前記電源回路は、
前記R用出力電圧データを記憶するR用レジスタ121、前記G用出力電圧データを記憶するG用レジスタ122、前記B用出力電圧データを記憶するB用レジスタ123と、
前記電圧制御用タイミング信号tpに応じて、前記R用レジスタ、G用レジスタ、B用レジスタに記憶された前記R用出力電圧データ、G用出力電圧データ、B用出力電圧データを順次選択して、前記電源電圧を制御するための基準電圧Vrefとして出力するセレクタ130と、
前記電源電圧に応じた帰還電圧Vfbが前記基準電圧Vrefに等しくなるように動作する電圧調整回路とを有することを特徴とする。
請求項7の表示装置は、請求項6に記載の表示装置において、前記セレクタ130は、前記電圧制御用タイミング信号tpをカウントするカウンタ131と、該カウンタのカウント値に応じて、前記R用出力電圧データ、G用出力電圧データ、B用出力電圧データのいずれかを出力する論理回路とを有することを特徴とする。
請求項8の半導体装置は、カラー表示手段に入力画像を表示するためのR画像データ、G画像データ、及びB画像データを供給するソースドライバ及びゲートドライバと、該ソースドライバまたはおよびゲートドライバに電源電圧を印加する電源回路とを有する半導体装置であって、
前記ソースドライバまたはおよび前記ゲートドライバに印加する前記電源電圧を前記R画像データ、G画像データ、及びB画像データの所定の出力タイミング毎に変更可能にしたことを特徴とする。
請求項9の半導体装置は、カラー表示手段にゲート電圧を供給するゲートドライバ20と、前記カラー表示手段にソース電圧を供給するソースドライバ30と、同期信号を含むカラー画像データDcを受けて、前記ゲートドライバに所定のゲートドライバ制御用タイミング信号tgを供給し、且つ前記ソースドライバに所定のソースドライバ制御用タイミング信号ts及び画像データを供給するコントロールブロック60,70と、階調電圧を生成し、前記ソースドライバにその階調電圧を供給する階調ブロック40と、前記ソースドライバ30及び前記階調ブロック40に電源電圧を供給する電源ブロック80、100とを含む半導体装置において、
前記コントロールブロックは、カラー画像データの1フレームをR画像データのRフレーム、G画像データのGフレーム及びB画像データのBフレームに分離し、それら分離されたRフレームのR画像データDr、GフレームのG画像データDg、BフレームのB画像データDbを前記ソースドライバに順次所定時間間隔T2で供給すると共に、前記電源ブロック80、100に各R、G、Bフレームに同期した電圧制御用タイミング信号tpを供給し、
前記電源ブロックは、前記電圧制御用タイミング信号tpを受けて、前記電源電圧として各Rフレーム、Gフレーム、Bフレームに応じて設定されているRフレーム用電圧Vr、Gフレーム用電圧Vg、Bフレーム用電圧Vbを発生することを特徴とする。
請求項10の半導体装置は、請求項9に記載の半導体装置において、前記コントロールブロックは、画像データ及び各種のタイミング信号をコントロールするコントローラ60と、カラー画像データをR画像データDr、G画像データDg、B画像データDbに分離された状態で記憶し、R画像データ、G画像データ、B画像データ毎に読み出されるバッファメモリ70を有し、
前記ソースドライバへの前記R画像データ、G画像データ、B画像データの供給は、前記電圧制御用タイミング信号tpの送出後、所定遅延時間Tbの経過後に開始することを特徴とする。
請求項11の半導体装置は、請求項9に記載の半導体装置において、前記電源ブロックは、前記電源電圧を発生する電源回路100と、Rフレーム、Gフレーム、Bフレームに対応して予め定められたR用出力電圧データDvr、G用出力電圧データDvg、B用出力電圧データDvbを記憶し、それらR用出力電圧データ、G用出力電圧データ、B用出力電圧データを前記電源回路へ供給する記憶装置80とを有することを特徴とする。
請求項12の半導体装置は、請求項11に記載の半導体装置において、前記記憶装置80は、前記R用出力電圧データ、G用出力電圧データ、B用出力電圧データを書き替え可能に記憶するプログラマブルROMであることを特徴とする。
請求項13の半導体装置は、請求項11に記載の半導体装置において、前記電源回路は、
前記R用出力電圧データを記憶するR用レジスタ121、前記G用出力電圧データを記憶するG用レジスタ122、前記B用出力電圧データを記憶するB用レジスタ123と、
前記電圧制御用タイミング信号tpに応じて、前記R用レジスタ、G用レジスタ、B用レジスタに記憶された前記R用出力電圧データ、G用出力電圧データ、B用出力電圧データを順次選択して、前記電源電圧を制御するための基準電圧Vrefとして出力するセレクタ130と、
前記電源電圧に応じた帰還電圧Vfbが前記基準電圧Vrefに等しくなるように動作する電圧調整回路とを有することを特徴とする。
請求項14の半導体装置は、請求項13に記載の半導体装置において、前記セレクタ130は、前記電圧制御用タイミング信号tpをカウントするカウンタ131と、該カウンタのカウント値に応じて、前記R用出力電圧データ、G用出力電圧データ、B用出力電圧データのいずれかを出力する論理回路とを有することを特徴とする。
本発明によれば、カラー画像の1フレームをR、G、Bの3フレームに分離して順次表示させると共に、それらR、G、Bフレームに同期して、電源電圧を各フレームに応じて予め設定された電圧レベルに変更する。これにより、階調設定はR、G、Bに共通としつつ、カラーフィルタの透過率のばらつきなどによって引き起こされていた色温度のずれや変化を抑制することができる。
また、カラー表示手段(例えば、LCDパネルのソースドライバ)へのR、G、B画像データの供給は、電圧制御用タイミング信号tpの送出後の所定遅延時間Tbが経過した後に開始する。これにより、電圧レベル変更中に画像データを供給することをさけて、安定した表示を行うことができる。
また、R、G、Bフレームに対応して予め定められたR用、G用、B用出力電圧データDvr、Dvg、Dvbを、書き替え可能に記憶するプログラマブルROM等の記憶装置に記憶し、それら出力電圧データを基準電圧になるように電源回路へ供給する。これにより、液晶表示装置の構成を変更することなく、LCDパネルに応じて記憶装置のR用、G用、B用出力電圧データを変更するだけで、色温度のばらつき(ずれ)を緩和できる。また、同じLCDパネルであっても、R用、G用、B用出力電圧データを変更するだけで、ユーザー等の要望のとおりに色温度を設定できるから、液晶表示装置、液晶表示装置の量産、開発効率が高い。
以下、本発明の表示装置及びそのための半導体装置の実施例について、液晶表示装置を例にして、図を参照して説明する。図1は、本発明の液晶表示装置の構成を示す図である。LCD表示パネル10以外は、半導体装置として構成されることがよい。また、図2は、電源ブロックの構成を示す図である。
図1において、カラー液晶表示パネル(以下、LCDパネル)10は、例えば、TFT(薄膜トランジスタ)を用いたアクティブマトリクス駆動方式のものが用いられる。ゲートドライバ20は、LCDパネル10のマトリクス配置されたTFTのゲートにゲート電圧を供給する。ソースドライバ30は、LCDパネル10のマトリクス配置されたTFTのソース(あるいはドレイン)に画像データに対応した電圧を供給する。
階調ブロック40は、階調電圧を生成し、ソースドライバ30にその階調電圧を供給する。コモン電圧生成回路50は、LCDパネル10の交流化駆動のためのコモン電圧を生成してソースドライバ30に供給するものであり、電源電圧を抵抗51、52で分圧し、その分圧された電圧をバッファ(例、ボルテージフォロア)を介してコモン電圧として出力する。
コントローラ60とバッファメモリ70とでコントロールブロックが構成されている。このコントロールブロックは、同期信号を含むカラー画像データDcを受けて、ゲートドライバ20に所定のゲートドライバ制御用タイミング信号tgを供給し、またソースドライバに所定のソースドライバ制御用タイミング信号ts及び画像データDr、Dg、Dbを供給する。
コントローラ60は、カラー画像データDcの1フレームをR画像データのRフレーム、G画像データのGフレーム及びB画像データのBフレームの3フレームに分離する。そして、R、G、B画像データの分離されたR、G、Bフレーム毎にバッファメモリ70に記憶させる。
バッファメモリ70は、RAMなどの記憶装置で構成されている。このバッファメモリ70は、カラー画像データDcをR画像データDr、G画像データDg、B画像データDbに分離された状態で記憶し、そして、R、G、B画像データの分離されたフレーム毎に、順次、所定時間T2毎に順次読み出す。
カラー画像データDcの1フレームをR、G、Bの3フレームに分離して順次表示するから、所定時間T2は、カラー画像データDcの1フレームの時間T1の3分の1の時間である。
また、コントローラ60は、電源ブロック80、100に各R、G、Bフレームに同期した電圧制御用タイミング信号tpを供給する。
電源ブロックは、電源電圧を発生する電源回路100と、Rフレーム、Gフレーム、Bフレームに対応して予め定められたR用出力電圧データDvr、G用出力電圧データDvg、B用出力電圧データDvbを記憶し、それらR用出力電圧データ、G用出力電圧データ、B用出力電圧データを電源回路100へ供給する記憶装置80とを有している。電源回路100は、R用、G用、B用出力電圧データDvr、Dvg、Dvbに応じたR用、G用、B用出力電圧Vr、Vg、Vbを発生する。これらの出力電圧は、例示すると、Vr=9.1V、Vg=9.0V、Vb=9.2V、である。
この記憶装置80は、R用、G用、B用出力電圧データDvr、Dvg、Dvbを書き替え可能に記憶する、例えばEEPROMなどのプログラマブルROMにより構成することがよい。この出力電圧データDvr、Dvg、Dvbは、LCDパネルの表示の状態に応じて、あるいはユーザーの好みに応じて任意の値に変更される。
図2は、記憶装置80と共に、電源回路100の内部構成の例を示す図である。また、図3は、電源回路に用いるセレクタの構成例を示す図である。
図2において、電源回路100はこの例では昇圧型のスイッチング電源回路である。コイルLoとスイッチングトランジスタQoが入力電圧Vinとグランド間に直列に接続される。その直列接続点の電圧が、ダイオードDoとキャパシタCoで整流・平滑されて、出力電圧(電源電圧)Vout(Vr、Vg、Vb)が出力される。
インターフェース回路(以下、I/F回路)110は、例えば3線シリアル通信によって記憶装置80からR用、G用、B用出力電圧データDvr、Dvg、Dvbを受ける。そしてI/F回路110は、R用出力電圧データDvrをR用レジスタ121に、G用出力電圧データDvgをG用レジスタ122に、B用出力電圧データDvbをB用レジスタ123に、それぞれ格納する。
セレクタ130には、R用、G用、B用レジスタ121、122、123に格納された、R用、G用、B用出力電圧データDvr、Dvg、Dvbが入力されている。その出力電圧データDvr、Dvg、Dvbのうちの1つの出力電圧データがタイミング信号tpの入力毎に順次選択されて出力される。出力される出力電圧データ(Dvr〜Dvb)は、バッファメモリ70から読み出されるフレーム(R〜B)と対応したものが読み出される。この出力電圧データDvr〜Dvbは、ディジタル信号である。
ディジタル・アナログ変換器(DAC)140は、セレクタ130からの出力電圧データDvr、Dvg、Dvbをアナログ電圧に変換する。このDAC140のアナログ電圧は、所定の電源電圧Vout(Vr、Vg、Vb)を得るための基準電圧Vrefとなる。
セレクタ130の構成例が、図3に示されている。図3において、カウンタ131はタイミング信号tpが入力される毎にカウントアップする3値の繰り返しカウンタであり、例えばカラー画像データDcに含まれる同期信号によりカウント値を初期値にリセットする。この同期信号はコントローラ60から容易に得られる。これにより、出力電圧データ「Dvr〜Dvb」と、バッファメモリ70から読み出されるフレーム「R〜B」とがそれぞれ対応したものとなる。
図3のセレクタ回路130の論理回路、即ち、ナンド回路132〜137、ノット回路138、139に、R用、G用、B用出力電圧データDvr、Dvg、Dvbも入力されている。このセレクタ回路130は、カウンタ131のカウント値に応じて、R用出力電圧データDvr、G用出力電圧データDvg、B用出力電圧データDvbのいずれかを出力する。
図3では、カウンタ131の2つの出力端i、iiの出力レベルが、「H、L」のとき、R用出力電圧データDvrが選択され、出力端i、iiの出力レベルが、「L、L」のとき、G用出力電圧データDvgが選択され、また、出力端i、iiの出力レベルが、「L、H」のとき、B用出力電圧データDvbが選択される。
再び、図2に戻って、エラーアンプ150で、基準電圧Vrefと、電源電圧Voutを抵抗R1,R2で分圧した帰還電圧Vfbとの差信号FBを得る。PWM比較器170で、差信号FBと発振回路160からの三角波信号CTとを比較して、パルス幅変調信号PWMを得る。ドライバ180で、パルス幅変調信号PWMと発振回路160からのクロック信号CLKとに基づいて、スイッチングトランジスタQoへのゲート制御信号N1を出力する。この一連のフィードバック制御ループによって、帰還電圧Vfbが基準電圧Vrefに等しくなるように制御され、電源電圧Voutが所定レベルになる。
なお、エラーアンプ150以降の出力電圧Voutが出力されるまでの回路構成を、電圧調整回路とする。この電圧調整回路は、基準電圧Vrefに応じた出力電圧Voutが得られる構成のものであればよく、図2のものは1つの構成例である。
また、図2の200はICチップであり、電源回路100のうちの制御回路部分を1つのICチップに含ませた例として示している。このICチップ200に含まれる制御回路部分は、出力電流や出力電圧の大きさに直接関係しない部分であり、また、EEPROMなどの書き換え型の記憶装置とは別の製造工程で製造される。したがって、ICチップ200は、汎用の制御用ICチップとして多様な製品(液晶表示装置)に適用できる。
以上のように構成されている、本発明の液晶表示装置の動作を、図4のタイミングチャートを参照して説明する。
本発明では、カラー画像データDcの1フレームを、R、G、Bの3フレームに分離して順次表示する。カラー画像が60(あるいは75)フレーム/secの場合には、3原色毎に分離した本発明の画像は180(あるいは225)フレーム/secの早さで表示することになる。即ち、図4に示すように、分離した本発明の画像の1フレーム時間(所定時間間隔)T2は、カラー画像の1フレーム時間T1の3分の1の時間である。
図4において、時点t1でタイミング信号tpが出されると、R画像フレームの期間に入る。この時点t1のタイミングは、カラー画像フレームの期間T1の始まりに対応するので、電源回路100、図2で言えばセレクタ130、へのフレーム同期タイミングとなる。したがって、このタイミングt1で、バッファメモリ70からはR画像データが読み出されるようになると共に、電源回路100からはR用出力電圧データDvrに応じたR用出力電圧Vrが発生されるようになる。
ただ、電源回路100には、その出力電圧データ(この場合、Dvr)が変化してから所定の出力電圧(この場合、Vr)が発生されるまでに若干の時間遅れがある。つまり、その時間遅れの期間の出力電圧は正しい表示を行うためには、有効な電圧レベルにない。
したがって、電源電圧Voutが所定の電源電圧Vrになってから、R画像データを読み出すことがよい。このために、時点t1から所定遅延時間Tbだけのブランキング期間を設ける。このブランキング期間Tbは、電源電圧Voutが所定の電源電圧Vrになるまでに要する時間である。このブランキング期間Tbが終了してから、R画像データを実際に読み出す。
時点t2になると、バッファメモリ70からはG画像データが読み出されるようになると共に、電源回路100からはG用出力電圧データDvgに応じたG用出力電圧Vgが発生されるようになる。同様に、時点t3になると、バッファメモリ70からはB画像データが読み出されるようになると共に、電源回路100からはB用出力電圧データDvbに応じたB用出力電圧Vbが発生されるようになる。
時点t4で、次のカラー画像フレームの期間に入り、同様の動作が繰り返して行われる。
本発明によって、階調設定をR、G、Bの全ての色に共通にしたままで、カラーフィルタの透過率のばらつきなどによって引き起こされていた色温度のずれや変化を抑制可能になる。
また、プログラマブルROM等の記憶装置に記憶したR用、G用、B用出力電圧データDvr、Dvg、Dvbを書き替えるだけで、液晶表示装置の構成を変更することなく、色温度のばらつき(ずれ)を緩和できる。また、同じLCDパネルであっても、ユーザー等の要望のとおりに色温度を設定可能である。
なお、電源回路としては、図2では昇圧型のスイッチング電源回路を用いることとして説明したが、降圧型スイッチング電源回路や、シリーズ型電源回路などその他の電源回路を用いることができる。
本発明の液晶表示装置の全体構成を示す図 電源ブロックの構成を示す図 電源回路に用いるセレクタの構成例を示す図 本発明の液晶表示装置の動作を説明するタイミングチャート
符号の説明
10 LCDパネル
20 ゲートドライバ
30 ソースドライバ
40 階調ブロック
50 コモン電圧生成回路
60 コントローラ
70 バッファメモリ(RAM)
80 記憶装置(EEPROM)
100 電源回路
121〜123 R用、G用、B用レジスタ
130 セレクタ

Claims (14)

  1. カラー表示手段と、該カラー表示手段に入力画像を表示するための赤色画像データ、緑色画像データ、及び青色画像データを供給するソースドライバ及びゲートドライバと、該ソースドライバまたはおよびゲートドライバに電源電圧を印加する電源回路とを有する表示装置であって、
    前記ソースドライバまたはおよび前記ゲートドライバに印加する前記電源電圧を前記赤色画像データ、緑色画像データ、及び青色画像データの所定の出力タイミング毎に変更可能にしたことを特徴とする、表示装置。
  2. カラー表示手段と、該カラー表示手段にゲート電圧を供給するゲートドライバと、前記カラー表示手段にソース電圧を供給するソースドライバと、同期信号を含むカラー画像データを受けて、前記ゲートドライバに所定のゲートドライバ制御用タイミング信号を供給し、且つ前記ソースドライバに所定のソースドライバ制御用タイミング信号及び画像データを供給するコントロールブロックと、階調電圧を生成し、前記ソースドライバにその階調電圧を供給する階調ブロックと、前記ソースドライバ及び前記階調ブロックに電源電圧を供給する電源ブロックとを含む表示装置において、
    前記コントロールブロックは、カラー画像データの1フレームを赤色画像データの赤色フレーム、緑色画像データの緑色フレーム及び青色画像データの青色フレームに分離し、それら分離された赤色フレームの赤色画像データ、緑色フレームの緑色画像データ、青色フレームの青色画像データを前記ソースドライバに順次所定時間間隔で供給すると共に、前記電源ブロックに各赤色、緑色、青色フレームに同期した電圧制御用タイミング信号を供給し、
    前記電源ブロックは、前記電圧制御用タイミング信号を受けて、前記電源電圧として各赤色フレーム、緑色フレーム、青色フレームに応じて設定されている赤色フレーム用電圧緑色フレーム用電圧、青色フレーム用電圧を発生することを特徴とする、表示装置。
  3. 前記コントロールブロックは、画像データ及び各種のタイミング信号をコントロールするコントローラと、カラー画像データを赤色画像データ、緑色画像データ、青色画像データに分離された状態で記憶し、赤色画像データ、緑色画像データ、青色画像データ毎に読み出されるバッファメモリを有し、
    前記ソースドライバへの前記赤色画像データ、緑色画像データ、青色画像データの供給は、前記電圧制御用タイミング信号の送出後、所定遅延時間の経過後に開始することを特徴とする、請求項2に記載の表示装置。
  4. 前記電源ブロックは、前記電源電圧を発生する電源回路と、赤色フレーム、緑色フレーム、青色フレームに対応して予め定められた赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを記憶し、それら赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを前記電源回路へ供給する記憶装置とを有することを特徴とする、請求項2に記載の表示装置。
  5. 前記記憶装置は、前記赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを書き替え可能に記憶するプログラマブルROMであることを特徴とする、請求項4に記載の表示装置。
  6. 前記電源回路は、
    前記赤色用出力電圧データを記憶する赤色用レジスタ、前記緑色用出力電圧データを記憶する緑色用レジスタ、前記青色用出力電圧データを記憶する青色用レジスタと、
    前記電圧制御用タイミング信号に応じて、前記赤色用レジスタ、緑色用レジスタ、青色用レジスタに記憶された前記赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを順次選択して、前記電源電圧を制御するための基準電圧として出力するセレクタと、
    前記電源電圧に応じた帰還電圧が前記基準電圧に等しくなるように動作する電圧調整回路とを有することを特徴とする、請求項4に記載の表示装置。
  7. 前記セレクタは、前記電圧制御用タイミング信号をカウントするカウンタと、該カウンタのカウント値に応じて、前記赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データのいずれかを出力する論理回路とを有することを特徴とする、請求項6に記載の表示装置。
  8. カラー表示手段に入力画像を表示するための赤色画像データ、緑色画像データ、及び青色画像データを供給するソースドライバ及びゲートドライバと、該ソースドライバまたはおよびゲートドライバに電源電圧を印加する電源回路とを有する半導体装置であって、
    前記ソースドライバまたはおよび前記ゲートドライバに印加する前記電源電圧を前記赤色画像データ、緑色画像データ、及び青色画像データの所定の出力タイミング毎に変更可能にしたことを特徴とする、半導体装置
  9. カラー表示手段にゲート電圧を供給するゲートドライバと、前記カラー表示手段にソース電圧を供給するソースドライバと、同期信号を含むカラー画像データを受けて、前記ゲートドライバに所定のゲートドライバ制御用タイミング信号を供給し、且つ前記ソースドライバに所定のソースドライバ制御用タイミング信号及び画像データを供給するコントロールブロックと、階調電圧を生成し、前記ソースドライバにその階調電圧を供給する階調ブロックと、前記ソースドライバ及び前記階調ブロックに電源電圧を供給する電源ブロックとを含む半導体装置において、
    前記コントロールブロックは、カラー画像データの1フレームを赤色画像データの赤色フレーム、緑色画像データの緑色フレーム及び青色画像データの青色フレームに分離し、それら分離された赤色フレームの赤色画像データ、緑色フレームの緑色画像データ、青色フレームの青色画像データを前記ソースドライバに順次所定時間間隔で供給すると共に、前記電源ブロックに各赤色、緑色、青色フレームに同期した電圧制御用タイミング信号を供給し、
    前記電源ブロックは、前記電圧制御用タイミング信号を受けて、前記電源電圧として各赤色フレーム、緑色フレーム、青色フレームに応じて設定されている赤色フレーム用電圧、緑色フレーム用電圧、青色フレーム用電圧を発生することを特徴とする、半導体装置。
  10. 前記コントロールブロックは、画像データ及び各種のタイミング信号をコントロールするコントローラと、カラー画像データを赤色画像データ、緑色画像データ、青色画像データに分離された状態で記憶し、赤色画像データ、緑色画像データ、青色画像データ毎に読み出されるバッファメモリを有し、
    前記ソースドライバへの前記赤色画像データ、緑色画像データ、青色画像データの供給は、前記電圧制御用タイミング信号の送出後、所定遅延時間の経過後に開始することを特徴とする、請求項9に記載の半導体装置。
  11. 前記電源ブロックは、前記電源電圧を発生する電源回路と、赤色フレーム、緑色フレーム、青色フレームに対応して予め定められた赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを記憶し、それら赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを前記電源回路へ供給する記憶装置とを有することを特徴とする、請求項9に記載の半導体装置。
  12. 前記記憶装置は、前記赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを書き替え可能に記憶するプログラマブルROMであることを特徴とする、請求項11に記載の半導体装置。
  13. 前記電源回路は、
    前記赤色用出力電圧データを記憶する赤色用レジスタ、前記緑色用出力電圧データを記憶する緑色用レジスタ、前記青色用出力電圧データを記憶する青色用レジスタと、
    前記電圧制御用タイミング信号に応じて、前記赤色用レジスタ、緑色用レジスタ、青色用レジスタに記憶された前記赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データを順次選択して、前記電源電圧を制御するための基準電圧として出力するセレクタと、
    前記電源電圧に応じた帰還電圧が前記基準電圧に等しくなるように動作する電圧調整回路とを有することを特徴とする、請求項11に記載の半導体装置。
  14. 前記セレクタは、前記電圧制御用タイミング信号をカウントするカウンタと、該カウンタのカウント値に応じて、前記赤色用出力電圧データ、緑色用出力電圧データ、青色用出力電圧データのいずれかを出力する論理回路とを有することを特徴とする、請求項13に記載の半導体装置。
JP2005182756A 2004-06-28 2005-06-23 カラー表示装置、及びそのための半導体装置 Pending JP2006048001A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005182756A JP2006048001A (ja) 2004-06-28 2005-06-23 カラー表示装置、及びそのための半導体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004189795 2004-06-28
JP2005182756A JP2006048001A (ja) 2004-06-28 2005-06-23 カラー表示装置、及びそのための半導体装置

Publications (1)

Publication Number Publication Date
JP2006048001A true JP2006048001A (ja) 2006-02-16

Family

ID=36026556

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005182756A Pending JP2006048001A (ja) 2004-06-28 2005-06-23 カラー表示装置、及びそのための半導体装置

Country Status (1)

Country Link
JP (1) JP2006048001A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008257023A (ja) * 2007-04-06 2008-10-23 Ricoh Co Ltd アクティブマトリクス駆動装置
JP2009516223A (ja) * 2005-11-16 2009-04-16 トムソン ライセンシング アクティブマトリクス表示デバイスにおける表示方法
JP2011503692A (ja) * 2007-11-02 2011-01-27 フジツウ シーメンス コンピューターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング 第1の電子装置と電源ユニットとを備える構成、および、電子装置の動作方法
CN108573670A (zh) * 2017-03-08 2018-09-25 三星显示有限公司 显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009516223A (ja) * 2005-11-16 2009-04-16 トムソン ライセンシング アクティブマトリクス表示デバイスにおける表示方法
JP2008257023A (ja) * 2007-04-06 2008-10-23 Ricoh Co Ltd アクティブマトリクス駆動装置
JP2011503692A (ja) * 2007-11-02 2011-01-27 フジツウ シーメンス コンピューターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング 第1の電子装置と電源ユニットとを備える構成、および、電子装置の動作方法
US8421277B2 (en) 2007-11-02 2013-04-16 Fujitsu Siemens Computers Gmbh Switched mode power supply for an electronic device with auxiliary power for powering an evaluation unit during an energy-saving state
CN108573670A (zh) * 2017-03-08 2018-09-25 三星显示有限公司 显示装置

Similar Documents

Publication Publication Date Title
US8730146B2 (en) Drive voltage generating circuit and liquid crystal display including the same
KR101148703B1 (ko) 백라이트 구동 장치, 백라이트 구동 방법 및 액정 표시장치
JP5453038B2 (ja) 表示装置の電源回路及びそれを用いた表示装置
KR102552439B1 (ko) 백라이트 유닛, 그것의 구동 방법 및 그것을 포함하는 표시 장치
JP2010152337A (ja) 表示装置、およびその表示装置の駆動方法
JP2007157685A (ja) インバータの駆動装置及び方法、それを利用した映像表示機器
JP2008210878A (ja) 光源装置および液晶表示装置
JP2007199721A (ja) 表示装置の駆動装置及びこれを有する表示装置
CN111243523A (zh) 显示面板调光方法及装置、显示面板、显示装置
JP2009188135A (ja) Ledドライバおよび電子機器
US20140333687A1 (en) Circuit for compensating color shift of a color sequential display method and method thereof
JP2007179027A (ja) 液晶表示装置及びその駆動方法
KR102203522B1 (ko) 구동 전압 생성 장치, 이를 포함하는 표시 장치 및 구동 전압 생성 방법
KR101347165B1 (ko) 액정표시장치
KR20060048486A (ko) 컬러 표시 장치, 및 이를 위한 반도체 장치
JP2004022646A (ja) Led駆動回路
TW201442004A (zh) 顯示裝置之影像處理方法及其顯示裝置
JP2006048001A (ja) カラー表示装置、及びそのための半導体装置
JP2005184020A (ja) Led駆動装置及びled駆動方法
US9520099B2 (en) Converter and display apparatus having the same
KR100880221B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
US9666155B2 (en) Data lines driver of display apparatus includng the same and method of driving display panel using the same
JP4992954B2 (ja) バックライト駆動装置、バックライト駆動方法及び液晶表示装置
KR20130037053A (ko) Dc-dc 컨버터 및 그 제어방법과 이를 이용한 표시장치
KR102401065B1 (ko) 전원 공급부를 갖는 디스플레이 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080619

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20090122

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20090210

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110621

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20111108