JP2005286933A - 固体撮像装置 - Google Patents
固体撮像装置 Download PDFInfo
- Publication number
- JP2005286933A JP2005286933A JP2004101754A JP2004101754A JP2005286933A JP 2005286933 A JP2005286933 A JP 2005286933A JP 2004101754 A JP2004101754 A JP 2004101754A JP 2004101754 A JP2004101754 A JP 2004101754A JP 2005286933 A JP2005286933 A JP 2005286933A
- Authority
- JP
- Japan
- Prior art keywords
- imaging device
- state imaging
- row
- solid
- light receiving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000003384 imaging method Methods 0.000 title claims description 57
- 239000007787 solid Substances 0.000 title 1
- 238000002955 isolation Methods 0.000 claims description 41
- 230000035945 sensitivity Effects 0.000 claims description 34
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 16
- 230000003595 spectral effect Effects 0.000 claims description 8
- 239000011159 matrix material Substances 0.000 claims description 7
- 230000005540 biological transmission Effects 0.000 claims description 2
- 238000000926 separation method Methods 0.000 claims 1
- 238000000034 method Methods 0.000 description 5
- 239000003086 colorant Substances 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000005036 potential barrier Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
- Color Television Image Signal Generators (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
【課題】 CCDイメージセンサの高画素数化に伴い撮像部からの信号電荷の読み出しに時間がかかる。
【解決手段】 撮像部2を構成する行シフトレジスタ12を複数本ずつ反対方向に転送可能に構成する。撮像部2の左には複数の列シフトレジスタ14が並列配置され、そのそれぞれに出力回路18が設けられる。また撮像部2の右には複数の列シフトレジスタ16が並列配置され、そのそれぞれに出力回路20が設けられる。撮像部2で生じた信号電荷は左右に振り分けられ、さらに複数の列シフトレジスタ14,16に振り分けられ、並列に読み出される。
【選択図】 図1
【解決手段】 撮像部2を構成する行シフトレジスタ12を複数本ずつ反対方向に転送可能に構成する。撮像部2の左には複数の列シフトレジスタ14が並列配置され、そのそれぞれに出力回路18が設けられる。また撮像部2の右には複数の列シフトレジスタ16が並列配置され、そのそれぞれに出力回路20が設けられる。撮像部2で生じた信号電荷は左右に振り分けられ、さらに複数の列シフトレジスタ14,16に振り分けられ、並列に読み出される。
【選択図】 図1
Description
本発明は、行列配置された受光画素から電荷結合装置(Charge Coupled Device:CCD)を用いて信号電荷を読み出す固体撮像装置に関する。
固体撮像装置においては受光画素が行列配置される。受光画素で得られた信号電荷を読み出す手段としてCCDを用いた固体撮像装置(CCDイメージセンサ)が存在する。CCDイメージセンサでは、画像の垂直方向に沿った各列毎に、CCDで構成されたシフトレジスタ(垂直シフトレジスタ)が配置され、垂直シフトレジスタの出力端には水平シフトレジスタが配置され、さらに水平シフトレジスタの出力端に出力部が設けられる。各垂直シフトレジスタに保持された信号電荷は所定の水平走査期間に同期して水平シフトレジスタに向かって順次、垂直転送され、水平シフトレジスタには1行単位で信号電荷が移送される。水平シフトレジスタはそれら移送された1行分の信号電荷を水平走査期間に同期して出力部へ転送する。出力部は、受光画素毎の信号電荷を電圧信号に変換し検出する。
このようにCCDイメージセンサにおいては、信号電荷の読み出しは、出力部において画素毎の逐次処理となる。そのため、画素数の増大と共に、1画面の読み出し時間が長くなる。この読み出し時間を短縮するためには、特に水平シフトレジスタ及び出力部の駆動の高速化が必要となる。しかし、現在のように非常に高画素数となると、高速化に際して、駆動クロックの周波数増大に伴う消費電力の増大や、水平シフトレジスタでの転送効率の劣化等の性能低下が問題となる。
従来の構成として、受光画素の配列を上下左右にそれぞれ分割して4領域に分け、各領域毎に水平シフトレジスタ及び出力部を設けるものがある。このように、複数の水平シフトレジスタ及び出力部で、信号電荷の読み出し処理を並列化することにより、その処理の高速化を緩和することができる。また、並列化の他の構成として、水平シフトレジスタを2本又は3本並列配置し、垂直シフトレジスタから読み出された1行分の信号電荷を列毎にそれら水平シフトレジスタに振り分ける構成も提案されている。ちなみに下記特許文献1には、水平シフトレジスタを2本並列配置して、それらの間で信号電荷を振り分ける構成が示されている。
特許第2525796号公報
受光画素の配列を分割して、分割された画面の部分領域毎に異なる出力部を対応付ける構成では、出力部の特性のばらつきが、各部分領域間の画質の違いとして現れる。特に、各部分領域のサイズが比較的大きい場合は、出力部の特性のばらつきによる部分領域間の画質の違いが目立ちやすく、一方、分割数が増えると出力部の数が増大して、その特性のばらつきが増大することによる画質の劣化が問題となる。
一方、水平シフトレジスタを複数並列配置し、列毎に信号電荷を振り分ける構成では、例えば、受光画素にモザイクフィルタを配した場合、垂直シフトレジスタから読み出した1行の信号電荷のうち奇数列に対応する一色と偶数列に対応する他の一色とを、2本の水平シフトレジスタの各々に振り分けることができる。よって、各出力部には、互いに異なる色に対応した信号電荷が転送される。このように、画素の種類毎に別々の出力部を割り当てれば、その特性のばらつきが目立ちにくくなる利点がある。しかし、並列に配置する水平シフトレジスタの本数が増えるにつれて、それらの間での信号電荷の振り分けを行う構造、駆動方法が複雑化することが問題であった。すなわち、それにより、信号電荷の読み出しの並列化が制限され、読み出し時間の一層の短縮が難しくなるという問題があった。
本発明は上述の問題を解決するためになされたものであり、より簡単な素子構造で、かつ画質を良好に維持しつつ、高画素数の受光画素からの信号電荷の読み出し時間の一層の短縮を可能とする固体撮像装置を提供することを目的とする。
本発明に係る固体撮像装置は、行列配置された受光画素の各行に対応して設けられ、当該各行の前記受光画素にて生じた信号電荷をn相クロック(nは2以上の整数)の印加により行方向に転送する複数のシフトレジスタを備えたものにおいて、前記複数のシフトレジスタをそれぞれ連続するm行ずつ(mは2以上の整数)からなる複数のレジスタセットに区切り、前記複数のシフトレジスタが、前記レジスタセット毎に行方向に複数配列され、当該レジスタセットに属するm行のシフトレジスタでの前記信号電荷の転送を担う複数の転送電極と、前記レジスタセット毎にn本ずつ配置され、当該レジスタセットの前記転送電極に前記n相クロックの各相を供給する複数のクロック配線と、を有し、前記各相のクロック配線が、それぞれ前記行の一方端から他方端に渡され、交差する前記転送電極に所定の接続順序で接続され、前記接続順序が、隣接する前記レジスタセット相互間で、前記転送電極と前記n相クロックの各相との対応が行方向に関して互いに逆順となり、隣接する前記レジスタセットにて信号電荷が互いに行の反対方向に転送される。
本発明によれば、外部の駆動回路からのn相クロックを転送電極に供給するクロック配線は、レジスタセット毎に1組ずつ配置される。すなわち、n本からなる1組のクロック配線は、当該レジスタセットの配置領域に対応して配置される。これにより、各レジスタセットに行方向に配列される各転送電極は、基本的に当該レジスタセット内のm行のシフトレジスタ上にて連続していれば、1組のクロック配線と交差し、その交差位置にてクロック配線に接続することができる。すなわち、各転送電極は基本的に、隣接するレジスタセット間では繋がっている必要はない。また、各転送電極は1組のクロック配線のいずれとも交差する。そこで、各転送電極をいずれの相のクロック配線と接続するかは任意に選択でき、その接続の対応関係を相違させることで、隣接するレジスタセットでの転送方向を互いに反対とすることができる。なお、2相クロックでの駆動を行う場合には、チャネル内の不純物濃度の調整等により転送方向に沿ってチャネル電位を非対称とすることにより、所定方向への転送が実現される。また、行方向は、水平走査方向、垂直走査方向のいずれでもよい。
他の本発明に係る固体撮像装置においては、m≧nであり、前記各相のクロック配線が、前記シフトレジスタ相互間を分離する素子分離領域上のうち互いに異なるものの上に沿って配置され、当該素子分離領域上にて前記転送電極に接続される。
シフトレジスタ間は受光画素配列の端から端へ行方向に延びる素子分離領域によって分離される。本発明によれば、この素子分離領域の上にクロック配線を配置する。各レジスタセットはm個のシフトレジスタを含み、各レジスタセット当たりm本の素子分離領域が形成される。よって、m≧nとすることで、クロックの各相に対応するクロック配線はそれぞれ1本の素子分離領域上に1本ずつ配置することができる。
さらに他の本発明に係る固体撮像装置においては、隣接する前記レジスタセットに関し、行方向に並ぶそれぞれの前記転送電極のうちn個毎の1つを互いに連続した共通電極とし、当該共通電極を、当該隣接するレジスタセット相互間の境界の前記素子分離領域上に配置される前記クロック配線に接続する。
本発明によれば、転送電極はレジスタセットを構成するm行のシフトレジスタのチャネル上に架け渡され、その端部はレジスタセット相互間の境界の素子分離領域上にオーバーラップされる。ここで境界の素子分離領域での転送電極の当該オーバーラップは、隣接するレジスタセット双方から行われる。これら素子分離領域の両側からオーバーラップされる2つの転送電極が互いに異なる相のクロックを印加される場合には、さらに素子分離領域上にてそれら転送電極相互を分離する間隔が必要となる。そのため、素子分離領域が狭い場合には、素子分離領域に対する転送電極端部のオーバーラップ量が少なく、当該素子分離領域上にて転送電極とクロック配線とのコンタクト領域が確保されないことがある。本発明によれば、そのような場合において、隣接するレジスタセットそれぞれの転送電極のうち境界の素子分離領域上のクロック配線に対応付けられるものを互いに連続した形状に形成する。これにより、当該素子分離領域上にて転送電極相互を分離する間隔が不要となり、コンタクト領域を確保できる。ちなみに、m>nの場合には、レジスタセット境界の素子分離領域上にクロック配線を配置しないことが可能であるが、m=nの場合には、境界の素子分離領域上にクロック配線を配置し、これにより転送電極にクロックを供給する必要があり、本発明は特にこの場合に効果を発揮する。
別の本発明に係る固体撮像装置においては、奇数番目の前記レジスタセットから読み出された前記信号電荷を列方向に転送する第1の列方向転送部と、偶数番目の前記レジスタセットから読み出された前記信号電荷を列方向に転送する第2の列方向転送部と、前記第1の列方向転送部から出力される前記信号電荷を検出する第1の出力部と、前記第2の列方向転送部から出力される前記信号電荷を検出する第2の出力部と、を有する。
本発明によれば、2組の列方向転送部及び出力部を受光素子の配列領域に対して互いに反対側に分けて構成することができる。
また、別の本発明に係る固体撮像装置においては、奇数番目の前記レジスタセットと偶数番目の前記レジスタセットとでそれぞれに対応する前記受光画素が互いに異なる信号生成特性を有する。
本発明によれば、互いに異なる信号生成特性を有する受光画素の信号電荷の読み出しが2つの出力部によって別々に行われる。よって、2つの出力部の特性差が目立たない。
別の本発明に係る固体撮像装置においては、奇数番目の前記レジスタセットに属するシフトレジスタそれぞれに対応して設けられ、当該各シフトレジスタから読み出された前記信号電荷を列方向に転送するm個の第1の列方向転送部と、偶数番目の前記レジスタセットに属するシフトレジスタそれぞれに対応して設けられ、当該各シフトレジスタから読み出された前記信号電荷を列方向に転送するm個の第2の列方向転送部と、前記第1の列方向転送部それぞれに対応して設けられ、当該第1の列方向転送部から出力される前記信号電荷を検出するm個の第1の出力部と、前記第2の列方向転送部それぞれに対応して設けられ、当該第2の列方向転送部から出力される前記信号電荷を検出するm個の第2の出力部と、を有する。
本発明によれば、2m組の列方向転送部及び出力部を半分ずつ、受光素子の配列領域に対して互いに反対側に分けて構成することができる。2m組を半分ずつ分散配置することで素子構造や駆動を簡単とすることができる。
また、別の本発明に係る固体撮像装置においては、前記行列配置された受光画素は行方向に同じ信号生成特性を有し、前記奇数番目のレジスタセット及び前記偶数番目のレジスタセットに対応する連続した2m行の前記受光画素は各行毎に前記信号生成特性が互いに異なる。
本発明によれば、互いに異なる信号生成特性を有する2m種類の受光画素の信号電荷の読み出しが2m個の出力部によって別々に行われる。よって、それら出力部の特性差が目立たない。
さらに別の本発明に係る固体撮像装置においては、前記連続した2m行の受光画素の前記信号生成特性は、感度と分光感度特性との組み合わせが異なる。
例えば、感度は受光部の開口を変えることで変えることができ、分光感度特性は、カラーフィルタの色に応じて相違する。例えば、信号生成特性として、フィルタの色がそれぞれ緑、青、赤であって、感度が相対的に高い受光画素(それぞれ記号G,B,Rで表す)と、フィルタの色がそれぞれ緑、青、赤であって、感度が相対的に低い受光画素(それぞれ記号g,b,rで表す)との6種類を有する場合(すなわちm=3)に、奇数番目のレジスタセットに対応する各行の受光画素は順にG,B,Rの特性に設定され、偶数番目のレジスタセットに対応する各行の受光画素は順にg,b,rの特性に設定することができる。
また、別の本発明に係る固体撮像装置においては、前記連続した2m行の受光画素の前記信号生成特性は、α・β=2mなる関係を満たすα種類の感度とβ種類の分光感度特性との組み合わせが異なり、前記感度はα行周期で繰り返され、前記分光感度特性はβ行周期で繰り返される。
本発明によれば、例えば、信号生成特性が上述の6種類である場合、α=2,β=3であり、奇数番目のレジスタセットに対応する各行の受光画素は順にG,b,Rの特性に設定され、偶数番目のレジスタセットに対応する各行の受光画素は順にg,B,rの特性に設定される。すなわち、G,b,R,g,B,r,G,b,R,…の順に色生成特性が配列され、同じ色は3行周期、同じ感度は2行周期で現れる。このように本発明によれば、感度の異なる受光画素と分光感度特性の異なる受光画素とが好適に混合配置され、それにより画質の向上が図られる。
他の本発明に係る固体撮像装置においては、前記行方向が、前記受光画素が配列された撮像部の長手方向であり、前記受光画素上に、前記行方向に同じ色透過特性を有したストライプ型のカラーフィルタを備える。
カラーフィルタは受光画素の上に配置されるため、斜めに入射する光成分により隣接画素間にて混色が起こり得る。斜め入射は撮像部の中心から離れるほど起こりやすく、よって撮像部の長手方向の端部にて起こりやすい。この長手方向の端部では、光は当該長手方向にずれた受光画素に斜め入射しやすい。そこで本発明によれば、長手方向に沿ったストライプフィルタを配置することで、同じ色に対応する受光画素に斜め入射しやすくし、混色による画質劣化を抑制する。また、長手方向を行方向とすることにより、同じ色に対応する各行の信号電荷を行方向に関する2つの向きのうち同一の向きに順次読み出すことができ、同じ出力部に読み出すことも可能となる。
本発明によれば、行列配置された受光画素の信号電荷をm行ずつ互いに反対方向に読み出すことで、読み出し動作が2重化され、読み出し時間の短縮が図られる。また、従来技術で述べたような列方向転送部を並列配置する構成を採用する場合も、反対に読み出したそれぞれの側に分けてその並列配置構成を設けることができるので、それぞれの側の当該並列配置構成の複雑化を回避しつつ、より高い並列度での読み出しが可能となり、読み出し時間の一層の短縮が図られる。また、並列読み出しに伴い出力部が複数設けられ、画素の種類毎に別々の出力部を割り当てることが可能となる。これにより、出力部の特性のばらつきを目立ちにくくすることができる。特に、本発明によれば、並列度を従来より高くできることにより、例えば、色だけでなく、感度との組み合わせなどにより生じ得るより多くの画素の種類毎に出力部を割り当てることが可能となる。
以下、本発明の実施の形態(以下実施形態という)について、図面に基づいて説明する。
図1は、本発明の実施形態であるCCDイメージセンサの模式的な全体構成図である。図において横方向が行に沿った方向(行方向)、縦方向が列に沿った方向(列方向)である。本CCDイメージセンサは、半導体基板上に形成され、撮像部2、列方向転送部4,6、及び出力部8,10を含んで構成される。撮像部2は、複数の行シフトレジスタ12が列方向に並列配置されて構成される。各行シフトレジスタ12は3相駆動のCCDで構成され、かつそのチャネルは光電変換領域としての機能も有し、シフトレジスタの各セルがそれぞれ受光画素に対応する。
行シフトレジスタ12は受光画素で発生した信号電荷を行方向に転送するが、その転送方向は3行毎に反対となるように構成される。例えば、出力部8,10に近い側から数えて、第(6k−5)〜(6k−3)行の行シフトレジスタ12のグループ(奇数番目のレジスタセット)は図において左向きに行転送され、第(6k−2)〜6k行の行シフトレジスタ12のグループ(偶数番目のレジスタセット)は図において右向きに行転送される。なお、kは自然数である。
撮像部2の表面上にはストライプ型のカラーフィルタが配置される。このストライプフィルタは、同一行の各画素に同一色を対応付け、例えば、3行周期で順に緑、青、赤成分を主として透過するフィルタが配置される。また、撮像部2には感度が異なる2種類の受光画素が行毎に交互に形成される。例えば、この感度の相違は、受光画素の開口を変えることにより実現される。撮像部2には、これら3種類の色と2種類の感度との組み合わせによって信号生成特性が異なる6種類の受光画素が配列される。
ここでは、フィルタの色がそれぞれ緑、青、赤であって、感度が相対的に高い受光画素をそれぞれ記号G,B,Rで表し、フィルタの色がそれぞれ緑、青、赤であって、感度が相対的に低い受光画素をそれぞれ記号g,b,rで表す。例えば、受光画素の信号生成特性は、第(6k−5)行がG、第(6k−4)行がb、第(6k−3)行がR、第(6k−2)行がg、第(6k−1)行がB、第6k行がrに設定される。この配置により、奇数番目の各レジスタセットを構成する3行には順にG,b,Rが対応付けられ、偶数番目の各レジスタセットを構成する3行には順にg,B,rが対応付けられる。
列方向転送部4は並列配置された3本の列シフトレジスタ14−1〜14−3からなり、また列方向転送部6は並列配置された3本の列シフトレジスタ16−1〜16−3からなる。これら各列シフトレジスタはCCDで構成される。
列シフトレジスタ14−1〜14−3それぞれに対応して、出力部8は出力回路18−1〜18−3を備え、また、列シフトレジスタ16−1〜16−3それぞれに対応して、出力部10は出力回路20−1〜20−3を備える。各出力回路は、対応する列シフトレジスタから出力される信号電荷を容量に蓄積して電圧信号に変換する信号検出回路と、検出された電圧信号を増幅するアンプとを含んでいる。
これら各列方向転送部を構成する3本の列シフトレジスタは、行シフトレジスタ12から出力された信号電荷を、それらの間で振り分けて、出力部8へ並列転送することができる。例えば、第(6k−5)行の行シフトレジスタ12から出力されたGに対応する信号電荷は、初めに列シフトレジスタ14−1のセルに蓄積され、次に列シフトレジスタ14−1と列シフトレジスタ14−2との間に設けられたチャネルを介して列シフトレジスタ14−2のセルに転送される。さらに、列シフトレジスタ14−2と列シフトレジスタ14−3との間に設けられたチャネルを介して列シフトレジスタ14−3のセルに転送される。同様に、第(6k−4)行の行シフトレジスタ12から出力されたbに対応する信号電荷は、列シフトレジスタ14−2のセルに転送される。第(6k−3)行の行シフトレジスタ12から出力されRに対応する信号電荷は、列シフトレジスタ14−1のセルに蓄積される。このように奇数番目のレジスタセットから読み出されたR,b,Gの信号電荷はそれぞれ列シフトレジスタ14−1,14−2,14−3に振り分けられる。この振り分けを行うための列方向転送部4の構成、駆動方法は従来技術を利用して行うことができる。画素の種類別に振り分けられた信号電荷は、各列シフトレジスタ14を駆動することで並列に転送される。出力回路18−1〜18−3は、それぞれ対応する列シフトレジスタ14−1〜14−3を転送されたR,b,Gの信号電荷を電圧信号へ変換し、増幅して外部回路へ出力する。
一方、偶数番目のレジスタセットから読み出されたr,B,gの信号電荷は、列シフトレジスタ14におけると同様にして、それぞれ列シフトレジスタ16−1,16−2,16−3に振り分けられ、それぞれ出力回路20−1〜20−3へ並列に転送される。そして出力回路20−1〜20−3は、それぞれ対応する列シフトレジスタ16−1〜16−3を転送されたr,B,gの信号電荷を電圧信号へ変換し、増幅して外部回路へ出力する。
図2は、撮像部2を構成する複数の行シフトレジスタ12の構造を示す模式的な平面図である。図には、奇数番目のレジスタセットと偶数番目のレジスタセットとがそれぞれ1組ずつ示されている。隣接する行シフトレジスタ12それぞれのチャネル領域30は互いに素子分離領域32で分離される。例えば、行シフトレジスタ12がnチャネルに構成される場合には、この素子分離領域32の基板表面には高濃度のp型不純物領域が形成され、チャネル間での信号電荷(電子)の移動を阻止される。素子分離領域32には、このp型不純物領域の上に局所酸化膜(LOCOS)が形成され、さらにその上に行シフトレジスタ12の転送電極にクロックを供給するクロック配線34が形成される。クロック配線34は素子分離領域32に沿って行方向に延在され、撮像部2の左右の端部から引き出されて外部回路に接続される。なお、図2では図を簡潔にするために、クロック配線34と素子分離領域32とを一致させて表しているが、実際には、クロック配線34の幅と素子分離領域32の幅とは異なり得る。また、チャネル領域30上には複数の転送電極36が行方向に配列される。
行シフトレジスタ12は例えば、上述したように3相駆動に構成され、これに対応して、クロック配線34にはクロックφ1〜φ3を印加される3種類が用意され、またそれぞれクロックφ1〜φ3に接続される転送電極36−1〜36−3が行方向に周期的に配置される。奇数番目のレジスタセットの転送電極36と偶数番目のレジスタセットの転送電極36とは行方向の位置を揃えて配置される。ここで、上述のように奇数番目のレジスタセットと偶数番目のレジスタセットとで互いに逆方向に信号電荷を転送させるために、両レジスタセットでの転送電極36−1〜36−3の行方向の並び順は互いに逆になる。しかし、そのうちクロックの或る1相に対応する転送電極36については両レジスタセットで行方向の位置を一致させることができ、当該転送電極36は両レジスタセットに跨って連続した電極として形成することができる。一方、他の2相に対応する転送電極36は隣接するレジスタセットの行方向の同じ位置の転送電極36とは異なる相のクロックを印加される。そのため、それら2相の転送電極36は、各レジスタセット毎に分離して形成される。
図2に示す例では、クロックφ1に対応する転送電極36−1が両レジスタセットに跨って連続するストライプ形状の電極として形成される。そして、クロックφ2,φ3に対応する転送電極36−2,36−3が各レジスタセット毎に独立した電極として形成され、隣接するレジスタセット同士の同じ行方向には転送電極36−2と転送電極36−3とが配置される。転送電極36−2,36−3は各レジスタセットに含まれる3本のチャネル領域30に跨る長さを有するストライプ形状に構成される。
この転送電極36−1〜36−3の配置、形状は、各転送電極36が単純なストライプ形状であり、互いに交差する部分を有さないので、例えば、単一のポリシリコン層をパターニングして形成することができる利点がある。パターニングにより形成された長短の矩形の電極パターンは、その上を横切るように形成される複数のクロック配線34のいずれに接続するかによって、転送電極36−1〜36−3の別が定まる。
クロックφ1〜φ3に対応する1組のクロック配線34は、各レジスタセット当たり3本形成される各素子分離領域32の上に1本ずつ配置される。ここで、転送電極36−2,36−3の端部は、隣接するレジスタセットとの境界の素子分離領域32上にオーバーラップする。しかし、当該素子分離領域32上では隣接するレジスタセットの転送電極36−3,36−2とのギャップも形成する必要があり、素子分離領域32の幅が狭い場合、転送電極36−2,36−3と素子分離領域32上に配置されるクロック配線34とのコンタクト領域を確保できないことがある。ここで示す例では、これに対応してφ2,φ3のクロック配線34は各レジスタセットの内部に位置する素子分離領域32、つまりレジスタセット間の境界以外の素子分離領域32の上に配置し、これらをコンタクト38を介して転送電極36−2,36−3に接続する構成としている。一方、転送電極36−1はレジスタセット間の境界の素子分離領域32を横断するので、φ1のクロック配線34は当該素子分離領域32の上に配置することができ、当該素子分離領域32上にてコンタクト38を介して転送電極36−1とクロック配線34とが接続される。なお、転送電極36−1は原理的には撮像部2を列方向に横切る連続電極として形成することができ、例えば、その電極端部だけをクロック配線に接続すれば十分であるが、ここで示すように、各レジスタセット毎に設けたクロック配線34に接続することで、転送電極36の抵抗等に起因するクロックパルスの劣化の影響を回避して、各行シフトレジスタ12にφ2,φ3と同様の良好なクロックφ1を供給することができる。
例えば、奇数番目のレジスタセットでは行方向に沿って右から左に転送電極36−1〜36−3が順に配置され、一方、偶数番目のレジスタセットでは行方向に沿って左から右に転送電極36−1〜36−3が順に配置される。そして、行シフトレジスタ12の転送動作時には、奇数番目のレジスタセットにて電荷パケットが右から左へ転送されるようなφ1〜φ3が供給される。これにより、奇数番目のレジスタセットにて露光期間により生成された信号電荷の電荷パケットは、撮像部2左側の列方向転送部4に読み出され、一方、偶数番目のレジスタセットの信号電荷の電荷パケットは、反対方向に転送され、撮像部2右側の列方向転送部6に読み出される。
また、露光期間においては、例えば、転送電極36−1の下のチャネル電位が深くなり電位井戸が形成され、転送電極36−2,36−3の下のチャネル電位が浅くなり隣接電極下の電位井戸を分離する電位障壁が形成させるようにクロックφ1〜φ3が制御される。これにより、互いに隣接する3本の転送電極36毎に1画素に対応する電位井戸が形成され、これに露光により発生する信号電荷が蓄積される。
本CCDイメージセンサでは、行シフトレジスタ12は受光領域も兼ねるため、基本的には遮光されないが、素子分離領域32の上に沿って遮光膜を形成することはできる。例えば、その遮光膜の列方向のギャップ幅で規定される行シフトレジスタ12の開口の大きさを変えることで、行シフトレジスタ12の受光感度を調整することができる。その他、各行シフトレジスタ12の不純物プロファイルを変えることや、チャネル領域30の幅を変えることでも受光感度を調整することが可能である。このような調整により、画素の種類のG,B,Rとg,b,rとの上述の感度差が設けられる。
感度の高い画素は低輝度でも高いゲインが得られ、一方、感度の低い画素は高輝度でも飽和しにくい信号特性を有する。このような感度の違う画素からの信号を組み合わせることで、ダイナミックレンジの拡大を図ることができる。その際、上述のように、感度の違う画素が隣接した配置は、良好な解像度を得る上で好都合である。感度の違いと同時に色に関し混在配置することも解像度の確保に都合がよい。
その一方で、画素種類の別の配列を採用することもできる。例えば、奇数番目のレジスタセットはG,B,R、偶数番目のレジスタセットはg,b,rが各行シフトレジスタ12に対応付けられる構成が可能である。
また、例えば、列方向転送部4,6は単一の列シフトレジスタで構成してもよい。例えば、上述の奇数番目のレジスタセットにG,B,R、偶数番目のレジスタセットにg,b,rを配置し、列方向転送部4,6を単一シフトレジスタで構成した場合、G,B,Rは共通の出力回路18で出力され、g,b,rは共通の出力回路20で出力される。そこで、出力回路20のアンプのゲインを出力回路18より大きく設定して、低感度の画素からの信号を比較的大きな電圧信号として低雑音で外部回路に取り出すことが可能となる。
レジスタセットを構成する行シフトレジスタ12の数mは、行シフトレジスタ12を駆動するクロックの相数n以上とすることができる。例えば、上述の3相クロックの場合にはm≧3とすることができる。例えば、色の種類がシアン、マゼンタ、イエロー、グリーンといった4つであり、それらと感度2種類との組み合わせにより得られる8種類の画素が行毎に割り当てられる場合には、m=4とすることが好適である。その場合、列方向転送部4,6をそれぞれ4本ずつの列シフトレジスタ14,16の並列配置で構成し、各色をそれら複数の列シフトレジスタ14,16に振り分けることができる。また、この場合に、列シフトレジスタ14,16を例えば、2本ずつとして、それら各列シフトレジスタに画素を2種類ずつ振り分ける構成とすることもできる。
m>nの場合には、クロック配線34の種類よりもレジスタセット当たりの素子分離領域32の本数が多い。そのため、隣接するレジスタセット間の境界の素子分離領域32にクロック配線34を配置する必要がなくなり、それと共に当該素子分離領域32上にコンタクトを設ける必要もなくなる。よって、全ての転送電極36を当該素子分離領域32上にて隣接するレジスタセットの転送電極36から分離して形成することができる。すなわち、上述の転送電極36−1のように隣接するレジスタセットに跨る転送電極36を設けなくても互いに反対方向に転送する隣接するレジスタセットの各転送電極36にクロックを供給することができる。
また、上述の構成ではストライプ型のカラーフィルタを行方向に同じ色が並ぶように取り付け、またそれに対応して撮像部2に行方向の転送を行う行シフトレジスタ12を配置した。ここで、撮像部2の長手方向の端部では、斜め入射光が或る画素のカラーフィルタを通過後、当該方向に隣接した受光部に入射することが起こりやすい。本CCDイメージセンサは上述のカラーフィルタの配向により、この斜め入射による混色を抑制している。
その一方で、上述の左右に振り分けて読み出す素子構成において、モザイクフィルタ等の他の配列のカラーフィルタを搭載することも可能である。また、行シフトレジスタ12を垂直シフトレジスタ、列シフトレジスタ14,16を水平シフトレジスタとする構成も可能である。
ちなみに、上述のCCDイメージセンサは、受光領域を兼ねる行シフトレジスタ12が素子自体では遮光されないため、行シフトレジスタ12の転送時のスミアの抑制は、例えば、素子とは別途にメカニカルシャッタを設けることにより行うことができる。その一方で、上述の本発明の基本的な構成は、撮像部2を構成する受光領域及びシフトレジスタの他の構造にも適用することが可能である。例えば、撮像部2を、受光部とシフトレジスタとを別個に構成したインターライン転送型の構成とすることができる。この構成ではシフトレジスタは遮光することができるので、素子自体でスミアを好適に抑制することができる。また、フレーム転送型の構成とすることもできる。その構成では、撮像部2のシフトレジスタに連続し遮光されたシフトレジスタからなる蓄積部が設けられる。本発明では撮像部2から両側に信号電荷が転送されるので、蓄積部も撮像部2の両側に設けられる。列方向転送部4,6はその蓄積部を構成するシフトレジスタの出力端に接続して配置される。
本CCDイメージセンサの複数の出力回路から並列に読み出される信号は、例えば、一旦フレームメモリ等に記憶し、用途に応じた走査順序に変換することができる。
2 撮像部、4,6 列方向転送部、8,10 出力部、12 行シフトレジスタ、14,16 列シフトレジスタ、18,20 出力回路、30 チャネル領域、32 素子分離領域、34 クロック配線、36 転送電極、38 コンタクト。
Claims (10)
- 行列配置された受光画素の各行に対応して設けられ、当該各行の前記受光画素にて生じた信号電荷をn相クロック(nは2以上の整数)の印加により行方向に転送する複数のシフトレジスタを備えた固体撮像装置において、
前記複数のシフトレジスタをそれぞれ連続するm行ずつ(mは2以上の整数)からなる複数のレジスタセットに区切り、
前記複数のシフトレジスタは、
前記レジスタセット毎に行方向に複数配列され、当該レジスタセットに属するm行のシフトレジスタでの前記信号電荷の転送を担う複数の転送電極と、
前記レジスタセット毎にn本ずつ配置され、当該レジスタセットの前記転送電極に前記n相クロックの各相を供給する複数のクロック配線と、
を有し、
前記各相のクロック配線は、それぞれ前記行の一方端から他方端に渡され、交差する前記転送電極に所定の接続順序で接続され、
前記接続順序は、隣接する前記レジスタセット相互間で、前記転送電極と前記n相クロックの各相との対応が行方向に関して互いに逆順となり、
隣接する前記レジスタセットにて信号電荷が互いに行の反対方向に転送されることを特徴とする固体撮像装置。 - 請求項1に記載の固体撮像装置において、
m≧nであり、
前記各相のクロック配線は、前記シフトレジスタ相互間を分離する素子分離領域上のうち互いに異なるものの上に沿って配置され、当該素子分離領域上にて前記転送電極に接続されること、
を特徴とする固体撮像装置。 - 請求項2に記載の固体撮像装置において、
隣接する前記レジスタセットに関し、行方向に並ぶそれぞれの前記転送電極のうちn個毎の1つを互いに連続した共通電極とし、当該共通電極を、当該隣接するレジスタセット相互間の境界の前記素子分離領域上に配置される前記クロック配線に接続すること、
を特徴とする固体撮像装置。 - 請求項1から請求項3のいずれか1つに記載の固体撮像装置において、
奇数番目の前記レジスタセットから読み出された前記信号電荷を列方向に転送する第1の列方向転送部と、
偶数番目の前記レジスタセットから読み出された前記信号電荷を列方向に転送する第2の列方向転送部と、
前記第1の列方向転送部から出力される前記信号電荷を検出する第1の出力部と、
前記第2の列方向転送部から出力される前記信号電荷を検出する第2の出力部と、
を有することを特徴とする固体撮像装置。 - 請求項4に記載の固体撮像装置において、
奇数番目の前記レジスタセットと偶数番目の前記レジスタセットとでそれぞれに対応する前記受光画素が互いに異なる信号生成特性を有すること、
を特徴とする固体撮像装置。 - 請求項1から請求項3のいずれか1つに記載の固体撮像装置において、
奇数番目の前記レジスタセットに属するシフトレジスタそれぞれに対応して設けられ、当該各シフトレジスタから読み出された前記信号電荷を列方向に転送するm個の第1の列方向転送部と、
偶数番目の前記レジスタセットに属するシフトレジスタそれぞれに対応して設けられ、当該各シフトレジスタから読み出された前記信号電荷を列方向に転送するm個の第2の列方向転送部と、
前記第1の列方向転送部それぞれに対応して設けられ、当該第1の列方向転送部から出力される前記信号電荷を検出するm個の第1の出力部と、
前記第2の列方向転送部それぞれに対応して設けられ、当該第2の列方向転送部から出力される前記信号電荷を検出するm個の第2の出力部と、
を有することを特徴とする固体撮像装置。 - 請求項6に記載の固体撮像装置において、
前記行列配置された受光画素は行方向に同じ信号生成特性を有し、
前記奇数番目のレジスタセット及び前記偶数番目のレジスタセットに対応する連続した2m行の前記受光画素は各行毎に前記信号生成特性が互いに異なること、
を特徴とする固体撮像装置。 - 請求項7に記載の固体撮像装置において、
前記連続した2m行の受光画素の前記信号生成特性は、感度と分光感度特性との組み合わせが異なること、
を特徴とする固体撮像装置。 - 請求項7に記載の固体撮像装置において、
前記連続した2m行の受光画素の前記信号生成特性は、α・β=2mなる関係を満たすα種類の感度とβ種類の分光感度特性との組み合わせが異なり、
前記感度はα行周期で繰り返され、前記分光感度特性はβ行周期で繰り返されること、
を特徴とする固体撮像装置。 - 請求項1から請求項9のいずれか1つに記載の固体撮像装置において、
前記行方向は、前記受光画素が配列された撮像部の長手方向であり、
前記受光画素上に、前記行方向に同じ色透過特性を有したストライプ型のカラーフィルタを備えること、
を特徴とする固体撮像装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004101754A JP2005286933A (ja) | 2004-03-31 | 2004-03-31 | 固体撮像装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004101754A JP2005286933A (ja) | 2004-03-31 | 2004-03-31 | 固体撮像装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2005286933A true JP2005286933A (ja) | 2005-10-13 |
Family
ID=35184814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004101754A Pending JP2005286933A (ja) | 2004-03-31 | 2004-03-31 | 固体撮像装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2005286933A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1841201A2 (en) | 2006-03-31 | 2007-10-03 | Canon Kabushiki Kaisha | Image sensor |
US7728891B2 (en) | 2006-03-31 | 2010-06-01 | Canon Kabushiki Kaisha | Image sensor |
JP2011258906A (ja) * | 2010-06-10 | 2011-12-22 | Kinki Univ | 素子内信号積算機能を持つ超高速撮像素子 |
-
2004
- 2004-03-31 JP JP2004101754A patent/JP2005286933A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1841201A2 (en) | 2006-03-31 | 2007-10-03 | Canon Kabushiki Kaisha | Image sensor |
US7719584B2 (en) | 2006-03-31 | 2010-05-18 | Canon Kabushiki Kaisha | Image sensor |
US7728891B2 (en) | 2006-03-31 | 2010-06-01 | Canon Kabushiki Kaisha | Image sensor |
JP2011258906A (ja) * | 2010-06-10 | 2011-12-22 | Kinki Univ | 素子内信号積算機能を持つ超高速撮像素子 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5496213B2 (ja) | ピクセルの垂直ビニングによるイメージセンサ | |
US7002630B1 (en) | Method of driving solid-state imaging device, solid-state imaging device and camera | |
US20040017497A1 (en) | Solid-state image pick-up device | |
JP2006253876A (ja) | 物理量分布検知装置および物理量分布検知装置の駆動方法 | |
US7995129B2 (en) | Image sensor for still or video photography | |
US7612812B2 (en) | Solid state imaging device with increased vertical resolution in interlace scanning method | |
JP3038539B2 (ja) | カラー線形ccd映像デバイス及びその駆動方法 | |
US6822682B1 (en) | Solid state image pickup device and its read method | |
KR20070105880A (ko) | 고체 촬상 소자의 구동 방법 | |
KR100843854B1 (ko) | 고체 촬상 소자 | |
JP2005286933A (ja) | 固体撮像装置 | |
US11050982B2 (en) | Sub-sampled color channel readout wiring for vertical detector pixel sensors | |
WO2011007562A1 (ja) | 画像読取装置 | |
JPH07235655A (ja) | 固体撮像装置 | |
JP3970425B2 (ja) | 固体撮像装置 | |
JP4148606B2 (ja) | 固体撮像素子およびその読み出し方法 | |
JP4613137B2 (ja) | 固体撮像素子 | |
JP3704406B2 (ja) | 固体撮像装置 | |
JP4098444B2 (ja) | 固体撮像素子の制御方法 | |
JP4837239B2 (ja) | 固体撮像素子 | |
JP4373431B2 (ja) | 固体撮像装置 | |
JP3021513B2 (ja) | 固体撮像素子 | |
JPH0515309B2 (ja) | ||
US20060038905A1 (en) | Driving method of solid-state imaging apparatus and solid-state imaging apparatus | |
JP2006128600A (ja) | 固体撮像装置及びその制御方法 |