JP2005249985A - ディスプレイ - Google Patents

ディスプレイ Download PDF

Info

Publication number
JP2005249985A
JP2005249985A JP2004058460A JP2004058460A JP2005249985A JP 2005249985 A JP2005249985 A JP 2005249985A JP 2004058460 A JP2004058460 A JP 2004058460A JP 2004058460 A JP2004058460 A JP 2004058460A JP 2005249985 A JP2005249985 A JP 2005249985A
Authority
JP
Japan
Prior art keywords
display
signal
circuit
sampling
pixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004058460A
Other languages
English (en)
Other versions
JP3995660B2 (ja
Inventor
Sunao Eto
直 江藤
Kazuyoshi Imae
一義 今江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2004058460A priority Critical patent/JP3995660B2/ja
Priority to US11/068,391 priority patent/US20050195150A1/en
Publication of JP2005249985A publication Critical patent/JP2005249985A/ja
Application granted granted Critical
Publication of JP3995660B2 publication Critical patent/JP3995660B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

【課題】本発明は、電力の浪費を抑えつつ、複数視聴者に対して各々異なる映像を同時表示することが可能なディスプレイを提供することを目的とする。
【解決手段】本発明に係るディスプレイにおいて、第1画素a11〜amnにソース信号を供給する第1ソース線駆動回路2aと、第2画素b11〜bmnにソース信号を供給する第2ソース線駆動回路2bの少なくとも一方は、スタートパルスXSPをクロック信号XSCでシフトさせてサンプリングパルスP1〜Pmを生成するシフトレジスタ21と、サンプリングパルスP1〜Pmに応じて映像信号VSをサンプリングするサンプリング回路24と、2値の切換信号SLTに応じてシフトレジスタ21に対するクロック信号XSCの入力可否を制御するスイッチ26と、を有して成り、サンプリング回路24の出力信号を用いて第1、第2画素a11〜amn、b11〜bmnを駆動する構成としている。
【選択図】 図2

Description

本発明は、情報表示手段であるディスプレイに関するものであり、特に、異なる方向から見た場合に異なる映像が現れるデュアル・ビュー・ディスプレイに関する。
従来より、単一のディスプレイを複数の視聴者で共有すべく、ディスプレイの回転角度に応じて表示する映像信号を切り換える技術(特許文献1を参照)や、車載用ディスプレイを自動車フロントガラスの中央付近に天井から吊り下げることでいずれの座席からも高い視認性を確保する技術(特許文献2を参照)が種々開示・提案されている。
しかしながら、上記文献に記載されているディスプレイでは、複数視聴者の要求する情報が各自に異なる場合、各々に対して同時に情報提供を行うことができなかった。
そこで、従来より、カーナビゲーションシステム等に用いられる車載用ディスプレイ等においては、運転席側の視聴者と助手席側の視聴者が1つのディスプレイを異なる方向から見ることに鑑み、第1視覚方向用の映像光を出力する第1画素と第2視覚方向用の映像光を出力する第2画素とから成る表示パネルと、該表示パネルの前面に配置されて第1、第2画素から出力される映像光を各々第1、第2視覚方向に対応して分離する光学分離部と、を有して成り、複数視聴者に対して各々異なる映像を同時表示することが可能なデュアル・ビュー・ディスプレイが開示・提案されている(例えば、特許文献3を参照)。
なお、上記に関連する従来技術としては、左眼用と右眼用の映像光を交互に出力する映像表示手段と、各映像光を左右の眼に対応して分離する光学分離手段と、を有して成る立体映像表示装置が種々開示・提案されている(例えば、特許文献4を参照)。
特開平2−144242号公報 登録実用新案第3045443号 特開2003−76289号公報 特開2003−295113号公報
確かに、上記構成から成るデュアル・ビュー・ディスプレイであれば、複数視聴者に対して各々異なる映像を同時表示することができるので、単一ディスプレイの共有性を高めることが可能である。
しかしながら、従来のデュアル・ビュー・ディスプレイは、表示パネルの駆動制御に際して、複数方向に映像を出力する必要があるか否かを考慮することなく、常に、第1視覚方向用の映像光を出力する第1画素と第2視覚方向用の映像光を出力する第2画素とを駆動する構成とされていた。そのため、当該ディスプレイを一方向からしか見ない場合には電力が浪費される、という課題があった。
本発明は、上記の問題点に鑑み、電力の浪費を抑えつつ、複数視聴者に対して各々異なる映像を同時表示することが可能なディスプレイを提供することを目的とする。
上記目的を達成すべく、本発明に係るディスプレイは、第1視覚方向用の映像光を出力する第1画素と第2視覚方向用の映像光を出力する第2画素とから成る表示パネルと、第1画素を駆動する第1駆動回路と、第2画素を駆動する第2駆動回路と、前記表示パネルの前面に配置されて第1、第2画素から出力される映像光を各々第1、第2視覚方向に対応して分離する光学分離部と、を有して成るディスプレイにおいて、第1、第2駆動回路の少なくとも一方は、スタートパルスをクロック信号でシフトさせてサンプリングパルスを生成するシフトレジスタと、前記サンプリングパルスに応じて映像信号をサンプリングするサンプリング回路と、切換信号に応じて前記シフトレジスタに対する前記クロック信号の入力可否を制御するスイッチと、を有して成り、前記サンプリング回路の出力信号を用いて第1、第2画素を駆動する構成としている。
また、本発明に係るディスプレイは、第1視覚方向用の映像光を出力する第1画素と第2視覚方向用の映像光を出力する第2画素とから成る表示パネルと、第1画素を駆動する第1駆動回路と、第2画素を駆動する第2駆動回路と、前記表示パネルの前面に配置されて第1、第2画素から出力される映像光を各々第1、第2視覚方向に対応して分離する光学分離部と、を有して成るディスプレイにおいて、第1、第2駆動回路の少なくとも一方は、スタートパルスをクロック信号でシフトさせてサンプリングパルスを生成するシフトレジスタと、前記サンプリングパルスに応じて映像信号をサンプリングするサンプリング回路と、切換信号に応じて前記シフトレジスタに対する前記スタートパルスの入力可否を制御するスイッチと、を有して成り、前記サンプリング回路の出力信号を用いて、第1、第2画素を駆動する構成としてもよい。
このような構成とすることにより、ディスプレイを一方向からしか見ない場合、或いはいずれの方向からも見ない場合に、第1駆動回路及び/または第2駆動回路を構成するシフトレジスタでの不要なサンプリングパルス生成を停止させることができるので、電力の浪費を抑えつつ、複数視聴者に対して各々異なる映像を同時表示することが可能となる。
なお、上記の構成から成るディスプレイにおいて、第1、第2駆動回路の少なくとも一方は、前記サンプリングパルスと前記切換信号との論理和信号を生成する論理ゲート回路と、前記切換信号に応じて前記映像信号と非表示用信号のいずれか一方を前記サンプリング回路に送出するセレクタと、を有して成り、前記サンプリング回路は、前記論理和信号に応じて前記セレクタの出力信号をサンプリングする構成にするとよい。このような構成とすることにより、第1、第2画素のいずれか一方を通常駆動状態とし、他方を非駆動状態とする場合であっても、非駆動画素に対応するソース線の電位レベルが不安定な状態となることはないので、その表示に対する悪影響を回避することが可能となる。
また、上記構成から成るディスプレイにおいて、前記表示パネルは、第1駆動回路の出力信号が供給される第1ソース線と、第2駆動回路の出力信号が供給される第2ソース線と、第1、第2ソース線と交差するゲート線と、ソースが第1、第2ソース線のいずれかに接続され、ゲートが前記ゲート線に接続され、ドレインが絵素電極に接続されたアクティブ素子と、を複数有して成るアクティブマトリクス型である構成にするとよい。このような構成とすることにより、表示パネルとして単純マトリクス型を用いた場合に比べて、個々の画素を確実に点灯させることができるので、クリアで応答速度の高いディスプレイ画面を実現することが可能となる。
また、上記構成から成るディスプレイにおいて、第1、第2画素は、各々複数の絵素に分割されており、前記セレクタは、分割された複数の絵素に対応して複数入力される映像信号と非表示用信号のいずれか一方をサンプリング回路に送出する構成にするとよい。このような構成とすることにより、表示パネルの精細度を向上し、ディスプレイ画面の表現力を高めることが可能となる。
上記したように、本発明に係るディスプレイであれば、電力の浪費を抑えつつ、複数視聴者に対して各々異なる映像を同時表示することが可能となる。
図1は本発明に係るデュアル・ビュー・ディスプレイの概略構成図である。本図に示す通り、本発明に係るディスプレイは、第1視覚方向用の映像光(視聴者V1用の映像光)を出力する第1画素aと第2視覚方向用の映像光(視聴者V2用の映像光)を出力する第2画素bとから成る表示パネル1と、第1画素aにソース信号を供給する第1ソース線駆動回路2aと、第2画素bにソース信号を供給する第2ソース線駆動回路2bと、第1、第2画素a、bにゲート信号を供給するゲート線駆動回路3と、表示パネル1の前面に配置されて第1、第2画素a、bから出力される映像光を各々第1、第2視覚方向に対応して分離する光学分離部4(本実施形態ではスリット)と、を有して成る。
上記構成から成るディスプレイにおいて、第1視覚方向(視聴者V1の存在する方向)には、第1画素aから出力された映像光のみが透過され、第2画素bから出力された映像光は遮断される。一方、第2視覚方向(視聴者V2が存在する方向)には、第2画素bから出力された映像光のみが透過され、第1画素aから出力された映像光は遮断される。従って、視聴者V1、V2は、各々異なる映像を同時に見ることが可能となる。
ここで、上記構成から成るディスプレイは、第1、第2ソース線駆動回路2a、2bの内部構成に特徴部分(従来構成との差違点)を有して成る。そこで、以下では、図2〜図4を参照しながら、第1、第2ソース線駆動回路2a、2bの内部構成について、詳細な説明を行うことにする。
図2は、第1ソース線駆動回路2aの第1実施形態を示す回路図である。なお、第2ソース線駆動回路2bも同様の構成から成るため、その説明については省略する。
本図に示す通り、本実施形態の第1ソース線駆動回路2aは、スタートパルスXSPをクロック信号XSCでシフトさせてサンプリングパルスP1〜Pmを生成するシフトレジスタ21と、サンプリングパルスP1〜Pmと2値(ハイレベル/ローレベル)の切換信号SLTとの論理和信号を生成する論理ゲート回路22と、切換信号SLTに応じて映像信号VS(通常の画像表示を行うためのアナログ信号)と非表示用信号ND(本実施形態では黒信号)のいずれか一方を送出するセレクタ23と、前記論理和信号に応じてセレクタ23の出力信号をサンプリングするサンプリング回路24と、出力用パルスOEに応じてサンプリング回路24の出力信号を保持するホールド回路25と、切換信号SLTに応じてシフトレジスタ21に対するクロック信号XSCの入力可否を制御するスイッチ26と、を有して成り、ホールド回路25で保持されたサンプリング回路24の出力信号を用いて第1画素a11〜amnを駆動する構成としている。
論理ゲート回路22は、一入力端にサンプリングパルスP1〜Pmが供給され、他入力端に切換信号SLTが供給されるm個の論理和回路OR1〜ORmから構成されている。
サンプリング回路24は、入力端がセレクタ23の出力端に接続され、前記論理和信号に応じて開閉制御されるアナログスイッチS11〜S1mと、該アナログスイッチS11〜S1mの出力端と共通電極(例えば接地電極)との間に接続されたサンプリングコンデンサC11〜C1mと、同じくアナログスイッチS11〜S1mの出力端に接続されたバッファB11〜B1mと、を有して成る。
ホールド回路25は、入力端がバッファB11〜B1mの出力端に接続され、出力用パルスOEに応じて開閉制御されるアナログスイッチS21〜S2mと、該アナログスイッチS21〜S2mの出力端と共通電極(例えば接地電極)との間に接続されたホールドコンデンサC21〜C2mと、同じくアナログスイッチS21〜S2mの出力端に接続されたバッファB21〜B2mと、を有して成る。
一方、本実施形態のディスプレイでは、表示パネル1として、アクティブマトリクス型パネル(例えばTFT[Thin Film Transistor]液晶パネル)を用いている。具体的に述べると、表示パネル1は、第1ソース線駆動回路2aの出力信号(ホールド回路25の出力信号)が供給されるm本の第1ソース線Xa1〜Xamと、第2ソース線駆動回路2bの出力信号が供給されるm本の第2ソース線Xb1〜Xbmと、第1、第2ソース線と交差するn本のゲート線Y1〜Ynと、を有して成る。
第1ソース線Xa1〜Xamとゲート線Y1〜Ynの各交点近傍には、(m×n)個の第1画素a11〜amnが形成されており、第2ソース線Xb1〜Xbmとゲート線Y1〜Ynの各交点近傍には、(m×n)個の第2画素b11〜bmnが形成されている。第1画素a11〜amnは、ソースが第1ソース線Xa1〜Xamに接続され、ゲートがゲート線Y1〜Ynに接続され、ドレインが絵素電極に接続されたアクティブ素子を各々有して成る。また、第2画素b11〜bmnは、ソースが第2ソース線Xb1〜Xbmに接続され、ゲートがゲート線Y1〜Ynに接続され、ドレインが絵素電極に接続されたアクティブ素子を各々有して成る。
このように、表示パネル1としてアクティブマトリクス型パネルを用いることにより、単純マトリクス型を用いた場合に比べて、個々の画素を確実に点灯させることができ、クリアで応答速度の高いディスプレイ画面を実現することが可能となる。
上記構成から成る第1ソース線駆動回路2aの動作について、まず、第1画素a11〜amnを通常駆動状態とする場合について詳細に説明する。
この場合、切換信号SLTの信号レベルはローレベルに変遷される。これにより、スイッチ26は閉結され、シフトレジスタ21に対するクロック信号XSCの入力が許可される。従って、シフトレジスタ21ではサンプリングパルスP1〜Pmの生成が行われる。なお、切換信号SLTの信号レベルがローレベルに変遷されている場合、論理和回路OR1〜ORmの出力信号は、シフトレジスタ21で得られたサンプリングパルスP1〜Pmそのものとなる。また、セレクタ23では、切換信号SLTに応じて、映像信号VSがサンプリング回路24に選択出力される。
従って、第1画素a11〜amnを通常駆動状態とする場合には、サンプリングパルスP1〜Pmがサンプリング回路24のアナログスイッチS11〜S1mに供給され、該アナログスイッチS11〜S1mが順次導通状態とされる。これにより、サンプリングコンデンサC11〜C1mには、映像信号VSの瞬時振幅が順次充電されることになる。
上記のようにして、サンプリングコンデンサC11〜C1mへの順次充電が完了し、1水平走査期間の映像信号VSがサンプリングパルスP1〜Pmによってサンプリングされると、ホールド回路25に出力用パルスOEが供給される。その結果、ホールド回路25のアナログスイッチS21〜S2mが一斉に閉結され、サンプリングコンデンサC11〜C1mに充電された映像信号VSは、バッファB11〜B1mを介して、ホールドコンデンサC21〜C2mに転送され、保持されることになる。ホールドコンデンサC21〜C2mに保持された映像信号VSは、バッファB21〜B2mを介して、各々に対応する第1ソース線Xa1〜Xamに供給される。
一方、ゲート線駆動回路3は、映像信号VSの水平同期信号に同期した走査信号をゲート線Y1〜Ynに供給し、同一ゲート線に接続される画素を線単位で導通状態にする。
上記動作により、表示パネル1では、第1画素a11〜amnが通常駆動状態とされ、第1視覚方向用の映像光(視聴者V1用の映像光)が出力される。
次に、第1画素a11〜amnを非駆動状態とする場合(すなわち、ディスプレイを第2視覚方向からしか見ない場合、或いは、いずれの方向からも見ない場合)について詳細に説明する。
この場合、切換信号SLTの信号レベルはハイレベルに変遷される。これにより、スイッチ26は開放され、シフトレジスタ21に対するクロック信号XSCの入力が禁止される。なお、切換信号SLTの信号レベルがハイレベルに変遷されている場合、論理和回路OR1〜ORmの出力信号は、シフトレジスタ21の出力信号に依らず、常にハイレベルとなる。従って、第1画素a11〜amnを非駆動状態とする場合には、全てのアナログスイッチS11〜S1mがオンとされる。また、セレクタ23では、切換信号SLTに応じて、非表示用信号NDがサンプリング回路24に選択出力される。これにより、サンプリングコンデンサC11〜C1mには、非表示用信号NDが充電されることになる。
上記のようにして、サンプリングコンデンサC11〜C1mへの充電が完了されると、ホールド回路25に出力用パルスOEが供給される。その結果、ホールド回路25のアナログスイッチS21〜S2mが一斉に閉結され、サンプリングコンデンサC11〜C1mに充電された非表示用信号NDは、バッファB11〜B1mを介して、ホールドコンデンサC21〜C2mに転送され、保持されることになる。ホールドコンデンサC21〜C2mに保持された非表示用信号NDは、バッファB21〜B2mを介して、各々に対応する第1ソース線Xa1〜Xamに供給される。
一方、ゲート線駆動回路3は、映像信号VSの水平同期信号に同期した走査信号をゲート線Y1〜Ynに供給し、同一ゲート線に接続される画素を線単位で導通状態にする。
上記の動作により、表示パネル1では、第1画素a11〜amnが非駆動状態とされ、第1視覚方向には黒表示のみが行われることになる。
上記したように、本実施形態のディスプレイでは、第1画素a11〜amnにソース信号を供給する第1ソース線駆動回路2aと、第2画素b11〜bmnにソース信号を供給する第2ソース線駆動回路2bの少なくとも一方は、スタートパルスXSPをクロック信号XSCでシフトさせてサンプリングパルスP1〜Pmを生成するシフトレジスタ21と、サンプリングパルスP1〜Pmに応じて映像信号VSをサンプリングするサンプリング回路24と、2値の切換信号SLTに応じてシフトレジスタ21に対するクロック信号XSCの入力可否を制御するスイッチ26と、を有して成り、サンプリング回路24の出力信号を用いて第1、第2画素a11〜amn、b11〜bmnを駆動する構成としている。
このような構成とすることにより、ディスプレイを一方向からしか見ない場合、或いはいずれの方向からも見ない場合に、第1ソース線駆動回路2a及び/または第2ソース線駆動回路2bを構成するシフトレジスタ21での不要なサンプリングパルス生成を停止させることができるので、電力の浪費を抑えつつ、複数視聴者に対して各々異なる映像を同時表示することが可能となる。
ただし、上記構成から成るディスプレイにおいて、第1、第2画素a11〜amn、b11〜bmnのいずれか一方を通常駆動状態とし、他方を非駆動状態とする場合、非駆動状態とされた画素にも何らかの電位を与えておかないと、当該非駆動画素に対応するソース線Y1〜Ynの電位レベルが不安定な状態となって、その表示に悪影響(アクティブ素子のオン/オフ誤動作や、アクティブ素子がオフ状態とされている画素へのリーク電流による表示品位の劣化等)を及ぼす恐れがある。
そこで、本実施形態のディスプレイでは、上記の問題点に鑑み、第1、第2ソース線駆動回路2a、2bの少なくとも一方は、サンプリングパルスP1〜Pmと切換信号SLTとの論理和信号を生成する論理ゲート回路22と、切換信号SLTに応じて映像信号VSと非表示用信号NDのいずれか一方をサンプリング回路24に送出するセレクタ23と、を有して成り、サンプリング回路24は前記論理和信号に応じてセレクタ23の出力信号をサンプリングする構成としている。
このような構成とすることにより、第1、第2画素a11〜amn、b11〜bmnのいずれか一方を通常駆動状態とし、他方を非駆動状態とする場合であっても、非駆動画素に対応するソース線Y1〜Ynの電位レベルが不安定な状態となることはないので、その表示に対する悪影響を回避することが可能となる。
なお、本実施形態では、非表示用信号NDとして黒信号を供給する場合を例に挙げて説明を行ったが、本発明の構成はこれに限定されるものではなく、他の信号(白信号など)を供給する構成としても構わない。ただし、第1、第2ソース線駆動回路2a、2bと第1、第2画素a11〜amn、b11〜bmnがハイインピーダンス状態とならないようにするには、非表示用信号NDとして所定レベル以上の電圧信号を供給することが望ましい。
また、本実施形態では、切換信号SLTに応じてシフトレジスタ21に対するクロック信号XSCの入力可否を制御するスイッチ26を設けた構成と例示して説明を行ったが、本発明の構成はこれに限定されるものではなく、図3に示すように、切換信号SLTに応じてシフトレジスタ21に対するスタートパルスXSPの入力可否を制御するスイッチ27を設けた構成としても、上記と同様の効果を奏することが可能である。
また、本実施形態では、第1、第2画素a11〜amn、b11〜bmnが各々1絵素で構成されている場合を例に挙げて説明を行ったが、本発明の構成はこれに限定されるものではなく、図4に示すように、第1、第2画素a11〜amn、b11〜bmnは、各々複数の絵素に分割(例えば、絵素a11-1〜a11-3、絵素b11-1〜b11-3といった具合に3分割)されており、セレクタ23は、分割された複数の絵素に対応して複数入力される映像信号VS1〜VS3と非表示用信号NDのいずれか一方をサンプリング回路24に送出する構成としてもよい。このような構成とすることにより、表示パネル1の精細度を向上し、ディスプレイ画面の表現力を高めることが可能となる。もちろん、第1、第2画素a11〜amn、b11〜bmnの分割数は任意であり、2絵素や4絵素以上に分割しても構わない。
また、本実施形態では、第1ソース線駆動回路2aと第2ソース線駆動回路2bの構成要素として、サンプリング回路24とホールド回路25を有している場合を例に挙げて説明を行ったが、本発明の構成はこれに限定されるものではなく、サンプリング回路24を有しているが、ホールド回路25を有していない構成としても構わない。さらに、サンプリング回路24とホールド回路25は、サンプリングコンデンサC11〜C1mとホールドコンデンサC21〜C2mを有するアナログ映像信号用に限定されるものではなく、デジタル映像信号用であっても良い。
本発明は、1つのディスプレイを異なる方向から見ると異なる映像が現れるデュアル・ビュー・ディスプレイ等に好適に用いることができる。
は、本発明に係るデュアル・ビュー・ディスプレイの概略構成図である。 は、ソース線駆動回路2aの第1実施形態を示す回路図である。 は、ソース線駆動回路2aの第2実施形態を示す回路図である。 は、ソース線駆動回路2aの第3実施形態を示す回路図である。
符号の説明
1 表示パネル
2a、2b 第1、第2ソース線駆動回路
3 ゲート線駆動回路
4 光学分離部(スリット)
V1、V2 視聴者
21 シフトレジスタ
22 論理ゲート回路
23 セレクタ
24 サンプリング回路
25 ホールド回路
26、27 スイッチ
OR1〜ORm 論理和回路
S11〜S1m、S21〜S2m アナログスイッチ
B11〜B1m、B21〜B2m バッファ
C11〜C1m サンプリングコンデンサ
C21〜C2m ホールドコンデンサ
11〜amn 第1画素(第1視覚方向用)
11〜bmn 第2画素(第2視覚方向用)
Xa1〜Xam 第1ソース線(第1視覚方向用)
Xb1〜Xbm 第2ソース線(第2視覚方向用)
Y1〜Yn ゲート線
XSC クロック信号
XSP スタートパルス
P1〜Pm サンプリングパルス
SLT 切換信号
VS 映像信号
ND 非表示用信号(黒信号)
OE 出力用パルス

Claims (5)

  1. 第1視覚方向用の映像光を出力する第1画素と第2視覚方向用の映像光を出力する第2画素とから成る表示パネルと、第1画素を駆動する第1駆動回路と、第2画素を駆動する第2駆動回路と、前記表示パネルの前面に配置されて第1、第2画素から出力される映像光を各々第1、第2視覚方向に対応して分離する光学分離部と、を有して成るディスプレイにおいて、
    第1、第2駆動回路の少なくとも一方は、スタートパルスをクロック信号でシフトさせてサンプリングパルスを生成するシフトレジスタと、前記サンプリングパルスに応じて映像信号をサンプリングするサンプリング回路と、切換信号に応じて前記シフトレジスタに対する前記クロック信号の入力可否を制御するスイッチと、を有して成り、前記サンプリング回路の出力信号を用いて第1、第2画素を駆動することを特徴とするディスプレイ。
  2. 第1視覚方向用の映像光を出力する第1画素と第2視覚方向用の映像光を出力する第2画素とから成る表示パネルと、第1画素を駆動する第1駆動回路と、第2画素を駆動する第2駆動回路と、前記表示パネルの前面に配置されて第1、第2画素から出力される映像光を各々第1、第2視覚方向に対応して分離する光学分離部と、を有して成るディスプレイにおいて、
    第1、第2駆動回路の少なくとも一方は、スタートパルスをクロック信号でシフトさせてサンプリングパルスを生成するシフトレジスタと、前記サンプリングパルスに応じて映像信号をサンプリングするサンプリング回路と、切換信号に応じて前記シフトレジスタに対する前記スタートパルスの入力可否を制御するスイッチとを有して成り、前記サンプリング回路の出力信号を用いて第1、第2画素を駆動することを特徴とするディスプレイ。
  3. 第1、第2駆動回路の少なくとも一方は、前記サンプリングパルスと前記切換信号との論理和信号を生成する論理ゲート回路と、前記切換信号に応じて前記映像信号と非表示用信号のいずれか一方を前記サンプリング回路に送出するセレクタと、を有して成り、前記サンプリング回路は、前記論理和信号に応じて前記セレクタの出力信号をサンプリングすることを特徴とする請求項1または請求項2に記載のディスプレイ。
  4. 前記表示パネルは、第1駆動回路の出力信号が供給される第1ソース線と、第2駆動回路の出力信号が供給される第2ソース線と、第1、第2ソース線と交差するゲート線と、ソースが第1、第2ソース線のいずれかに接続され、ゲートが前記ゲート線に接続され、ドレインが絵素電極に接続されたアクティブ素子と、を複数有して成るアクティブマトリクス型であることを特徴とする請求項1〜3のいずれかに記載のディスプレイ。
  5. 第1、第2画素は、各々複数の絵素に分割されており、前記セレクタは、分割された複数の絵素に対応して複数入力される映像信号と非表示用信号のいずれか一方を前記サンプリング回路に送出することを特徴とする請求項1〜4のいずれかに記載のディスプレイ。
JP2004058460A 2004-03-03 2004-03-03 ディスプレイ Expired - Fee Related JP3995660B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2004058460A JP3995660B2 (ja) 2004-03-03 2004-03-03 ディスプレイ
US11/068,391 US20050195150A1 (en) 2004-03-03 2005-03-01 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004058460A JP3995660B2 (ja) 2004-03-03 2004-03-03 ディスプレイ

Publications (2)

Publication Number Publication Date
JP2005249985A true JP2005249985A (ja) 2005-09-15
JP3995660B2 JP3995660B2 (ja) 2007-10-24

Family

ID=35030530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004058460A Expired - Fee Related JP3995660B2 (ja) 2004-03-03 2004-03-03 ディスプレイ

Country Status (1)

Country Link
JP (1) JP3995660B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006049217A1 (ja) * 2004-11-02 2006-05-11 Fujitsu Ten Limited 表示制御装置および表示装置
JP2006154754A (ja) * 2004-11-02 2006-06-15 Fujitsu Ten Ltd 表示制御装置、及び、表示装置
JP2007086231A (ja) * 2005-09-20 2007-04-05 Fujitsu Ten Ltd 表示装置、表示方法及び表示制御装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006049217A1 (ja) * 2004-11-02 2006-05-11 Fujitsu Ten Limited 表示制御装置および表示装置
JP2006154754A (ja) * 2004-11-02 2006-06-15 Fujitsu Ten Ltd 表示制御装置、及び、表示装置
JP2007086231A (ja) * 2005-09-20 2007-04-05 Fujitsu Ten Ltd 表示装置、表示方法及び表示制御装置

Also Published As

Publication number Publication date
JP3995660B2 (ja) 2007-10-24

Similar Documents

Publication Publication Date Title
US8040310B2 (en) Method of driving display apparatus and display apparatus
US20100265222A1 (en) Liquid crystal display device and driving method therefor
US20100231814A1 (en) Liquid crystal display device and its driving method
JP5544680B2 (ja) 電気光学装置及びその駆動方法、並びに電子機器
JP5664017B2 (ja) 電気光学装置および電子機器
KR101813829B1 (ko) 액정패널 및 그 구동방법, 액정디스플레이장치
US20050195150A1 (en) Display panel and display device
WO2011104965A1 (ja) 立体映像表示装置、立体映像表示システム、および立体映像表示装置の駆動方法
JP2016085401A (ja) 電気光学装置、電気光学装置の制御方法および電子機器
US6304242B1 (en) Method and apparatus for displaying image
US9177495B2 (en) Electro-optical device and electronic apparatus
JP3995660B2 (ja) ディスプレイ
US9961331B2 (en) Electro-optic apparatus and electronic apparatus
US9161022B2 (en) Electro-optical device, method of driving electro-optical device, and electronic apparatus
JP5771994B2 (ja) 電気光学装置および電子機器
JP4111925B2 (ja) ディスプレイ
JP5842632B2 (ja) 電気光学装置および電子機器
US9131212B2 (en) Electro-optic apparatus and electronic apparatus
JPS61275825A (ja) 液晶表示装置
JP2013117554A (ja) 電気光学装置および電子機器
JPH1074069A (ja) カラー液晶表示装置
JP3448879B2 (ja) 液晶表示装置及びその駆動方法
JP6102990B2 (ja) 電気光学装置および電子機器
JP5821415B2 (ja) 電気光学装置および電子機器
JP5703768B2 (ja) 電気光学装置および電子機器

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20061211

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070109

A521 Written amendment

Effective date: 20070305

Free format text: JAPANESE INTERMEDIATE CODE: A523

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070731

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070731

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100810

Year of fee payment: 3

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 3

Free format text: PAYMENT UNTIL: 20100810

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20110810

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20110810

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120810

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120810

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20130810

LAPS Cancellation because of no payment of annual fees