JP2005181682A - 全光スイッチおよび方法 - Google Patents
全光スイッチおよび方法 Download PDFInfo
- Publication number
- JP2005181682A JP2005181682A JP2003422463A JP2003422463A JP2005181682A JP 2005181682 A JP2005181682 A JP 2005181682A JP 2003422463 A JP2003422463 A JP 2003422463A JP 2003422463 A JP2003422463 A JP 2003422463A JP 2005181682 A JP2005181682 A JP 2005181682A
- Authority
- JP
- Japan
- Prior art keywords
- optical
- wavelength
- nonlinear
- signal light
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Optical Modulation, Optical Deflection, Nonlinear Optics, Optical Demodulation, Optical Logic Elements (AREA)
Abstract
【解決手段】非線形屈折率変化を示す非線形光学素子をそれぞれ第一のアームおよび第二のアームに配置したマッハ・ツェンダー型光回路を用いた全光スイッチであって、第一の信号光を前記第一のアーム上の一個または複数個の非線形光学素子に入力する手段と、第二の信号光を前記第二のアーム上の一個または複数個の非線形光学素子に入力する手段と、搬送光を入力する手段と、前記第一のアームへの信号光の入力がない場合に、前記第一および第二ののアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第一および第二の手段を有する。
【選択図】 図1
Description
XOR動作を、論理積(AND)動作を行う全光スイッチを組み合わせることにより実現する方法は、例えば、非特許文献1(プースティ他著「オプティカル・コミュニケーションズ」誌(Optical Communications)、第156巻、第22頁〜第26頁、1998年)に記載されている。以下、この方法を従来例1とする。
第一の信号光を前記第一のアーム上の一個または複数個の非線形光学素子に入力する手段と、
第二の信号光を前記第二のアーム上の一個または複数個の非線形光学素子に入力する手段と、
搬送光を入力する手段と、
前記第一のアームへの信号光の入力がない場合に、前記第一のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第一の手段と、
前記第二のアームへの信号光の入力がない場合に、前記第二のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第二の手段を有することを特徴とする。
第一の信号光を前記第一のアーム上の一個または複数個の非線形光学素子に入力する手段と、
第二の信号光を前記第二のアーム上の一個または複数個の非線形光学素子に入力する手段と、
搬送光を入力する手段と、
前記第一のアームへの信号光の入力がない場合に、前記第一のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第一の手段と、
前記第二のアームへの信号光の入力がない場合に、前記第二のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第二の手段を設けることを特徴とする。
12 非線形導波路
13 非線形導波路
14 非線形導波路
15 位相調整器
16 位相調整器
17 位相調整器
18 位相調整器
21 第一の信号光の入力ポート
22 CW光またはクロック光の入力ポート
23 第二の信号光の入力ポート
24 3dBカプラ
25 3dBカプラ
26 出力ポート
31〜50 3dBカプラ
51〜53 全光スイッチ
54〜61 入力ポート
62 出力ポート
63 CW光源
71 光パルス列抽出器
72 光分岐器
73 入力ポート
74 入力ポート
75 XOR型全光スイッチ
76 出力ポート
77 光分岐器
78 光遅延回路
79 同期パルス発生器
80 AND型全光スイッチ
Claims (8)
- 非線形屈折率変化を示す非線形光学素子をそれぞれ第一のアームおよび第二のアームに配置したマッハ・ツェンダー型光回路を用いた全光スイッチであって、
第一の信号光を前記第一のアーム上の一個または複数個の非線形光学素子に入力する手段と、
第二の信号光を前記第二のアーム上の一個または複数個の非線形光学素子に入力する手段と、
搬送光を入力する手段と、
前記第一のアームへの信号光の入力がない場合に、前記第一のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第一の手段と、
前記第二のアームへの信号光の入力がない場合に、前記第二のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第二の手段を有することを特徴とする全光スイッチ。 - 請求項1に記載の全光スイッチにおいて、
第一の手段および第二の手段が、非線形光学素子及びこれに接続される光路長の異なる二つの光路を有する非対称マッハ・ツェンダー型光回路であることを特徴とする全光スイッチ。 - 請求項1に記載の全光スイッチにおいて、
第一の手段および第二の手段が、光路長の異なる二つの光路を有し、その両光路上に非線形光学素子が配置された非対称マッハ・ツェンダー型光回路であることを特徴とする全光スイッチ。 - 請求項1に記載の全光スイッチにおいて、
第一の手段および第二の手段が、非線形光学素子および該非線形光学素子へ時間差をもって信号光を入力させる手段を有する対称マッハ・ツェンダー型光回路であることを特徴とする全光スイッチ。 - 非線形屈折率変化を示す非線形光学素子をそれぞれ第一のアームおよび第二のアームに配置したマッハ・ツェンダー型光回路を用いた全光スイッチ方法において、
第一の信号光を前記第一のアーム上の一個または複数個の非線形光学素子に入力する手段と、
第二の信号光を前記第二のアーム上の一個または複数個の非線形光学素子に入力する手段と、
搬送光を入力する手段と、
前記第一のアームへの信号光の入力がない場合に、前記第一のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第一の手段と、
前記第二のアームへの信号光の入力がない場合に、前記第二のアームを通過する搬送光の光強度を前記マッハ・ツェンダー型光回路の合波部の前でゼロとする第二の手段を設けることを特徴とする全光スイッチ方法。 - 請求項5に記載の全光スイッチ方法において、
第一の手段および第二の手段を、非線形光学素子及びこれに接続される光路長の異なる二つの光路を有する非対称マッハ・ツェンダー型光回路とすることを特徴とする全光スイッチ方法。 - 請求項5に記載の全光スイッチ方法において、
第一の手段および第二の手段を、光路長の異なる二つの光路を有し、その両光路上に非線形光学素子が配置された非対称マッハ・ツェンダー型光回路とすることを特徴とする全光スイッチ方法。 - 請求項5に記載の全光スイッチ方法において、
第一の手段および第二の手段を、非線形光学素子および該非線形光学素子へ時間差をもって信号光を入力させる手段を有する対称マッハ・ツェンダー型光回路とすることを特徴とする全光スイッチ方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003422463A JP4400716B2 (ja) | 2003-12-19 | 2003-12-19 | 全光スイッチおよび方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003422463A JP4400716B2 (ja) | 2003-12-19 | 2003-12-19 | 全光スイッチおよび方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005181682A true JP2005181682A (ja) | 2005-07-07 |
JP4400716B2 JP4400716B2 (ja) | 2010-01-20 |
Family
ID=34783331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003422463A Expired - Fee Related JP4400716B2 (ja) | 2003-12-19 | 2003-12-19 | 全光スイッチおよび方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4400716B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111913330A (zh) * | 2020-08-17 | 2020-11-10 | 中国电子科技集团公司第四十四研究所 | 高消光比光延时调控结构及装置 |
WO2023233669A1 (ja) * | 2022-06-03 | 2023-12-07 | 日本電信電話株式会社 | 光演算装置、及び光演算方法 |
-
2003
- 2003-12-19 JP JP2003422463A patent/JP4400716B2/ja not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111913330A (zh) * | 2020-08-17 | 2020-11-10 | 中国电子科技集团公司第四十四研究所 | 高消光比光延时调控结构及装置 |
WO2023233669A1 (ja) * | 2022-06-03 | 2023-12-07 | 日本電信電話株式会社 | 光演算装置、及び光演算方法 |
Also Published As
Publication number | Publication date |
---|---|
JP4400716B2 (ja) | 2010-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Poustie et al. | All-optical binary half-adder | |
JP4837041B2 (ja) | 全光式方法およびシステム | |
JP4911404B2 (ja) | 光信号処理回路 | |
US6049642A (en) | Nonlinear optical switch | |
Garai | A novel all-optical frequency-encoded method to develop arithmetic and logic unit (ALU) using semiconductor optical amplifiers | |
Hossain et al. | Modelling of silicon micro-ring resonator based all-optical precoder circuit for differential quadrature phase-shift keying | |
JP4444689B2 (ja) | 光通信用光装置 | |
JP4863272B2 (ja) | 光フリップフロップ | |
Lovkesh et al. | Reconfiguration of optical logics gates at 160 Gb/s based on SOA-MZI | |
JP4400716B2 (ja) | 全光スイッチおよび方法 | |
EP1328077B1 (en) | Optical pulse pattern generator | |
JPH10301151A (ja) | 波長変換器 | |
JP3761412B2 (ja) | 多波長光源 | |
JP4442565B2 (ja) | 全光スイッチ | |
US20040125426A1 (en) | Optical logic gates using semiconductor optical amplifiers | |
JP2003337358A (ja) | 光変調・光多重回路 | |
JP3962338B2 (ja) | 光パルスパターン発生器 | |
Dizaji et al. | Reconfigurable time slot interchange based on four-wave mixing and a programmable planar lightwave circuit | |
JP2004061889A (ja) | マッハツェンダー型全光スイッチ | |
McAulay | All-optical logic gates using semiconductor optical amplifiers | |
JP2010256502A (ja) | 波長分離導波路及びそれを用いた波長変換素子 | |
JP2002244171A (ja) | 高速波長変換装置 | |
Liu et al. | All-optical signal processing for optical packet switching networks | |
JP2007094398A (ja) | 光位相変調装置 | |
JP2023021851A (ja) | 光ユニタリ変換器及び光伝送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060206 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061114 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20091007 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4400716 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20091020 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121106 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121106 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131106 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |