JP2005071500A - 不揮発性半導体記憶装置 - Google Patents
不揮発性半導体記憶装置 Download PDFInfo
- Publication number
- JP2005071500A JP2005071500A JP2003301491A JP2003301491A JP2005071500A JP 2005071500 A JP2005071500 A JP 2005071500A JP 2003301491 A JP2003301491 A JP 2003301491A JP 2003301491 A JP2003301491 A JP 2003301491A JP 2005071500 A JP2005071500 A JP 2005071500A
- Authority
- JP
- Japan
- Prior art keywords
- resistance change
- memory cell
- memory cells
- bit line
- field effect
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Semiconductor Memories (AREA)
Abstract
【解決手段】 相変化メモリセルは、カルコゲナイド層100およびヒータ層105を含むメモリセルコンタクト部95と、スイッチングトランジスタ16,18とを含む。メモリセルコンタクト部95は、スイッチングトランジスタ16,18のドレイン領域120と、ビット線BLとの間を電気的に接続する。スイッチングトランジスタ16,18は、メモリセルコンタクト部95の両側に沿って並列に形成され、データ書込時には両方がオンしてデータ書込電流を通過させる。スイッチングトランジスタ全体でのゲート幅をメモリセル寸法の2倍確保することができるので、メモリセルが微細化されても電流駆動能力を確保できる。
【選択図】 図4
Description
図1は、本発明の実施の形態1に従う不揮発性記憶装置として示される相変化メモリ1の構成を説明するブロック図である。
実施の形態2に従う相変化メモリは、実施の形態1に従う相変化メモリと同様の構成を有するが、スイッチングトランジスタへソース電圧を供給する構成が実施の形態1と異なる。したがって、相変化メモリとしての全体構成ならびにデータ書込およびデータ読出動作については実施の形態1で説明したのと同様であるので詳細な説明は繰返さない。以下においては、実施の形態1における図4〜図11に対応する図12〜図23を用いて、実施の形態2に従う相変化メモリセルの構成およびその製造工程を説明する。
Claims (12)
- 複数の抵抗変化型メモリセルと、
前記複数の抵抗変化型メモリセルへデータ書込電流を供給するライトドライバと、
前記ライトドライバと前記複数の抵抗変化型メモリセルとの間を電気的に接続するために、所定方向に延在して配置されたビット線とを備え、
前記複数の抵抗変化型メモリセルの各々は、
前記データ書込電流の供給によって、抵抗がそれぞれ異なる2つの状態の間を遷移可能な抵抗変化素子と、
前記抵抗変化素子と直列に接続されて、前記複数の抵抗変化型メモリセル間で選択的にオンされるスイッチ素子とを含み、
前記スイッチ素子は、半導体基板上に形成された活性領域を用いて作製された第1および第2の電界効果トランジスタを有し、
前記第1および第2の電界効果トランジスタは、前記ビット線と前記活性領域との間を前記抵抗変化素子を介して接続するメモリセルコンタクト部の両側にそれぞれ配置され、
データ書込時において、前記第1および第2の電界効果トランジスタのオンおよびオフは共通に制御される、不揮発性半導体記憶装置。 - 前記第1および第2の電界効果トランジスタのゲート長方向は、前記ビット線に沿った方向であり、
前記前記第1および第2の電界効果トランジスタのゲート幅方向は、前記ビット線と交差する方向である、請求項1記載の不揮発性半導体記憶装置。 - 前記ビット線と交差する方向に延在する第1および第2のワード線をさらに備え、
前記第1および第2の電界効果トランジスタのゲートは、前記第1および第2のワード線とそれぞれ接続されており、
データ読出時に、前記第1および第2のワード線の電圧は、前記第1および第2の電界効果トランジスタの一方がオフ状態を維持するように制御される、請求項1記載の不揮発性半導体記憶装置。 - 前記第1および第2の電界効果トランジスタの各々は、それぞれがドレインおよびソースとして作用する第1および第2の活性層を含み、
同一の前記抵抗変化型メモリセルに対応する前記第1および第2の電界効果トランジスタは、共通の前記第1の活性層を共有し、
前記第2の活性層は、前記複数の抵抗変化型メモリセルのうちの少なくとも一部の間で互いに電気的に接続され、かつ、所定電圧の供給を受ける、請求項1記載の不揮発性半導体記憶装置。 - 前記複数の抵抗変化型メモリセルの各々は、
前記スイッチ素子と直列に接続されて、電流通過に応じて発熱する加熱素子をさらに含み、
前記メモリセルコンタクト部は、前記加熱素子および前記抵抗変化素子を介して、前記ビット線および前記活性領域の間を接続し、
前記第1および第2の電界効果トランジスタのゲート長方向に沿った断面において、前記加熱素子の径は、前記前記第1および第2の電界効果トランジスタのゲートにそれぞれ形成されたサイドウォール間の間隔よりも大きい、請求項1記載の不揮発性半導体記憶装置。 - 行列状に配置された複数の抵抗変化型メモリセルと、
前記複数の抵抗変化型メモリセルへデータ書込電流を供給するライトドライバと、
前記ライトドライバと前記複数の抵抗変化型メモリセルとの間を電気的に接続するために、所定方向に延在して配置されたビット線と、
前記ビット線と交差する方向に延在して配置されたワード線とを備え、
前記複数の抵抗変化型メモリセルの各々は、
前記データ書込電流の供給によって、抵抗がそれぞれ異なる2つの状態の間を遷移可能な抵抗変化素子と、
前記抵抗変化素子と直列に接続されて、前記複数の抵抗変化型メモリセル間で選択的にオンされるスイッチ素子とを含み、
前記スイッチ素子は、半導体基板上に形成された活性領域に形成されて、ゲートが前記ワード線と接続された少なくとも1つの電界効果トランジスタを有し、
前記活性領域は、前記ワード線に沿った方向に隣接する前記抵抗変化型メモリセルの間に形成される帯形状の素子分離膜によって、前記ビット線に沿った方向に連続した帯形状を有するように分離される、不揮発性半導体記憶装置。 - 前記抵抗変化素子を含む積層膜は、前記複数の抵抗変化型メモリセルにわたって全面的に積層される第1の工程と、前記ビット線と交差する方向に沿って帯状に分離される第2の工程と、前記第1の工程によって帯状に分離された後に前記ビット線に沿った方向にさらに分離される第3の工程とを経て、前記複数の抵抗変化型メモリセルの各々に対応するように分離される、請求項6記載の不揮発性半導体記憶装置。
- 前記スイッチ素子は、同一方向に沿ってレイアウトされ、かつ、互いに並列接続された複数の前記電界効果トランジスタを有し、
データ書込時に、前記複数の電界効果トランジスタのオンおよびオフは、共通に制御され、
データ読出時に、前記複数の電界効果トランジスタのうちの一部は、オフ状態を維持する、請求項6記載の不揮発性半導体記憶装置。 - 複数の抵抗変化型メモリセルと、
前記複数の抵抗変化型メモリセルへデータ書込電流を供給するライトドライバと、
前記ライトドライバと前記複数の抵抗変化型メモリセルとの間を電気的に接続するために、所定方向に延在して配置されたビット線とを備え、
前記複数の抵抗変化型メモリセルの各々は、
前記データ書込電流の供給によって、抵抗がそれぞれ異なる2つの状態の間を遷移可能な抵抗変化素子と、
前記抵抗変化素子と直列に接続されて、前記複数の抵抗変化型メモリセル間で選択的にオンされるスイッチ素子とを含み、
前記スイッチ素子は、半導体基板上に形成された活性領域を用いて作製された少なくとも1つの電界効果トランジスタを有し、
各前記電界効果トランジスタは、前記活性領域に形成されてドレインおよびソースとして作用する第1および第2の活性層を含み、
前記第1の活性層は、前記抵抗変化素子を介して前記ビット線と接続され、
前記第2の活性層は、前記第1および第2の活性層以外に設けられた導電性物質によって、前記複数の相変化メモリセルのうちの少なくとも一部の間で互いに電気的に接続され、かつ、所定電圧の供給を受ける、不揮発性半導体記憶装置。 - 前記複数の抵抗変化型メモリセルのうちの前記少なくとも一部の間で、前記第2の活性層は、前記第2の活性層の直上に形成された導電性材料膜によって、互いに電気的に接続される、請求項9記載の不揮発性半導体記憶装置。
- 前記所定電圧を供給する配線と、
前記抵抗変化型メモリセルの各々に対応して設けられ、前記第2の活性層と前記配線とを電気的に接続するコンタクト部とをさらに備える、請求項9記載の不揮発性半導体記憶装置。 - 前記抵抗変化型メモリセルの各々において、前記スイッチ素子は、複数個の前記電界効果トランジスタを含み、
前記複数個の電界効果トランジスタのゲート電極は、前記ビット線と前記活性領域との間を前記抵抗変化素子を介して接続するためのメモリセルコンタクトが前記半導体基板と接触する部位の少なくとも2辺にそれぞれ配置される、請求項9記載の不揮発性半導体記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003301491A JP4350459B2 (ja) | 2003-08-26 | 2003-08-26 | 不揮発性半導体記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003301491A JP4350459B2 (ja) | 2003-08-26 | 2003-08-26 | 不揮発性半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005071500A true JP2005071500A (ja) | 2005-03-17 |
JP4350459B2 JP4350459B2 (ja) | 2009-10-21 |
Family
ID=34406101
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003301491A Expired - Fee Related JP4350459B2 (ja) | 2003-08-26 | 2003-08-26 | 不揮発性半導体記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4350459B2 (ja) |
Cited By (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005117118A1 (ja) * | 2004-05-25 | 2005-12-08 | Renesas Technology Corp. | 半導体装置 |
EP1729355A1 (en) * | 2005-06-03 | 2006-12-06 | STMicroelectronics S.r.l. | Self-aligned process for manufacturing phase change memory cells |
KR100665227B1 (ko) * | 2005-10-18 | 2007-01-09 | 삼성전자주식회사 | 상변화 메모리 장치 및 그 제조 방법 |
JP2007194586A (ja) * | 2006-01-19 | 2007-08-02 | Elpida Memory Inc | 不揮発性メモリ素子及びその製造方法 |
JP2007201081A (ja) * | 2006-01-25 | 2007-08-09 | Elpida Memory Inc | 半導体記憶装置 |
KR100862675B1 (ko) | 2006-03-02 | 2008-10-10 | 키몬다 아게 | 자기-정렬된 처리를 이용하여 제조된 상 변화 메모리 |
US7457150B2 (en) | 2006-05-24 | 2008-11-25 | Kabushiki Kaisha Toshiba | Semiconductor memory |
US7492033B2 (en) | 2005-11-25 | 2009-02-17 | Elpida Memory Inc. | Semiconductor memory device |
JP2009111391A (ja) * | 2007-10-31 | 2009-05-21 | Qimonda Ag | 導電性クラッディング部を有する、ドープされた半導体ラインを含む集積回路 |
US7692979B2 (en) | 2006-11-21 | 2010-04-06 | Elpida Memory, Inc. | Memory readout circuit and phase-change memory device |
US7714314B2 (en) | 2006-07-12 | 2010-05-11 | Renesas Technology Corp. | Semiconductor device and method of manufacturing the same |
KR100968449B1 (ko) | 2008-05-27 | 2010-07-07 | 주식회사 하이닉스반도체 | 고집적 상변화 메모리 장치 및 그 제조방법 |
JP2010218658A (ja) * | 2009-03-18 | 2010-09-30 | Toshiba Corp | 抵抗変化型メモリ装置 |
JP2011204296A (ja) * | 2010-03-24 | 2011-10-13 | Toshiba Corp | 半導体記憶装置 |
JP2012523063A (ja) * | 2009-04-03 | 2012-09-27 | サンディスク スリーディー,エルエルシー | 他の素子からの電流を使用する不揮発性記憶素子のプログラミング |
US8295077B2 (en) | 2008-06-26 | 2012-10-23 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
US8395933B2 (en) | 2010-07-05 | 2013-03-12 | Kabushiki Kaisha Toshiba | Resistance-change semiconductor memory |
CN103093815A (zh) * | 2013-01-10 | 2013-05-08 | 华中科技大学 | 一种多值相变随机存储器的存储单元及操作方法 |
US8681538B2 (en) | 2011-03-25 | 2014-03-25 | Kabushiki Kaisha Toshiba | Semiconductor storage device |
US8854860B2 (en) | 2011-10-28 | 2014-10-07 | Hewlett-Packard Development Company, L.P. | Metal-insulator transition latch |
KR101486426B1 (ko) * | 2009-01-30 | 2015-01-26 | 삼성전자주식회사 | 스택형 로드리스 반도체 메모리 소자 |
JP2015133504A (ja) * | 2015-02-20 | 2015-07-23 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9331700B2 (en) | 2011-10-28 | 2016-05-03 | Hewlett Packard Enterprise Development Lp | Metal-insulator phase transition flip-flop |
US9390773B2 (en) | 2011-06-28 | 2016-07-12 | Hewlett Packard Enterprise Development Lp | Shiftable memory |
US9431074B2 (en) | 2012-03-02 | 2016-08-30 | Hewlett Packard Enterprise Development Lp | Shiftable memory supporting bimodal storage |
US9542307B2 (en) | 2012-03-02 | 2017-01-10 | Hewlett Packard Enterprise Development Lp | Shiftable memory defragmentation |
US9576619B2 (en) | 2011-10-27 | 2017-02-21 | Hewlett Packard Enterprise Development Lp | Shiftable memory supporting atomic operation |
US9589623B2 (en) | 2012-01-30 | 2017-03-07 | Hewlett Packard Enterprise Development Lp | Word shift static random access memory (WS-SRAM) |
US9606746B2 (en) | 2011-10-27 | 2017-03-28 | Hewlett Packard Enterprise Development Lp | Shiftable memory supporting in-memory data structures |
-
2003
- 2003-08-26 JP JP2003301491A patent/JP4350459B2/ja not_active Expired - Fee Related
Cited By (50)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8587995B2 (en) | 2004-05-25 | 2013-11-19 | Renesas Electronics Corporation | Semiconductor device |
US8363464B2 (en) | 2004-05-25 | 2013-01-29 | Renesas Electronics Corporation | Semiconductor device |
US8116128B2 (en) | 2004-05-25 | 2012-02-14 | Renesas Electronics Corporation | Semiconductor device |
JPWO2005117118A1 (ja) * | 2004-05-25 | 2008-04-03 | 株式会社ルネサステクノロジ | 半導体装置 |
JP5007120B2 (ja) * | 2004-05-25 | 2012-08-22 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
WO2005117118A1 (ja) * | 2004-05-25 | 2005-12-08 | Renesas Technology Corp. | 半導体装置 |
US7742330B2 (en) | 2004-05-25 | 2010-06-22 | Renesas Technology Corp. | Semiconductor device |
US8228724B2 (en) | 2004-05-25 | 2012-07-24 | Renesas Electronics Corporation | Semiconductor device |
EP1729355A1 (en) * | 2005-06-03 | 2006-12-06 | STMicroelectronics S.r.l. | Self-aligned process for manufacturing phase change memory cells |
US7422926B2 (en) | 2005-06-03 | 2008-09-09 | Stmicroelectronics S.R.L. | Self-aligned process for manufacturing phase change memory cells |
KR100665227B1 (ko) * | 2005-10-18 | 2007-01-09 | 삼성전자주식회사 | 상변화 메모리 장치 및 그 제조 방법 |
US7492033B2 (en) | 2005-11-25 | 2009-02-17 | Elpida Memory Inc. | Semiconductor memory device |
JP4577694B2 (ja) * | 2006-01-19 | 2010-11-10 | エルピーダメモリ株式会社 | 不揮発性メモリ素子及びその製造方法 |
JP2007194586A (ja) * | 2006-01-19 | 2007-08-02 | Elpida Memory Inc | 不揮発性メモリ素子及びその製造方法 |
US7532508B2 (en) | 2006-01-25 | 2009-05-12 | Elpida Memory, Inc. | Semiconductor memory device having phase change memory cells arranged in a checker manner |
JP2007201081A (ja) * | 2006-01-25 | 2007-08-09 | Elpida Memory Inc | 半導体記憶装置 |
KR100862675B1 (ko) | 2006-03-02 | 2008-10-10 | 키몬다 아게 | 자기-정렬된 처리를 이용하여 제조된 상 변화 메모리 |
US7457150B2 (en) | 2006-05-24 | 2008-11-25 | Kabushiki Kaisha Toshiba | Semiconductor memory |
US8546783B2 (en) | 2006-07-12 | 2013-10-01 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
US7714314B2 (en) | 2006-07-12 | 2010-05-11 | Renesas Technology Corp. | Semiconductor device and method of manufacturing the same |
US7884348B2 (en) | 2006-07-12 | 2011-02-08 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
US8232543B2 (en) | 2006-07-12 | 2012-07-31 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
US7692979B2 (en) | 2006-11-21 | 2010-04-06 | Elpida Memory, Inc. | Memory readout circuit and phase-change memory device |
JP2009111391A (ja) * | 2007-10-31 | 2009-05-21 | Qimonda Ag | 導電性クラッディング部を有する、ドープされた半導体ラインを含む集積回路 |
US8129708B2 (en) | 2008-05-27 | 2012-03-06 | Hynix Semiconductor Inc. | Highly integrated phase change memory device having micro-sized diodes and method for manufacturing the same |
KR100968449B1 (ko) | 2008-05-27 | 2010-07-07 | 주식회사 하이닉스반도체 | 고집적 상변화 메모리 장치 및 그 제조방법 |
US8580636B2 (en) | 2008-05-27 | 2013-11-12 | Hynix Semiconductor Inc. | Highly integrated phase change memory device having micro-sized diodes and method for manufacturing the same |
TWI421868B (zh) * | 2008-06-26 | 2014-01-01 | Toshiba Kk | 半導體記憶裝置 |
US8295077B2 (en) | 2008-06-26 | 2012-10-23 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
KR101486426B1 (ko) * | 2009-01-30 | 2015-01-26 | 삼성전자주식회사 | 스택형 로드리스 반도체 메모리 소자 |
JP2010218658A (ja) * | 2009-03-18 | 2010-09-30 | Toshiba Corp | 抵抗変化型メモリ装置 |
US8228710B2 (en) | 2009-03-18 | 2012-07-24 | Kabushiki Kaisha Toshiba | Resistance change memory device |
JP2012523063A (ja) * | 2009-04-03 | 2012-09-27 | サンディスク スリーディー,エルエルシー | 他の素子からの電流を使用する不揮発性記憶素子のプログラミング |
JP2011204296A (ja) * | 2010-03-24 | 2011-10-13 | Toshiba Corp | 半導体記憶装置 |
US9245607B2 (en) | 2010-07-05 | 2016-01-26 | Kabushiki Kaisha Toshiba | Resistance-change semiconductor memory |
US8395933B2 (en) | 2010-07-05 | 2013-03-12 | Kabushiki Kaisha Toshiba | Resistance-change semiconductor memory |
US9583537B2 (en) | 2010-07-05 | 2017-02-28 | Kabushiki Kaisha Toshiba | Resistance-change semiconductor memory |
US8879310B2 (en) | 2011-03-25 | 2014-11-04 | Kabushiki Kaisha Toshiba | Semiconductor storage device |
US9007821B2 (en) | 2011-03-25 | 2015-04-14 | Kabushiki Kaisha Toshiba | Semiconductor storage device |
US8681538B2 (en) | 2011-03-25 | 2014-03-25 | Kabushiki Kaisha Toshiba | Semiconductor storage device |
US9390773B2 (en) | 2011-06-28 | 2016-07-12 | Hewlett Packard Enterprise Development Lp | Shiftable memory |
US9576619B2 (en) | 2011-10-27 | 2017-02-21 | Hewlett Packard Enterprise Development Lp | Shiftable memory supporting atomic operation |
US9606746B2 (en) | 2011-10-27 | 2017-03-28 | Hewlett Packard Enterprise Development Lp | Shiftable memory supporting in-memory data structures |
US8854860B2 (en) | 2011-10-28 | 2014-10-07 | Hewlett-Packard Development Company, L.P. | Metal-insulator transition latch |
US9331700B2 (en) | 2011-10-28 | 2016-05-03 | Hewlett Packard Enterprise Development Lp | Metal-insulator phase transition flip-flop |
US9589623B2 (en) | 2012-01-30 | 2017-03-07 | Hewlett Packard Enterprise Development Lp | Word shift static random access memory (WS-SRAM) |
US9431074B2 (en) | 2012-03-02 | 2016-08-30 | Hewlett Packard Enterprise Development Lp | Shiftable memory supporting bimodal storage |
US9542307B2 (en) | 2012-03-02 | 2017-01-10 | Hewlett Packard Enterprise Development Lp | Shiftable memory defragmentation |
CN103093815A (zh) * | 2013-01-10 | 2013-05-08 | 华中科技大学 | 一种多值相变随机存储器的存储单元及操作方法 |
JP2015133504A (ja) * | 2015-02-20 | 2015-07-23 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP4350459B2 (ja) | 2009-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4350459B2 (ja) | 不揮発性半導体記憶装置 | |
US9881970B2 (en) | Programmable resistive devices using Finfet structures for selectors | |
US11011577B2 (en) | One-time programmable memory using gate-all-around structures | |
US9767915B2 (en) | One-time programmable device with integrated heat sink | |
US9754679B2 (en) | One-time programmable memory devices using FinFET technology | |
US8830720B2 (en) | Circuit and system of using junction diode as program selector and MOS as read selector for one-time programmable devices | |
US10192615B2 (en) | One-time programmable devices having a semiconductor fin structure with a divided active region | |
US9496033B2 (en) | Method and system of programmable resistive devices with read capability using a low supply voltage | |
US9431127B2 (en) | Circuit and system of using junction diode as program selector for metal fuses for one-time programmable devices | |
US10249379B2 (en) | One-time programmable devices having program selector for electrical fuses with extended area | |
US9711237B2 (en) | Method and structure for reliable electrical fuse programming | |
US9236141B2 (en) | Circuit and system of using junction diode of MOS as program selector for programmable resistive devices | |
US9385162B2 (en) | Programmably reversible resistive device cells using CMOS logic processes | |
US8913415B2 (en) | Circuit and system for using junction diode as program selector for one-time programmable devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060621 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090225 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090310 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090430 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090714 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090722 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120731 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120731 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120731 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120731 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130731 Year of fee payment: 4 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |