JP2004199836A - Control method of nonvolatile memory, and nonvolatile memory - Google Patents

Control method of nonvolatile memory, and nonvolatile memory Download PDF

Info

Publication number
JP2004199836A
JP2004199836A JP2002370277A JP2002370277A JP2004199836A JP 2004199836 A JP2004199836 A JP 2004199836A JP 2002370277 A JP2002370277 A JP 2002370277A JP 2002370277 A JP2002370277 A JP 2002370277A JP 2004199836 A JP2004199836 A JP 2004199836A
Authority
JP
Japan
Prior art keywords
current
read
data
voltage
cells
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002370277A
Other languages
Japanese (ja)
Other versions
JP4067956B2 (en
Inventor
Takaaki Furuyama
孝昭 古山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2002370277A priority Critical patent/JP4067956B2/en
Publication of JP2004199836A publication Critical patent/JP2004199836A/en
Application granted granted Critical
Publication of JP4067956B2 publication Critical patent/JP4067956B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a control method of nonvolatile memory capable of exactly performing read operation without necessitating verification operation. <P>SOLUTION: A memory cell array is provided with a pair of reference cells 10a, 10b for each same control word line CWL to which a plurality of memory cells 10 are connected. Complementary data are written in each reference cell 10a, 10b, and data are each re-written so as to be inverted in the polarity at each erase/write operation of the memory cells 10. Therefore, the written state of each memory cell 10 is exactly reflected on each reference cell 10a, 10b. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

【0001】
【発明の属する技術分野】
本発明は、不揮発性メモリの制御方法及び不揮発性メモリに係り、詳しくは、電気的に消去/書き込みが可能なフラッシュメモリの制御方法に関する。
【0002】
近年、ASIC等の半導体集積回路装置(LSI)において、ロジック混載用のフラッシュメモリが広く使用されている。フラッシュメモリは、電気的に一括消去と書き込みが可能であり、ゲート酸化膜中に埋め込まれたフローティングゲートと呼ばれる電気的に分離された領域に電荷を保持することで、電源を切ってもデータが消えない不揮発性メモリである。このようなフラッシュメモリにおける消去/書き込み時間の短縮が要求されている。
【0003】
【従来の技術】
フラッシュメモリの書き込みは消去(イレース)とプログラムの2つの操作からなる。イレースはメモリセル(セルトランジスタ)の閾値を下げる操作、プログラムは閾値を上げる操作であり、一般には、閾値の低い状態をデータ“1”、逆に、閾値の高い状態をデータ“0”に対応させる。この場合、閾値の低いデータ“1”のセルでは読み出し電流が大きくなり、逆に、閾値の高いデータ“0”のセルでは読み出し電流が小さくなる。
【0004】
従来、このようなフラッシュメモリにおいては、消去動作/書き込み動作後のセルの閾値を、読み出し動作を安定して行うことのできる適切な範囲内に分布させるため、プリプログラムとベリファイと呼ばれる動作が行われる。
【0005】
プリプログラムは、消去(イレース)動作の前に一旦セルをプログラムされた状態にして、消去前のセルの閾値分布を高くそろえる(データ“0”側の閾値にする)動作である。このプリプログラム動作によって、消去後のセルの閾値分布が過剰に広がることが抑止される。
【0006】
ベリファイは、消去/書き込み後のセルの閾値が目標とする範囲内にあるかどうかを判定する動作である(例えば特許文献1,2参照)。具体的には、消去(イレース)後の閾値が過剰消去によって低くなりすぎていないかどうか、あるいは書き込み(プログラム)後の閾値が十分な値に達しているかどうかが判定される。このベリファイ動作によって、NGとなる(目標とする範囲に閾値が達していない)場合には、そのセルに対して再消去/書き込み動作が行われる。
【0007】
再消去/書き込み動作が必要なのは、例えば読み出し対象のセルの閾値と読み出し判定基準となる閾値との差が十分に得られず、読み出し動作を正しく行うことができなくなってしまうからである。
【0008】
しかしながら、上記のようなプリプログラム動作やベリファイ動作及びそれに続く再消去/書き込み動作の実施は、全体として消去/書き込み動作が完了するまでの時間(総時間)を長くするという問題を有していた。
【0009】
また、近年では、不揮発性メモリの信頼性向上などの理由から、プリプログラム動作やベリファイ動作を制御する論理回路(ステートマシン)はますます複雑化(高機能化)され、回路面積(ゲート数)も増大してきている。
【0010】
このため、それらのレイアウト面積がダイサイズに占める割合が大きくなっており、ダイサイズを増大させる要因となっている。こうした問題は、小容量メモリ用途を対象とする不揮発性メモリの場合には特に顕著になる。
【0011】
そこで、従来では、ベリファイ動作をメモリセルアレイ内の一部のメモリセルに対してのみ行なうことによって、ベリファイ動作を簡略化する構成が提案されている(例えば特許文献3参照)。
【0012】
また、その他の従来例として、データ“0”とデータ“1”の互いに相補なデータが書き込まれた2つの基準セルを備え、各基準セルの読み出し電流を加重平均して生成した読み出し基準電流に基づいてデータ判定することで、ベリファイ動作を省略可能とした構成が提案されている(例えば特許文献4参照)。
【0013】
また、このような2つの基準セルを備える他の構成として、各基準セルの読み出し電流の中間値とするべく生成した読み出し基準電流に基づいてデータ判定することで、ベリファイ動作を省略可能とした構成も提案されている(例えば特許文献5,6参照)。
【0014】
【特許文献1】
特開平5−36288号公報
【特許文献2】
特開平5−54683号公報
【特許文献3】
特開平8−180696号公報
【特許文献4】
特開平8−190797号公報
【特許文献5】
特開平8−274282号公報
【特許文献6】
特開平10−208476号公報
【0015】
【発明が解決しようとする課題】
ところで、上記のような各文献3〜6に示す構成では、データ“0”とデータ“1”とが書き込まれる各基準セルがあらかじめ決められている(固定されている)。このため、回路面積縮小等の理由によりプリプログラム機能やベリファイ機能のための回路を削減し、両者とも行わないとした場合には、データ“0”の基準セルにはデータ“0”が繰り返し書き込まれ、データ“1”の基準セルにはデータ“1”が繰り返し書き込まれることになる。
【0016】
その結果、データ“0”の基準セルは書き込み毎に閾値が徐々に高くなり、データ“1”の基準セルは書き込み毎に閾値が徐々に低くなるため、メモリセルの読み出し時に基準となるべき各基準セルに書き込み状態(セルの劣化、温度、プロセス条件等)が正しく反映されなくなるという問題があった。
【0017】
このため、書き込み状態が適切に反映された読み出し基準電流を各基準セルから生成することができず、メモリセルのデータ判定を正確に行うことができなかった。したがって、従来の構成では、読み出しの正確性を確保するために、消去動作/書き込み動作にベリファイ機能がやはり不可欠であり、同機能を搭載しない不揮発性メモリには適用することができなかった。
【0018】
本発明は上記問題点を解決するためになされたものであって、その目的はベリファイ動作を不要としながら読み出し動作を正確に行うことのできる不揮発性メモリの制御方法及び不揮発性メモリを提供することにある。
【0019】
【課題を解決するための手段】
上記目的を達成するため、請求項1に記載の発明によれば、前記複数のメモリセルと同一のワード線に接続される一対の基準セルには、該複数のメモリセルの消去動作毎もしくは書き込み動作毎に、前記一対の基準セルに現在書き込まれているデータとそれぞれ逆の極性となるように、互いに相補なデータが反転して書き込まれる。そして、前記複数のメモリセルの読み出し動作毎に、前記一対の基準セルから読み出される各読み出し電流の略中間値となるように読み出し基準電流が生成される。従って、消去/書き込み動作毎に各基準セルの閾値が一方向のみにシフトすることは防止され、各基準セルにメモリセルの書き込み状態を正確に反映させることができる。よって、ベリファイ動作を不要としながら、読み出し動作の正確性を十分に確保することが可能である。
【0020】
請求項2に記載の発明によれば、前記読み出し基準電流は、データ“0”の基準セルから読み出される第1基準電流と、データ“1”の基準セルから読み出される第2基準電流を定数j(但し0<j<1)倍した電流との合算電流として生成される。従って、定数jの値を設定することで、第1及び第2基準電流の略中間値となる読み出し基準電流を生成することができる。
【0021】
請求項3に記載の発明によれば、前記一対の基準セルの書き込み動作に先立って該一対の基準セルに現在書き込まれているデータを読み出し、各データの極性を判定した判定結果に基づいて前記一対の基準セルに書き込むべきデータを生成するようにした。従って、前記一対の基準セルには、その書き込み動作毎にデータが反転して書き込まれる。
【0022】
請求項4に記載の発明によれば、前記読み出し基準電流の生成に先立って、前記一対の基準セルから読み出される各読み出し電流の比率が予め定めた目標値となるように、該一対の基準セルに接続されるワード線に印加する電圧もしくは前記一対の基準セルに接続されるソース線に印加する電圧を調整するようにした。従って、一対の基準セルの閾値の分布(閾値が高く分布する/閾値が低く分布する)によらず、前記各読み出し電流の比率を大きくしながら、安定した読み出し動作が可能となる。
【0023】
請求項5に記載の発明によれば、前記一対の基準セルの閾値が低い場合には、前記ソース線に印加する電圧を上昇させることで、各基準セルの読み出し電流を減少させて目標とする比率に近づけることができる。
【0024】
請求項6に記載の発明によれば、前記一対の基準セルの閾値が高い場合には、前記ワード線に印加する電圧を上昇させることで、各基準セルの読み出し電流を増加させて目標とする比率に近づけることができる。
【0025】
請求項7に記載の発明によれば、基準セル読出回路は、複数のメモリセルの消去動作毎もしくは書き込み動作毎に、一対の基準セルのデータを読み出し、各データの極性を判定して極性信号を出力する。基準セル書込データ発生回路は、前記極性信号に基づいて、前記一対の基準セルに現在書き込まれているデータとそれぞれ逆の極性となるように、該一対の基準セルに書き込むべき互いに相補なデータを生成する。そして、ソース電圧供給回路は、前記基準セル書込データ発生回路から出力されるデータに応じたソース電圧を供給する。
【0026】
請求項8に記載の発明によれば、読出基準電流発生回路は、第1及び第2の電流電圧変換部を備えている。第1の電流電圧変換部は、データ“0”の基準セルから読み出される第1基準電流に応じた第1基準信号を生成し、第2の電流電圧変換部は、データ“1”の基準セルから読み出される第2基準電流に応じた第2基準信号を生成する。そして、センスアンプは、前記第1及び第2基準信号に基づいて前記第1及び第2基準電流の略中間値となるように読み出し基準電流を生成し、該読み出し基準電流と前記メモリセルから読み出される読み出し電流とを比較することによって前記メモリセルのデータ判定を行う。
【0027】
請求項9に記載の発明によれば、前記読出基準電流発生回路は、読み出し動作時に前記ワード線に読み出し電圧を供給するための読み出し電圧生成部を備え、該読み出し電圧生成部は、前記第1基準信号に基づいて前記第1基準電流を所定倍数した第1制御電流を生成する第1の電圧電流変換部と、前記第2基準信号に基づいて前記第2基準電流を所定倍数した第2制御電流を生成する第2の電圧電流変換部とを含む。そして、読み出し電圧生成部は、前記第1基準電流と前記第2基準電流との比率が予め定めた目標値となるように、前記第1制御電流と前記第2制御電流との電流差に基づいて読み出し電圧を生成する。
【0028】
請求項10に記載の発明によれば、前記読出基準電流発生回路は、読み出し動作時に前記ソース線に供給するソース供給電源を供給するためのソース電圧生成部を備え、該ソース電圧生成部は、前記第1基準信号に基づいて基準制御電流を生成する電圧電流変換部を含む。そして、ソース電圧生成部は、前記第1基準電流と前記第2基準電流との比率が予め定めた目標値となるように、前記第1基準電流と前記基準制御電流との電流差に基づいてソース供給電源を生成する。
【0029】
【発明の実施の形態】
(第一実施形態)
以下、本発明を具体化した第一実施形態を図1〜図21に従って説明する。
【0030】
図1は、第一実施形態の不揮発性メモリセルを示す説明図である。
不揮発性メモリセル10は、本実施形態では単層ポリシリコン構造のフラッシュメモリセルであって、メモリトランジスタ11、セレクトトランジスタ12及びMOS容量13の3素子から構成されている。
【0031】
図1(a)〜(c)に示すように、メモリトランジスタ11は、例えばP型基板14にフローティングゲート15をゲートとするNMOSトランジスタで構成され、そのソースはソース線SLに接続されている。
【0032】
セレクトトランジスタ12は、基板14にセレクトゲート16をゲートとするNMOSトランジスタ(図1(b),(c)では図示せず)で構成され、そのソースはビット線BLに接続され、セレクトゲート16は選択ワード線SWL に接続されている。前記メモリトランジスタ11とセレクトトランジスタ12のドレインは互いに接続されている。
【0033】
MOS容量13は、基板14にコントロールゲート17としてのN型拡散層を形成し、該コントロールゲート17の上に絶縁層を隔てて前記フローティングゲート15を形成することで構成される。コントロールゲート17は、基板14のトリプルウェル内(図中、Nウェル18に形成されるPウェル19内)に形成されている。コントロールゲート17は、コントロールワード線CWL に接続されている。因みに、本実施形態の単層ポリシリコン構造のメモリセル10において、単にワード線という場合には、コントロールワード線CWL のことを意味する。
【0034】
このようなメモリセル10において、本実施形態では、フローティングゲート15に電子が蓄積される状態(閾値の高い状態)をデータ“0”、逆に、フローティングゲート15に電子が蓄積されない状態(閾値の低い状態)をデータ“1”に対応させて書き込みを行う場合を想定する。
【0035】
メモリセル10への書き込みは消去(イレース)とプログラムの2つの操作からなる。
イレースは、フローティングゲート15から電子を引き抜いて、メモリセル10(メモリトランジスタ11)の閾値を低くする操作である。換言すれば、イレースは、データ“0”からデータ“1”にメモリセル10のデータを書き換える操作である。
【0036】
図1(b)に示すように、イレースは、メモリトランジスタ11のソースに第1ソース電圧としての高電圧(例えば6.0V)を印加し、コントロールゲート17に第1制御電圧としての負電圧(例えば−9.3V)を印加して行う。ここで、Pウェル19はコントロールゲート17と同電位(例えば−9.3V)、Nウェル18は例えば6.0Vに設定される。
【0037】
この場合、フローティングゲート15の電位は容量結合によっておよそ−8.2Vまで引き下げられ、ソース−フローティングゲート15間におよそ14.2Vの高電圧が印加される。その結果、FNトンネル電流(図に矢印で示す)が流れてフローティングゲート15から電子が引き抜かれ、メモリセル10(メモリトランジスタ11)の閾値が低下する。従って、メモリセル10は、データ“0”からデータ“1”に書き換えられる。
【0038】
一方、プログラムは、フローティングゲート15に電子を注入して、メモリセル10(メモリトランジスタ11)の閾値を高くする操作である。換言すれば、プログラムは、データ“1”からデータ“0”にメモリセル10のデータを書き換える操作である。
【0039】
図1(c)に示すように、プログラムは、メモリトランジスタ11のソースに第2ソース電圧としての接地電圧(0.0V)を印加し、コントロールゲート17に第2制御電圧としての高電圧(例えば9.5V)を印加して行う。ここで、Pウェル19は接地電圧(0.0V)、Nウェル18は例えば6.0Vに設定される。
【0040】
この場合、フローティングゲート15の電位は容量結合によっておよそ11.3Vまで引き上げられ、ソース−フローティングゲート15間におよそ11.3Vの高電圧が印加される。その結果、FNトンネル電流(図に矢印で示す)が流れてフローティングゲート15に電子が注入され、メモリセル10(メモリトランジスタ11)の閾値が高くなる。従って、メモリセル10は、データ“1”からデータ“0”に書き換えられる。
【0041】
尚、本実施形態では単層ポリシリコン構造のメモリセル10に具体化したが、2層ポリシリコン構造(ゲート酸化膜中にフローティングゲートを電気的に分離して埋め込み、フローティングゲートとコントロールゲートとを積み上げた構造;スタック型ともいう)のメモリセルに具体化してもよい。
【0042】
単層構造のメモリセル10は2層構造(スタック型)のメモリセルに比べてセル面積は大きくなるが、ポリシリコン1層化にともなうプロセス工程の削減を図ることができる。従って、小容量メモリ用途を対象とし、ダイサイズに対するメモリセルの占める割合が小さい場合には好適な構造である。
【0043】
次に、本実施形態のメモリセル10の書き込み方法の原理を説明する。
図2に示すように、メモリセルアレイ20は複数のメモリセル10をアレイ状に配置して形成される。
【0044】
各メモリセル10のソースは、列単位のセル毎に分離され、それぞれソース線SL(図においてSL0〜SL3)に接続されている。各メモリセル10のコントロールゲート17は、行単位のセル毎にそれぞれ共通のコントロールワード線CWL (図においてCWL0,CWL1)に接続されている。尚、同図では、セレクトトランジスタ12は省略している。
【0045】
このようなメモリセルアレイ20において、メモリセル10への書き込み(イレース/プログラム)は、選択された何れか1つのコントロールワード線CWL に接続される行単位のメモリセル10に対して一括して行われる。
【0046】
その原理を説明すると、書き込み時に、ソース線SL0〜SL3には、各メモリセル10の書き込みデータ(“1”又は“0”)にそれぞれ対応する電圧が供給される。ここでは、ソース線SL1,SL3にデータ“1”に対応する高電圧(例えば6.0V)の第1ソース電圧が供給され、ソース線SL0,SL2にデータ“0”に対応する接地電圧(0.0V)の第2ソース電圧が供給される場合を想定する。
【0047】
この状態で、先ず、選択された何れか1つのコントロールワード線CWL (ここでは例えばCWL0)に負電圧(例えば−9.3V)の第1制御電圧が供給される。すると、書き込みデータ“1”に対応する第1ソース電圧がソースに印加されているメモリセル10は、トンネル電流が流れてフローティングゲート15から電子が引き抜かれ、イレースされる(図1(b)参照)。すなわち、書き込みデータ“0”に対応する第2ソース電圧がソースに印加されているメモリセル10はイレースされない。
【0048】
次に、前記ソース線SL0〜SL3に供給されている各電圧をそれぞれ維持したまま、前記コントロールワード線CWL0に高電圧(例えば9.3V)の第2制御電圧が供給される。
【0049】
すると、書き込みデータ“0”に対応する第2ソース電圧がソースに印加されているメモリセル10は、トンネル電流が流れてフローティングゲート15に電子が注入され、プログラムされる(図1(c)参照)。すなわち、書き込みデータ“1”に対応する第1ソース電圧がソースに印加されているメモリセル10はプログラムされない。
【0050】
従って、このような方法では、書き込みデータ(“1”又は“0”)に応じてあらかじめ各ソース線SL0〜SL3に供給される電圧に基づいて、同一のコントロールワード線CWL0に接続される全てのメモリセル10に一括で書き込み(イレース/プログラム)が行われる。
【0051】
以下、本実施形態の不揮発性メモリの構成について詳述する。
図3は、フラッシュメモリ(不揮発性メモリ)の概略構成を示すブロック図であり、図4は、その詳細な構成を示すブロック図である。尚、図4では、1つのコントロールワード線CWL に接続される一部のメモリセル10について示す。
【0052】
フラッシュメモリ30は、前記メモリセルアレイ20,第1〜第3の電圧発生回路31〜33、アドレス制御回路34、Xデコーダ35、Yデコーダ36、ライトドライバ37、リファレンス制御回路38、Yパスゲート39、リードアンプ40及びリード/ライト制御回路41を含む。
【0053】
メモリセルアレイ20には、前述した複数のメモリセル10がアレイ状に配置されるとともに、行単位のセル毎にそれぞれ一対の基準セル10a,10b(図4参照)が配置される。基準セル10a,10bは、メモリセル10の読み出し時に、その読み出しデータの判定のための基準となる電流を生成するためのセルである。
【0054】
第1の電圧発生回路31は負電圧発生回路であって、前記コントロールワード線CWL に供給する第1制御電圧としての負電圧(本実施形態では例えば−9.3V)を生成してXデコーダ35に供給する。
【0055】
第2の電圧発生回路32は高電圧発生回路であって、前記コントロールワード線CWL に供給する第2制御電圧としての高電圧(本実施形態では例えば9.5V)を生成してXデコーダ35に供給する。
【0056】
第3の電圧発生回路33は高電圧発生回路であって、前記ソース線SLに供給する第1ソース電圧としての高電圧(本実施形態では例えば6.0V)を生成してライトドライバ37に供給する。
【0057】
前記第1〜第3の電圧発生回路31〜33は、オシレータ42によって駆動され、基準電圧発生回路43から供給される基準電圧に基づいて前記各電圧を発生させる。
【0058】
アドレス制御回路34には、アドレスバッファ34aとアドレスカウンタ34bとが備えられる。
アドレスバッファ34aは、外部から供給される書き込みアドレスWD-ADDR をバイト単位[0:7] で取り込み、Xデコーダ35及びYデコーダ36にそれぞれ出力する。
【0059】
詳述すると、アドレスバッファ34aは、書き込み時にコントロールワード線CWL の選択に使用される書き込みアドレスWD-ADDR の上位5ビットをロウアドレスとしてXデコーダ35に出力する。Xデコーダ35は、それをデコードして複数のコントロールワード線CWL のうち何れか1つを選択する。
【0060】
また、アドレスバッファ34aは、書き込み時にソース線SLの選択に使用される書き込みアドレスWD-ADDR の下位3ビットをコラムアドレスとしてYデコーダ36に出力する。Yデコーダ36は、それをデコードして後述するライトドライバ37内の対応するソース電圧供給回路44,45a,45b(図4参照)にて書き込みデータを取り込み、ソース電圧を設定するためのデコード信号を生成する。
【0061】
アドレスカウンタ34bは、8ビットの読み出しデータR-MDATA[0:7]に対応するメモリセル10を1ビット毎に選択するための3ビットの内部アドレスを発生させる。従って、Yデコーダ36は、アドレスカウンタ34bから出力されるアドレスに基づいて、読み出し対象のメモリセル10を順次選択し、リードアンプ40で読み出される各1ビットの読み出しデータを図示しない読み出しデータ用ラッチ(8ビット)に順次ラッチさせる。
【0062】
リファレンス制御回路38には、基準セル読出回路46、基準セル書込データ発生回路47及び基準セル用Yデコーダ48が備えられている。
基準セル読出回路46は、2つの基準セル10a,10bにそれぞれ書き込まれているデータを、それらに接続されているビット線BLref(0),BLref(1)を介して読み出し、各データの極性を判定する。
【0063】
詳述すると、メモリセル10の書き込み時、基準セル10a,10bには、互いに反転した極性となるようにデータ“0”とデータ“1”がそれぞれ書き込まれる。基準セル読出回路46は、メモリセル10の書き込みに先立って、各基準セル10a,10bからそれぞれ読み出したデータをラッチして、どちらにデータ“1”が書き込まれているかを判定し、その極性を示す極性信号REF-REV を出力する。
【0064】
基準セル書込データ発生回路47は、前記基準セル読出回路46からの極性信号REF-REV に基づいて、現在書き込まれているデータとはそれぞれ逆の極性で各基準セル10a,10bに書き込みが行われるように、基準セル用書き込みデータWDBref(0),WDBref(1)を生成する。
【0065】
従って、基準セル10a,10bには、メモリセル10の書き込み毎に、現在のデータと逆の極性になるようにデータが書き込まれる。書き込み毎にデータを反転させるのは、基準電流を生成するための各基準セル10a,10bの閾値の分布を所定の範囲内におさめることが望ましいからである。
【0066】
基準セル用Yデコーダ48は、前記基準セル読出回路46からの極性信号REF-REV に基づいて、基準セル10a,10bに現在書き込まれているデータ(“1”又は“0”)に応じたデコード信号YD0ref(0),YD0ref(1)を生成する。
【0067】
ライトドライバ37には、列方向のセル(メモリセル10,基準セル10a,10b)毎に、それらに接続されるソース線SLにそれぞれ対応してソース電圧供給回路44,45a,45bが備えられている。尚、各ソース電圧供給回路44,45a,45bはそれぞれ同様に構成されている。
【0068】
詳述すると、ソース電圧供給回路44は、メモリセル10に接続されるソース線SLにそれぞれ対応して設けられ、外部からバイト単位[0:7] で供給される書込データW-MDATA を、前記Yデコーダ36によるアドレスのデコード結果に基づいて取り込む。そして、取り込んだデータ(“0”又は“1”)に対応する第1又は第2ソース電圧をソース線SLに供給する。
【0069】
ソース電圧供給回路45a,45bは、基準セル10a,10bに接続されるソース線SLにそれぞれ対応して設けられ、前記基準セル書き込みデータ発生回路47から供給される基準セル用書き込みデータWDBref(0),WDBref(1)(互いに逆の極性を持つデータ)を取り込む。そして、それぞれ取り込んだデータ(“0”又は“1”)に対応する第1又は第2ソース電圧を各ソース線SLに供給する。
【0070】
Yパスゲート39には、Y選択ゲート49と基準セル用Y選択ゲート50とが備えられている。
Y選択ゲート49は、読み出し時に、複数のビット線BLのうち何れか1つのビット線BLx を選択し、該ビット線BLx を介してメモリセル10から読み出される読み出し信号RDB を出力する。
【0071】
基準セル用Y選択ゲート50は、前記基準セル用Yデコーダ48からのデコード信号YD0ref(0),YD0ref(1)に基づいて、各ビット線BLref(0),BLref(1)をデコードし、データ“0”の基準セルからの読み出し信号RDBref(0) とデータ“1”の基準セルからの読み出し信号RDBref(1) とを出力する。
【0072】
リードアンプ40には、読出基準電流発生回路51とセンスアンプ52とが備えられている。
読出基準電流発生回路51は、前記基準セル用Y選択ゲート50から出力される読み出し信号RDBref(0),RDBref(1)を入力し、データ“0”の基準セルの読み出し電流(第1基準電流)である第1基準信号SAref0と、データ“1”の基準セルの読み出し電流(第2基準電流)である第2基準信号SAref とを生成する。
【0073】
センスアンプ52は、前記第1及び第2基準信号SAref0,SAref に基づいて生成した読み出し基準電流と、前記Y選択ゲート49から出力される読み出し信号RDB に基づいて生成した読み出し電流とを比較する。そして、その比較結果に基づいてメモリセル10のデータが“1”か“0”かを判定し、読み出しデータRDATABを出力する。
【0074】
Xデコーダ35には、ワード線印加電圧選択回路53とワード線ドライバ54とが備えられている。
ワード線印加電圧選択回路53は、コントロールワード線CWL に供給する印加電圧VCWLを選択して出力する。具体的には、イレース時に、前記第1の電圧発生回路31から供給される負電圧の第1制御電圧を選択し、読み出し時に、前記読出基準電流発生回路51から供給される読み出し電圧VCWL-RD を選択してワード線ドライバ54に出力する。
【0075】
ワード線ドライバ54は、書き込み時に、前記Yデコーダ36による書き込みアドレスWD-ADDR のデコード結果に基づいて、何れか1つのコントロールワード線CWL を選択する。そして、イレース時には負電圧の第1制御電圧を供給し、プログラム時には第2の電圧発生回路32により生成される高電圧の第2制御電圧を供給し、読み出し時には読み出し電圧VCWL-RD を供給する。
【0076】
また、ワード線ドライバ54は、読み出し時には、図示しない読み出しアドレスのデコード結果に基づいて、読み出し対象のメモリセル10に接続されている何れか1つの選択ワード線SWL と、データ判定のための基準セル10a,10bに接続されている何れか1つの基準セル用選択ワード線SWLrefを選択する。
【0077】
上記のようなメモリセル10及び基準セル10a,10bに対する書き込み/読み出しは、リード/ライト制御回路41によって制御される。
詳述すると、書き込み時に、リード/ライト制御回路41は、ライトモード信号WRITE-MODEに応答して書き込み動作に移行し、データ転送信号WRITE-MDATA に応答して前記書き込みデータW-MDATA の取り込みを開始する。
【0078】
そして、書き込み対象のメモリセル10のデータを全て取り込んだ後、ライトスタート信号WRITE-START に応答して同一のコントロールワード線CWL に接続されるメモリセル10に対して一括で書き込みを開始する。
【0079】
一方、読み出し時に、リード/ライト制御回路41は、リードリクエスト信号RD-REQに応答して読み出しを開始する。そして、読み出し対象のメモリセル10から読み出された読み出しデータR-MDATA がリードアンプ40からバイト単位[0:7] で出力される。
【0080】
以下、各回路の詳細を説明する。
図5は、メモリセル10の回路図である。上述した図1と同様な構成部分については説明を省略する。尚、基準セル10a,10bは、メモリセル10と同様に構成されている。
【0081】
メモリセル10(メモリトランジスタ11)のソースには、書き込み時/読み出し時にそれぞれ対応するソース電圧ARVSS がソース線SLを介してソース電圧供給回路44から供給される。
【0082】
フローティングゲート電位FGは、メモリセル10に書き込まれているデータに応じて、データ“1”の時は3.0V付近、データ“0”の時は0.0V付近に設定される。Nウェル電位VNW は書き込み時に例えば6.0Vに設定される。Pウェル電位VPW はイレース時/プログラム時に応じて、イレース時にはコントロールゲートと同電位、プログラム時には接地電位に設定される。
【0083】
図6は、メモリセルアレイ20の一構成例を示す回路図である。
上記したように、メモリセルアレイ20は、メモリトランジスタ11、セレクトトランジスタ12及びMOS容量13からなる複数のメモリセル10をアレイ配置して構成される。
【0084】
本実施形態では、列方向に沿って隣り合う2つのメモリセル10(図においてCe0a,Ce0b,Ce1a,Ce1b,Ce2a,Ce2b )間でビット線BL(図においてBL0,BL1,BL2 )が互いに共有されている。
【0085】
また、各メモリセル10は、列単位毎にソース線SL(図においてSL0a〜SL2a,SL0b〜SL2b)がそれぞれ分離されているとともに、行単位毎に同一のコントロールワード線CWL (図においてCWL0〜CWL2)に接続されている。
【0086】
また、行単位毎の各メモリセル10において、前記ビット線BLを互いに共有する各2つのセルのうち、それぞれ一方のセル(図においてCe0a,Ce1a,Ce2a側のセル)は、第1選択ワード線としての同一の選択ワード線SWL (図においてSWL0a〜SWL2a)に接続されている。そして、それぞれ他方のセル(図においてCe0b,Ce1b,Ce2b側のセル)は、第2選択ワード線としての同一の選択ワード線SWL (図においてSWL0b〜SWL2b)に接続されている。
【0087】
ここで、各コントロールワード線CWL0〜CWL2上のメモリセル10に接続される第1及び第2選択ワード線(Ce0a,Ce0b,Ce1a,Ce1b,Ce2a,Ce2b )は、読み出し時にそれらのうち何れか一方が選択(活性化)されるようになっている。
【0088】
従って、それぞれビット線BL0,BL1,BL2 を互いに共有する各2つのメモリセル10においては、それらのうち何れか一方のセルのセレクトトランジスタ12のみがオンされてデータが読み出され、他方のセル(非選択セル)はセレクトトランジスタ12がオフされて読み出し電流が流れないようになっている。
【0089】
尚、図6では省略しているが、上記したように、メモリセルアレイ20には、各コントロールワード線CWL (CWL0〜CWL2)毎に互いに相補なデータが書き込まれる一対の基準セル10a,10bが設けられ、各基準セル10a,10bはそれぞれ同一の選択ワード線SWLref(図4参照)に接続されている。
【0090】
図7は、ソース電圧供給回路44の一構成例を示す回路図である。尚、基準セル10a,10bに対応して設けられるソース電圧供給回路45a,45bも同様に構成されている。
【0091】
ソース電圧供給回路44は、ラッチ回路44aを含み、前記書き込みアドレスWD-ADDR をデコードしたYデコーダ36からのデコード信号YTi に基づいて外部から供給される書き込みデータW-MDATA を反転したデータWDBjを取り込み、ラッチ回路44aにラッチする。
【0092】
ラッチ回路44aの出力信号は、トランジスタTp1(PMOSトランジスタ)とトランジスタTn1(NMOSトランジスタ)のゲートに入力される。トランジスタTp1のソースは電源VSに接続され、トランジスタTn1のソースはソース供給電源ARGND (本実施形態では接地電圧)に接続される。
【0093】
トランジスタTp1,Tn1の間にはトランジスタTp2(PMOSトランジスタ)が直列に介在され、該トランジスタTp2のゲートには基準電圧ARVREFが入力される。そして、トランジスタTp2,Tn1の接続点からソース電圧ARVSS が出力されるようになっている。
【0094】
電源VSは、ラッチ回路44aによるデータWDBjの取り込み時に例えば3.0Vに設定され、書き込み時(データWDBjのラッチ後)には前記第3の電圧発生回路33により生成される高電圧(例えば6.0V)の第1ソース電圧に設定される。トランジスタTp2は、基準電圧ARVREFに基づいて、書き込み時にメモリセル10に流れる電流量を制御する。
【0095】
この構成では、ソース電圧供給回路44は、ラッチ回路44aに取り込まれるデータWDBj(反転信号)に対応したソース電圧ARVSS を供給する。すなわち、取り込んだデータWDBjがデータ“0”の場合には高電圧の第1ソース電圧(図において電源VS)を供給し、逆に、データ“1”の場合には接地電圧の第2ソース電圧(図においてソース供給電源ARGND )を供給する。
【0096】
図8は、基準セル読出回路46の一構成例を示す回路図であり、図9は、その動作波形図である。
基準セル読出回路46は、ラッチ回路46aとデータ出力回路46b,46cとを含む。
【0097】
ラッチ回路46aの一方のノードaは、トランジスタTn2(NMOSトランジスタ)を介してビット線BLref(0)に接続されるとともにデータ出力回路46bと接続されている。また、ラッチ回路46aの他方のノードbは、トランジスタTn3(NMOSトランジスタ)を介してビット線BLref(1)に接続されるとともにデータ出力回路46cと接続されている。
【0098】
各トランジスタTn2,Tn3は、それぞれ閾値の低いトランジスタで構成され、それらのゲートには基準セル10a,10bの読み出し時にバイアス信号NBIAS が供給される。(以下、同様な閾値が設定されるトランジスタについては、図面において同様に示す)。
【0099】
ラッチ回路46aには電源VC-CAM及びソース供給電源ARGND が供給され、このラッチ回路46aは、読み出し時にラッチ信号LATCH に基づいてノードa,bの電位、すなわち各基準セル10a,10bから読み出される互いに相補な読み出しデータをラッチする。
【0100】
その読み出し動作について詳述すると、基準セル読出回路46は、図9に示すように、まずラッチ回路46aのラッチ状態をラッチ信号LATCH に従って解除する。次いで、基準セル10a,10bに接続されている選択ワード線SWLref(図4参照)が選択される(アクティブになる)と同時に制御信号RDcam に基づいてデータ出力回路46b,46cを非活性にする。
【0101】
次に、トランジスタTn2,Tn3の互いのドレインを短絡するショート信号SRT に基づいてノードa,bをイコライズ(等電位にする)した後、それを解除することで、各基準セル10a,10bの読み出しデータを増幅する。すなわち、ノードa,b間には、各ビット線BLref(0),BLref(1)に流れる基準セル10a,10bの読み出し電流によって次第に電位差が生じることとなる。
【0102】
その後、ラッチ信号LATCH によってラッチ回路46aにラッチした各基準セル10a,10bの読み出しデータを、制御信号RDcam に基づいてそれぞれ判定信号DB-CAM(極性信号REF-REV ),D-CAM としてデータ出力回路46b,46cから出力する。
【0103】
この基準セル読出回路46は、メモリセル10の書き込みが行われる際には、それに先立って各基準セル10a,10bのデータを読み出す。これは、上記したように、メモリセル10の書き込み毎に各基準セル10a,10bのデータをそれぞれ反転して書き込むためである。
【0104】
図10は、基準セル書込データ発生回路47の一構成例を示す回路図である。基準セル書込データ発生回路47は、メモリセル10の書き込み時に、制御信号W-M に応答して、各基準セル10a,10bに現在書き込まれているデータとそれぞれ逆の極性となるように、前記極性信号REF-REV に基づいて基準セル用書き込みデータWDBref(0),WDBref(1)を生成する。
【0105】
また、同発生回路47は、制御信号W-S に応答してデコード信号YT-REFを生成し、該デコード信号YT-REFをソース電圧供給回路45a,45bに出力する。従って、書き込み時に、各ソース電圧供給回路45a,45bには、基準セル10a,10bに現在書き込まれているデータとそれぞれ逆の極性のデータが取り込まれる。
【0106】
図11は、基準セル用Yデコーダ48の一構成例を示す回路図である。
基準セル用Yデコーダ48は、読み出し時にアクティブになる制御信号RDmem に応答して、前記極性信号REF-REV (各基準セル10a,10bに現在書き込まれているデータ)に基づくデコード信号YD0ref(0),YD0ref(1)を生成し、基準セル用Y選択ゲート50に出力する。
【0107】
尚、同図に破線で示す回路48aは、基準セル10a,10bの読み出し電流をテストするテストモード時に対応して設けられ、テストモードと通常モード(通常の読み出し時)との切替は制御信号SEL-REF に基づいて行われる。このテストモード時においては、外部から供給する入力信号YD0(0),YD0(1)に基づいてデコード信号YD1ref(0),YD1ref(1)が生成される。
【0108】
図12は、基準セル用Y選択ゲート50の一構成例を示す回路図である。
基準セル用Y選択ゲート50は選択回路50a,50bを含み、前記基準セル用Yデコーダ48からのデコード信号YD0ref(0),YD0ref(1)に基づいて、各ビット線BLref(0),BLref(1)をデコードし、データ“0”の読み出し信号RDBref(0) とデータ“1”の読み出し信号RDBref(1) とを出力する。
【0109】
尚、同図に破線で示す回路50cは、前述したテストモード時に対応して設けられ、該テストモード時に前記基準セル用Yデコーダ48から供給されるデコード信号YD1ref(0),YD1ref(1)に基づいて、基準セル10a,10bのうち何れか一方の読み出し信号RDBrefを出力するようになっている。
【0110】
図13は、読出基準電流発生回路51の一構成例を示す回路図である。
読出基準電流発生回路51は、第1及び第2基準電流生成部51a,51bと読み出し電圧生成部51cとを含む。
【0111】
第1基準電流生成部51aは第1の電流電圧変換部61を含み、該変換部61は、前記基準セル用Y選択ゲート50から出力されるデータ“0”の基準セルの読み出し信号RDBref(0) に基づいて、第1基準電流Iref0 の値を持つ第1基準信号SAref0を生成する。
【0112】
第2基準電流生成部51bは第2の電流電圧変換部62を含み、該変換部62は、前記基準セル用Y選択ゲート50から出力されるデータ“1”の基準セルの読み出し信号RDBref(1) に基づいて、第2基準電流Iref1 の値を持つ第2基準信号SAref を生成する。
【0113】
読み出し電圧生成部51cは、上記したように、読み出し時に、コントロールワード線CWL に供給する読み出し電圧VCWL-RD を生成する回路である。この読み出し電圧生成部51cは、プログラム時には読み出し電圧VCWL-RD をフローティング状態に制御する。
【0114】
尚、前記第1及び第2基準電流生成部51a,51b、読み出し電圧生成部51cは、テストモード時には、各種の試験信号T-MRW,T-AC に基づいて非活性状態となる。
【0115】
図14は、Y選択ゲート49の一構成例を示す回路図である。
Y選択ゲート49は、本実施形態では8ビットのビット線BLと接続され、図示しない読み出しアドレスをデコードしたデコード信号YD0[7:0],YD1 に基づいて何れか1つのビット線BLを介してメモリセル10から読み出される読み出し信号RDB を出力する。
【0116】
詳しくは、Y選択ゲート49は、ビット選択用の8つのトランジスタTn4a〜Tn4hとバイト選択用の1つのトランジスタTn5(それぞれNMOSトランジスタ)とを含む。そして、Y選択ゲート49は、デコード信号YD0[7:0],YD1 に基づいて、トランジスタTn4a〜Tn4hのうち何れか1つ及びトランジスタTn5を介して読み出し信号RDB を出力する。
【0117】
図15は、センスアンプ52の一構成例を示す回路図である。
センスアンプ52は、前記読出基準電流発生回路51からの第1及び第2基準信号SAref0,SAref に基づいて読み出し基準電流Irefj を生成する読み出し基準電流生成部52aと、前記Y選択ゲート49からの読み出し信号RDB に基づいて読み出し電流Iref を生成する読み出し電流生成部52bとを含む。
【0118】
詳述すると、読み出し基準電流生成部52aは定電流部71と第1〜第4定電流部72〜75とを含み、定電流部71に入力される前記第1基準信号SAref0に基づいて前記第1基準電流Iref0 を発生させる。
【0119】
第1〜第4定電流部72〜75は、それらを構成するトランジスタのサイズが異なり、例えば本実施形態では第1定電流部72の駆動能力に対して、第2定電流部73は2倍、第3定電流部74は4倍、第4定電流部75は8倍の駆動能力を有している。
【0120】
読み出し基準電流生成部52aは、複数の選択信号TRIM-IREF[0:3]によって第1〜第4定電流部72〜75のうち少なくとも何れか1つを駆動し、それに入力される前記第2基準信号SAref に基づいて、前記第2基準電流Iref1 を定数j(0<j<1)倍した電流を発生させる。従って、読み出し基準電流生成部52aは、読み出し基準電流Irefj を、「第1基準電流Iref0 +第2基準電流Iref1 ×定数j」の合算電流として生成する。
【0121】
このように構成されたセンスアンプ52は、ノードcに流れ込む読み出し基準電流Irefj と、ノードcから流れ出す読み出し電流Irefとを比較することで、読み出し対象のメモリセル10のデータが“1”であるか“0”であるかを判定する。すなわち、ノードcから流れ出すメモリセル10の読み出し電流Irefに応じて推移するノードcの電位(Hレベル又はLレベル)を検出することでデータ判定し、その判定結果を示す読み出しデータRDATABを出力する。
【0122】
尚、同図に破線で示す回路52cは、テストモード時に対応して設けられ、該テストモード時に前記読み出しデータRDATABを読み出し信号R-ANA-OUT として外部に出力する。
【0123】
図16は、ワード線印加電圧選択回路53の一構成例を示す回路図であり、図17は、その動作波形図である。
イレース時において、トランジスタTn6(NMOSトランジスタ)のソース及びバックゲート(Pウェル)と、トランジスタTn7,Tn8(NMOSトランジスタ)のバックゲート(Pウェル)には、前記第1の電圧発生回路31から負電圧(−9.3V)の第1制御電圧R-NEGPが供給される。
【0124】
トランジスタTn6,Tn7のゲートには制御信号NGNDB が供給される。制御信号NGNDB は、複数の制御信号RDmem,ENVPXGD,NEGPL に基づいて生成される。ここで、制御信号RDmem は読み出し時にHレベルとなる信号、制御信号ENVPXGD はプログラム時にHレベルとなる信号、制御信号NEGPL はイレース時に前記第1制御電圧R-NEGPが所定の電圧以下(例えば−3.0V以下)に低下するとLレベルとなる信号である。
【0125】
従って、イレース時に、制御信号NGNDB はLレベル(具体的には接地電圧)になり、前記第1制御電圧R-NEGPの供給に基づいてトランジスタTn6,Tn7はオンされる。
【0126】
このとき、トランジスタTn7のドレイン電位、すなわち制御信号NEGPGND は負電圧の第1制御電圧R-NEGPと略等電位になり、その制御信号NEGPGND によってトランジスタTn8はオフされる。よって、イレース時に、ワード線印加電圧選択回路53は、前記負電圧(−9.3V)の第1制御電圧R-NEGPを印加電圧VCWLとして出力する。
【0127】
この際、上記したように、トランジスタTn6のゲートに入力される制御信号NGNDB は接地電圧となるため、該トランジスタTn6のソース−ゲート間に耐圧を超える高電圧が印加されることはない。
【0128】
プログラム時には、Hレベルの制御信号ENVPXGD に基づいて前記制御信号NGNDB はLレベル(接地電圧)となる。このとき、前記第1制御電圧R-NEGPは0Vとなり、トランジスタTn6,Tn7はオフされる。
【0129】
また、前記制御信号NEGPGND はHレベルとなるためトランジスタTn8はオンされるが、このとき読み出し電圧VCWL-RD は前記読出基準電流発生回路51によってフローティング状態になるように制御されており、印加電圧VCWLは、図17に示すようにフローティング電位(例えば約2.5V)となる。
【0130】
読み出し時には、制御信号RDmem に基づいて前記制御信号NGNDB は同様に接地電圧となり、プログラム時と同様、トランジスタTn6,Tn7はオフされ、トランジスタTn8はオンされる。よって、読み出し時に、ワード線印加電圧選択回路53は、前記読出基準電流発生回路51から供給される読み出し電圧VCWL-RD を印加電圧VCWLとして出力する。
【0131】
尚、同図に破線で示す回路53aは、読み出し電流を測定するテストモード時に対応して設けられ、該テストモード時には試験信号T-ACに基づいて転送ゲートTG1がオフされるとともに転送ゲートTG2がオンされる。そして、外部から試験用の入力信号R-ANA-INが供給され、該入力信号R-ANA-INが印加電圧VCWLとして出力されるようになっている。
【0132】
図18は、ワード線ドライバ54の一構成例を示す回路図であり、図19は、その動作波形図である。
ワード線ドライバ54は、書き込み(イレース/プログラム)時に、書き込みアドレスWD-ADDR (図3参照)に基づいて発生されるプリデコード信号XD0〜XD2によって、何れか1つのコントロールワード線CWLiを選択する。また、読み出し時には、図示しない読み出しアドレスに基づいて生成されるデコード信号YD2,YD2ref によって、何れか1つの選択ワード線SWLiと、何れか1つの基準セル用選択ワード線SWLrefi を選択する。
【0133】
ワード線ドライバ54はラッチ回路54aを含み、該ラッチ回路54aには、制御信号NPS 及び第1制御電圧R-NEGPが供給される。ラッチ回路54aは、前記プリデコード信号XD0〜XD2によって生成される制御信号NENBに基づいて制御信号NEN をラッチする。具体的には、前記制御信号NPS の電圧レベルを持つ制御信号NEN を発生させる。
【0134】
上記したように、制御信号NEGPL は、イレース時に第1制御電圧R-NEGPが所定の電圧以下(例えば−3.0V以下)に低下するとLレベルとなり、該制御信号NEGPL に基づいて制御信号NPS はLレベル(具体的には接地電圧)となる。従って、ラッチ回路54aは、制御信号NPS に基づいて接地電圧となる制御信号NEN を発生させる。因みに、このとき、制御信号NGNDの電圧レベルは第1制御電圧R-NEGPと等電位となっているため、ラッチ回路54aのラッチ状態は維持される。
【0135】
このようなラッチ回路54aにより生成された制御信号NEN は、第1トランジスタとしてのトランジスタTn9(NMOSトランジスタ)のゲートに入力される。そのトランジスタTn9のソースには前記印加電圧VCWLが供給され、該トランジスタTn9のバックゲート(Pウェル)には前記負電圧(−9.3V)の第1制御電圧R-NEGPが供給される。
【0136】
従って、イレース時にトランジスタTn9はオンされ、図19に示すように、前記プリデコード信号XD0〜XD2によって選択された何れか1つのコントロールワード線CWLiには印加電圧VCWL(具体的には第1制御電圧R-NEGP)が供給される。
【0137】
この際、上記したように、トランジスタTn9のゲートに入力されるゲート電圧(制御信号NEN )は接地電圧となるため、該トランジスタTn9のソース−ゲート間に耐圧を超える高電圧が印加されることはない。
【0138】
このようなイレース時には、制御信号NEGPL-ERによりトランジスタTn10がオンされ、メモリセル10のPウェル電位VPWi(図5参照)は印加電圧VCWL(−9.3V)となる。
【0139】
プログラム時には、ワード線ドライバ54に前記第2の電圧発生回路32から高電圧(+9.5V)の第2制御電圧VPX が供給される。この第2制御電圧VPX は第2トランジスタとしてのトランジスタTp3(PMOSトランジスタ)のソースに供給される。
【0140】
そのトランジスタTp3のゲートには制御信号XINBT が供給される。この制御信号XINBT は、プログラム時に前記プリデコード信号XD0〜XD2によってLレベルとなる。
【0141】
従って、プログラム時にトランジスタTp3はオンされ、図19に示すように、前記プリデコード信号XD0〜XD2によって選択された何れか1つのコントロールワード線CWLiには高電圧(+9.5V)の第2制御電圧VPX が供給される。
【0142】
この際、前記トランジスタTn9もオンするが、上記したように、プログラム時には印加電圧VCWLはフローティング電位(例えば約2.5V)に制御される(図17参照)ため、コントロールワード線CWLiに異常電流が流れることはない。
【0143】
このようなプログラム時には、制御信号NGNDによりトランジスタTn11がオンされることによって、メモリセル10のPウェル電位VPWi(図5参照)は接地電圧となる。
【0144】
次に、上記のように構成されたフラッシュメモリ30の書き込み動作を図20に従って詳述する。
図20(a)は、データ“0”が現在書き込まれているメモリセル10に対して、データ“0”を書き込む場合の動作を示す。この場合、メモリセル10のソースには、書き込むべきデータ“0”に対応する接地電圧(0.0V)の第2ソース電圧が供給される。
【0145】
この状態で、先ず、コントロールワード線CWL に負電圧(−9.3V)の第1制御電圧が供給される。このとき、ソース−フローティングゲート間の電位差はおよそ8.2VとなりFNトンネル電流は流れない。従って、メモリセル10はイレースされず、フローティングゲートの電荷量は変化しない。
【0146】
次いで、ソース電圧が0.0Vに維持されたまま、コントロールワード線CWL に高電圧(+9.5V)の第2制御電圧が供給される。このとき、ソース−フローティングゲート間の電位差はおよそ8.2VとなりFNトンネル電流は流れない。従って、フローティングゲートの電荷量は変化しない。よって、この場合には、書き込み前のメモリセルのデータ“0”が保持される。
【0147】
図20(b)は、データ“0”が現在書き込まれているメモリセル10に対して、データ“1”を書き込む場合の動作を示す。この場合、メモリセル10のソースには、書き込むべきデータ“1”に対応する高電圧(6.0V)の第1ソース電圧が供給される。
【0148】
この状態で、先ず、コントロールワード線CWL に負電圧(−9.3V)の第1制御電圧が供給される。このとき、ソース−フローティングゲート間におよそ14.2Vの電圧が印加され、FNトンネル電流が流れる。従って、フローティングゲートの電子が引き抜かれてメモリセル10はイレースされる。
【0149】
次いで、ソース電圧が6.0Vに維持されたまま、コントロールワード線CWL に高電圧(+9.5V)の第2制御電圧が供給される。このとき、ソース−フローティングゲート間の電位差はおよそ5.3VとなりFNトンネル電流は流れない。従って、メモリセル10はプログラムされず、フローティングゲートの電荷量は変化しない。よって、この場合には、イレースのみ行われ、書き込み前のメモリセルのデータ“0”はデータ“1”に書き換えられる。
【0150】
図20(c)は、データ“1”が現在書き込まれているメモリセル10に対して、データ“0”を書き込む場合の動作を示す。この場合、メモリセル10のソースには、書き込むべきデータ“0”に対応する接地電圧(0.0V)の第2ソース電圧が供給される。
【0151】
この状態で、先ず、コントロールワード線CWL に負電圧(−9.3V)の第1制御電圧が供給される。このとき、ソース−フローティングゲート間の電位差はおよそ5.3VとなりFNトンネル電流は流れない。従って、フローティングゲートの電荷量は変化しない。
【0152】
次いで、ソース電圧が0.0Vに維持されたまま、コントロールワード線CWL に高電圧(+9.5V)の第2制御電圧が供給される。このとき、ソース−フローティングゲート間におよそ11.3Vの電圧が印加され、FNトンネル電流(ソース−チャネル間)が流れる。従って、フローティングゲートに電子が注入されてメモリセル10はプログラムされる。よって、この場合には、プログラムのみ行われ、書き込み前のメモリセルのデータ“1”はデータ“0”に書き換えられる。
【0153】
図20(d)は、データ“1”が現在書き込まれているメモリセル10に対して、データ“1”を書き込む場合の動作を示す。この場合、メモリセル10のソースには、書き込むべきデータ“1”に対応する高電圧(6.0V)の第1ソース電圧が供給される。
【0154】
この状態で、先ず、コントロールワード線CWL に負電圧(−9.3V)の第1制御電圧が供給される。このとき、ソース−フローティングゲート間におよそ11.3Vの電圧が印加され、微量のFNトンネル電流が流れる(実際には殆ど流れない)。従って、フローティングゲートの電荷量は実質的に変化しない。
【0155】
次いで、ソース電圧が6.0Vに維持されたまま、コントロールワード線CWL に高電圧(+9.5V)の第2制御電圧が供給される。このとき、ソース−フローティングゲート間の電位差はおよそ5.6VとなりFNトンネル電流は流れない。従って、メモリセル10はプログラムされず、フローティングゲートの電荷量は変化しない。よって、この場合には、書き込み前のメモリセルのデータ“1”が保持される。
【0156】
次に、本実施形態の基準セル10a,10bの特性について詳述する。
図21は、各基準セル10a,10bから生成される読み出し基準電流の説明図である。
【0157】
上記したように、読み出し基準電流Irefj は、データ“0”が書き込まれている基準セルの読み出し電流である第1基準電流Iref0 と、データ“1”が書き込まれている基準セルの読み出し電流である第2基準電流Iref1 を定数j(0<j<1)倍した電流との合算電流として生成される。
【0158】
詳述すると、読み出し基準電流Irefj は、データ“0”の複数のメモリセル10のうち閾値Vth が一番低いセルの読み出し電流k1よりも大きく(図中(a))、且つ、データ“1”の複数のメモリセル10のうち閾値Vth が一番高いセルの読み出し電流k2よりも小さく(図中(b))なるように生成される。
【0159】
このとき、図中(a)の条件に該当するデータ“0”のメモリセル10の書き込み状態は、各基準セル10a,10bのうちデータ“0”が現在書き込まれている基準セルのそれに対応する。そして、図中(b)の条件に該当するデータ“1”のメモリセル10の書き込み状態は、各基準セル10a,10bのうちデータ“1”が現在書き込まれている基準セルのそれに対応する。
【0160】
これは、上記したように、各基準セル10a,10bは、その書き込み毎にそれぞれ逆の極性となるようデータが互いに反転して書き替えられるため、常に書き込みの一番弱い状態のセルとなっているからである。
【0161】
従って、データ“0”の基準セルは、データ“0”の全メモリセル10のうち閾値Vth が低めのメモリセル10と同様な閾値分布となり(図中(c))、データ“1”の基準セルは、データ“1”の全メモリセル10のうち閾値Vth が高めのメモリセル10と同様な閾値分布となる(図中(d))。
【0162】
すなわち、書き込み毎に基準セル10a,10bのデータが反転されることによって、データ“0”の基準セルの閾値Vth が書き込み毎に徐々に高くなることや、逆に、データ“1”の基準セルの閾値Vth が書き込み毎に徐々に低くなることは防止される。
【0163】
そして、各基準セル10a,10bには、その時々のメモリセル10の書き込み状態(セルの劣化、電源、温度、プロセス条件等)を正確に反映させることが可能である。換言すれば、メモリセル10と基準セル10a,10bとの書き換え特性及び記憶保持特性を略同一とすることができる。
【0164】
このような一対の基準セル10a,10bにおいて、本実施形態では読み出し基準電流Irefj が各基準セル10a,10bの読み出し電流の略中間値となるように、すなわち上述した定数jの値が0.5となるように生成される(図中(e))。そして、その読み出し基準電流Irefj に基づいてメモリセル10のデータ判定がなされる。
【0165】
以上記述したように、本実施形態によれば、以下の効果を奏する。
(1)メモリセルアレイ20には、複数のメモリセル10が接続される同一のコントロールワード線CWL 毎に一対の基準セル10a,10bがそれぞれ設けられる。各基準セル10a,10bには互いに相補なデータが書き込まれ、各データは、メモリセル10の消去/書き込み毎にそれぞれ逆の極性となるように反転して書き換えられる。従って、消去/書き込み毎に各基準セル10a,10bの閾値が一方向のみにシフトすることは防止され、各基準セル10a,10bに各メモリセル10の書き込み状態を正確に反映させることができる。その結果、基準セル10a,10bの閾値が適切な範囲内にあるか否かを監視するためのベリファイ動作を不要としながらも、読み出し動作の正確性を十分に確保することができる。
【0166】
(2)本実施形態では、メモリセル10の消去/書き込み毎に互いのデータが反転される一対の基準セル10a,10bから生成した読み出し基準電流Irefj に基づいて、メモリセル10のデータ判定がなされる。この構成では、ベリファイ動作を不要とすることができるとともに、プリプログラム動作を不要とすることができる。従って、消去動作/書き込み動作が完了するまでの時間を短縮することができる。
【0167】
(3)プリプログラム動作、ベリファイ動作を不要とするため、それに続く再消去動作/書き込み動作は当然不要である。従って、消去動作/書き込み動作が完了するまでの時間を短縮することができる。
【0168】
(4)プリプログラム動作、ベリファイ動作を不要とするため、それらに伴う消費電力の低減を図ることができる。
(5)プリプログラム動作、ベリファイ動作を不要とするため、それらに伴うレイアウト面積の縮小を図ることができ、延いてはダイサイズを縮小することが可能である。
【0169】
(6)本実施形態のメモリセル10及び基準セル10a,10bは、単層ポリシリコン構造で構成されているため、小容量メモリ用途を対象とする場合には、プロセス工程の削減を図ることができる。
【0170】
(7)セレクトトランジスタ12を有するメモリセル10及び基準セル10a,10bとしたことで、読み出し時に、非読み出し対象とするセル(セレクトトランジスタ12がオフされるセル)に電流が流れることを確実に防止することができる。従って、読み出し動作を正確に行うことができる。
【0171】
(第二実施形態)
以下、本発明を具体化した第二実施形態を図22〜24に従って説明する。
本実施形態は、図23に示すように、各基準セル10a,10bの閾値(即ち各メモリセル10の閾値)が高めに分布している場合の読み出し制御を説明するものである。
【0172】
尚、ここでは、コントロールワード線CWL に印加する読み出し電圧VCWL-RD が例えば接地電圧レベル(0V)の状態では、データ“1”の基準セルはオンされるが、データ“0”の基準セルはオンされない状況を想定する。
【0173】
この場合には、データ“0”の基準セルにもある程度の微小電流が流れるように、該データ“0”の読み出し電流を所定の値以上に調整する必要がある。その際、具体的には、データ“0”の読み出し電流(第1基準電流Iref0 )とデータ“1”の読み出し電流(第2基準電流Iref1 )との比率nが予め定めた目標値となるように、第1基準電流Iref0 と第2基準電流Iref1 の電流を増加させる。
【0174】
ここで、比率nは第2基準電流Iref1 の電流値をkとした場合に、
n=Iref1/Iref0=k/(k/n)
で表され(但し、nは自然数)、この比率nが大きいほど安定した読み出し動作を行うことが可能である。
【0175】
以下、第1基準電流Iref0 を調整するための具体的構成について説明する。
図22は、本実施形態の読出基準電流発生回路81を示す回路図である。
尚、同発生回路81は、上述した読出基準電流発生回路51(図13)の構成を一部変更したものであり、同様な構成部分には同一符号を付して説明する。
【0176】
読出基準電流発生回路81は、第1基準電流Iref0 に応じた第1基準信号SAref0を生成する第1基準電流生成部51aと、第2基準電流Iref1 に応じた第2基準信号SAref を生成する第2基準電流生成部51bと、読み出し電圧VCWL-RD を生成する読み出し電圧生成部81aとを含む。読み出し電圧生成部81aは、第1の電圧電流変換部91と、第2の電圧電流変換部92とを備えている。
【0177】
第1の電圧電流変換部91は、第1基準電流生成部51aから出力される第1基準信号SAref0を入力し、例えば本実施形態では前記第1基準電流Iref0 の2倍の電流値となるように第1制御電流I0p を発生させる。
【0178】
第2の電圧電流変換部92は、第2基準電流生成部51bから出力される第2基準信号SAref を入力し、例えば本実施形態では前記第2基準電流Iref1 の2/16倍の電流値となるように第2制御電流I1p を発生させる。
【0179】
尚、第1の電圧電流変換部91により発生させる第1制御電流I0p の電流値、第2の電圧電流変換部92により発生させる第2制御電流I1p の電流値は、目標とする比率nの値に応じて設定される。
【0180】
このような第1及び第2の電圧電流変換部91,92を有する読み出し電圧生成部81aは、第2制御電流I1p と、第1制御電流I0p のカレントミラー電流として流れる制御電流I0n との電流差に応じた電圧レベルを持つ読み出し電圧VCWL-RD を生成して出力する。
【0181】
詳述すると、図24に示すように、Hレベルの制御信号en(Lレベルの制御信号enb )に応答して読み出し動作が開始されると、読み出し電圧生成部81aから接地電圧レベル(0V)の読み出し電圧VCWL-RD が出力され、それに応答して本実施形態ではデータ“1”の基準セルのみがオンされる(時刻t1)。
【0182】
このとき、データ“1”の読み出し電流(第2基準電流Iref1 )が流れ、その第2基準電流Iref1 の2/16倍の電流値を持つ第2制御電流I1p が生成される。この第2制御電流I1p によって、読み出し電圧VCWL-RD は接地電圧(0V)から徐々に引き上げられ、その電圧レベルがデータ“0”の基準セルの閾値電圧レベルにまで引き上げられると、該データ“0”の基準セルがオンされる(時刻t2)。
【0183】
このとき、データ“0”の読み出し電流(第1基準電流Iref0 )が流れ、その第1基準電流Iref0 の2倍の電流値を持つ制御電流I0n(=第1制御電流I0p)が生成される。また、読み出し電圧VCWL-RD は、各制御電流I1p,I0nの電流差に応じた電圧レベルで出力される。そして、各制御電流I1p,I0nの電流値が等しくなると(時刻t3)、読み出し電圧VCWL-RD の上昇が停止し、その電圧レベルが維持される。
【0184】
従って、本実施形態では、各基準セル10a,10bの閾値Vth が高く分布している場合にも、目標とする比率nに応じた所定の値以上の(微小)電流がデータ“0”の基準セルに流れるようにコントロールワード線CWL に印加する読み出し電圧VCWL-RD を上昇させることで、安定した読み出し動作が可能となる。
【0185】
(第三実施形態)
以下、本発明を具体化した第三実施形態を図25〜27に従って説明する。
本実施形態は、図26に示すように、各基準セル10a,10bの閾値(即ち各メモリセル10の閾値)が低めに分布している場合の読み出し制御を説明するものである。
【0186】
尚、ここでは、コントロールワード線CWL に印加する読み出し電圧VCWL-RD が例えば接地電圧レベル(0V)の状態で、データ“0”の基準セルに流れる電流が大きすぎるために、読み出し動作を安定して行うことができない状況を想定する。
【0187】
この場合には、前記第二実施形態で述べた第1基準電流Iref0 と第2基準電流Iref1 との比率n(=Iref1/Iref0=k/(k/n))が極めて小さな値となっている。このため、比率nが目標とする値まで大きくなるように、データ“0”の読み出し電流(第1基準電流Iref0 )を所定の値以下に減少させる。
【0188】
以下、第1基準電流Iref0 を調整するための具体的構成について説明する。
図25は、第三実施形態の読出基準電流発生回路101を示す回路図である。尚、同発生回路101は、上述した読出基準電流発生回路51(図13)の構成を一部変更したものであり、同様な構成部分には同一符号を付して説明する。
【0189】
読出基準電流発生回路101は、第1基準電流Iref0 に応じた第1基準信号SAref0を生成する第1基準電流生成部51aと、第2基準電流Iref1 に応じた第2基準信号SAref を生成する第2基準電流生成部51bと、読み出し電圧VCWL-RD を生成する読み出し電圧生成部51cと、ソース電圧生成部101aとを含む。
【0190】
第1基準電流生成部51aは、第1基準電流Iref0 に基づいて制御電流I1p0を発生させ、ノードdに流れ込む制御電流I1p0とノードdから流れ出す第1基準電流Iref0 とに基づいて第1基準信号SAref0を生成する。
【0191】
ソース電圧生成部101aは電圧電流変換部111を備え、該電圧電流変換部111と接地電源との間には、前記第1基準信号SAref0の電圧レベル(ノードdの電位)がゲートに入力されるトランジスタTn12(NMOSトランジスタ)が直列に接続されている。
【0192】
前記電圧電流変換部111は、前記第1基準信号SAref0の電圧レベル(ノードdの電位)を入力し、前記制御電流I1p0と同一電流値を持つ基準制御電流I1p1を発生させる。尚、基準制御電流I1p1(=制御電流I1p0)は、目標とする比率nの値に応じて設定されるものであり、例えば本実施形態では前記第2基準電流Iref1 の1/16倍の電流値に設定される。
【0193】
このようなソース電圧生成部101aは、前記第1基準信号SAref0の電圧レベル(ノードdの電位)に応じて生成した制御信号arc に基づいて、各ソース電圧供給回路44,45a,45b(図4参照)に供給するソース供給電源ARGND を生成する。
【0194】
詳述すると、図27に示すように、Hレベルの制御信号en(Lレベルの制御信号enb )に応答して読み出し動作が開始される直後において(時刻t1)、データ“0”の読み出し電流(第1基準電流Iref0 )が制御電流I1p0よりも大きい場合には、第1基準信号SAref0の電圧レベル(ノードdの電位)が0Vとなる。
【0195】
このとき、トランジスタTn12はオフされるため制御信号arc はHレベルとなり、ソース供給電源ARGND の電圧レベルが徐々に引き上げられる。すなわち、各ソース電圧供給回路44,45a,45b(図4参照)を介してソース線SLに供給される電圧が引き上げられ、それによってデータ“0”の読み出し電流(第1基準電流Iref0 )が徐々に減少する。
【0196】
第1基準電流Iref0 が制御電流I1p0とほぼ同じ電流量まで減少すると第1基準信号SAref0の電圧レベル(ノードdの電位)が上昇し始め(時刻t2)、該ノードdの電位がトランジスタTn12の閾値電圧レベルに達すると該トランジスタTn12がオンされて制御信号arc の電圧レベルが下降し始める(時刻t3)。そして、第1基準電流Iref0 と制御電流I1p0の電流量が等しくなると(時刻t4)、ソース供給電源ARGND の上昇が停止し、その電圧レベルが維持される。
【0197】
従って、本実施形態では、各基準セル10a,10bの閾値Vth が低く分布している場合にも、目標とする比率nに応じた所定の値以下の電流がデータ“0”の基準セルに流れるようにソース線SLに印加するソース供給電源ARGND を上昇させることで、安定した読み出し動作が可能となる。
【0198】
尚、上記各実施形態は、以下の態様で実施してもよい。
・各実施形態では、書き込み時において、コントロールワード線CWL に、先ず負電圧の第1制御電圧を印加した後、高電圧の第2制御電圧を印加するようにしたが、逆の順序であってもよい。すなわち、高電圧の第2制御電圧を印加してプログラムを実施した後、負電圧の第1制御電圧を印加してイレースを行うようにしてもよい。
【0199】
・各実施形態では、単層ポリシリコン構造のメモリセル10に具体化したが、選択ワード線を備えない2層ポリシリコン構造(スタック型)のメモリセルに具体化してもよい。因みに、スタック型のメモリセルにおいては、コントロールゲートに接続される1本のワード線(選択ワード線)のみで、本実施形態のコントロールワード線CWL と選択ワード線SWL を共用する。
【0200】
・各実施形態では、単層ポリシリコン構造のメモリセル10として、セレクトトランジスタ12を備えない2素子構造のセルとしてもよい。
・各実施形態では、同一のコントロールワード線CWL に接続される全てのメモリセル10を書き込み対象として一括で書き込むようにしたが、選択的に書き込みするようにしてもよい。
【0201】
・各実施形態では、第二実施形態における読出基準電流発生回路81の機能と第三実施形態における読出基準電流発生回路101の機能とを兼ね備えた回路を備えるようにしてもよい。
【0202】
・第二実施形態では、基準セル10a,10bの閾値が高く分布する場合に、データ“0”の読み出し電流が目標とする比率nに応じた値となるまでコントロールワード線CWL に供給する読み出し電圧VCWL-RD を上昇させる制御としたが、ソース線SLに供給するソース供給電源ARGND を下降させる制御としてもよい。
【0203】
・第三実施形態では、基準セル10a,10bの閾値が低く分布する場合に、データ“0”の読み出し電流が目標とする比率nに応じた値となるまでソース線SLに供給するソース供給電源ARGND を上昇させる制御としたが、コントロールワード線CWL に供給する読み出し電圧VCWL-RD を下降させる制御としてもよい。
【0204】
上記各実施形態の特徴をまとめると以下のようになる。
(付記1) 同一のワード線に複数のメモリセルと一対の基準セルが接続される不揮発性メモリの制御方法であって、
前記複数のメモリセルの消去動作毎もしくは書き込み動作毎に、前記一対の基準セルに現在書き込まれているデータとそれぞれ逆の極性となるように、該一対の基準セルに互いに相補なデータを書き込む第1のステップと、
前記複数のメモリセルの読み出し動作毎に、前記一対の基準セルから読み出される各読み出し電流の略中間値となるように読み出し基準電流を生成する第2のステップと
を備えることを特徴とする不揮発性メモリの制御方法。
(付記2) 前記一対の基準セルから読み出される各読み出し電流は、データ“0”の基準セルから読み出される第1基準電流と、データ“1”の基準セルから読み出される第2基準電流とであり、
前記読み出し基準電流は、前記第1基準電流と、前記第2基準電流を定数j(但し0<j<1)倍した電流との合算電流として生成されることを特徴とする付記1記載の不揮発性メモリの制御方法。
(付記3) 前記読み出し基準電流が前記第1基準電流と前記第2基準電流との略中間値となるように、前記定数jを複数の選択信号に基づいて決定することを特徴とする付記2記載の不揮発性メモリの制御方法。
(付記4) 前記メモリセルから読み出される読み出し電流と前記読み出し基準電流とを比較して前記メモリセルのデータ判定を行うことを特徴とする付記1乃至3の何れか一記載の不揮発性メモリの制御方法。
(付記5) 前記一対の基準セルの書き込み動作に先立って該一対の基準セルに現在書き込まれているデータを読み出し、各データの極性を判定した判定結果に基づいて前記一対の基準セルに書き込むべきデータを生成することを特徴とする付記1乃至4の何れか一記載の不揮発性メモリの制御方法。
(付記6) 前記一対の基準セルの書き込み動作を前記同一のワード線に接続される前記複数のメモリセルの書き込み動作と同時に行うことを特徴とする付記1乃至5の何れか一記載の不揮発性メモリの制御方法。
(付記7) 前記読み出し基準電流の生成に先立って、前記一対の基準セルから読み出される各読み出し電流の比率が予め定めた目標値となるように、該一対の基準セルに接続されるワード線に印加する電圧もしくは前記一対の基準セルに接続されるソース線に印加する電圧を調整することを特徴とする付記1乃至6の何れか一記載の不揮発性メモリの制御方法。
(付記8) 前記ソース線に印加する電圧もしくは前記ワード線に印加する電圧を、前記一対の基準セルから読み出される各読み出し電流の電流差に基づいて調整することを特徴とする付記7記載の不揮発性メモリの制御方法。
(付記9) 前記一対の基準セルの閾値が低い場合には前記ソース線に印加する電圧を上昇させることを特徴とする付記7又は8記載の不揮発性メモリの制御方法。
(付記10) 前記一対の基準セルの閾値が高い場合には前記ソース線に印加する電圧を下降させることを特徴とする付記7又は8記載の不揮発性メモリの制御方法。
(付記11) 前記一対の基準セルから読み出される各読み出し電流の比率が予め定めた目標値に達するとき、前記ソース線に印加する電圧を維持するようにしたことを特徴とする付記9又は10記載の不揮発性メモリの制御方法。
(付記12) 前記一対の基準セルの閾値が低い場合には前記ワード線に印加する電圧を下降させることを特徴とする付記7又は8記載の不揮発性メモリの制御方法。
(付記13) 前記一対の基準セルの閾値が高い場合には前記ワード線に印加する電圧を上昇させることを特徴とする付記7又は8記載の不揮発性メモリの制御方法。
(付記14) 前記一対の基準セルから読み出される各読み出し電流の比率が予め定めた目標値に達するとき、前記ワード線に印加する電圧を維持するようにしたことを特徴とする付記12又は13記載の不揮発性メモリの制御方法。
(付記15) 同一のワード線に複数のメモリセルと一対の基準セルとが接続され、前記ワード線方向に沿って前記メモリセル毎及び前記基準セル毎にソース線がそれぞれ分離して接続される不揮発性メモリにおいて、
前記複数のメモリセルの消去動作毎もしくは書き込み動作毎に、前記一対の基準セルのデータを読み出し、各データの極性を判定して極性信号を出力する基準セル読出回路と、
前記極性信号に基づいて、前記一対の基準セルに現在書き込まれているデータとそれぞれ逆の極性となるように、該一対の基準セルに書き込むべき互いに相補なデータを生成する基準セル書込データ発生回路と、
前記一対の基準セルに接続されるソース線にそれぞれ対応して設けられ、前記基準セル書込データ発生回路から出力されるデータにそれぞれ対応するソース電圧を供給するソース電圧供給回路と
を備えることを特徴とする不揮発性メモリ。
(付記16) 前記一対の基準セルから読み出される各読み出し電流は、データ“0”の基準セルから読み出される第1基準電流と、データ“1”の基準セルから読み出される第2基準電流とであり、
前記第1基準電流に応じた第1基準信号を生成する第1の電流電圧変換部と、前記第2基準電流に応じた第2基準信号を生成する第2の電流電圧変換部とを含む読出基準電流発生回路と、
前記第1及び第2基準信号に基づいて前記第1及び第2基準電流の略中間値となるように読み出し基準電流を生成し、該読み出し基準電流と前記メモリセルから読み出される読み出し電流とを比較して前記メモリセルのデータ判定を行うセンスアンプと
を備えることを特徴とする付記15記載の不揮発性メモリ。
(付記17) 前記極性信号に基づいて前記一対の基準セルに書き込まれているデータにそれぞれ対応するデコード信号を生成する基準セル用Yデコーダと、
前記デコード信号に基づいて、前記第1基準電流が読み出される基準セルからの読み出し信号と前記第2基準電流が読み出される基準セルからの読み出し信号とを前記読出基準電流発生回路に出力する基準セル用Y選択ゲートと
を備えることを特徴とする付記16記載の不揮発性メモリ。
(付記18) 前記読出基準電流発生回路は、
前記第1基準信号に基づいて前記第1基準電流を所定倍数した第1制御電流を生成する第1の電圧電流変換部と、前記第2基準信号に基づいて前記第2基準電流を所定倍数した第2制御電流を生成する第2の電圧電流変換部とを含み、前記第1基準電流と前記第2基準電流との比率が予め定めた目標値となるように前記第1制御電流と前記第2制御電流との電流差に基づいて生成した読み出し電圧を前記ワード線に供給するための読み出し電圧生成部を備えていることを特徴とする付記16又は17記載の不揮発性メモリ。
(付記19) 前記読み出し電圧生成部により生成される読み出し電圧は、前記ワード線に供給する印加電圧を選択するワード線印加電圧選択回路にフィードバックされることを特徴とする付記18記載の不揮発性メモリ。
(付記20) 前記読出基準電流発生回路は、
前記第1基準信号に基づいて基準制御電流を生成する電圧電流変換部を含み、前記第1基準電流と前記第2基準電流との比率が予め定めた目標値となるように前記第1基準電流と前記基準制御電流との電流差に基づいて生成したソース供給電源を前記ソース線に供給するためのソース電圧生成部を備えていることを特徴とする付記16乃至19の何れか一記載の不揮発性メモリ。
(付記21) 前記ソース電圧生成部により生成されるソース供給電源は、前記ソース電圧供給回路に出力されることを特徴とする付記20記載の不揮発性メモリ。
(付記22) 前記複数のメモリセル及び前記一対の基準セルは単層ポリシリコン構造のセルであって、
前記ワード線が接続される容量と、前記ソース線が接続されるメモリトランジスタと、選択ワード線が接続されるセレクトトランジスタとから構成されることを特徴とする付記15乃至21の何れか一記載の不揮発性メモリ。
【0205】
【発明の効果】
以上詳述したように、本発明によれば、ベリファイ動作を不要としながら読み出し動作を正確に行うことのできる不揮発性メモリの制御方法及び不揮発性メモリを提供することができる。
【図面の簡単な説明】
【図1】第一実施形態の不揮発性メモリセルの構成を示す説明図であり、(a)は回路図、(b)及び(c)は断面構造図を示す。
【図2】メモリセルの書き込み方法を示す原理説明図である。
【図3】不揮発性メモリの概略構成を示すブロック図である。
【図4】不揮発性メモリの詳細な構成を示すブロック図である。
【図5】メモリセルの回路図である。
【図6】メモリセルアレイを示す回路図である。
【図7】ソース電圧供給回路を示す回路図である。
【図8】基準セル読出回路を示す回路図である。
【図9】基準セル読出回路の動作波形図である。
【図10】基準セル書込データ発生回路を示す回路図である。
【図11】基準セル用Yデコーダを示す回路図である。
【図12】基準セル用Y選択ゲートを示す回路図である。
【図13】読出基準電流発生回路を示す回路図である。
【図14】Y選択ゲートを示す回路図である。
【図15】センスアンプを示す回路図である。
【図16】ワード線印加電圧選択回路を示す回路図である。
【図17】ワード線印加電圧選択回路の動作波形図である。
【図18】ワード線ドライバを示す回路図である。
【図19】ワード線ドライバの動作波形図である。
【図20】書き込み動作を示す波形図であり、(a)はデータ“0”→“0”の書き込み、(b)はデータ“0”→“1”の書き込み、(c)はデータ“1”→“0”の書き込み、(d)はデータ“1”→“1”の書き込みを示す。
【図21】読み出し基準電流を説明する説明図である。
【図22】第二実施形態の読出基準電流発生回路を示す回路図である。
【図23】閾値が高く分布する場合を示す説明図である。
【図24】第二実施形態の読出基準電流発生回路の動作波形図である。
【図25】第三実施形態の読出基準電流発生回路を示す回路図である。
【図26】閾値が低く分布する場合を示す説明図である。
【図27】第三実施形態の読出基準電流発生回路の動作波形図である。
【符号の説明】
CWL ワード線としてのコントロールワード線
SL ソース線
REF-REV 極性信号
Irefj 読み出し基準電流
Iref0 第1基準電流
Iref1 第2基準電流
SAref0 第1基準信号
SAref 第2基準信号
I0p 第1制御電流
I1p 第2制御電流
I1p1 基準制御電流
ARVSS ソース電圧
ARGND ソース供給電源
VCWL-RD 読み出し電圧
n 比率
10 メモリセル
10a,10b 基準セル
30 不揮発性メモリとしてのフラッシュメモリ
44,45a,45b ソース電圧供給回路
46 基準セル読出回路
47 基準セル書込データ発生回路
51,81,101 読出基準電流発生回路
51c,81a 読み出し電圧生成部
52 センスアンプ
61 第1の電流電圧変換部
62 第2の電流電圧変換部
91 第1の電圧電流変換部
92 第2の電圧電流変換部
101a ソース電圧生成部
111 電圧電流変換部
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a method for controlling a nonvolatile memory and a nonvolatile memory, and more particularly, to a method for controlling an electrically erasable / writable flash memory.
[0002]
2. Description of the Related Art In recent years, flash memories for logic embedding have been widely used in semiconductor integrated circuit devices (LSIs) such as ASICs. Flash memory is capable of electrically erasing and writing data in a batch.Even if power is turned off, data can be retained even if the power is turned off by holding charges in an electrically isolated area called a floating gate embedded in the gate oxide film. It is a non-volatile memory that does not disappear. There is a demand for shortening the erasing / writing time in such flash memories.
[0003]
[Prior art]
Writing to the flash memory consists of two operations, erasing and programming. Erase is an operation of lowering the threshold of a memory cell (cell transistor), and programming is an operation of raising the threshold. Generally, a low threshold state corresponds to data “1”, and a high threshold state corresponds to data “0”. Let it. In this case, the read current increases in the cell with the low threshold data “1”, and conversely, the read current decreases in the cell with the high threshold data “0”.
[0004]
Conventionally, in such a flash memory, in order to distribute the threshold value of a cell after an erase operation / write operation within an appropriate range in which a read operation can be performed stably, an operation called preprogram and verify is performed. Be done.
[0005]
The pre-programming is an operation in which a cell is once programmed before an erasing operation, and a threshold distribution of the cell before erasing is made high (set to a threshold value on the data “0” side). This pre-program operation prevents the threshold distribution of the erased cell from being excessively widened.
[0006]
Verification is an operation of determining whether or not the threshold value of a cell after erasing / writing is within a target range (for example, see Patent Documents 1 and 2). Specifically, it is determined whether the threshold value after erasing (erase) has not become too low due to excessive erasing or whether the threshold value after writing (programming) has reached a sufficient value. If the verification operation results in NG (the threshold value has not reached the target range), the cell is re-erased / written.
[0007]
The reason why the re-erase / write operation is necessary is that, for example, a sufficient difference between the threshold value of the cell to be read and the threshold value as a read determination criterion cannot be obtained, so that the read operation cannot be performed correctly.
[0008]
However, the execution of the pre-program operation, the verify operation, and the subsequent re-erase / write operation as described above has a problem that the time (total time) until the erase / write operation is completed as a whole increases. .
[0009]
In recent years, logic circuits (state machines) for controlling pre-program operations and verify operations have become increasingly complicated (higher functions) due to reasons such as improved reliability of nonvolatile memories, and the circuit area (number of gates) has been increased. Are also increasing.
[0010]
For this reason, the ratio of those layout areas to the die size is increasing, which is a factor of increasing the die size. Such a problem becomes particularly remarkable in the case of a nonvolatile memory intended for small-capacity memory applications.
[0011]
Therefore, conventionally, a configuration has been proposed in which the verify operation is performed only on some of the memory cells in the memory cell array, thereby simplifying the verify operation (for example, see Patent Document 3).
[0012]
Further, as another conventional example, two reference cells in which complementary data of data “0” and data “1” are written are provided, and a read reference current generated by weighted averaging the read current of each reference cell is provided. There has been proposed a configuration in which the verify operation can be omitted by determining data based on the data (for example, see Patent Document 4).
[0013]
Further, as another configuration including such two reference cells, a configuration in which the data determination is performed based on a read reference current generated to be an intermediate value of the read current of each reference cell so that the verify operation can be omitted. Have also been proposed (for example, see Patent Documents 5 and 6).
[0014]
[Patent Document 1]
JP-A-5-36288
[Patent Document 2]
JP-A-5-54683
[Patent Document 3]
JP-A-8-180696
[Patent Document 4]
JP-A-8-190797
[Patent Document 5]
JP-A-8-274282
[Patent Document 6]
JP-A-10-208476
[0015]
[Problems to be solved by the invention]
By the way, in the configuration shown in each of the documents 3 to 6 as described above, each reference cell to which the data “0” and the data “1” are written is predetermined (fixed). For this reason, if the circuits for the pre-program function and the verify function are reduced for reasons such as a reduction in the circuit area, and neither of them is performed, data "0" is repeatedly written in the reference cell of data "0". As a result, data "1" is repeatedly written in the reference cell of data "1".
[0016]
As a result, the threshold value of the reference cell of data “0” gradually increases with each writing, and the threshold value of the reference cell of data “1” gradually decreases with each writing. There is a problem that the written state (cell deterioration, temperature, process conditions, etc.) is not correctly reflected on the reference cell.
[0017]
For this reason, a read reference current in which a write state is appropriately reflected cannot be generated from each reference cell, and data determination of a memory cell cannot be performed accurately. Therefore, in the conventional configuration, the verify function is still indispensable for the erasing operation / writing operation in order to ensure the accuracy of reading, and it cannot be applied to a nonvolatile memory not equipped with the same function.
[0018]
The present invention has been made to solve the above problems, and an object of the present invention is to provide a nonvolatile memory control method and a nonvolatile memory that can accurately perform a read operation without requiring a verify operation. It is in.
[0019]
[Means for Solving the Problems]
In order to achieve the above object, according to the first aspect of the present invention, a pair of reference cells connected to the same word line as the plurality of memory cells are written or erased for each of the plurality of memory cells. In each operation, complementary data is inverted and written so that the polarity of the data currently written in the pair of reference cells is opposite to that of the data currently written. Then, for each read operation of the plurality of memory cells, a read reference current is generated so as to have a substantially intermediate value between the read currents read from the pair of reference cells. Therefore, the threshold value of each reference cell is prevented from shifting in only one direction for each erase / write operation, and the write state of the memory cell can be accurately reflected on each reference cell. Therefore, it is possible to sufficiently ensure the accuracy of the read operation while eliminating the need for the verify operation.
[0020]
According to the second aspect of the present invention, the read reference current is a first reference current read from a reference cell of data “0” and a second reference current read from a reference cell of data “1” is a constant j. (Where 0 <j <1) is generated as a sum current with a current multiplied by 0 <j <1). Therefore, by setting the value of the constant j, it is possible to generate a read reference current having a substantially intermediate value between the first and second reference currents.
[0021]
According to the third aspect of the present invention, prior to a write operation of the pair of reference cells, data currently written to the pair of reference cells is read, and the polarity of each data is determined based on the determination result. Data to be written to a pair of reference cells is generated. Therefore, data is inverted and written into the pair of reference cells every time the write operation is performed.
[0022]
According to the invention as set forth in claim 4, prior to generation of the read reference current, the pair of reference cells are set such that a ratio of each read current read from the pair of reference cells becomes a predetermined target value. The voltage applied to the word line connected to the reference cell or the voltage applied to the source line connected to the pair of reference cells is adjusted. Therefore, a stable read operation can be performed while increasing the ratio of the read currents, regardless of the distribution of the threshold value of the pair of reference cells (the threshold value is distributed high / the threshold value is distributed low).
[0023]
According to the fifth aspect of the present invention, when the threshold value of the pair of reference cells is low, the read current of each reference cell is reduced by increasing the voltage applied to the source line to achieve the target. It can be close to the ratio.
[0024]
According to the invention described in claim 6, when the threshold value of the pair of reference cells is high, the read current of each reference cell is increased by increasing the voltage applied to the word line, and is targeted. It can be close to the ratio.
[0025]
According to the seventh aspect of the present invention, the reference cell read circuit reads the data of the pair of reference cells for each erase operation or write operation of a plurality of memory cells, determines the polarity of each data, and determines the polarity signal. Is output. The reference cell write data generating circuit, based on the polarity signal, mutually complementary data to be written to the pair of reference cells so that the data has the opposite polarity to the data currently written to the pair of reference cells. Generate The source voltage supply circuit supplies a source voltage according to data output from the reference cell write data generation circuit.
[0026]
According to the invention described in claim 8, the read reference current generation circuit includes the first and second current-voltage converters. The first current / voltage converter generates a first reference signal corresponding to the first reference current read from the reference cell of data “0”, and the second current / voltage converter generates the first reference signal of data “1”. And generates a second reference signal corresponding to the second reference current read from the second reference current. The sense amplifier generates a read reference current based on the first and second reference signals so as to have a substantially intermediate value between the first and second reference currents, and reads the read reference current and the read reference current from the memory cell. The data of the memory cell is determined by comparing the read current with the read current.
[0027]
According to the ninth aspect of the present invention, the read reference current generation circuit includes a read voltage generation unit for supplying a read voltage to the word line during a read operation, and the read voltage generation unit includes the first read voltage generation unit. A first voltage-current converter that generates a first control current that is a predetermined multiple of the first reference current based on a reference signal; and a second control that generates a second multiple of the second reference current based on the second reference signal. And a second voltage-current converter for generating a current. The read voltage generator is configured to determine a ratio between the first reference current and the second reference current to a predetermined target value based on a current difference between the first control current and the second control current. To generate a read voltage.
[0028]
According to the invention as set forth in claim 10, the read reference current generation circuit includes a source voltage generation unit for supplying a source supply power to be supplied to the source line at the time of a read operation. A voltage-current converter for generating a reference control current based on the first reference signal. The source voltage generator is configured to determine a ratio between the first reference current and the second reference current to a predetermined target value based on a current difference between the first reference current and the reference control current. Generate source supply power.
[0029]
BEST MODE FOR CARRYING OUT THE INVENTION
(First embodiment)
Hereinafter, a first embodiment of the present invention will be described with reference to FIGS.
[0030]
FIG. 1 is an explanatory diagram illustrating a nonvolatile memory cell according to the first embodiment.
In the present embodiment, the nonvolatile memory cell 10 is a flash memory cell having a single-layer polysilicon structure, and includes three elements of a memory transistor 11, a select transistor 12, and a MOS capacitor 13.
[0031]
As shown in FIGS. 1A to 1C, the memory transistor 11 is formed of, for example, an NMOS transistor having a floating gate 15 as a gate on a P-type substrate 14, and a source thereof is connected to a source line SL.
[0032]
The select transistor 12 is formed of an NMOS transistor (not shown in FIGS. 1B and 1C) having a select gate 16 as a gate on a substrate 14, the source of which is connected to the bit line BL, and the select gate 16 Connected to selected word line SWL. The drains of the memory transistor 11 and the select transistor 12 are connected to each other.
[0033]
The MOS capacitor 13 is formed by forming an N-type diffusion layer as a control gate 17 on a substrate 14 and forming the floating gate 15 on the control gate 17 with an insulating layer therebetween. The control gate 17 is formed in the triple well of the substrate 14 (in the P well 19 formed in the N well 18 in the figure). Control gate 17 is connected to control word line CWL. Incidentally, in the memory cell 10 having the single-layer polysilicon structure according to the present embodiment, a simple word line means the control word line CWL.
[0034]
In such a memory cell 10, in the present embodiment, the state where electrons are accumulated in the floating gate 15 (state with a high threshold) is data "0", and conversely, the state where electrons are not accumulated in the floating gate 15 (state with a threshold). It is assumed that writing is performed in such a manner that the “low state” corresponds to data “1”.
[0035]
Writing to the memory cell 10 includes two operations of erasing and programming.
Erase is an operation of extracting electrons from the floating gate 15 to lower the threshold value of the memory cell 10 (memory transistor 11). In other words, erasing is an operation of rewriting data in the memory cell 10 from data “0” to data “1”.
[0036]
As shown in FIG. 1B, in the erasing, a high voltage (for example, 6.0 V) as a first source voltage is applied to the source of the memory transistor 11, and a negative voltage (a first control voltage) is applied to the control gate 17. For example, -9.3 V) is applied. Here, the P well 19 is set to the same potential as the control gate 17 (for example, -9.3 V), and the N well 18 is set to, for example, 6.0 V.
[0037]
In this case, the potential of the floating gate 15 is reduced to about -8.2 V by capacitive coupling, and a high voltage of about 14.2 V is applied between the source and the floating gate 15. As a result, an FN tunnel current (indicated by an arrow in the figure) flows, electrons are extracted from the floating gate 15, and the threshold value of the memory cell 10 (memory transistor 11) decreases. Therefore, the memory cell 10 is rewritten from data “0” to data “1”.
[0038]
On the other hand, the program is an operation of injecting electrons into the floating gate 15 to increase the threshold value of the memory cell 10 (memory transistor 11). In other words, the program is an operation of rewriting data in the memory cell 10 from data “1” to data “0”.
[0039]
As shown in FIG. 1C, in the program, a ground voltage (0.0 V) as a second source voltage is applied to the source of the memory transistor 11 and a high voltage (for example, a second control voltage) is applied to the control gate 17. 9.5 V). Here, the P well 19 is set to the ground voltage (0.0V), and the N well 18 is set to, for example, 6.0V.
[0040]
In this case, the potential of the floating gate 15 is raised to about 11.3 V by capacitive coupling, and a high voltage of about 11.3 V is applied between the source and the floating gate 15. As a result, an FN tunnel current (indicated by an arrow in the figure) flows, electrons are injected into the floating gate 15, and the threshold value of the memory cell 10 (memory transistor 11) increases. Therefore, the memory cell 10 is rewritten from data “1” to data “0”.
[0041]
Although the present embodiment is embodied in the memory cell 10 having a single-layer polysilicon structure, the memory cell 10 has a two-layer polysilicon structure (a floating gate is electrically separated and embedded in a gate oxide film, and a floating gate and a control gate are connected to each other. (A stacked structure; also referred to as a stack type).
[0042]
Although the memory cell 10 having a single-layer structure has a larger cell area than a memory cell having a two-layer structure (stack type), it is possible to reduce the number of process steps involved in forming a single-layer polysilicon. Therefore, this structure is suitable for a small-capacity memory application and has a small ratio of the memory cell to the die size.
[0043]
Next, the principle of the writing method of the memory cell 10 of the present embodiment will be described.
As shown in FIG. 2, the memory cell array 20 is formed by arranging a plurality of memory cells 10 in an array.
[0044]
The source of each memory cell 10 is separated for each column-by-column cell, and connected to a source line SL (SL0 to SL3 in the figure). The control gate 17 of each memory cell 10 is connected to a common control word line CWL (CWL0, CWL1 in the figure) for each row-by-row cell. Note that the select transistor 12 is omitted in FIG.
[0045]
In such a memory cell array 20, writing (erasing / programming) to the memory cells 10 is performed collectively for the row-wise memory cells 10 connected to any one selected control word line CWL. .
[0046]
Explaining the principle, at the time of writing, voltages corresponding to the write data (“1” or “0”) of each memory cell 10 are supplied to the source lines SL0 to SL3. Here, the first source voltage of a high voltage (for example, 6.0 V) corresponding to the data “1” is supplied to the source lines SL1 and SL3, and the ground voltage (0) corresponding to the data “0” is supplied to the source lines SL0 and SL2. 0.0V) is supplied.
[0047]
In this state, first, a first control voltage of a negative voltage (for example, -9.3 V) is supplied to any one of the selected control word lines CWL (here, for example, CWL0). Then, in the memory cell 10 to which the first source voltage corresponding to the write data "1" is applied to the source, a tunnel current flows, electrons are extracted from the floating gate 15, and erased (see FIG. 1B). ). That is, the memory cell 10 to which the second source voltage corresponding to the write data “0” is applied to the source is not erased.
[0048]
Next, a second control voltage of a high voltage (for example, 9.3 V) is supplied to the control word line CWL0 while maintaining the respective voltages supplied to the source lines SL0 to SL3.
[0049]
Then, in the memory cell 10 in which the second source voltage corresponding to the write data "0" is applied to the source, a tunnel current flows, electrons are injected into the floating gate 15, and the memory cell 10 is programmed (see FIG. 1C). ). That is, the memory cell 10 to which the first source voltage corresponding to the write data “1” is applied to the source is not programmed.
[0050]
Therefore, in such a method, all of the sources connected to the same control word line CWL0 are preliminarily determined based on the voltages supplied to the source lines SL0 to SL3 in accordance with the write data ("1" or "0"). Writing (erase / program) is performed on the memory cell 10 at a time.
[0051]
Hereinafter, the configuration of the nonvolatile memory of the present embodiment will be described in detail.
FIG. 3 is a block diagram showing a schematic configuration of a flash memory (nonvolatile memory), and FIG. 4 is a block diagram showing a detailed configuration thereof. FIG. 4 shows some memory cells 10 connected to one control word line CWL.
[0052]
The flash memory 30 includes the memory cell array 20, first to third voltage generation circuits 31 to 33, an address control circuit 34, an X decoder 35, a Y decoder 36, a write driver 37, a reference control circuit 38, a Y pass gate 39, and a read. It includes an amplifier 40 and a read / write control circuit 41.
[0053]
In the memory cell array 20, the above-mentioned plurality of memory cells 10 are arranged in an array, and a pair of reference cells 10a and 10b (see FIG. 4) are arranged for each row-by-row cell. The reference cells 10a and 10b are cells for generating a current serving as a reference for determining read data when reading the memory cell 10.
[0054]
The first voltage generating circuit 31 is a negative voltage generating circuit, and generates a negative voltage (for example, -9.3 V in the present embodiment) as a first control voltage to be supplied to the control word line CWL to generate an X decoder 35. To supply.
[0055]
The second voltage generating circuit 32 is a high voltage generating circuit that generates a high voltage (for example, 9.5 V in the present embodiment) as a second control voltage to be supplied to the control word line CWL and outputs the generated high voltage to the X decoder 35. Supply.
[0056]
The third voltage generating circuit 33 is a high voltage generating circuit that generates a high voltage (for example, 6.0 V in this embodiment) as a first source voltage to be supplied to the source line SL and supplies it to the write driver 37. I do.
[0057]
The first to third voltage generation circuits 31 to 33 are driven by an oscillator 42 and generate the respective voltages based on a reference voltage supplied from a reference voltage generation circuit 43.
[0058]
The address control circuit 34 includes an address buffer 34a and an address counter 34b.
The address buffer 34a takes in the externally supplied write address WD-ADDR in byte units [0: 7] and outputs it to the X decoder 35 and the Y decoder 36, respectively.
[0059]
More specifically, the address buffer 34a outputs the upper 5 bits of the write address WD-ADDR used for selecting the control word line CWL at the time of writing to the X decoder 35 as a row address. X decoder 35 decodes the selected word and selects one of the plurality of control word lines CWL.
[0060]
The address buffer 34a outputs the lower three bits of the write address WD-ADDR used for selecting the source line SL at the time of writing to the Y decoder 36 as a column address. The Y decoder 36 decodes the data, takes in the write data in corresponding source voltage supply circuits 44, 45a, 45b (see FIG. 4) in a write driver 37 described later, and outputs a decode signal for setting the source voltage. Generate.
[0061]
The address counter 34b generates a 3-bit internal address for selecting the memory cell 10 corresponding to the 8-bit read data R-MDATA [0: 7] on a bit-by-bit basis. Therefore, the Y decoder 36 sequentially selects the memory cells 10 to be read based on the address output from the address counter 34b, and stores the 1-bit read data read by the read amplifier 40 into a read data latch (not shown). 8 bits).
[0062]
The reference control circuit 38 includes a reference cell read circuit 46, a reference cell write data generation circuit 47, and a reference cell Y decoder 48.
The reference cell reading circuit 46 reads the data written in the two reference cells 10a and 10b, respectively, via the bit lines BLref (0) and BLref (1) connected thereto, and determines the polarity of each data. judge.
[0063]
More specifically, at the time of writing to the memory cell 10, data “0” and data “1” are written to the reference cells 10a and 10b, respectively, so as to have inverted polarities. Prior to writing to the memory cell 10, the reference cell read circuit 46 latches data read from each of the reference cells 10a and 10b, determines which data "1" is written, and determines the polarity of the data. Output the indicated polarity signal REF-REV.
[0064]
Based on the polarity signal REF-REV from the reference cell read circuit 46, the reference cell write data generation circuit 47 performs writing to each of the reference cells 10a and 10b with a polarity opposite to that of the currently written data. As described above, the reference cell write data WDBref (0) and WDBref (1) are generated.
[0065]
Therefore, data is written into the reference cells 10a and 10b so that the polarity is opposite to the current data every time the memory cell 10 is written. The reason for inverting the data every time it is written is that it is desirable to keep the distribution of the threshold values of the reference cells 10a and 10b for generating the reference current within a predetermined range.
[0066]
The reference cell Y decoder 48 decodes the data ("1" or "0") currently written in the reference cells 10a and 10b based on the polarity signal REF-REV from the reference cell read circuit 46. The signals YD0ref (0) and YD0ref (1) are generated.
[0067]
The write driver 37 includes source voltage supply circuits 44, 45a, and 45b corresponding to source lines SL connected to the cells (memory cells 10, reference cells 10a, 10b) in the column direction, respectively. I have. The source voltage supply circuits 44, 45a, and 45b have the same configuration.
[0068]
More specifically, the source voltage supply circuits 44 are provided corresponding to the source lines SL connected to the memory cells 10, respectively, and write the write data W-MDATA externally supplied in byte units [0: 7]. The address is fetched based on the result of decoding the address by the Y decoder 36. Then, the first or second source voltage corresponding to the captured data (“0” or “1”) is supplied to the source line SL.
[0069]
The source voltage supply circuits 45a and 45b are provided corresponding to the source lines SL connected to the reference cells 10a and 10b, respectively, and the reference cell write data WDBref (0) supplied from the reference cell write data generation circuit 47. , WDBref (1) (data having polarities opposite to each other). Then, the first or second source voltage corresponding to the captured data (“0” or “1”) is supplied to each source line SL.
[0070]
The Y pass gate 39 includes a Y selection gate 49 and a reference cell Y selection gate 50.
The Y selection gate 49 selects any one of the plurality of bit lines BL at the time of reading, and outputs a read signal RDB read from the memory cell 10 via the bit line BLx.
[0071]
The reference cell Y selection gate 50 decodes each bit line BLref (0), BLref (1) based on the decode signals YD0ref (0), YD0ref (1) from the reference cell Y decoder 48, and A read signal RDBref (0) from the reference cell of “0” and a read signal RDBref (1) from the reference cell of data “1” are output.
[0072]
The read amplifier 40 includes a read reference current generation circuit 51 and a sense amplifier 52.
The read reference current generation circuit 51 receives the read signals RDBref (0) and RDBref (1) output from the reference cell Y selection gate 50, and reads the read current (first reference current) of the reference cell of data “0”. ) And a second reference signal SAref, which is a read current (second reference current) of a reference cell of data “1”.
[0073]
The sense amplifier 52 compares a read reference current generated based on the first and second reference signals SAref0 and SAref with a read current generated based on a read signal RDB output from the Y selection gate 49. Then, it determines whether the data of the memory cell 10 is “1” or “0” based on the comparison result, and outputs read data RDATAB.
[0074]
The X decoder 35 includes a word line applied voltage selection circuit 53 and a word line driver 54.
The word line applied voltage selection circuit 53 selects and outputs an applied voltage VCWL supplied to the control word line CWL. Specifically, at the time of erasing, the first control voltage of the negative voltage supplied from the first voltage generating circuit 31 is selected, and at the time of reading, the read voltage VCWL-RD supplied from the read reference current generating circuit 51 is selected. And outputs it to the word line driver 54.
[0075]
At the time of writing, the word line driver 54 selects one of the control word lines CWL based on the result of decoding the write address WD-ADDR by the Y decoder 36. Then, a first control voltage of a negative voltage is supplied at the time of erasing, a second control voltage of a high voltage generated by the second voltage generating circuit 32 is supplied at the time of programming, and a read voltage VCWL-RD is supplied at the time of reading.
[0076]
Further, at the time of reading, one of the selected word lines SWL connected to the memory cell 10 to be read and a reference cell for data determination are read based on the decoding result of a read address (not shown). One of the reference cell selection word lines SWLref connected to 10a and 10b is selected.
[0077]
Writing / reading of the memory cell 10 and the reference cells 10a and 10b as described above is controlled by the read / write control circuit 41.
More specifically, at the time of writing, the read / write control circuit 41 shifts to a write operation in response to a write mode signal WRITE-MODE, and captures the write data W-MDATA in response to a data transfer signal WRITE-MDATA. Start.
[0078]
Then, after fetching all the data of the memory cell 10 to be written, writing to the memory cells 10 connected to the same control word line CWL is started collectively in response to the write start signal WRITE-START.
[0079]
On the other hand, at the time of reading, the read / write control circuit 41 starts reading in response to the read request signal RD-REQ. Then, the read data R-MDATA read from the memory cell 10 to be read is output from the read amplifier 40 in byte units [0: 7].
[0080]
Hereinafter, details of each circuit will be described.
FIG. 5 is a circuit diagram of the memory cell 10. The description of the same components as those in FIG. 1 described above is omitted. The reference cells 10a and 10b have the same configuration as the memory cell 10.
[0081]
To the source of the memory cell 10 (memory transistor 11), a corresponding source voltage ARVSS is supplied from a source voltage supply circuit 44 via a source line SL at the time of writing / reading.
[0082]
The floating gate potential FG is set to around 3.0 V for data “1” and around 0.0 V for data “0” according to the data written in the memory cell 10. The N-well potential VNW is set to, for example, 6.0 V at the time of writing. The P-well potential VPW is set to the same potential as the control gate at the time of erasing and to the ground potential at the time of programming according to the time of erasing / programming.
[0083]
FIG. 6 is a circuit diagram showing a configuration example of the memory cell array 20.
As described above, the memory cell array 20 is configured by arranging a plurality of memory cells 10 each including the memory transistor 11, the select transistor 12, and the MOS capacitor 13.
[0084]
In the present embodiment, a bit line BL (BL0, BL1, BL2 in the figure) is shared between two memory cells 10 (Ce0a, Ce0b, Ce1a, Ce1b, Ce2a, Ce2b in the figure) adjacent in the column direction. ing.
[0085]
In each memory cell 10, the source lines SL (SL0a to SL2a and SL0b to SL2b in the drawing) are separated for each column unit, and the same control word line CWL (CWL0 to CWL2 in the drawing) for each row unit. )It is connected to the.
[0086]
In each of the memory cells 10 for each row, one of the two cells sharing the bit line BL with each other (the cell on the Ce0a, Ce1a, and Ce2a side in the figure) is connected to the first selected word line. Are connected to the same selected word line SWL (SWL0a to SWL2a in the figure). The other cells (cells on the Ce0b, Ce1b, and Ce2b side in the figure) are connected to the same selected word line SWL (SWL0b to SWL2b in the figure) as a second selected word line.
[0087]
Here, one of the first and second selected word lines (Ce0a, Ce0b, Ce1a, Ce1b, Ce2a, Ce2b) connected to the memory cells 10 on each of the control word lines CWL0 to CWL2 is read. Is selected (activated).
[0088]
Therefore, in each of the two memory cells 10 sharing the bit lines BL0, BL1, and BL2 with each other, only the select transistor 12 of one of the two cells is turned on to read data, and the other cell ( In a non-selected cell, the select transistor 12 is turned off so that a read current does not flow.
[0089]
Although not shown in FIG. 6, as described above, the memory cell array 20 is provided with a pair of reference cells 10a and 10b to which complementary data is written for each control word line CWL (CWL0 to CWL2). Each of the reference cells 10a and 10b is connected to the same selected word line SWLref (see FIG. 4).
[0090]
FIG. 7 is a circuit diagram showing a configuration example of the source voltage supply circuit 44. The source voltage supply circuits 45a and 45b provided corresponding to the reference cells 10a and 10b have the same configuration.
[0091]
The source voltage supply circuit 44 includes a latch circuit 44a, and takes in the data WDBj obtained by inverting the write data W-MDATA supplied from the outside based on a decode signal YTi from the Y decoder 36 which decodes the write address WD-ADDR. , Latched by the latch circuit 44a.
[0092]
The output signal of the latch circuit 44a is input to the gates of the transistor Tp1 (PMOS transistor) and the transistor Tn1 (NMOS transistor). The source of the transistor Tp1 is connected to the power supply VS, and the source of the transistor Tn1 is connected to the source supply power ARGND (ground voltage in the present embodiment).
[0093]
A transistor Tp2 (PMOS transistor) is interposed in series between the transistors Tp1 and Tn1, and a reference voltage ARVREF is input to the gate of the transistor Tp2. The source voltage ARVSS is output from the connection point between the transistors Tp2 and Tn1.
[0094]
The power supply VS is set to, for example, 3.0 V when the data WDBj is taken in by the latch circuit 44a, and at the time of writing (after the data WDBj is latched), the high voltage generated by the third voltage generating circuit 33 (for example, 6.V). 0V). The transistor Tp2 controls the amount of current flowing to the memory cell 10 at the time of writing based on the reference voltage ARVREF.
[0095]
In this configuration, the source voltage supply circuit 44 supplies the source voltage ARVSS corresponding to the data WDBj (inverted signal) taken into the latch circuit 44a. That is, when the taken data WDBj is data "0", a high-voltage first source voltage (power supply VS in the figure) is supplied. (Source power supply ARGND in the figure).
[0096]
FIG. 8 is a circuit diagram showing a configuration example of the reference cell read circuit 46, and FIG. 9 is an operation waveform diagram thereof.
Reference cell read circuit 46 includes a latch circuit 46a and data output circuits 46b and 46c.
[0097]
One node a of the latch circuit 46a is connected to the bit line BLref (0) via the transistor Tn2 (NMOS transistor) and to the data output circuit 46b. The other node b of the latch circuit 46a is connected to the bit line BLref (1) via the transistor Tn3 (NMOS transistor) and to the data output circuit 46c.
[0098]
Each of the transistors Tn2 and Tn3 is formed of a transistor having a low threshold, and a gate thereof is supplied with a bias signal NBIAS when reading the reference cells 10a and 10b. (Hereinafter, transistors for which similar threshold values are set are similarly shown in the drawings).
[0099]
A power supply VC-CAM and a source supply power supply ARGND are supplied to the latch circuit 46a. The latch circuit 46a reads the potentials of the nodes a and b based on the latch signal LATCH, that is, the potentials read from the reference cells 10a and 10b. Latch complementary read data.
[0100]
The read operation will be described in detail. As shown in FIG. 9, the reference cell read circuit 46 first releases the latch state of the latch circuit 46a in accordance with the latch signal LATCH. Next, the selected word line SWLref (see FIG. 4) connected to the reference cells 10a and 10b is selected (activated), and at the same time, the data output circuits 46b and 46c are deactivated based on the control signal RDcam.
[0101]
Next, the nodes a and b are equalized (equal potentials) based on a short signal SRT for short-circuiting the drains of the transistors Tn2 and Tn3, and then released, thereby reading the reference cells 10a and 10b. Amplify the data. That is, a potential difference is gradually generated between the nodes a and b due to the read current of the reference cells 10a and 10b flowing through the bit lines BLref (0) and BLref (1).
[0102]
Thereafter, the read data of each of the reference cells 10a and 10b latched in the latch circuit 46a by the latch signal LATCH is converted into a decision signal DB-CAM (polarity signal REF-REV) and D-CAM based on the control signal RDcam, respectively. Output from 46b and 46c.
[0103]
The reference cell reading circuit 46 reads data from each of the reference cells 10a and 10b prior to writing into the memory cell 10. This is because, as described above, the data in each of the reference cells 10a and 10b is inverted and written each time the memory cell 10 is written.
[0104]
FIG. 10 is a circuit diagram showing one configuration example of the reference cell write data generation circuit 47. The reference cell write data generation circuit 47 responds to the control signal WM at the time of writing to the memory cell 10 so that the polarity of the data is opposite to that of the data currently written in the reference cells 10a and 10b. The reference cell write data WDBref (0) and WDBref (1) are generated based on the signal REF-REV.
[0105]
The generator 47 generates a decode signal YT-REF in response to the control signal WS, and outputs the decode signal YT-REF to the source voltage supply circuits 45a and 45b. Therefore, at the time of writing, each of the source voltage supply circuits 45a and 45b takes in data having polarities opposite to those of the data currently written in the reference cells 10a and 10b.
[0106]
FIG. 11 is a circuit diagram showing a configuration example of the reference cell Y decoder 48.
The reference cell Y decoder 48 responds to a control signal RDmem which becomes active at the time of reading, and a decode signal YD0ref (0) based on the polarity signal REF-REV (data currently written in each of the reference cells 10a and 10b). , YD0ref (1) are generated and output to the reference cell Y selection gate 50.
[0107]
Note that a circuit 48a shown by a broken line in the figure is provided corresponding to a test mode for testing the read current of the reference cells 10a and 10b, and switching between the test mode and the normal mode (during normal reading) is performed by the control signal SEL. Performed based on -REF. In the test mode, decode signals YD1ref (0) and YD1ref (1) are generated based on input signals YD0 (0) and YD0 (1) supplied from outside.
[0108]
FIG. 12 is a circuit diagram showing a configuration example of the reference cell Y selection gate 50.
The reference cell Y selection gate 50 includes selection circuits 50a and 50b. Based on the decode signals YD0ref (0) and YD0ref (1) from the reference cell Y decoder 48, the bit lines BLref (0) and BLref ( 1), and outputs a read signal RDBref (0) of data “0” and a read signal RDBref (1) of data “1”.
[0109]
Note that a circuit 50c shown by a broken line in the figure is provided corresponding to the above-described test mode, and the decode signals YD1ref (0) and YD1ref (1) supplied from the reference cell Y decoder 48 in the test mode are provided. On the basis of this, the read signal RDBref of one of the reference cells 10a and 10b is output.
[0110]
FIG. 13 is a circuit diagram showing a configuration example of the read reference current generation circuit 51.
The read reference current generation circuit 51 includes first and second reference current generators 51a and 51b and a read voltage generator 51c.
[0111]
The first reference current generator 51a includes a first current-voltage converter 61. The converter 61 reads a reference cell read signal RDBref (0) of data “0” output from the reference cell Y selection gate 50. ), A first reference signal SAref0 having the value of the first reference current Iref0 is generated.
[0112]
The second reference current generator 51b includes a second current / voltage converter 62. The converter 62 reads the reference cell read signal RDBref (1) of data “1” output from the reference cell Y selection gate 50. ), A second reference signal SAref having the value of the second reference current Iref1 is generated.
[0113]
As described above, the read voltage generator 51c is a circuit that generates the read voltage VCWL-RD to be supplied to the control word line CWL at the time of reading. The read voltage generator 51c controls the read voltage VCWL-RD to a floating state during programming.
[0114]
In the test mode, the first and second reference current generators 51a and 51b and the read voltage generator 51c are inactive based on various test signals T-MRW and T-AC.
[0115]
FIG. 14 is a circuit diagram showing a configuration example of the Y selection gate 49.
The Y selection gate 49 is connected to an 8-bit bit line BL in the present embodiment, and via one of the bit lines BL based on decode signals YD0 [7: 0] and YD1 obtained by decoding a read address (not shown). A read signal RDB read from the memory cell 10 is output.
[0116]
More specifically, the Y selection gate 49 includes eight transistors Tn4a to Tn4h for bit selection and one transistor Tn5 (each NMOS transistor) for byte selection. Then, the Y selection gate 49 outputs a read signal RDB via one of the transistors Tn4a to Tn4h and the transistor Tn5 based on the decode signals YD0 [7: 0], YD1.
[0117]
FIG. 15 is a circuit diagram showing a configuration example of the sense amplifier 52.
The sense amplifier 52 includes a read reference current generator 52a that generates a read reference current Irefj based on the first and second reference signals SAref0 and SAref from the read reference current generator 51, and a read from the Y selection gate 49. A read current generator 52b for generating a read current Iref based on the signal RDB.
[0118]
More specifically, the read reference current generation unit 52a includes a constant current unit 71 and first to fourth constant current units 72 to 75, and based on the first reference signal SAref0 input to the constant current unit 71, Generate one reference current Iref0.
[0119]
The first to fourth constant current sections 72 to 75 differ in the size of the transistors constituting them. For example, in the present embodiment, the driving capacity of the first constant current section 72 is twice that of the second constant current section 73. , The third constant current section 74 has four times the driving capability, and the fourth constant current section 75 has the eight times driving capability.
[0120]
The read reference current generation unit 52a drives at least one of the first to fourth constant current units 72 to 75 by a plurality of selection signals TRIM-IREF [0: 3] and inputs the second constant current units 72 to 75 to the second reference current generation unit 52a. Based on the reference signal SAref, a current is generated by multiplying the second reference current Iref1 by a constant j (0 <j <1). Therefore, the read reference current generator 52a generates the read reference current Irefj as a sum current of “first reference current Iref0 + second reference current Iref1 × constant j”.
[0121]
The sense amplifier 52 thus configured compares the read reference current Irefj flowing into the node c with the read current Iref flowing from the node c to determine whether the data of the memory cell 10 to be read is “1”. It is determined whether it is “0”. That is, data detection is performed by detecting the potential (H level or L level) of the node c that changes according to the read current Iref of the memory cell 10 flowing from the node c, and read data RDATAB indicating the determination result is output.
[0122]
Note that a circuit 52c shown by a broken line in the figure is provided corresponding to the test mode, and outputs the read data RDATAB to the outside as a read signal R-ANA-OUT in the test mode.
[0123]
FIG. 16 is a circuit diagram showing one configuration example of the word line applied voltage selection circuit 53, and FIG. 17 is an operation waveform diagram thereof.
At the time of erasing, the negative voltage from the first voltage generation circuit 31 is applied to the source and back gate (P well) of the transistor Tn6 (NMOS transistor) and the back gates (P well) of the transistors Tn7 and Tn8 (NMOS transistor). (-9.3V) first control voltage R-NEGP is supplied.
[0124]
The control signal NGNDB is supplied to the gates of the transistors Tn6 and Tn7. The control signal NGNDB is generated based on a plurality of control signals RDmem, ENVPXGD, NEGPL. Here, the control signal RDmem is a signal that goes high at the time of reading, the control signal ENVPXGD is a signal that goes high at the time of programming, and the control signal NEGPL is that the first control voltage R-NEGP is equal to or lower than a predetermined voltage during erasing (for example, −3). (Less than or equal to .0 V).
[0125]
Therefore, at the time of erasing, the control signal NGNDB becomes L level (specifically, the ground voltage), and the transistors Tn6 and Tn7 are turned on based on the supply of the first control voltage R-NEGP.
[0126]
At this time, the drain potential of the transistor Tn7, that is, the control signal NEGPGND becomes substantially equal to the negative first control voltage R-NEGP, and the control signal NEGPGND turns off the transistor Tn8. Therefore, at the time of erasing, the word line applied voltage selection circuit 53 outputs the first control voltage R-NEGP of the negative voltage (−9.3 V) as the applied voltage VCWL.
[0127]
At this time, as described above, since the control signal NGNDB input to the gate of the transistor Tn6 is at the ground voltage, a high voltage exceeding the breakdown voltage is not applied between the source and the gate of the transistor Tn6.
[0128]
At the time of programming, the control signal NGNDB becomes L level (ground voltage) based on the H level control signal ENVPXGD. At this time, the first control voltage R-NEGP becomes 0 V, and the transistors Tn6 and Tn7 are turned off.
[0129]
Further, since the control signal NEGPGND becomes H level, the transistor Tn8 is turned on. At this time, the read voltage VCWL-RD is controlled by the read reference current generating circuit 51 so as to be in a floating state, and the applied voltage VCWL Becomes a floating potential (for example, about 2.5 V) as shown in FIG.
[0130]
At the time of reading, the control signal NGNDB is similarly set to the ground voltage based on the control signal RDmem, and the transistors Tn6 and Tn7 are turned off and the transistor Tn8 is turned on as at the time of programming. Therefore, at the time of reading, the word line applied voltage selection circuit 53 outputs the read voltage VCWL-RD supplied from the read reference current generation circuit 51 as the applied voltage VCWL.
[0131]
Note that a circuit 53a indicated by a broken line in the figure is provided corresponding to a test mode for measuring a read current. In the test mode, the transfer gate TG1 is turned off and the transfer gate TG2 is turned off based on the test signal T-AC. Turned on. Then, a test input signal R-ANA-IN is supplied from outside, and the input signal R-ANA-IN is output as an applied voltage VCWL.
[0132]
FIG. 18 is a circuit diagram showing a configuration example of the word line driver 54, and FIG. 19 is an operation waveform diagram thereof.
The word line driver 54 selects any one of the control word lines CWLi according to predecode signals XD0 to XD2 generated based on the write address WD-ADDR (see FIG. 3) at the time of writing (erase / program). At the time of reading, any one selected word line SWLi and any one reference cell selected word line SWLrefi are selected by decode signals YD2 and YD2ref generated based on a read address (not shown).
[0133]
The word line driver 54 includes a latch circuit 54a, to which a control signal NPS and a first control voltage R-NEGP are supplied. The latch circuit 54a latches the control signal NEN based on the control signal NENB generated by the predecode signals XD0 to XD2. Specifically, a control signal NEN having the voltage level of the control signal NPS is generated.
[0134]
As described above, the control signal NEGPL becomes L level when the first control voltage R-NEGP drops below a predetermined voltage (for example, −3.0 V or less) at the time of erasing, and the control signal NPS is changed based on the control signal NEGPL. It becomes L level (specifically, ground voltage). Therefore, the latch circuit 54a generates the control signal NEN which becomes the ground voltage based on the control signal NPS. Incidentally, at this time, since the voltage level of the control signal NGND is equal to the first control voltage R-NEGP, the latch state of the latch circuit 54a is maintained.
[0135]
The control signal NEN generated by such a latch circuit 54a is input to the gate of the transistor Tn9 (NMOS transistor) as the first transistor. The applied voltage VCWL is supplied to the source of the transistor Tn9, and the first control voltage R-NEGP of the negative voltage (-9.3V) is supplied to the back gate (P well) of the transistor Tn9.
[0136]
Therefore, at the time of erasing, the transistor Tn9 is turned on, and as shown in FIG. 19, the applied voltage VCWL (specifically, the first control voltage) is applied to any one of the control word lines CWLi selected by the predecode signals XD0 to XD2. R-NEGP) is supplied.
[0137]
At this time, as described above, since the gate voltage (control signal NEN) input to the gate of the transistor Tn9 is the ground voltage, a high voltage exceeding the breakdown voltage is not applied between the source and the gate of the transistor Tn9. Absent.
[0138]
During such an erase operation, the transistor Tn10 is turned on by the control signal NEGPL-ER, and the P-well potential VPWi (see FIG. 5) of the memory cell 10 becomes the applied voltage VCWL (-9.3 V).
[0139]
During programming, a high voltage (+9.5 V) second control voltage VPX is supplied to the word line driver 54 from the second voltage generation circuit 32. This second control voltage VPX is supplied to the source of a transistor Tp3 (PMOS transistor) as a second transistor.
[0140]
The control signal XINBT is supplied to the gate of the transistor Tp3. The control signal XINBT becomes L level during programming by the predecode signals XD0 to XD2.
[0141]
Accordingly, during programming, the transistor Tp3 is turned on, and as shown in FIG. 19, a high voltage (+9.5 V) second control voltage is applied to any one of the control word lines CWLi selected by the predecode signals XD0 to XD2. VPX is supplied.
[0142]
At this time, the transistor Tn9 is also turned on, but as described above, the applied voltage VCWL is controlled to the floating potential (for example, about 2.5 V) during programming (see FIG. 17), so that an abnormal current flows to the control word line CWLi. It does not flow.
[0143]
At the time of such a program, the transistor Tn11 is turned on by the control signal NGND, so that the P-well potential VPWi (see FIG. 5) of the memory cell 10 becomes the ground voltage.
[0144]
Next, the write operation of the flash memory 30 configured as described above will be described in detail with reference to FIG.
FIG. 20A shows an operation when data “0” is written to the memory cell 10 in which data “0” is currently written. In this case, the source of the memory cell 10 is supplied with the second source voltage of the ground voltage (0.0 V) corresponding to the data “0” to be written.
[0145]
In this state, first, a first control voltage of a negative voltage (-9.3 V) is supplied to the control word line CWL. At this time, the potential difference between the source and the floating gate is about 8.2 V, and no FN tunnel current flows. Therefore, the memory cell 10 is not erased, and the charge amount of the floating gate does not change.
[0146]
Next, while the source voltage is maintained at 0.0 V, a high voltage (+9.5 V) second control voltage is supplied to the control word line CWL. At this time, the potential difference between the source and the floating gate is about 8.2 V, and no FN tunnel current flows. Therefore, the charge amount of the floating gate does not change. Therefore, in this case, data “0” of the memory cell before writing is held.
[0147]
FIG. 20B shows an operation when data “1” is written to the memory cell 10 in which data “0” is currently written. In this case, the first source voltage of the high voltage (6.0 V) corresponding to the data “1” to be written is supplied to the source of the memory cell 10.
[0148]
In this state, first, a first control voltage of a negative voltage (-9.3 V) is supplied to the control word line CWL. At this time, a voltage of about 14.2 V is applied between the source and the floating gate, and an FN tunnel current flows. Therefore, the electrons of the floating gate are extracted, and the memory cell 10 is erased.
[0149]
Next, while the source voltage is maintained at 6.0 V, the second control voltage of a high voltage (+9.5 V) is supplied to the control word line CWL. At this time, the potential difference between the source and the floating gate is about 5.3 V, and no FN tunnel current flows. Therefore, the memory cell 10 is not programmed, and the charge amount of the floating gate does not change. Therefore, in this case, only erasing is performed, and data “0” of the memory cell before writing is rewritten to data “1”.
[0150]
FIG. 20C shows an operation when data “0” is written in the memory cell 10 in which data “1” is currently written. In this case, the source of the memory cell 10 is supplied with the second source voltage of the ground voltage (0.0 V) corresponding to the data “0” to be written.
[0151]
In this state, first, a first control voltage of a negative voltage (-9.3 V) is supplied to the control word line CWL. At this time, the potential difference between the source and the floating gate is about 5.3 V, and no FN tunnel current flows. Therefore, the charge amount of the floating gate does not change.
[0152]
Next, while the source voltage is maintained at 0.0 V, a high voltage (+9.5 V) second control voltage is supplied to the control word line CWL. At this time, a voltage of about 11.3 V is applied between the source and the floating gate, and an FN tunnel current (between the source and the channel) flows. Accordingly, electrons are injected into the floating gate, and the memory cell 10 is programmed. Therefore, in this case, only programming is performed, and data “1” of the memory cell before writing is rewritten to data “0”.
[0153]
FIG. 20D shows an operation when data “1” is written in the memory cell 10 in which data “1” is currently written. In this case, the first source voltage of the high voltage (6.0 V) corresponding to the data “1” to be written is supplied to the source of the memory cell 10.
[0154]
In this state, first, a first control voltage of a negative voltage (-9.3 V) is supplied to the control word line CWL. At this time, a voltage of about 11.3 V is applied between the source and the floating gate, and a small amount of FN tunnel current flows (actually, almost no flow). Therefore, the charge amount of the floating gate does not substantially change.
[0155]
Next, while the source voltage is maintained at 6.0 V, the second control voltage of a high voltage (+9.5 V) is supplied to the control word line CWL. At this time, the potential difference between the source and the floating gate is about 5.6 V, and no FN tunnel current flows. Therefore, the memory cell 10 is not programmed, and the charge amount of the floating gate does not change. Therefore, in this case, data “1” of the memory cell before writing is held.
[0156]
Next, the characteristics of the reference cells 10a and 10b of the present embodiment will be described in detail.
FIG. 21 is an explanatory diagram of a read reference current generated from each of the reference cells 10a and 10b.
[0157]
As described above, the read reference current Irefj is the first reference current Iref0 which is the read current of the reference cell to which the data “0” is written, and the read current of the reference cell to which the data “1” is written. It is generated as a sum current with a current obtained by multiplying the second reference current Iref1 by a constant j (0 <j <1).
[0158]
More specifically, the read reference current Irefj is larger than the read current k1 of the cell having the lowest threshold Vth among the plurality of memory cells 10 of data “0” ((a) in the figure), and the data “1”. Are generated so as to be smaller than the read current k2 of the cell having the highest threshold value Vth ((b) in the figure).
[0159]
At this time, the write state of the memory cell 10 of data “0” corresponding to the condition (a) in the drawing corresponds to that of the reference cell in which the data “0” is currently written among the reference cells 10a and 10b. . The write state of the memory cell 10 of the data “1” corresponding to the condition (b) in the drawing corresponds to that of the reference cell in which the data “1” is currently written among the reference cells 10a and 10b.
[0160]
This is because, as described above, each of the reference cells 10a and 10b is rewritten by inverting the data so that the data has the opposite polarity each time the data is written. Because there is.
[0161]
Accordingly, the reference cell of the data “0” has a threshold distribution similar to that of the memory cell 10 having a lower threshold Vth among all the memory cells 10 of the data “0” ((c) in the figure), and the reference cell of the data “1”. The cells have the same threshold distribution as the memory cells 10 having the higher threshold Vth among all the memory cells 10 of data "1" ((d) in the figure).
[0162]
That is, by inverting the data of the reference cells 10a and 10b every writing, the threshold value Vth of the reference cell of data "0" gradually increases every writing, or conversely, the reference cell of data "1" Is prevented from gradually decreasing every time writing is performed.
[0163]
In each of the reference cells 10a and 10b, it is possible to accurately reflect the writing state of the memory cell 10 (cell deterioration, power supply, temperature, process conditions, and the like) at that time. In other words, the rewrite characteristics and the storage retention characteristics of the memory cell 10 and the reference cells 10a and 10b can be made substantially the same.
[0164]
In such a pair of reference cells 10a and 10b, in the present embodiment, the read reference current Irefj is set to be substantially the intermediate value of the read current of each of the reference cells 10a and 10b, that is, the value of the constant j is set to 0.5. (E in the figure). Then, the data of the memory cell 10 is determined based on the read reference current Irefj.
[0165]
As described above, according to the present embodiment, the following effects can be obtained.
(1) The memory cell array 20 is provided with a pair of reference cells 10a and 10b for each same control word line CWL to which the plurality of memory cells 10 are connected. Complementary data is written to each of the reference cells 10a and 10b, and each data is inverted and rewritten so as to have the opposite polarity each time the memory cell 10 is erased / written. Therefore, the threshold value of each of the reference cells 10a and 10b is prevented from shifting in only one direction for each erase / write, and the write state of each memory cell 10 can be accurately reflected on each of the reference cells 10a and 10b. As a result, it is not necessary to perform a verify operation for monitoring whether or not the threshold values of the reference cells 10a and 10b are within an appropriate range, but it is possible to sufficiently ensure the accuracy of the read operation.
[0166]
(2) In the present embodiment, the data of the memory cell 10 is determined based on the read reference current Irefj generated from the pair of reference cells 10a and 10b whose data are inverted each time the memory cell 10 is erased / written. You. With this configuration, the verify operation can be made unnecessary, and the pre-program operation can be made unnecessary. Therefore, it is possible to shorten the time until the erase operation / write operation is completed.
[0167]
(3) Since the pre-program operation and the verify operation are unnecessary, the subsequent re-erase operation / write operation is naturally unnecessary. Therefore, it is possible to shorten the time until the erase operation / write operation is completed.
[0168]
(4) Since the pre-program operation and the verify operation are not required, the power consumption associated therewith can be reduced.
(5) Since the pre-program operation and the verify operation are not required, the layout area associated with them can be reduced, and the die size can be reduced.
[0169]
(6) Since the memory cell 10 and the reference cells 10a and 10b of the present embodiment have a single-layer polysilicon structure, the number of process steps can be reduced when the memory cell 10 is used for a small-capacity memory. it can.
[0170]
(7) By using the memory cell 10 having the select transistor 12 and the reference cells 10a and 10b, it is possible to reliably prevent a current from flowing to a cell to be read out (a cell in which the select transistor 12 is turned off) at the time of reading. can do. Therefore, the reading operation can be performed accurately.
[0171]
(Second embodiment)
Hereinafter, a second embodiment of the present invention will be described with reference to FIGS.
In the present embodiment, as shown in FIG. 23, the read control in the case where the threshold values of the reference cells 10a and 10b (that is, the threshold values of the memory cells 10) are distributed at a higher level will be described.
[0172]
Here, when the read voltage VCWL-RD applied to the control word line CWL is, for example, at the ground voltage level (0 V), the reference cell for data “1” is turned on, but the reference cell for data “0” is turned on. Assume a situation where it is not turned on.
[0173]
In this case, it is necessary to adjust the read current of the data “0” to a predetermined value or more so that a small amount of current flows to the reference cell of the data “0”. At this time, specifically, the ratio n between the read current of data "0" (first reference current Iref0) and the read current of data "1" (second reference current Iref1) becomes a predetermined target value. Then, the currents of the first reference current Iref0 and the second reference current Iref1 are increased.
[0174]
Here, when the current value of the second reference current Iref1 is k, the ratio n is
n = Iref1 / Iref0 = k / (k / n)
(Where n is a natural number), and the larger the ratio n, the more stable the reading operation can be performed.
[0175]
Hereinafter, a specific configuration for adjusting the first reference current Iref0 will be described.
FIG. 22 is a circuit diagram showing the read reference current generation circuit 81 of the present embodiment.
The generation circuit 81 is obtained by partially changing the configuration of the above-described read reference current generation circuit 51 (FIG. 13), and the same components are denoted by the same reference numerals.
[0176]
The read reference current generation circuit 81 generates a first reference current generator 51a that generates a first reference signal SAref0 corresponding to the first reference current Iref0, and a second reference signal SAref that generates a second reference signal SAref corresponding to the second reference current Iref1. It includes a two-reference current generator 51b and a read voltage generator 81a that generates a read voltage VCWL-RD. The read voltage generator 81a includes a first voltage / current converter 91 and a second voltage / current converter 92.
[0177]
The first voltage-to-current converter 91 receives the first reference signal SAref0 output from the first reference current generator 51a. For example, in the present embodiment, the first voltage-to-current converter 91 becomes twice as large as the first reference current Iref0. Generates a first control current I0p.
[0178]
The second voltage-to-current converter 92 receives the second reference signal SAref output from the second reference current generator 51b. For example, in the present embodiment, the second voltage-to-current converter 92 outputs a current value that is 2/16 times the second reference current Iref1. To generate the second control current I1p.
[0179]
Note that the current value of the first control current I0p generated by the first voltage-to-current converter 91 and the current value of the second control current I1p generated by the second voltage-to-current converter 92 are the values of the target ratio n. It is set according to.
[0180]
The read voltage generator 81a having the first and second voltage-current converters 91 and 92 provides a current difference between the second control current I1p and the control current I0n flowing as the current mirror current of the first control current I0p. Generates and outputs a read voltage VCWL-RD having a voltage level corresponding to.
[0181]
More specifically, as shown in FIG. 24, when the read operation is started in response to the H-level control signal en (L-level control signal enb), the read voltage generator 81a outputs the ground voltage level (0 V). The read voltage VCWL-RD is output, and in response to this, only the reference cell of data “1” is turned on in this embodiment (time t1).
[0182]
At this time, a read current (second reference current Iref1) for data "1" flows, and a second control current I1p having a current value that is 2/16 times the second reference current Iref1 is generated. The read voltage VCWL-RD is gradually increased from the ground voltage (0 V) by the second control current I1p, and when the voltage level is increased to the threshold voltage level of the reference cell of data “0”, the data “0” is read. Is turned on (time t2).
[0183]
At this time, a read current (first reference current Iref0) for data “0” flows, and a control current I0n (= first control current I0p) having a current value twice as large as the first reference current Iref0 is generated. The read voltage VCWL-RD is output at a voltage level corresponding to the current difference between the control currents I1p and I0n. When the current values of the control currents I1p and I0n become equal (time t3), the rise of the read voltage VCWL-RD stops, and the voltage level is maintained.
[0184]
Therefore, in the present embodiment, even when the threshold value Vth of each of the reference cells 10a and 10b is distributed high, a (small) current equal to or more than a predetermined value corresponding to the target ratio n is used as the reference value of the data "0". By increasing the read voltage VCWL-RD applied to the control word line CWL so as to flow through the cells, a stable read operation can be performed.
[0185]
(Third embodiment)
Hereinafter, a third embodiment of the invention will be described with reference to FIGS.
In the present embodiment, as shown in FIG. 26, the read control in the case where the thresholds of the reference cells 10a and 10b (that is, the thresholds of the memory cells 10) are distributed lower is described.
[0186]
In this case, when the read voltage VCWL-RD applied to the control word line CWL is, for example, at the ground voltage level (0 V), the current flowing through the reference cell of data “0” is too large, so that the read operation is stabilized. Suppose a situation that cannot be performed.
[0187]
In this case, the ratio n (= Iref1 / Iref0 = k / (k / n)) between the first reference current Iref0 and the second reference current Iref1 described in the second embodiment is an extremely small value. . Therefore, the read current (first reference current Iref0) for data "0" is reduced to a predetermined value or less so that the ratio n increases to the target value.
[0188]
Hereinafter, a specific configuration for adjusting the first reference current Iref0 will be described.
FIG. 25 is a circuit diagram showing a read reference current generation circuit 101 according to the third embodiment. The generation circuit 101 is obtained by partially changing the configuration of the above-described read reference current generation circuit 51 (FIG. 13), and the same components are denoted by the same reference numerals.
[0189]
The read reference current generation circuit 101 includes a first reference current generation unit 51a that generates a first reference signal SAref0 according to the first reference current Iref0, and a second reference signal SAref that generates a second reference signal SAref according to the second reference current Iref1. It includes a two-reference current generator 51b, a read voltage generator 51c that generates a read voltage VCWL-RD, and a source voltage generator 101a.
[0190]
The first reference current generator 51a generates a control current I1p0 based on the first reference current Iref0, and generates a first reference signal SAref0 based on the control current I1p0 flowing into the node d and the first reference current Iref0 flowing out of the node d. Generate
[0191]
The source voltage generation unit 101a includes a voltage-current conversion unit 111, and a voltage level (potential of the node d) of the first reference signal SAref0 is input to a gate between the voltage-current conversion unit 111 and a ground power supply. The transistor Tn12 (NMOS transistor) is connected in series.
[0192]
The voltage-current converter 111 receives the voltage level of the first reference signal SAref0 (potential of the node d) and generates a reference control current I1p1 having the same current value as the control current I1p0. The reference control current I1p1 (= control current I1p0) is set according to the target value of the ratio n. For example, in the present embodiment, the current value is 1/16 times the second reference current Iref1. Is set to
[0193]
Such a source voltage generation unit 101a supplies each of the source voltage supply circuits 44, 45a, and 45b (FIG. 4) based on a control signal arc generated according to the voltage level of the first reference signal SAref0 (potential of the node d). Generate the source power supply ARGND to be supplied to the
[0194]
More specifically, as shown in FIG. 27, immediately after the read operation is started in response to the H-level control signal en (L-level control signal enb) (time t1), the read current of data “0” ( When the first reference current Iref0) is larger than the control current I1p0, the voltage level of the first reference signal SAref0 (potential of the node d) becomes 0V.
[0195]
At this time, since the transistor Tn12 is turned off, the control signal arc becomes H level, and the voltage level of the source power supply ARGND is gradually raised. That is, the voltage supplied to the source line SL via each of the source voltage supply circuits 44, 45a, 45b (see FIG. 4) is raised, whereby the read current (first reference current Iref0) for data "0" is gradually increased. To decrease.
[0196]
When the first reference current Iref0 decreases to a current amount substantially equal to the control current I1p0, the voltage level of the first reference signal SAref0 (potential of the node d) starts to increase (time t2), and the potential of the node d becomes the threshold value of the transistor Tn12. When the voltage reaches the voltage level, the transistor Tn12 is turned on, and the voltage level of the control signal arc starts to decrease (time t3). Then, when the amount of the first reference current Iref0 and the amount of the control current I1p0 become equal (time t4), the rise of the source power supply ARGND stops, and the voltage level is maintained.
[0197]
Therefore, in the present embodiment, even when the threshold value Vth of each of the reference cells 10a and 10b is distributed low, a current equal to or less than a predetermined value corresponding to the target ratio n flows to the reference cell of data "0". By raising the source supply power ARGND applied to the source line SL as described above, a stable read operation can be performed.
[0198]
Each of the above embodiments may be implemented in the following manner.
In each embodiment, at the time of writing, a first negative control voltage is first applied to the control word line CWL, and then a second high control voltage is applied to the control word line CWL. Is also good. That is, after the program is executed by applying the second control voltage of a high voltage, the erase may be performed by applying the first control voltage of the negative voltage.
[0199]
In each of the embodiments, the memory cell 10 has a single-layer polysilicon structure. However, the memory cell 10 may have a two-layer polysilicon structure (stack type) having no selected word line. Incidentally, in the stack type memory cell, only one word line (selected word line) connected to the control gate shares the control word line CWL and the selected word line SWL of the present embodiment.
[0200]
In each embodiment, the memory cell 10 having the single-layer polysilicon structure may be a cell having a two-element structure without the select transistor 12.
In each of the embodiments, all the memory cells 10 connected to the same control word line CWL are collectively written as write targets, but they may be selectively written.
[0201]
In each embodiment, a circuit having both the function of the read reference current generation circuit 81 in the second embodiment and the function of the read reference current generation circuit 101 in the third embodiment may be provided.
[0202]
In the second embodiment, when the threshold values of the reference cells 10a and 10b are distributed high, the read voltage supplied to the control word line CWL until the read current of data "0" becomes a value corresponding to the target ratio n Although the control for raising the VCWL-RD is performed, the control for lowering the source supply power ARGND supplied to the source line SL may be performed.
[0203]
In the third embodiment, when the thresholds of the reference cells 10a and 10b are distributed low, the source supply power supplied to the source line SL until the read current of the data “0” becomes a value corresponding to the target ratio n. Although the control for raising the ARGND is set, the control for lowering the read voltage VCWL-RD supplied to the control word line CWL may be performed.
[0204]
The features of each of the above embodiments are summarized as follows.
(Supplementary Note 1) A method of controlling a nonvolatile memory in which a plurality of memory cells and a pair of reference cells are connected to the same word line,
For each erase operation or write operation of the plurality of memory cells, data complementary to each other is written to the pair of reference cells so that the data has the opposite polarity to the data currently written to the pair of reference cells. One step,
A second step of generating a read reference current such that the read reference current is substantially an intermediate value between read currents read from the pair of reference cells, for each read operation of the plurality of memory cells;
A method for controlling a non-volatile memory, comprising:
(Supplementary Note 2) Each of the read currents read from the pair of reference cells is a first reference current read from the reference cell of data “0” and a second reference current read from the reference cell of data “1”. ,
The nonvolatile memory according to claim 1, wherein the read reference current is generated as a sum current of the first reference current and a current obtained by multiplying the second reference current by a constant j (provided that 0 <j <1). Control method for non-volatile memory.
(Supplementary Note 3) The constant j is determined based on a plurality of selection signals such that the read reference current is substantially an intermediate value between the first reference current and the second reference current. The control method of the nonvolatile memory described in the above.
(Supplementary Note 4) The control of the nonvolatile memory according to any one of Supplementary Notes 1 to 3, wherein a read current read from the memory cell is compared with the read reference current to determine data of the memory cell. Method.
(Supplementary Note 5) Prior to the writing operation of the pair of reference cells, data currently written to the pair of reference cells should be read, and the data should be written to the pair of reference cells based on the result of determining the polarity of each data. 5. The method for controlling a nonvolatile memory according to any one of supplementary notes 1 to 4, wherein data is generated.
(Supplementary note 6) The nonvolatile memory according to any one of Supplementary notes 1 to 5, wherein the write operation of the pair of reference cells is performed simultaneously with the write operation of the plurality of memory cells connected to the same word line. Memory control method.
(Supplementary Note 7) Prior to generation of the read reference current, a word line connected to the pair of reference cells is connected to the pair of reference cells such that a ratio of each read current read from the pair of reference cells becomes a predetermined target value. 7. The method for controlling a nonvolatile memory according to any one of supplementary notes 1 to 6, wherein a voltage to be applied or a voltage to be applied to a source line connected to the pair of reference cells is adjusted.
(Supplementary note 8) The nonvolatile memory according to supplementary note 7, wherein the voltage applied to the source line or the voltage applied to the word line is adjusted based on a current difference between read currents read from the pair of reference cells. Control method for non-volatile memory.
(Supplementary note 9) The non-volatile memory control method according to supplementary note 7 or 8, wherein a voltage applied to the source line is increased when a threshold value of the pair of reference cells is low.
(Supplementary note 10) The method of controlling a nonvolatile memory according to supplementary note 7 or 8, wherein a voltage applied to the source line is decreased when a threshold value of the pair of reference cells is high.
(Supplementary note 11) The supplementary note 9 or 10, wherein a voltage applied to the source line is maintained when a ratio of each read current read from the pair of reference cells reaches a predetermined target value. Non-volatile memory control method.
(Supplementary Note 12) The method according to Supplementary Note 7 or 8, wherein the voltage applied to the word line is decreased when the threshold value of the pair of reference cells is low.
(Supplementary Note 13) The method according to Supplementary Note 7 or 8, wherein the voltage applied to the word line is increased when a threshold value of the pair of reference cells is high.
(Supplementary note 14) The supplementary note 12 or 13, wherein the voltage applied to the word line is maintained when the ratio of each read current read from the pair of reference cells reaches a predetermined target value. Non-volatile memory control method.
(Supplementary Note 15) A plurality of memory cells and a pair of reference cells are connected to the same word line, and source lines are separately connected to each of the memory cells and each of the reference cells along the word line direction. In a nonvolatile memory,
A reference cell read circuit that reads data of the pair of reference cells, determines a polarity of each data, and outputs a polarity signal, for each erase operation or write operation of the plurality of memory cells;
A reference cell write data generator for generating complementary data to be written to the pair of reference cells based on the polarity signal so as to have opposite polarities to data currently written to the pair of reference cells. Circuit and
A source voltage supply circuit provided corresponding to each of the source lines connected to the pair of reference cells, and supplying source voltages respectively corresponding to data output from the reference cell write data generation circuit;
A nonvolatile memory, comprising:
(Supplementary Note 16) Each read current read from the pair of reference cells is a first reference current read from the reference cell of data “0” and a second reference current read from the reference cell of data “1”. ,
A read including a first current-voltage converter that generates a first reference signal according to the first reference current, and a second current-voltage converter that generates a second reference signal according to the second reference current A reference current generating circuit;
A read reference current is generated based on the first and second reference signals so as to have a substantially intermediate value between the first and second reference currents, and the read reference current is compared with a read current read from the memory cell. A sense amplifier for determining the data of the memory cell
16. The nonvolatile memory according to claim 15, further comprising:
(Supplementary Note 17) A Y decoder for a reference cell that generates a decode signal corresponding to data written to the pair of reference cells based on the polarity signal,
A reference cell for outputting a read signal from a reference cell from which the first reference current is read and a read signal from a reference cell from which the second reference current is read to the read reference current generating circuit based on the decode signal. Y select gate and
17. The non-volatile memory according to claim 16, further comprising:
(Supplementary Note 18) The read reference current generation circuit includes:
A first voltage-current converter that generates a first control current obtained by multiplying the first reference current by a predetermined multiple based on the first reference signal; and a second multiple of the second reference current based on the second reference signal. A second voltage-current converter for generating a second control current, wherein the first control current and the second control current are controlled such that a ratio between the first reference current and the second reference current becomes a predetermined target value. 18. The non-volatile memory according to claim 16, further comprising: a read voltage generator for supplying a read voltage generated based on a current difference from the second control current to the word line.
(Supplementary note 19) The non-volatile memory according to supplementary note 18, wherein the read voltage generated by the read voltage generation unit is fed back to a word line applied voltage selection circuit that selects an applied voltage to be supplied to the word line. .
(Supplementary Note 20) The read reference current generation circuit includes:
A voltage-current converter configured to generate a reference control current based on the first reference signal, wherein the first reference current is controlled such that a ratio between the first reference current and the second reference current becomes a predetermined target value. 20. The nonvolatile memory according to claim 16, further comprising: a source voltage generation unit configured to supply a source supply power generated based on a current difference between the source line and the reference control current to the source line. Sex memory.
(Supplementary note 21) The nonvolatile memory according to supplementary note 20, wherein the source supply power generated by the source voltage generation unit is output to the source voltage supply circuit.
(Supplementary Note 22) The plurality of memory cells and the pair of reference cells are cells having a single-layer polysilicon structure,
22. The semiconductor device according to claim 15, further comprising a capacitor connected to the word line, a memory transistor connected to the source line, and a select transistor connected to the selected word line. Non-volatile memory.
[0205]
【The invention's effect】
As described in detail above, according to the present invention, it is possible to provide a nonvolatile memory control method and a nonvolatile memory that can accurately perform a read operation without requiring a verify operation.
[Brief description of the drawings]
FIGS. 1A and 1B are explanatory diagrams showing a configuration of a nonvolatile memory cell according to a first embodiment. FIG. 1A is a circuit diagram, and FIGS. 1B and 1C are cross-sectional structural diagrams.
FIG. 2 is a principle explanatory diagram showing a writing method of a memory cell.
FIG. 3 is a block diagram illustrating a schematic configuration of a nonvolatile memory.
FIG. 4 is a block diagram showing a detailed configuration of a nonvolatile memory.
FIG. 5 is a circuit diagram of a memory cell.
FIG. 6 is a circuit diagram showing a memory cell array.
FIG. 7 is a circuit diagram showing a source voltage supply circuit.
FIG. 8 is a circuit diagram showing a reference cell read circuit.
FIG. 9 is an operation waveform diagram of the reference cell read circuit.
FIG. 10 is a circuit diagram showing a reference cell write data generation circuit.
FIG. 11 is a circuit diagram showing a reference cell Y decoder.
FIG. 12 is a circuit diagram showing a reference cell Y selection gate.
FIG. 13 is a circuit diagram showing a read reference current generation circuit.
FIG. 14 is a circuit diagram showing a Y selection gate.
FIG. 15 is a circuit diagram showing a sense amplifier.
FIG. 16 is a circuit diagram showing a word line applied voltage selection circuit.
FIG. 17 is an operation waveform diagram of the word line applied voltage selection circuit.
FIG. 18 is a circuit diagram showing a word line driver.
FIG. 19 is an operation waveform diagram of the word line driver.
FIGS. 20A and 20B are waveform diagrams showing a write operation, in which FIG. 20A shows writing of data “0” → “0”, FIG. 20B shows writing of data “0” → “1”, and FIG. “→” is written, and (d) indicates writing of data “1” → “1”.
FIG. 21 is an explanatory diagram illustrating a read reference current.
FIG. 22 is a circuit diagram illustrating a read reference current generation circuit according to a second embodiment.
FIG. 23 is an explanatory diagram showing a case where threshold values are distributed high.
FIG. 24 is an operation waveform diagram of the read reference current generation circuit of the second embodiment.
FIG. 25 is a circuit diagram illustrating a read reference current generation circuit according to a third embodiment.
FIG. 26 is an explanatory diagram showing a case where threshold values are distributed low.
FIG. 27 is an operation waveform diagram of the read reference current generation circuit of the third embodiment.
[Explanation of symbols]
Control word line as CWL word line
SL source line
REF-REV polarity signal
Irefj Read reference current
Iref0 1st reference current
Iref1 Second reference current
SAref0 1st reference signal
SAref 2nd reference signal
I0p 1st control current
I1p Second control current
I1p1 Reference control current
ARVSS source voltage
ARGND Source supply power
VCWL-RD read voltage
n ratio
10 memory cells
10a, 10b Reference cells
30 Flash memory as non-volatile memory
44, 45a, 45b source voltage supply circuit
46 Reference cell readout circuit
47 Reference Cell Write Data Generation Circuit
51, 81, 101 read reference current generation circuit
51c, 81a Read voltage generator
52 sense amplifier
61 first current-voltage converter
62 second current-voltage converter
91 First voltage-current converter
92 Second voltage-current converter
101a Source voltage generator
111 Voltage-current converter

Claims (10)

同一のワード線に複数のメモリセルと一対の基準セルが接続される不揮発性メモリの制御方法であって、
前記複数のメモリセルの消去動作毎もしくは書き込み動作毎に、前記一対の基準セルに現在書き込まれているデータとそれぞれ逆の極性となるように、該一対の基準セルに互いに相補なデータを書き込む第1のステップと、
前記複数のメモリセルの読み出し動作毎に、前記一対の基準セルから読み出される各読み出し電流の略中間値となるように読み出し基準電流を生成する第2のステップと
を備えることを特徴とする不揮発性メモリの制御方法。
A method of controlling a nonvolatile memory in which a plurality of memory cells and a pair of reference cells are connected to the same word line,
For each erase operation or write operation of the plurality of memory cells, data complementary to each other is written to the pair of reference cells so that the data has the opposite polarity to the data currently written to the pair of reference cells. One step,
A second step of generating a read reference current so as to have a substantially intermediate value between read currents read from the pair of reference cells for each read operation of the plurality of memory cells. Memory control method.
前記一対の基準セルから読み出される各読み出し電流は、データ“0”の基準セルから読み出される第1基準電流と、データ“1”の基準セルから読み出される第2基準電流とであり、
前記読み出し基準電流は、前記第1基準電流と、前記第2基準電流を定数j(但し0<j<1)倍した電流との合算電流として生成されることを特徴とする請求項1記載の不揮発性メモリの制御方法。
Each of the read currents read from the pair of reference cells is a first reference current read from a data “0” reference cell and a second reference current read from a data “1” reference cell.
2. The read reference current according to claim 1, wherein the read reference current is generated as a sum current of the first reference current and a current obtained by multiplying the second reference current by a constant j (where 0 <j <1). A method for controlling a nonvolatile memory.
前記一対の基準セルの書き込み動作に先立って該一対の基準セルに現在書き込まれているデータを読み出し、各データの極性を判定した判定結果に基づいて前記一対の基準セルに書き込むべきデータを生成することを特徴とする請求項1又は2記載の不揮発性メモリの制御方法。Prior to the write operation of the pair of reference cells, data currently written to the pair of reference cells is read, and data to be written to the pair of reference cells is generated based on a result of determining the polarity of each data. 3. The method for controlling a nonvolatile memory according to claim 1, wherein: 前記読み出し基準電流の生成に先立って、前記一対の基準セルから読み出される各読み出し電流の比率が予め定めた目標値となるように、該一対の基準セルに接続されるワード線に印加する電圧もしくは前記一対の基準セルに接続されるソース線に印加する電圧を調整することを特徴とする請求項付記1乃至3の何れか一項記載の不揮発性メモリの制御方法。Prior to the generation of the read reference current, a voltage applied to a word line connected to the pair of reference cells or a voltage applied to a word line connected to the pair of reference cells so that a ratio of each read current read from the pair of reference cells becomes a predetermined target value. 4. The method according to claim 1, wherein a voltage applied to a source line connected to the pair of reference cells is adjusted. 5. 前記一対の基準セルの閾値が低い場合には前記ソース線に印加する電圧を上昇させることを特徴とする請求項4記載の不揮発性メモリの制御方法。5. The method according to claim 4, wherein when a threshold value of the pair of reference cells is low, a voltage applied to the source line is increased. 前記一対の基準セルの閾値が高い場合には前記ワード線に印加する電圧を上昇させることを特徴とする請求項4記載の不揮発性メモリの制御方法。5. The method according to claim 4, wherein when a threshold value of the pair of reference cells is high, a voltage applied to the word line is increased. 同一のワード線に複数のメモリセルと一対の基準セルとが接続され、前記ワード線方向に沿って前記メモリセル毎及び前記基準セル毎にソース線がそれぞれ分離して接続される不揮発性メモリにおいて、
前記複数のメモリセルの消去動作毎もしくは書き込み動作毎に、前記一対の基準セルのデータを読み出し、各データの極性を判定して極性信号を出力する基準セル読出回路と、
前記極性信号に基づいて、前記一対の基準セルに現在書き込まれているデータとそれぞれ逆の極性となるように、該一対の基準セルに書き込むべき互いに相補なデータを生成する基準セル書込データ発生回路と、
前記一対の基準セルに接続されるソース線にそれぞれ対応して設けられ、前記基準セル書込データ発生回路から出力されるデータにそれぞれ対応するソース電圧を供給するソース電圧供給回路と
を備えることを特徴とする不揮発性メモリ。
In a nonvolatile memory, a plurality of memory cells and a pair of reference cells are connected to the same word line, and a source line is separately connected to each of the memory cells and each of the reference cells along the word line direction. ,
A reference cell read circuit that reads data of the pair of reference cells, determines a polarity of each data, and outputs a polarity signal, for each erase operation or write operation of the plurality of memory cells;
A reference cell write data generator for generating complementary data to be written to the pair of reference cells based on the polarity signal so as to have opposite polarities to data currently written to the pair of reference cells. Circuit and
A source voltage supply circuit that is provided corresponding to each of the source lines connected to the pair of reference cells and supplies source voltages respectively corresponding to data output from the reference cell write data generation circuit. Characteristic nonvolatile memory.
前記一対の基準セルから読み出される各読み出し電流は、データ“0”の基準セルから読み出される第1基準電流と、データ“1”の基準セルから読み出される第2基準電流とであり、
前記第1基準電流に応じた第1基準信号を生成する第1の電流電圧変換部と、前記第2基準電流に応じた第2基準信号を生成する第2の電流電圧変換部とを含む読出基準電流発生回路と、
前記第1及び第2基準信号に基づいて前記第1及び第2基準電流の略中間値となるように読み出し基準電流を生成し、該読み出し基準電流と前記メモリセルから読み出される読み出し電流とを比較して前記メモリセルのデータ判定を行うセンスアンプと
を備えることを特徴とする請求項7記載の不揮発性メモリ。
Each of the read currents read from the pair of reference cells is a first reference current read from a data “0” reference cell and a second reference current read from a data “1” reference cell.
A read including a first current-voltage converter that generates a first reference signal according to the first reference current, and a second current-voltage converter that generates a second reference signal according to the second reference current A reference current generating circuit;
A read reference current is generated based on the first and second reference signals so as to have a substantially intermediate value between the first and second reference currents, and the read reference current is compared with a read current read from the memory cell. 8. The nonvolatile memory according to claim 7, further comprising: a sense amplifier for determining data of said memory cell.
前記読出基準電流発生回路は、
前記第1基準信号に基づいて前記第1基準電流を所定倍数した第1制御電流を生成する第1の電圧電流変換部と、前記第2基準信号に基づいて前記第2基準電流を所定倍数した第2制御電流を生成する第2の電圧電流変換部とを含み、前記第1基準電流と前記第2基準電流との比率が予め定めた目標値となるように前記第1制御電流と前記第2制御電流との電流差に基づいて生成した読み出し電圧を前記ワード線に供給するための読み出し電圧生成部を備えていることを特徴とする請求項8記載の不揮発性メモリ。
The read reference current generation circuit includes:
A first voltage-current converter that generates a first control current obtained by multiplying the first reference current by a predetermined multiple based on the first reference signal; and a second multiple of the second reference current based on the second reference signal. A second voltage-current converter for generating a second control current, wherein the first control current and the second control current are so controlled that a ratio between the first reference current and the second reference current becomes a predetermined target value. 9. The non-volatile memory according to claim 8, further comprising: a read voltage generator for supplying a read voltage generated based on a current difference from the second control current to the word line.
前記読出基準電流発生回路は、
前記第1基準信号に基づいて基準制御電流を生成する電圧電流変換部を含み、前記第1基準電流と前記第2基準電流との比率が予め定めた目標値となるように前記第1基準電流と前記基準制御電流との電流差に基づいて生成したソース供給電源を前記ソース線に供給するためのソース電圧生成部を備えていることを特徴とする請求項8又は9記載の不揮発性メモリ。
The read reference current generation circuit includes:
A voltage-current converter for generating a reference control current based on the first reference signal, wherein the first reference current is controlled such that a ratio of the first reference current to the second reference current becomes a predetermined target value. 10. The non-volatile memory according to claim 8, further comprising: a source voltage generator for supplying a source supply power generated based on a current difference between the reference voltage and the reference control current to the source line.
JP2002370277A 2002-12-20 2002-12-20 Nonvolatile memory control method and nonvolatile memory Expired - Fee Related JP4067956B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002370277A JP4067956B2 (en) 2002-12-20 2002-12-20 Nonvolatile memory control method and nonvolatile memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002370277A JP4067956B2 (en) 2002-12-20 2002-12-20 Nonvolatile memory control method and nonvolatile memory

Publications (2)

Publication Number Publication Date
JP2004199836A true JP2004199836A (en) 2004-07-15
JP4067956B2 JP4067956B2 (en) 2008-03-26

Family

ID=32766239

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002370277A Expired - Fee Related JP4067956B2 (en) 2002-12-20 2002-12-20 Nonvolatile memory control method and nonvolatile memory

Country Status (1)

Country Link
JP (1) JP4067956B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101740417B1 (en) 2014-12-17 2017-05-26 실리콘 모션 인코포레이티드 Method for increasing speed of writing data into flash memory unit and associated device

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6280899A (en) * 1985-10-04 1987-04-14 Mitsubishi Electric Corp Semiconductor storage device
JPH05174586A (en) * 1991-12-24 1993-07-13 Kawasaki Steel Corp Electrically erasable nonvolatile memory
JPH08190797A (en) * 1994-11-11 1996-07-23 Sony Corp Nonvolatile semiconductor memory
JPH09171696A (en) * 1995-12-20 1997-06-30 Hitachi Ltd Ferroelectric storage device
JPH09231775A (en) * 1996-02-23 1997-09-05 Hitachi Ltd Ferroelectric storage device
WO1999008284A2 (en) * 1997-08-07 1999-02-18 Sandisk Corporation Novel multi-state memory
JPH11213682A (en) * 1998-01-30 1999-08-06 Sony Corp Nonvolatile semiconductor storage device
WO2002027729A2 (en) * 2000-09-27 2002-04-04 Sandisk Corporation Writable tracking cells
JP2002163893A (en) * 2000-11-22 2002-06-07 Fujitsu Ltd Nonvolatile semiconductor memory device and the adjusting method of its voltage and current characteristics
JP2003257188A (en) * 2002-02-28 2003-09-12 Fujitsu Ltd Nonvolatile semiconductor memory device
JP2003288780A (en) * 2002-03-27 2003-10-10 Oki Electric Ind Co Ltd Semiconductor storage device

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6280899A (en) * 1985-10-04 1987-04-14 Mitsubishi Electric Corp Semiconductor storage device
JPH05174586A (en) * 1991-12-24 1993-07-13 Kawasaki Steel Corp Electrically erasable nonvolatile memory
JPH08190797A (en) * 1994-11-11 1996-07-23 Sony Corp Nonvolatile semiconductor memory
JPH09171696A (en) * 1995-12-20 1997-06-30 Hitachi Ltd Ferroelectric storage device
JPH09231775A (en) * 1996-02-23 1997-09-05 Hitachi Ltd Ferroelectric storage device
WO1999008284A2 (en) * 1997-08-07 1999-02-18 Sandisk Corporation Novel multi-state memory
JPH11213682A (en) * 1998-01-30 1999-08-06 Sony Corp Nonvolatile semiconductor storage device
WO2002027729A2 (en) * 2000-09-27 2002-04-04 Sandisk Corporation Writable tracking cells
JP2002163893A (en) * 2000-11-22 2002-06-07 Fujitsu Ltd Nonvolatile semiconductor memory device and the adjusting method of its voltage and current characteristics
JP2003257188A (en) * 2002-02-28 2003-09-12 Fujitsu Ltd Nonvolatile semiconductor memory device
JP2003288780A (en) * 2002-03-27 2003-10-10 Oki Electric Ind Co Ltd Semiconductor storage device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101740417B1 (en) 2014-12-17 2017-05-26 실리콘 모션 인코포레이티드 Method for increasing speed of writing data into flash memory unit and associated device
US10163499B2 (en) 2014-12-17 2018-12-25 Silicon Motion Inc. Method for increasing speed of writing data into flash memory unit and associated device

Also Published As

Publication number Publication date
JP4067956B2 (en) 2008-03-26

Similar Documents

Publication Publication Date Title
US7359245B2 (en) Flash memory device having multi-level cell and reading and programming method thereof
US7260016B2 (en) Non-volatile semiconductor memory device and writing method therefor
US7212443B2 (en) Non-volatile memory and write method of the same
US7839692B2 (en) Soft program method in a non-volatile memory device
KR20010030062A (en) Nonvolatile semiconductor memory
JPH08321195A (en) Data readout circuit of nonvolatile semiconductor memory
JP4249352B2 (en) Nonvolatile semiconductor memory device
JP3662725B2 (en) Nonvolatile semiconductor memory device capable of simultaneously performing single bit cell and large bit cell operations
US5889699A (en) Non-volatile semiconductor memory device
US8743621B2 (en) Operating method in a non-volatile memory device
JPH09293387A (en) Semiconductor memory
JPH11134879A (en) Nonvolatile semiconductor storage device
US5654921A (en) Non-volatile memory device equipped with means to electrically erase data
JP4067956B2 (en) Nonvolatile memory control method and nonvolatile memory
JP4136646B2 (en) Semiconductor memory device and control method thereof
JP2008226332A (en) Nonvolatile semiconductor memory
JP2005190582A (en) Semiconductor storage device
JP3454661B2 (en) Non-volatile semiconductor memory
JP3529965B2 (en) Nonvolatile semiconductor memory device
JPH1186573A (en) Non-volatile semiconductor memory
JP2002251892A (en) Semiconductor memory
JPH07114798A (en) Non-volatile semiconductor memory
JP2002304892A (en) Non-volatile semiconductor memory and its refreshing method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041224

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20060719

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070831

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20070919

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071029

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080108

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080109

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110118

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4067956

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110118

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120118

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130118

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees