JP2003216132A - 映像信号処理装置および映像信号処理方法 - Google Patents

映像信号処理装置および映像信号処理方法

Info

Publication number
JP2003216132A
JP2003216132A JP2002014619A JP2002014619A JP2003216132A JP 2003216132 A JP2003216132 A JP 2003216132A JP 2002014619 A JP2002014619 A JP 2002014619A JP 2002014619 A JP2002014619 A JP 2002014619A JP 2003216132 A JP2003216132 A JP 2003216132A
Authority
JP
Japan
Prior art keywords
video signal
correction data
input
memory unit
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002014619A
Other languages
English (en)
Inventor
Yoshihiro Bungo
善弘 豊後
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Viewtechnology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Viewtechnology Ltd filed Critical NEC Viewtechnology Ltd
Priority to JP2002014619A priority Critical patent/JP2003216132A/ja
Publication of JP2003216132A publication Critical patent/JP2003216132A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)
  • Picture Signal Circuits (AREA)
  • Studio Circuits (AREA)

Abstract

(57)【要約】 【課題】 最低回路規模で機器操作による入力端子間切
り替え時間の短縮を実現する図る映像信号処理装置と映
像信号処理方法を提供すること。 【解決手段】 機器操作の入力端子11、12切り替え
時以前に、予め自動で各端子に切り替えを行い各々の入
力端子に必要な補正デ−タの判別し関連付けの判別を行
い、その情報を第2のメモリに記憶する。機器操作によ
る入力端子切り替えを該第2のメモリ部18に格納され
た関連付け情報を参照して補正データを抽出して映像信
号を補正する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、同期処理回路に関
し、特に同期情報から必要な補正デ−タを抽出する判別
回路に関する。
【0002】
【従来の技術】従来から、複数の映像信号の同期周波数
をサポートするために映像信号処理装置を用いて信号処
理を行っている。この装置は、複数の映像信号を判別す
るための補正データが格納されていると共に、機器操作
による入力の切り替えが行われた場合に、同期処理回路
で入力された映像信号の同期情報を抽出し、判別回路で
切り替わった信号に対する適正な補正デ−タを抽出し、
該補正データでもって映像信号を補正している。
【0003】このような映像出力装置の周波数調整に関
する先行例として、たとえば、特開2001−6705
0号公報に開示された画面調整装置と、特開昭63−1
05581号公報に開示された水平発振周波数調整シス
テムと、特開平5−336469号公報に開示されたマ
ルチスキャンモニタと、特開平6−292036号公報
に開示されたディスプレイ装置と、特開平8−9553
5号公報に開示された表示制御装置およびその装置にお
けるピクセルクロック切り替え方法と、特開平11−3
05749号公報に開示された同期信号測定装置、表示
装置および同期信号測定方法と、特許第3119996
号公報に開示されたマルチスキャンディスプレイ装置等
がある。
【0004】まず、特開2001−67050号公報に
開示された画面調整装置は、全信号調整プリセット処理
部によるマルチシンクディスプレイ装置の画面調整機能
を用いて1つまたは複数の信号に対する調整結果を得
て、この調整結果のデジタル誤差を補正した後、この補
正した調整結果に基づき基準調整信号とマルチシンクデ
ィスプレイ装置のメモリに書き込むべき調整データとの
相関データを算出し、この算出した相関データに基づ
き、計算部で各信号に対応してマルチシンクディスプレ
イ装置のメモリに書き込むべき調整データを算出する。
そして、自動プリセット処理部により、この計算部で算
出された調整データを切替スイッチ、調整部、ディジタ
ルコントロールI/Fを介してマルチシンクディスプレ
イ装置のメモリに各信号に対応して書き込むことで、マ
ルチシンクディプレイ装置の各信号に対応する画面の調
整を高精度にかつ用意に行うことができるようにして、
生産性の向上を図るものである。
【0005】特開昭63−105581号公報に開示さ
れた水平発振周波数調整システムは、マルチスキャン型
テレビジョン受像機において偏向IC側に設けるHfo
レジスタを1個にしてこれを共用とし、マルチスキャン
時、予め設定して書き込んであるメモリのデータにより
Hfoレジスタのデータを書き換えて水平発信器の発振
周波数foを調整するようにして、偏向系をバスライン
でコントロールするに際し、ICチップの面積減少を図
ってコスト低減ができる、としている。
【0006】次に、特開平5−336469号公報に開
示されたマルチスキャンモニタは、第1の発振回路の出
力パルス信号をクロックとし映像信号の水平同期信号期
間をカウントする第1のカウントと、第2の発振回路の
出力パルス信号をクロックとし映像信号の垂直同期信号
期間をカウントする第2のカウンタとによって得た信号
とを、入力されることが予測される映像信号の同期信号
の水平周波数と垂直周波数とに対応したデータを予め登
録させておくためのプリセットデータ設定回路から出力
されるプリセットデータとの大小関係を比較器で比較
し、それによって得られた信号の組み合わせにより決め
られた変換規則に従って切替信号を出力するための変換
マトリックスとを備えて構成することで、入力信号の同
期信号に対応して信頼性の高い自動切替えができる、と
している。
【0007】特開平6−292036号公報に開示され
たディスプレイ装置は、発振回路、共振回路や各種補正
回路の切り替え信号を発生する、走査周波数の判別回路
にヒステリシスコンパレータを用いるか、若しくは、マ
イコンを含むデジタル的手段を用い、判別条件にヒステ
リシスを持たせることで、あらゆる走査周波数におい
て、回路の切り替えが不安定となることのないディスプ
レイ装置が提供できる、としている。
【0008】また、特開平8−95535号公報に開示
された表示制御装置およびその装置におけるピクセルク
ロック切り替え方法は、フレーム周波数レジスタ群に、
マルチシンクモニタがサポートする最大フレーム周波数
が解像度ごとに別個に設定されている。ビデオBIOS
などによって、CRTレジスタに表示解像度を指定する
パラメタ値がセットされると、解像度判別デコーダはそ
の表示解像度を判別し、その表示解像度に対応するフレ
ーム周波数をフレーム周波数レジスタ群から読み取る。
読み取られたフレーム周波数と判別された解像度はゲー
ト回路に送られ、そこで、PLL制御のための選択値が
求められる。PLL回路から発生されるピクセルクロッ
クの周波数は、その選択値に応じて変更されることで、
ビデオBIOSやCRTドライバによって指定された表
示解像度に応じて自動的に変更する、としている。
【0009】特開平11−305749号公報に開示さ
れた同期信号測定装置、表示装置および同期信号測定方
法は、同期信号パルスの周期を測定し保持する回路と、
測定結果の保持完了をCPUに通知する回路と、通知後
の所定時間だけ次の測定結果の保持完了通知を禁止する
回路とを備えて構成され、一度、同期信号に関連した処
理が起動されると、処理が完了するまでの所定時間は次
の起動が禁止されるので、たとえば、信号線の誤接続等
に基づく連続起動による制御不能状態に陥ることを防止
することができる、としている。
【0010】最後に、特許第3119996号公報に開
示されたマルチスキャンディスプレイ装置は、工場出荷
時に予め設定される標準パラメータ記憶手段と、使用者
がユーザー設定パラメータ入力手段と、ユーザー設定パ
ラメータを記憶する不揮発性のユーザー設定パラメータ
記憶手段と、入力された画像信号に適合するパラメータ
を標準パラメータ記憶手段及びユーザー設定パラメータ
記憶手段から検索する検索手段及び前記検索されたパラ
メータに基づいて画像信号の表示を制御する制御手段と
をプログラムとして内蔵するCPUとを備え構成され、
入力された画像信号に応じて、使用者が不揮発性メモリ
にパラメータを設定し、以後、使用者が設定したモード
と同じ画像信号が入力されたとき、使用者の設定したパ
ラメータを使用して画像信号を表示する、としている。
【0011】
【発明が解決しようとする課題】しかしながら、機器操
作による入力端子間切り替えが行われた場合、切り替え
る度に入力された映像信号の同期情報を抽出し、該映像
信号に対する適正な補正デ−タの抽出を行っているた
め、入力端子間切り替え時間(映像切り替え時間)が長
いという問題点がある。
【0012】この映像信号の同期情報を抽出するために
必要な処理時間は、通常抽出精度に比例するため、精度
を求める場合は処理時間が長くなってしまう。たとえ
ば、映像信号の周波数をカウントして映像信号の種類を
判別する場合、計測時間を短くすれば当然のことながら
精度が悪くなり、場合によっては誤測定を行って映像の
種類を正しく認識できなくなる。また、その逆に精度を
高くしようとすれば、上記したように、測定時間を多く
することが必要となる。とくに、特開平5−33646
9では、判別に必要な処理時間をデジタルカウンタを用
いて短くすることを提案しているが、回路規模が大きい
ことと最低でも垂直走査周期分の時間が必要になる。
【0013】これら先行技術の処理の流れを図3を用い
て簡単に説明すると、まず、入力信号の読み込みを行い
同期情報を抽出する。同期信号を処理しているため、少
なくとも垂直同期信号一周期分(たとえば、1/60秒
=16mSec)以上の処理時間を要することになる。
【0014】判定回路では、メモリに格納されている補
正データを入力された映像信号に基づいて選定し、その
補正データを次段の信号処理回路におくる処理を行う。
本処理時間はCPU処理スピードに依存するが、通常は
数mSecも要さない。以上のことから、同期情報の抽
出時間が切り替え処理時間全体の大半を占めている。
【0015】このように機器操作による入力端子間切り
替え処理時間を短くしようとすると、信号判別精度も考
慮しなければならず、また、先行技術で挙げたように特
殊な回路等の追加が必要となる。そこで、本発明は、最
低回路規模で機器操作による入力端子間切り替え時間の
短縮を実現する図る映像信号処理装置と映像信号処理方
法を提供することを目的とする。
【0016】
【課題を解決するための手段】上記課題を解決するため
に、請求項1の映像信号処理装置は、異なる映像信号を
受け入れる入力端子を少なくとも2つ以上有し複数の同
期周波数をサポートしている映像信号処理装置におい
て、映像信号の同期周波数または/および同期極性に対
して、個々或いは幾つかの補正デ−タが格納されるメモ
リ部と、入力された映像信号の同期情報を抽出する同期
処理回路と、前記同期処理回路から抽出された同期情報
に基づいて入力された映像信号に適した補正デ−タを前
記メモリ部から抽出する判別回路と、前記判別回路で抽
出された該補正デ−タに従い映像信号を補正する映像信
号処理回路と、機器操作による入力端子切り替え時以前
に、予め自動で各入力端子の切り替えを行い各々入力さ
れた映像信号に対し必要な補正デ−タを判定し、入力端
子毎に該補正データの関連付けを行う関連付け手段と、
前記関連付け手段による入力端子毎の関連付け情報を記
憶する第2のメモリ部とを備えてなり、機器操作による
入力端子切り替えを該第2のメモリ部に格納された関連
付け情報を参照して補正データを抽出して映像信号を補
正することを特徴とする。
【0017】請求項2の映像信号処理装置は、異なる映
像信号を受け入れる入力端子を少なくとも2つ以上有し
複数の同期周波数をサポートしている映像信号処理装置
において、映像信号の同期周波数または/および同期極
性に対して、個々或いは幾つかの補正デ−タが格納され
るメモリ部と、入力された映像信号の同期情報を抽出す
る同期処理回路と、前記同期処理回路から抽出された同
期情報に基づいて入力された映像信号に適した補正デ−
タを前記メモリ部から抽出する判別回路と、前記判別回
路で抽出された該補正デ−タに従い映像信号を補正する
映像信号処理回路と、機器操作による入力端子切り替え
時以前に、予め手動で各入力端子の切り替えを行い各々
入力された映像信号に対し必要な補正デ−タを入力し、
入力端子毎の関連付け情報を記憶する第2のメモリ部と
を備えてなり、機器操作による入力端子切り替えを該第
2のメモリ部に格納された関連付け情報を参照して補正
データを抽出して映像信号を補正することを特徴とす
る。
【0018】請求項3の映像信号処理回路は、請求項1
または2において、前記同期処理回路は、機器操作によ
って切り替えられた映像信号に対し、その映像信号に最
適な前記補正データに基づいているか否かをも検出し、
データに基づいていないと判断した場合に、前記判別回
路は、改めて補正データを前記メモリ部から抽出すると
共に、前記第2のメモリ部へ該補正データを更新し、該
更新された補正データに基づいて映像信号を補正するこ
とを特徴とする。
【0019】請求項4の映像信号処理回路は、請求項3
において、前記第2のメモリ部は、不揮発メモリである
ことを特徴とする。
【0020】請求項5の映像信号処理方法は、異なる映
像信号を受け入れる入力端子を少なくとも2つ以上有す
ると共に映像信号の同期周波数または/および同期極性
に対して、個々或いは幾つかの補正デ−タが格納される
メモリ部を有し、複数の同期周波数をサポートする映像
信号処理方法において、入力された映像信号の同期情報
を抽出する同期処理工程と、前記同期処理工程で抽出さ
れた同期情報に基づいて入力された映像信号に適した補
正デ−タを前記メモリ部から抽出する判別工程と、前記
判別工程で抽出された該補正デ−タに従い映像信号を補
正する映像信号処理工程と、機器操作による入力端子切
り替え時以前に、予め自動で各入力端子の切り替えを行
い各々入力された映像信号に対し必要な補正デ−タを判
定し、入力端子毎に該補正データの関連付けを行う関連
付け工程と、前記関連付け工程による入力端子毎の関連
付け情報を第2のメモリ部へ記憶する記憶工程とを備え
てなり、機器操作による入力端子切り替えを該第2のメ
モリ部に格納された関連付け情報を参照して補正データ
を抽出して映像信号を補正することを特徴とする。
【0021】請求項6の映像信号処理方法は、異なる映
像信号を受け入れる入力端子を少なくとも2つ以上有す
ると共に映像信号の同期周波数または/および同期極性
に対して、個々或いは幾つかの補正デ−タが格納される
メモリ部を有し、複数の同期周波数をサポートする映像
信号処理方法において、入力された映像信号の同期情報
を抽出する同期処理工程と、前記同期処理工程で抽出さ
れた同期情報に基づいて入力された映像信号に適した補
正デ−タを前記メモリ部から抽出する判別工程と、前記
判別工程で抽出された該補正デ−タに従い映像信号を補
正する映像信号処理工程と、機器操作による入力端子切
り替え時以前に、予め手動で各入力端子の切り替えを行
い各々入力された映像信号に対し必要な補正デ−タを入
力し、入力端子毎に該補正データの関連付けを行う関連
付け工程と、前記関連付け工程による入力端子毎の関連
付け情報を第2のメモリ部へ記憶する記憶工程とを備え
てなり、機器操作による入力端子切り替えを該第2のメ
モリ部に格納された関連付け情報を参照して補正データ
を抽出して映像信号を補正することを特徴とする。
【0022】請求項7の映像信号処理方法は、請求項5
または6において、前記同期処理工程は、機器操作によ
って切り替えられた映像信号に対し、その映像信号に最
適な前記補正データに基づいているか否かをも検出し、
データに基づいていないと判断した場合に、前記判別工
程は、改めて補正データを前記メモリ部から抽出すると
共に、前記第2のメモリ部へ該補正データを更新し、該
更新された補正データに基づいて映像信号を補正するこ
とを特徴とする。
【0023】このように、装置電源立ち上げ時などの機
器操作の入力端子切り替え時以前に、予め自動で各端子
に切り替えを行い各々の入力端子に必要な補正デ−タの
判別し関連付けを行い、その情報をメモリに記憶する。
あるいは、予め手動で各々の入力端子に対する必要な補
正デ−タの関連付け情報を入力しその情報を記憶する。
【0024】本発明は、機器操作による入力端子間切り
替えが実行される際、回路出力を除く従来技術である端
子間切り替えによる判別回路の処理と同時に判別回路の
出力を予め記憶されている関連付け情報を出力する。ま
た、記憶されている関連付け情報と実際の関連付けが誤
っていた場合、実際の関連付けに従い判別回路の出力を
変更し、記憶されている関連付け情報の更新をも行うも
のである。
【0025】なお、メモリ部を補正デ−タ用と関連付け
情報用との2つに分けているが、これは2個のメモリを
用いることのみならず、1個のメモリを用いて構成して
も良いものである。
【0026】
【発明の実施の形態】次に、本発明の実施の形態につい
て図面に基づいて詳細に説明する。本実施形態にかかる
映像信号処理装置は映像出力装置に内蔵され、図1に示
すように、入力端子11、12と、切り替え回路13
と、メモリ部(補正デ−タ)14と、同期処理回路15
と、判別回路16と、映像信号処理回路17と、第2の
メモリ部(関連付け情報)18とを有して構成される。
【0027】入力端子11、12は、コンピュータから
の信号を受け持つ2つの端子からなり、映像出力装置外
面に設けられており、夫々の入力端子1112には異な
る同期周波数(解像度)の映像信号が出力されるコンピ
ュータが接続されている。切り替え回路13は、切替信
号に基づいて夫々の入力端子に接続された機器からの映
像信号を切り替えて、後述する映像信号処理回路17へ
映像信号を導くように構成されており、機器操作による
入力端子切り替え時以前、すなわち、当該装置各種設定
時や電源投入直後の機器初期化時等には、自動で各入力
端子の切り替えが行われ、機器操作による入力端子切り
替え時、すなわち、通常操作時には、リモコンなどの外
部機器からの切り替え信号に基づいて所望の入力端子が
内部回路と接続されるように構成されている。
【0028】メモリ部(補正デ−タ)14は、同期情報
(映像信号の同期周波数または/および同期極性)に対
応づけられた個々或いは幾つかの補正デ−タが格納され
ている。この補正データは、ある入力端子に異なる映像
信号を漸次繋ぎ替えても、正しく映像出力がおこなわれ
る所要のデータである。
【0029】同期処理回路15は、入力された信号の同
期周波数を計測して同期情報を抽出して映像信号の種類
を特定し、後述する判別回路16に同期情報としてその
結果を通知するようになっている。また、この同期処理
回路15は、リモコン等の機器操作によって切り替えら
れた映像信号に対し、その映像信号に最適な補正データ
に基づいているか否か、すなわち、入力信号切り替え時
に従来と同じように同期情報を抽出し、該情報に基づい
た補正データとなっているかを判断しその結果を判別回
路へ通知するようになっている。
【0030】判別回路16は、同期処理回路15から抽
出された同期情報に基づいて、入力された映像信号に適
した補正デ−タをメモリ部14から抽出するように構成
されている。また、リモコン等の機器操作によって切り
替えられた映像信号が補正データに基づいていないと判
断した場合に、改めて適正な補正データをメモリ部14
から抽出するようになっている。
【0031】この判別回路16は、機器操作による入力
端子切り替え時以前に、予め自動で各入力端子の切り替
えを行い、各々映像信号が入力された夫々の入力端子1
1、12に、どのような映像信号(同期周波数)が接続
されているか、または、適正な補正データとを対応づけ
た関連付け情報を生成するように構成される(関連付け
手段)。また、後に異なる映像信号を出力している機器
に繋ぎ替えた場合にも、新たに関連付け情報を生成する
ようになっている。
【0032】また、前記同期処理回路15からの情報と
メモリ部(補正デ−タ)14との関連付けを判別し、そ
の情報をメモリ部(関連付け情報)18に情報の格納を
行うようになっている。
【0033】映像信号処理回路17は、判別回路16で
抽出された該補正デ−タに従い適正な映像出力となるよ
うに映像信号を補正するように構成されている。
【0034】第2のメモリ部(関連付け情報)18は、
データの読み書き可能な不揮発メモリで、判別回路16
による入力端子毎の関連付け情報が記憶されるようにな
っている。
【0035】次に、このように構成された映像信号処理
装置の一連の動作を説明する。なお、入力端子11及び
入力端子12には各々映像信号が入力されているものと
する。
【0036】電源投入直後の機器初期化時等の通常操作
時より前に以下の処理を行う。 前記入力端子11、12から入力された映像信号を
判別回路16の制御により切り替え回路13を用いて切
り替え処理を行う。 切り替えられた映像信号及び同期信号は同期処理回
路15と映像信号処理回路17に入力される。
【0037】 判別回路16は、同期処理回路15か
らの情報とメモリ部(補正デ−タ)14との関連付けを
判別し、その情報を第2のメモリ部(関連付け情報)1
8に情報の格納を行う。また、上記の処理を入力端子各
々について行う。通常操作時の切り替え時の処理は以下
のとおり処理を行う。
【0038】 判別回路16は、切り替え要求により
切り替え回路13を制御し映像信号の切り替えを行うと
同時に第2のメモリ部(関連付け情報)18に格納され
ている情報に従いメモリ部(補正デ−タ)14を読み出
し、その情報を映像信号処理回路17に送り映像信号の
補正を行う。 同期処理回路15は切り替えられた映像信号及び同
期信号から同期分離や同期極性検出等行い、それらの情
報を判別回路16に入力する。 判別回路16は、同期処理回路15から得られた関
連付け情報と第2のメモリ部(関連付け情報)18に格
納されている関連付け情報を比較する。
【0039】比較結果が一致であれば、に戻り常に変
化を監視している。また、比較結果が不一致であれば正
しい関連付けを判定し、正しい関連付けに従いメモリ部
(補正デ−タ)14を読み出し、その情報を映像信号処
理回路17に送り映像信号の補正を行う。また、その正
しい関連付けをメモリ部(関連付け情報)18に格納
し、に戻り常に変化を監視する。
【0040】以上のように、本実施形態の映像信号処理
装置は、機器操作による入力端子切り替え時以前、すな
わち、当該装置各種設定時や電源投入直後の機器初期化
時等には、自動で各入力端子の切り替えが行われるよう
に構成されているが、この作業を手動入力としても良
い。また、本実施形態においては映像信号処理装置を例
示したが、この上記した一連の動作がなされる映像信号
処理方法であっても良いものである。
【0041】
【発明の効果】第1の効果は、機器操作による入力端子
間切り替えが実行される際、回路出力を除く従来技術で
ある端子間切り替えによる判別回路の処理と同時に判別
回路の出力を予め記憶されている関連付け情報を出力
し、記憶されている関連付け情報と実際の関連付けが一
致している場合は、判別回路の処理に必要な時間が無い
ことから、瞬時の映像信号切り替えが実現でき、大幅な
時間短縮が実現できる。
【0042】第2の効果は、特殊な回路を設けること無
く実現できるため、コストや開発期間等の利点がある。
また、仮に各端子に入力されている映像信号の方式が自
動または手動で関連付けされている情報と異なる場合で
も情報の更新を行うことから、常に瞬時の映像信号切り
替えが実現でき、大幅な切り替え処理時間の短縮が望め
る極めて好適な映像信信号処理装置および方法が提供で
きる。
【図面の簡単な説明】
【図1】本実施形態における映像信号処理装置のシステ
ム構成図である。
【図2】同、動作の概略を示すブロック図である。
【図3】従来の動作の概略を示すブロック図である。
【符号の説明】
11、12 入力端子 13 切り替え回路 14 メモリ部(補正デ−タ) 15 同期処理回路 16 判別回路 17 映像信号処理回路 18 第2のメモリ部(関連付け情報)
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04N 5/268 G09G 5/00 520W Fターム(参考) 5C020 AA32 AA35 5C021 PA58 PA62 PA78 SA01 YB03 ZA01 5C023 AA21 AA27 BA15 CA01 DA01 EA16 5C082 AA01 AA02 AA39 BA02 BA12 CA84 CA85 CB05 DA51 DA76 MM05 MM10

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 異なる映像信号を受け入れる入力端子を
    少なくとも2つ以上有し複数の同期周波数をサポートし
    ている映像信号処理装置において、 映像信号の同期周波数または/および同期極性に対し
    て、個々或いは幾つかの補正デ−タが格納されるメモリ
    部と、 入力された映像信号の同期情報を抽出する同期処理回路
    と、 前記同期処理回路から抽出された同期情報に基づいて入
    力された映像信号に適した補正デ−タを前記メモリ部か
    ら抽出する判別回路と、 前記判別回路で抽出された該補正デ−タに従い映像信号
    を補正する映像信号処理回路と、 機器操作による入力端子切り替え時以前に、予め自動で
    各入力端子の切り替えを行い、各々入力された映像信号
    に対し必要な補正デ−タを判定し、入力端子毎に該補正
    データの関連付けを行う関連付け手段と、 前記関連付け手段による入力端子毎の関連付け情報を記
    憶する第2のメモリ部とを備えてなり、 機器操作による入力端子切り替えを該第2のメモリ部に
    格納された関連付け情報を参照して補正データを抽出し
    て映像信号を補正することを特徴とする映像信号処理装
    置。
  2. 【請求項2】 異なる映像信号を受け入れる入力端子を
    少なくとも2つ以上有し複数の同期周波数をサポートし
    ている映像信号処理装置において、 映像信号の同期周波数または/および同期極性に対し
    て、個々或いは幾つかの補正デ−タが格納されるメモリ
    部と、 入力された映像信号の同期情報を抽出する同期処理回路
    と、 前記同期処理回路から抽出された同期情報に基づいて入
    力された映像信号に適した補正デ−タを前記メモリ部か
    ら抽出する判別回路と、 前記判別回路で抽出された該補正デ−タに従い映像信号
    を補正する映像信号処理回路と、 機器操作による入力端子切り替え時以前に、予め手動で
    各入力端子の切り替えを行い各々入力された映像信号に
    対し必要な補正デ−タを入力し、入力端子毎の関連付け
    情報を記憶する第2のメモリ部とを備えてなり、 機器操作による入力端子切り替えを該第2のメモリ部に
    格納された関連付け情報を参照して補正データを抽出し
    て映像信号を補正することを特徴とする映像信号処理装
    置。
  3. 【請求項3】 前記同期処理回路は、機器操作によって
    切り替えられた映像信号に対し、その映像信号に最適な
    前記補正データに基づいているか否かをも検出し、デー
    タに基づいていないと判断した場合に、前記判別回路
    は、改めて補正データを前記メモリ部から抽出すると共
    に、前記第2のメモリ部へ該補正データを更新し、該更
    新された補正データに基づいて映像信号を補正すること
    を特徴とする請求項1または2記載の映像信号処理装
    置。
  4. 【請求項4】 前記第2のメモリ部は、不揮発メモリで
    あることを特徴とする請求項3記載の映像信号処理装
    置。
  5. 【請求項5】 異なる映像信号を受け入れる入力端子を
    少なくとも2つ以上有すると共に映像信号の同期周波数
    または/および同期極性に対して、個々或いは幾つかの
    補正デ−タが格納されるメモリ部を有し、複数の同期周
    波数をサポートする映像信号処理方法において、 入力された映像信号の同期情報を抽出する同期処理工程
    と、 前記同期処理工程で抽出された同期情報に基づいて入力
    された映像信号に適した補正デ−タを前記メモリ部から
    抽出する判別工程と、 前記判別工程で抽出された該補正デ−タに従い映像信号
    を補正する映像信号処理工程と、 機器操作による入力端子切り替え時以前に、予め自動で
    各入力端子の切り替えを行い各々入力された映像信号に
    対し必要な補正デ−タを判定し、入力端子毎に該補正デ
    ータの関連付けを行う関連付け工程と、 前記関連付け工程による入力端子毎の関連付け情報を第
    2のメモリ部へ記憶する記憶工程とを備えてなり、 機器操作による入力端子切り替えを該第2のメモリ部に
    格納された関連付け情報を参照して補正データを抽出し
    て映像信号を補正することを特徴とする映像信号処理方
    法。
  6. 【請求項6】 異なる映像信号を受け入れる入力端子を
    少なくとも2つ以上有すると共に映像信号の同期周波数
    または/および同期極性に対して、個々或いは幾つかの
    補正デ−タが格納されるメモリ部を有し、複数の同期周
    波数をサポートする映像信号処理方法において、 入力された映像信号の同期情報を抽出する同期処理工程
    と、 前記同期処理工程で抽出された同期情報に基づいて入力
    された映像信号に適した補正デ−タを前記メモリ部から
    抽出する判別工程と、 前記判別工程で抽出された該補正デ−タに従い映像信号
    を補正する映像信号処理工程と、 機器操作による入力端子切り替え時以前に、予め手動で
    各入力端子の切り替えを行い各々入力された映像信号に
    対し必要な補正デ−タを入力し、入力端子毎に該補正デ
    ータの関連付けを行う関連付け工程と、 前記関連付け工程による入力端子毎の関連付け情報を第
    2のメモリ部へ記憶する記憶工程とを備えてなり、 機器操作による入力端子切り替えを該第2のメモリ部に
    格納された関連付け情報を参照して補正データを抽出し
    て映像信号を補正することを特徴とする映像信号処理方
    法。
  7. 【請求項7】 前記同期処理工程は、機器操作によって
    切り替えられた映像信号に対し、その映像信号に最適な
    前記補正データに基づいているか否かをも検出し、デー
    タに基づいていないと判断した場合に、前記判別工程
    は、改めて補正データを前記メモリ部から抽出すると共
    に、前記第2のメモリ部へ該補正データを更新し、該更
    新された補正データに基づいて映像信号を補正すること
    を特徴とする請求項5または6記載の映像信号処理装
    置。
JP2002014619A 2002-01-23 2002-01-23 映像信号処理装置および映像信号処理方法 Pending JP2003216132A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002014619A JP2003216132A (ja) 2002-01-23 2002-01-23 映像信号処理装置および映像信号処理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002014619A JP2003216132A (ja) 2002-01-23 2002-01-23 映像信号処理装置および映像信号処理方法

Publications (1)

Publication Number Publication Date
JP2003216132A true JP2003216132A (ja) 2003-07-30

Family

ID=27651247

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002014619A Pending JP2003216132A (ja) 2002-01-23 2002-01-23 映像信号処理装置および映像信号処理方法

Country Status (1)

Country Link
JP (1) JP2003216132A (ja)

Similar Documents

Publication Publication Date Title
US5917461A (en) Video adapter and digital image display apparatus
US6377251B1 (en) Video display apparatus and video display method
US8325824B2 (en) Computer and monitor, display environment adjustment system and method comprising the same
US20080297511A1 (en) Mode detecting circuit and method thereof
WO1998020476A1 (fr) Dispositif de reproduction d'images, projecteur, systeme de reproduction d'images et support d'enregistrement d'information
US20030184532A1 (en) Method and apparatus of automatically tuning outputline rate and display controller provided with the same
US20020060671A1 (en) Image display
EP0468356B1 (en) Television receiver
US10219023B2 (en) Semiconductor device, video display system, and method of outputting video signal
KR100472461B1 (ko) 비 정상 비디오 신호를 판별하는 디스플레이 장치 및 그방법
JP3214820B2 (ja) デジタル画像表示装置
US5359265A (en) Display apparatus having plural scanning frequencies
JP2003216132A (ja) 映像信号処理装置および映像信号処理方法
US20080278465A1 (en) Dot clock generating circuit, semiconductor device, and dot clock generating method
JPH05150751A (ja) 液晶表示装置の映像出力回路
JP2950251B2 (ja) 画像表示装置
JP4568923B2 (ja) 画像表示装置および画像信号変換装置
JPH09212142A (ja) 表示制御装置
KR100258529B1 (ko) 디스플레이 모니터의 화면 저장 장치 및 방법
KR100249220B1 (ko) 티브이의 중간주파 브이씨오 자동 조정 장치 및 그 방법
JPH10123994A (ja) 水平発振周波数設定方式
JP2000056729A (ja) 自動表示幅調整回路
KR100654769B1 (ko) 디스플레이장치 및 그 제어방법
JPH08263032A (ja) 画面位置自動調整装置
KR0169868B1 (ko) 수평 선형성 자동 조정장치 및 방법

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040325

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050510

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050711

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051108

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060307