JP2003164648A - 遊技機 - Google Patents

遊技機

Info

Publication number
JP2003164648A
JP2003164648A JP2001367410A JP2001367410A JP2003164648A JP 2003164648 A JP2003164648 A JP 2003164648A JP 2001367410 A JP2001367410 A JP 2001367410A JP 2001367410 A JP2001367410 A JP 2001367410A JP 2003164648 A JP2003164648 A JP 2003164648A
Authority
JP
Japan
Prior art keywords
random number
initial value
number counter
counter
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001367410A
Other languages
English (en)
Other versions
JP3859127B2 (ja
Inventor
Shoji Sato
昭治 佐藤
Yoshiyuki Yamamori
圭之 山森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TAIYO ELECTRIC CO
Taiyo Elecs Co Ltd
Original Assignee
TAIYO ELECTRIC CO
Taiyo Elecs Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TAIYO ELECTRIC CO, Taiyo Elecs Co Ltd filed Critical TAIYO ELECTRIC CO
Priority to JP2001367410A priority Critical patent/JP3859127B2/ja
Publication of JP2003164648A publication Critical patent/JP2003164648A/ja
Application granted granted Critical
Publication of JP3859127B2 publication Critical patent/JP3859127B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Pinball Game Machines (AREA)

Abstract

(57)【要約】 【課題】 「意図的にRAMクリアを発生させることに
より大当たりを発生させるという不正行為」を防止でき
る遊技機を提供する。 【解決手段】 主制御部と、可変表示装置とを備え、可
変表示装置の停止態様が特定条件を達成することに基づ
き、遊技者に特定の価値を付与する遊技機である。n
(自然数)回り更新毎に初期値が変更される乱数カウン
タと、当否判定プログラムが格納された格納手段と、当
否判定制御を行う制御手段と、当否判定プログラムの実
行時に使用されるデータを記憶する記憶手段と、乱数カ
ウンタの更新とは非同期に更新されると共に、乱数カウ
ンタを更新するための初期値をカウントする非同期型の
初期値カウンタ(例えば、外部初期値カウンタ)460
と、を備える。乱数カウンタの初期化時に非同期型の初
期値カウンタの値により乱数カウンタの初期値を決定す
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、いわゆるセブン
機、羽根物、権利物又はアレンジボール等の弾球遊技機
や、スロットマシン等のコイン式遊技機などの遊技機に
関する。
【0002】
【従来の技術】従来から遊技盤面に複数の図柄等の識別
情報を可変表示する可変表示装置を備え、所定条件の成
立、例えば始動口に遊技球が入賞することにより別遊技
が開始され、該別遊技が開始されると上記可変表示装置
に複数の識別情報が所定時間可変表示され、その後、順
次該識別情報が停止し、各識別情報が停止したときの停
止態様が特定条件を達成すること、例えばゾロ目(同一
図柄が揃う)となったことに基づき、遊技者に特定の価
値を付与する遊技機が知られている。
【0003】上記特定の価値発生の有無は、始動口に遊
技球が入賞するタイミングで決定される。即ち、1カウ
ントずつ定期的に一定の範囲(例えば、1カウントずつ
2ms毎に0から255の範囲)で更新される乱数カウ
ンタを備え、始動口に遊技球が入賞した場合、上記乱数
カウンタの値を読み出し、この読み出された乱数カウン
タの値が、例えば「7」等の特定の値と一致するとき
に、大当たり等の特定の価値を発生するようにしてい
る。大当たりが発生すると、制御基板のコネクタに接続
されたケーブルを介して大当たりコマンドが可変表示装
置の表示用基板へ送信される。可変表示装置では、受信
された大当たりコマンドに基づいて変動表示を制御し、
所定の図柄の組み合わせで停止する大当たり表示を現出
させる。
【0004】
【発明が解決しようとする課題】ところが、近年、「ぶ
ら下げ基板」と呼ばれる不正な基板を使用した不正行為
が報告されている。この不正行為は、制御基板と可変表
示装置の表示用基板との間等に不正な基板をぶら下げ
(不正な「ぶら下げ基板」を取り付け)、不当に大当た
りを発生させるというものである。具体的には、遊技機
に設けられる大当たりを決定するための乱数カウンタと
同様の働きをするカウンタ(1カウントずつ定期的に一
定の範囲で更新されるカウンタ)を「ぶら下げ基板」内
に設け、そのカウンタの値を遊技機の電源投入に合わせ
てリセット(0クリア)することにより、「ぶら下げ基
板」内で大当たりの発生タイミングを把握するのであ
る。そして、その把握した大当たりの発生タイミングに
合わせて「ぶら下げ基板」内で遊技球の始動口入賞信号
を不正に生成し、これを遊技機の制御基板へ出力して不
当に大当たりを発生させるというものである。
【0005】そこで、大当たりを決定する乱数値をカウ
ントする乱数カウンタのn(nは自然数)回りの更新毎
に、その乱数カウンタの更新の初期値を変更する弾球遊
技機が特開平11−70252号に開示されている。こ
の弾球遊技機によれば、大当たりの発生の有無を決定す
る乱数カウンタの更新の初期値をn回り毎に変更し、
「ぶら下げ基板」による大当たり発生タイミングの把握
を不可能にしている。上記弾球遊技機では、乱数カウン
タとは別に、その乱数カウンタの更新の初期値を乱数カ
ウンタの更新範囲内でカウントする初期値カウンタを設
け、定期的に実行されるリセット割込処理の残余時間の
間に上記初期カウンタの値を繰り返し更新するのであ
る。リセット割込処理は、遊技機の遊技の制御を行う処
理であるので、遊技の状況に応じて処理時間が長短す
る。「ぶら下げ基板」は、リセット割込処理の長短する
時間までは把握することができないので、次のリセット
割込処理が発生するまでの残余時間の間に繰り返し更新
される初期値カウンタの値を把握することはできない。
よって、乱数カウンタの更新の初期値を「ぶら下げ基
板」で把握不可能にして、「ぶら下げ基板」による不正
行為を防止している。
【0006】ところで、制御基板においては、電源投入
時にRAMクリアスイッチが押下されている場合、或い
はRAMの内容が破壊されていると判断したときに、R
AMのクリア処理を実行する。このため、上記従来の弾
球遊技機では、意図的にRAMクリアを発生させること
により大当たりを発生させる不正行為が可能となる。す
なわち、RAMクリア処理実行時に、大当たり乱数(当
否乱数)の値が必ずゼロで初期化されることにより、そ
の場合に限っては、制御基板の外部から大当たり乱数の
値が大当たりとなるポイントを容易に推定できる。遊技
場などでは、「ぶら下げ基板」を用いて意図的にRAM
クリアを発生させることにより大当たりを発生させる不
正行為によって多大な被害が発生している。
【0007】本発明は、このような問題を解決するため
になされたものであり、「意図的にRAMクリアを発生
させることにより大当たりを発生させるという不正行
為」を防止できる遊技機を提供することを目的とする。
【0008】本発明の他の目的は、「意図的にRAMク
リアを発生させることにより大当たりを発生させるとい
う不正行為」を防止できる他の遊技機を提供することを
目的とする。
【0009】本発明の更に他の目的は、簡単な構成で容
易に上記不正行為を防止できる遊技機を提供することに
ある。
【0010】本発明の更に他の目的は、更に確実に上記
不正行為を防止できる遊技機を提供することにある。
【0011】本発明の他の目的は、「意図的にRAMク
リアを発生させることにより大当たりを発生させるとい
う不正行為」を防止できる更に他の遊技機を提供するこ
とを目的とする。
【0012】
【課題を解決するための手段】請求項1記載の遊技機
は、遊技の基本進行制御を司る主制御部と、所定条件の
成立により複数の識別情報を可変表示する可変表示装置
とを備え、前記可変表示装置の停止態様が特定条件を達
成することに基づき、遊技者に特定の価値を付与する遊
技機であって、定期的に一定範囲で更新され、n回り更
新毎に初期値が変更される乱数カウンタと、前記所定条
件の成立により前記乱数カウンタの値を読み出し、この
読み出された乱数カウンタの値を用いて当否判定を行う
当否判定プログラムが、格納された格納手段と、前記当
否判定プログラムにより当否判定制御を行う制御手段
と、前記当否判定プログラムの実行時に使用されるデー
タを記憶する記憶手段と、前記乱数カウンタの更新とは
非同期に更新されると共に、前記乱数カウンタを更新す
るための初期値をカウントする非同期型の初期値カウン
タと、を備え、前記乱数カウンタの初期化時に前記非同
期型の初期値カウンタの値により前記乱数カウンタの初
期値を決定することを特徴とする。ここで、請求項1の
発明の「n」は自然数である。
【0013】請求項1の発明の「非同期型の初期値カウ
ンタ」は、乱数カウンタの更新とは非同期に更新され
る。このため、記憶手段(例えば、RAM)に初期化処
理が施され、乱数カウンタの初期化がなされても、この
初期化処理とは無関係に非同期型の初期値カウンタがカ
ウントされる。即ち、記憶手段の初期化処理等が実行さ
れても、非同期型の初期値カウンタの値によって乱数カ
ウンタの初期値を決定し、当否判定制御を行うことがで
きる。つまり、「RAMクリア処理の実行時に、乱数カ
ウンタの値(当否乱数)が必ず0で初期化される」とい
う事態を回避できる。従って、不正行為者の不正行為に
起因して、RAMクリア処理が実行されても、乱数カウ
ンタの値(当否乱数)を制御基板の外部から推定するこ
とが困難となるため、不正行為者の不正行為を防止でき
る。
【0014】請求項2記載の遊技機は、遊技の基本進行
制御を司る主制御部と、所定条件の成立により複数の識
別情報を可変表示する可変表示装置とを備え、前記可変
表示装置の停止態様が特定条件を達成することに基づ
き、遊技者に特定の価値を付与する遊技機であって、定
期的に一定範囲で更新され、n回り更新毎に初期値が変
更される乱数カウンタと、前記所定条件の成立により前
記乱数カウンタの値を読み出し、この読み出された乱数
カウンタの値を用いて当否判定を行う当否判定プログラ
ムが、格納された格納手段と、前記当否判定プログラム
により当否判定制御を行う制御手段と、前記当否判定プ
ログラムの実行時に使用されるデータを記憶する記憶手
段と、前記乱数カウンタの更新とは同期に更新され、前
記乱数カウンタを更新するための初期値をカウントする
同期型の初期値カウンタと、前記乱数カウンタの更新と
は非同期に更新される非同期型の初期値カウンタと、を
備え、前記乱数カウンタの初期化時に前記非同期型の初
期値カウンタの値により前記乱数カウンタの初期値を決
定することを特徴とする。ここで、請求項2の発明の
「n」は自然数である。
【0015】請求項2の発明の「非同期型の初期値カウ
ンタ」も、乱数カウンタの更新とは非同期に更新され
る。このため、記憶手段(例えば、RAM)に初期化処
理が施され、乱数カウンタや、同期型の初期値カウンタ
の初期化がなされても、この初期化処理とは無関係に非
同期型の初期値カウンタがカウントされる。即ち、記憶
手段の初期化処理等が実行されても、非同期型の初期値
カウンタの値によって乱数カウンタの初期値を決定し、
当否判定制御を行うことができる。つまり、「RAMク
リア処理の実行時に、乱数カウンタの値(当否乱数)が
必ず0で初期化される」という事態を回避できる。従っ
て、不正行為者の不正行為に起因して、RAMクリア処
理が実行されても、乱数カウンタの値(当否乱数)を制
御基板の外部から推定することが困難となるため、不正
行為者の不正行為を防止できる。
【0016】ここで、請求項1の発明においては、乱数
カウンタの初期化時のみならず、通常の乱数カウンタの
更新時にも、「非同期型の初期値カウンタ」を用いる態
様を示している。これに対して、請求項2の発明におい
ては、乱数カウンタの更新と同期して更新される「同期
型の初期値カウンタ」と、「非同期型の初期値カウン
タ」とを別個に備え、乱数カウンタの初期化時に「非同
期型の初期値カウンタ」を用い、通常の乱数カウンタの
更新時に、「同期型の初期値カウンタ」を用いる態様を
示している。
【0017】ここで、請求項1及び請求項2の発明の
「非同期」には、(a)非同期型の初期値カウンタの更
新の周期と乱数カウンタの更新の周期とが同じである
が、両カウンタのカウントのタイミングにズレを生じて
いる場合や、(b)非同期型の初期値カウンタの更新の
周期と乱数カウンタの更新の周期とが異なる場合等が含
まれる。特に、後者(b)の場合においては、非同期型
の初期値カウンタの更新を高速に行うと、不正行為者
が、非同期型の初期値カウンタの値(タイミング)を把
握することが困難となり、不正行為をより行い難くな
る。具体的には、初期値カウンタが発するクロック信号
の周波数を、所望の任意の値、例えば10MHz程度と
することができる。また、請求項1及び請求項2におい
ては、非同期型の初期値カウンタに補助電源を設け、遊
技機の電源遮断時(以下、電源断時という。)において
も、常にカウントを行うものとすると、遊技機の電源投
入時にも、非同期型の初期値カウンタが種々の値(必ず
しも、0ではない値。)をカウントでき、好ましい。
【0018】請求項3記載の遊技機は、請求項1又は2
記載の遊技機において、前記非同期型の初期値カウンタ
が、所定の振動数でクロック信号を発するクロック発信
部と、前記クロック発信部の発するクロック信号数をカ
ウントするクロックカウンタ部とを備えることを特徴と
する。
【0019】請求項3の発明は、非同期型の初期値カウ
ンタの一具体例としてクロック式のカウンタを示すもの
である。このクロック式のカウンタは一般に高速である
ため、不正行為者が、非同期型の初期値カウンタの値を
把握することがより困難となる。
【0020】請求項4記載の遊技機は、請求項1乃至3
の何れかに記載の遊技機において、前記非同期型の初期
値カウンタでカウントされるタイミングを遅延させる遅
延手段を備えることを特徴とする。
【0021】請求項4の発明では、遅延手段によって初
期値カウンタでカウントされるタイミングを遅延させる
ため、不正行為者が、初期値カウンタの値(タイミン
グ)を把握することがより一層困難となり、不正行為を
より一層、行い難くなる。ここで、請求項4の遅延手段
を、例えば、非同期型の初期値カウンタと、制御手段と
の間に設けることができる。尚、請求項1〜4の発明の
「非同期型の初期値カウンタ」を、例えば、制御手段
(CPU)の外部に設けられる「外部初期値カウンタ」
とすることができる。
【0022】請求項5記載の遊技機は、遊技の基本進行
制御を司る主制御部と、所定条件の成立により複数の識
別情報を可変表示する可変表示装置とを備え、前記可変
表示装置の停止態様が特定条件を達成することに基づ
き、遊技者に特定の価値を付与する遊技機であって、定
期的に一定範囲で更新され、n回り更新毎に初期値が変
更される乱数カウンタと、前記所定条件の成立により前
記乱数カウンタの値を読み出し、この読み出された乱数
カウンタの値を用いて当否判定を行う当否判定プログラ
ムが、格納された格納手段と、前記当否判定プログラム
により当否判定制御を行う制御手段と、前記当否判定プ
ログラムの実行時に使用されるデータを記憶する記憶手
段と、前記制御手段の外部に設けられ、前記乱数カウン
タを更新するための初期値をカウントする初期値カウン
タと、を備え、前記初期値カウンタが、所定の振動数で
クロック信号を発するクロック発信部と、前記クロック
発信部の発するクロック信号数をカウントするカウンタ
部とを備え、前記乱数カウンタの初期化時に前記初期値
カウンタの値により前記乱数カウンタの初期値を決定す
ることを特徴とする。ここで、請求項5の発明の「n」
は自然数である。
【0023】請求項5の発明も、クロック式の初期値カ
ウンタを備えている。そして、記憶手段(例えば、RA
M)に初期化処理が施され、乱数カウンタの初期化がな
されても、この初期化処理とは無関係にクロック式の初
期値カウンタがカウントされる。即ち、記憶手段の初期
化処理等が実行されても、クロック式の初期値カウンタ
の値によって乱数カウンタの初期値を決定し、当否判定
制御を行うことができる。つまり、「RAMクリア処理
の実行時に、乱数カウンタの値(当否乱数)が必ず0で
初期化される」という事態を回避できる。従って、不正
行為者の不正行為に起因して、RAMクリア処理が実行
されても、乱数カウンタの値(当否乱数)を制御基板の
外部から推定することが困難となるため、不正行為者の
不正行為を防止できる。
【0024】尚、請求項5記載の遊技機においても、こ
のクロック式の初期値カウンタでカウントされるタイミ
ングを遅延させる遅延手段を備えてもよい。また、請求
項5の発明においても、乱数カウンタの初期化時のみな
らず、通常の乱数カウンタの更新時にも、クロック式の
初期値カウンタを用いてもよい。また、記憶手段(例え
ば、RAM)等にプログラム制御によって内容変更がな
される初期値カウンタ(以下、「内部初期値カウンタ」
という。)を別に設け、乱数カウンタの初期化時に「ク
ロック式の初期値カウンタ」を用い、通常の乱数カウン
タの更新時に、「内部初期値カウンタ」を用いてもよ
い。
【0025】請求項5の発明の「クロック式の初期値カ
ウンタ」は、「プログラム制御によって内容変更がなさ
れる乱数カウンタ」に比べ、更新の周期が短くなるのが
一般的である。このため、「クロック式の初期値カウン
タ」は、「プログラム制御によって内容変更がなされる
乱数カウンタ」と非同期に更新されるのが一般的であ
る。尚、請求項5の発明においても、初期値カウンタが
発するクロック信号の周波数を、所望の任意の値、例え
ば10MHz程度とすることができる。更に、クロック
式の初期値カウンタに補助電源を設け、遊技機の電源断
時においても、常に、カウントを行うものとすると、遊
技機の電源投入時にも、この初期値カウンタが種々の値
(必ずしも、0ではない値。)をカウントできる。
【0026】尚、請求項1〜5の各発明の「所定条件」
としては、例えば、「遊技球が特定の始動口に遊技球が
入賞する。」という条件を例示できる。また、請求項1
〜5の各発明の「特定条件」としては、例えば、「可変
表示装置に複数の識別情報が所定時間可変表示され、そ
の後、順次該識別情報が停止し、各識別情報が停止した
ときの停止態様が特定条件を達成すること、例えばゾロ
目(同一図柄が揃う)となる。」という条件を例示でき
る。更に、請求項1〜5の発明の「当否判定プログラ
ム」としては、「前記所定条件の成立により前記乱数カ
ウンタの値を読み出し、この読み出された乱数カウンタ
の値が特定の値に一致するときに当たり判定若しくは大
当たり判定を行うもの」を例示できる。また、請求項1
〜5の各発明の「当否判定プログラムの実行時に使用さ
れるデータ」には、「乱数カウンタの値」等が含まれ
る。
【0027】請求項6記載の遊技機は、遊技の基本進行
制御を司る主制御部と、所定条件の成立により複数の識
別情報を可変表示する可変表示装置とを備え、前記可変
表示装置の停止態様が特定条件を達成することに基づ
き、遊技者に特定の価値を付与する遊技機であって、乱
数カウンタと、当否判定プログラムが格納された格納手
段と、前記当否判定プログラムにより当否判定制御を行
う制御手段と、前記当否判定プログラムの実行時に使用
されるデータを記憶する記憶手段と、前記乱数カウンタ
の更新とは非同期に更新する初期値カウンタと、を備え
ることを特徴とする
【0028】
【発明の実施の形態】以下、本発明の実施の形態を示す
実施例について図面に基づいて説明する。
【0029】A.実施例1
【0030】(1)パチンコ機1の機械的な構造 本実施例は、請求項1及び3の発明を具体化したもので
あり、遊技機の一具体例として、所謂「セブン機」と称
されるタイプの第一種パチンコ機(弾球遊技機)を例示
している。先ず、このパチンコ機1の機械的な構造につ
いて、図1〜図3を参照して説明する。
【0031】パチンコ機1の前面部は、主として本体枠
2と、中枠3と、前面枠4と、上皿部5と、下皿部6
と、施錠装置7とから構成されている。本体枠2は、木
製の板状体を略長方形の額縁状に組立て固着したもので
ある。中枠3は、全体がプラスチック製で、枠体部(図
示略)と下板部(図示略)とを有し、本体枠2に対して
開閉可能に軸支されている。中枠3の右端中央には施錠
装置7が設けられ、施錠装置7は、正面視すると鍵穴を
備えた略長方形状を呈し、前面枠4を閉鎖した場合に施
錠するためのものである。
【0032】ここで枠体部は、上端から下方へ中枠3全
体の略2/3程度に略長方形の額縁状に形成され、上端
部には、前面枠4の略三角形状の枠飾りLED用レンズ
4c,4eに対応して、左側に賞球表示LED(図示
略)及び賞球表示LED基板4d(図4参照)が、右側
にストップ表示LED(図示略)及びストップ表示LE
D基板4f(図4参照)が配設されている。
【0033】また、下板部は、下端から上方へ中枠3全
体の略1/3程度を占め、左端には、上皿部5に形成さ
れたスピーカー面5aに対応すべく、遊技状態に応じた
効果音その他の音(音声)を発生させるスピーカー40
0a(図4参照)が配設され、略中央には、遊技球を発
射する発射装置ユニット(図示略)に対し、上皿部5に
貯留された遊技球を供給する供給装置等(図示略)が設
けられている。
【0034】さらに、下板部の下方には、灰皿や玉抜き
レバー等を備えた下皿部6が設けられ、下皿部6の略中
央には、パチンコ機1の内部から遊技球を排出するため
の排出口6aが開設され、右端に発射装置ユニット(図
示略)を操作する発射ハンドル9が設けられている。ま
た、この発射ハンドル9には、遊技者がタッチしている
ことを検出するタッチスイッチ9aが装着され、その近
傍には、発射停止を一時的に指令する発射停止スイッチ
9bが配置されている。
【0035】前面枠4は、全体がプラスチック製であ
り、遊技盤10(図2参照)を前方から視認するべく、
遊技盤10に形成された遊技領域11(図2参照)の形
状に対応して上側が略円弧状を呈し、全体が略弾丸形状
に開設された開口部4aを有している。そして、その裏
面には、開口部4aに応じてガラス板が嵌められた略長
方形状のガラス枠(図示略)が装着されている。また、
この前面枠4は、パチンコ機1の前面全体の約2/3の
サイズを占め、中枠3の左端に軸着され開閉可能に形成
されている。さらに、上端部には、枠飾りランプ用レン
ズ4bも設けられ、このレンズ4b内部には、開口部4
a上端の円弧部分に沿って、枠飾りランプ基板4g(図
4参照)及び複数個の遊技効果ランプ(図示略)が配設
されている。
【0036】上皿部5は、前面枠4の下側で、中枠3の
左端に軸着され開閉可能に形成されている。皿外縁部5
bには、玉抜きボタンや遊技球の貸出・返却ボタン等が
配設されている。また、上皿部5には、パチンコ機1の
内部から遊技球を排出するための排出口5cが開設され
ている。左端には、複数の長孔を有するスピーカー面5
aが形成され、その裏面には、音量スイッチ基板12
(図4参照)が設けられている。パチンコ機1の左端側
には、プリペイドカードユニット13が装着されてい
る。
【0037】次に、本実施例の遊技盤10の表面構造に
ついて図2を参照して説明する。遊技盤10は、略長方
形の木製の板状体であって中枠3(図1参照)に保持さ
れるとともに、後述する裏機構盤102(図3参照)に
よりその背面側が覆われている。遊技盤10には、遊技
盤10の表面に設けられた外レール14と内レール15
とにより略円形状の遊技領域11が形成され、遊技領域
11内には、特別図柄表示装置16と、第一種始動口
(普通電動役物)17と、変動入賞装置18と、左入賞
口19、右入賞口20、左下入賞口21、右下入賞口2
2と、多数の障害釘23と、一対のランプ風車24、2
5等が配設されている。
【0038】特別図柄表示装置16は、「可変表示装
置」の一具体例を示しており、遊技領域11の略中央部
に配置され、センター役物26と、液晶表示盤27とを
備えている。この液晶表示盤27の映像画面は略長方形
状を呈しており、その表示画面上に1または複数の特別
図柄(識別情報)を所定の方向に次々と変動させながら
表示した後、停止表示する特別図柄表示領域(識別情報
表示領域)が形成されている。すなわち、左特別図柄を
表示する左特別図柄表示領域、中特別図柄を表示する中
特別図柄表示領域、及び右特別図柄を表示する右特別図
柄表示領域が、略横一列に設定された配置方向において
この順序で並んで形成されている(図示略)。各特別図
柄表示領域は、これらの表示領域の配置方向と略直交す
る向き、この場合、上下方向に図柄変動方向が設定さ
れ、その向きで変動しているように識別情報としての複
数の図柄(特別図柄)が順次表示されていく。
【0039】液晶表示盤27は、遊技球が第一種始動口
(普通電動役物)17に入球することにより、その映像
画面の表示領域(図示略)に表示される各特別図柄をそ
れぞれ変動させて停止表示させるものである。そして、
例えば、図柄が「7、7、7」の3桁同一図柄で揃って
停止表示(確定表示)すると、変動入賞装置18に配設
された後述する大入賞装置31の大入賞口311が開放
される。即ち、本遊技1では、「複数の識別情報」とし
て、左特別図柄表示領域と、中特別図柄表示領域と、右
特別図柄表示領域とを備えている。また、「遊技球が第
一種始動口(普通電動役物)17に入球する。」という
「所定条件の成立」によって、各特別図柄がそれぞれ変
動され(即ち、複数の識別情報を可変表示され)、「図
柄が3桁同一図柄で揃う。」という、特定条件の停止態
様が達成されると、「大当たり」という、「特定の価
値」を付与するパチンコ機1である。また、センター役
物26は、液晶表示盤27の前面周辺部に額縁状に突設
して装着され、普通図柄表示装置32と、特別図柄保留
表示LED16aとを備えている。
【0040】普通図柄表示装置32は、センター役物2
6の上部中央に配置され、7セグメント表示器32a
と、普通図柄保留表示LED32bとを有している。7
セグメント表示器32aは、1〜9の奇数数字を変動表
示させるもので、後述する左右の普通図柄作動ゲート3
6、37のいずれかを遊技球が通過することにより変動
して、所定時間経過後に1種類の奇数数字が停止表示さ
れる。そして、例えば「7」で停止表示すると、第一種
始動口(普通電動役物)17が所定時間(例えば、0.
5秒)開放される。
【0041】前記センター役物26の左右斜め下方に
は、普通図柄作動ゲート36、37がそれぞれ設けら
れ、この左右の普通図柄作動ゲート36、37内に左、
右普通図柄作動ゲート検知スイッチ36s、37s(図
4参照)が配設されている。そして、遊技球の普通図柄
作動ゲート通過検知スイッチ36s、37sのいずれか
の通過により、普通図柄表示装置32における7セグメ
ント表示器32aが変動表示する。
【0042】普通図柄保留表示LED32bは、4個の
丸形の赤色LEDで構成され、7セグメント表示器32
aの左右両側に近接して配置されている。これは、左右
の普通図柄作動ゲート36、37を通過した遊技球の数
を4個まで保留とし、通過ごとに順次点灯しシフト表示
するものである。次の7セグメント表示器32aの変動
表示が開始するたびに、未始動回数が消化され、1個の
普通図柄保留表示LED32bは消灯される。
【0043】特別図柄保留表示LED16aは、センタ
ー役物26の上部であって、普通図柄表示装置32の左
右両側に2個ずつに分けて並列状に配置され、4個の赤
色LEDで構成されている。これは、第一種始動口(普
通電動役物)17に入球した遊技球の数を4個まで保留
とし、入球ごとに順次点灯しシフト表示するものであ
る。次の特別図柄の変動が開始するたびに、未始動回数
が消化され、1個の特別図柄保留表示LED16aは消
灯される。
【0044】第一種始動口(普通電動役物)17は、後
述する変動入賞装置18と一体化されたもので、特別図
柄表示装置16におけるセンター役物26の中央位置の
下方に離れて配設されている。第一種始動口(普通電動
役物)17は、いわゆるチューリップ式で左右に一対の
翼片部が開閉するべく形成され、その前面に飾りを備え
て後述する基板34に取り付けられている。内部には、
遊技球の通過を検知する第一種始動口(普通電動役物)
入賞検知スイッチ17s(図4参照)と、翼片部を作動
させるための第一種始動口(普通電動役物)ソレノイド
17c(図4参照)とが備えられている。この一対の翼
片部が左右に開くと、遊技球の入球可能性が大きくなる
開放状態となり、一対の翼片部が立設され、遊技球の入
球可能性が小さくなる通常状態となる。
【0045】変動入賞装置18は、上記第一種始動口
(普通電動役物)17の下方に配設されており、前面側
が略逆台形状に形成された基板34に、大入賞装置31
と、左下入賞口21と右下入賞口22とを備えている。
ここで、大入賞装置31は、略中央に形成され、帯状に
開口された大入賞口311と、この大入賞口311を開
放・閉鎖する開閉板312と、この開閉板312を開閉
するための大入賞口ソレノイド313(図4参照)と、
大入賞口311に入賞した後に遊技球が通過する特定領
域(V入賞口及び一般入賞口/図示略)と、連動杆(図
示略)と、入賞球を検知する入賞球検知スイッチ318
(図4参照)と、裏箱(図示略)と、大入賞口中継基板
(図示略)とから主に構成されている。
【0046】また、左下入賞口21は、第一種始動口
(普通電動役物)17の略真横の左側に配設されて、内
部に左下入賞口通過検知スイッチ21s(図4参照)が
設けられている。そして、この左下入賞口21の下方に
は複数個の左下入賞口LED223〜225が左下入賞
口LED基板21f(図4参照)に取り付けられ、飾り
レンズによって被覆されている。さらに、右下入賞口2
2は、第一種始動口(普通電動役物)17の略真横の右
側に配設されて、内部に右下入賞口通過検知スイッチ2
2s(図4参照)が設けられている。
【0047】変動入賞装置18の左右斜め上方には、左
入賞口19及び右入賞口20がそれぞれ配設されてい
る。そして、その内部にはそれぞれ、左入賞口通過検知
スイッチ19s(図4参照)、右入賞口通過検知スイッ
チ20s(図4参照)が設けられている。また、特別図
柄表示装置16の左右斜め上方には、一対のランプ風車
24、25がそれぞれ配設されている。さらに、遊技領
域11の左右両端部には、一対のサイドランプ38、3
9がそれぞれ縦円弧状で相対称状に配設されている。な
お、多数の障害釘23は、以上説明した各遊技装置との
位置バランスを考慮して、遊技領域11にパチンコ遊技
に適するべく、配設されている。
【0048】次に、遊技盤10の下方にはアウト口48
が設けられ、そのアウト口48の下部にはバック球防止
部材58が設けられており、遊技領域11に到達せず戻
ってきた遊技球が再び発射位置に戻ることを防止してい
る。一方、ファール球防止部材59は、内レール15の
先端部に取り付けられ、返しゴム60は、ファール球防
止部材59の位置とは略正反対側の、遊技盤10の右半
分側の位置であって、外レール14に沿って嵌合状に取
り付けられている。
【0049】次に、本実施例のパチンコ機1の裏面構造
について図3を参照して説明する。前面枠4(図1参
照)は中枠3にあって、前面枠4の上下端の位置に設け
られた一対のヒンジ101により、開閉可能に支持され
ている。裏機構盤102は中枠3にあって裏機構盤10
2の上下端の位置に設けられた一対のヒンジ103によ
り、開閉可能に支持されている。遊技盤10(図2参
照)は中枠3の表面側に着脱可能に取り付けられてい
る。上端側にあるヒンジ101の配設位置からみて左側
には、タンク球切れ検知スイッチ104をタンク底部に
備えた賞球タンク105と、この賞球タンク105に接
続されるタンクレール106とが取り付けられている。
また、タンクレール106の右側には、球抜きレバー1
07が設けられ、その下流側には、補給球切れ検知スイ
ッチ(図示を省略)が、さらに、その下流側には、裏側
遊技装置としての賞球払出装置109が配設されてい
る。
【0050】続いて、遊技球の振り分け部(図示略)が
賞球払出装置109の下流側に設けられている。タンク
レール106の下側には、特別図柄表示装置16におけ
る液晶表示盤27(図2参照)を格納した蓋付きの裏ケ
ース111が設けられ、この裏ケース111の下側に
は、後述する主制御部140(図4参照)として、裏側
遊技装置としての主制御基板340{図5(a)参照}
を格納した格納容器としての主制御基板ケース112が
配設されている。主制御基板ケース112の背面下側に
は、発射制御部201a(図4参照)として発射装置制
御基板を格納した発射装置制御基板ケース113、及び
発射制御集合中継基板(図示略)が設けられている。裏
機構盤102の左下方部には、上述した発射装置ユニッ
ト(図示略)が、同じく右下方部には、枠制御部(払出
制御部)150(図4参照)として、第一周辺制御基板
(払出制御基板)350{図5(b)参照}を格納した
格納容器としての枠制御基板ケース(払出制御基板ケー
ス)118が設けられている。前記主制御基板ケース1
12の右側上方に裏側遊技装置としての中継基板200
が装着されている。
【0051】前記中継基板200は、図4にも示すよう
に、入賞球検知スイッチ318,19s〜22s等と主
制御部140とを中継するための基板とされている。本
実施例においては、主制御基板ケース112、中継基板
200及び枠制御基板ケース(払出制御基板ケース)1
18は、金属板(図示を省略)に着脱自在に装着され、
この金属板は裏機構盤102に対して回動自在に懸架さ
れている。
【0052】一方、裏機構盤102の右上端部には、ヒ
ューズボックス119、電源スイッチ120、電源ター
ミナル基板121及び大当り、発射装置制御、球切れ、
扉開放、賞球、球貸し用等の遊技機枠用外部接続端子を
備えた端子基板122が設けられている。また、外部か
らの電力の供給を受けるための電源ケーブル123も端
子基板122の上側に配設されている。第一周辺制御基
板350{図5(b)参照}を格納した枠制御基板ケー
ス118からは接続ケーブル124が上方へ延出し、電
源ケーブル125を備えたプリペイドカードユニット1
3に接続されている。また、裏機構盤102の略中央下
端部には、下皿部用球通路部材126が設けられてい
る。
【0053】(2)パチンコ機1の電子制御装置130 次に、本実施例のパチンコ機1の電子制御装置130に
ついて、図4〜図6を参照して説明する。まず、電子制
御装置130は、主制御部140と、信号伝送経路50
0aにより、その主制御部140に接続された枠制御部
{払出制御部(主として賞球の払出制御を行う賞球払出
制御部)}150、特別図柄制御部160、ランプ制御
部170及び音声制御部180を含んで構成されてい
る。主制御部140は、主制御基板340を備え、主制
御部140以外の上記4つの制御部150、160、1
70、180はそれぞれ、第一から第四の周辺制御基板
として枠制御基板350、特別図柄制御基板360、ラ
ンプ制御基板370、音声制御基板380を備えてい
る。
【0054】主制御基板340は、図5(a)に示すよ
うに、CPU401(図13及び図14参照)を含む主
回路部400と、入出力回路部500とを備えている。
また、主回路部400には、RAM481に「RAMク
リア信号」を発生させるためのRAMクリアースイッチ
144を接続し、RAMクリア信号を主制御基板340
内で発生させている。そして、この主制御基板340
は、通常、不正行為者にとっては開閉困難なケース(即
ち、主制御基板ケース112)に収納され、RAMクリ
アースイッチ144及びその周囲の配線も、このケース
に収納されている。従って、この不正行為者が、RAM
クリアースイッチ144やその周囲に不正にアクセスす
ること(ぶら下げ基板を取り付けること)が困難であ
る。
【0055】また、入出力回路部500には、外部端子
部145が接続され、この外部端子部145には、パチ
ンコホールの「ホールコンピューター」が接続される。
そして、主制御基板340は、RAMクリア処理の実行
後に、RAMクリア信号をONし、一定時間経過後にO
FFするが、このRAMクリア信号をパチンコ機1の外
部に出力し、パチンコホールのシステム等に報知でき
る。このため、不正行為者が判らない間に、パチンコホ
ールの管理者側が不正行為を知ることができる。
【0056】図14に示すように、CPU401はCP
Uコア480を備え、ROM482に格納された制御プ
ログラムにより、RAM481をワークエリアとしてパ
チンコ機1全体の作動制御(すなわち、遊技の基本進行
制御)を司る。また、ROM482に記憶された当否判
定プログラムにより、CPU401が主体となって当否
判断制御を行う(当否判定手段)。尚、CPU401
(CPUコア480)は、本各発明の「制御手段」とし
て機能し、ROM482は、本各発明の「格納手段」と
して機能し、RAM481は本各発明の「記憶手段」と
して機能する。また、RAM481は、揮発性のもので
ある。
【0057】主回路部400は、図13に示すように、
CPU401、発振部410、リセット回路部450、
I/Oデコード回路部420、データバス安定化部41
1、及び第1外部入力回路部430を有している。ま
た、CPU401は、図14に示すように、CPUコア
480、内蔵RAM481、内蔵ROM482、メモリ
制御回路483、クロック発生器484、アドレスデコ
ーダ485、ウオッチドッグタイマ486、カウンタ/
タイマ487、パラレル入出力ポート488、リセット
/割り込みコントローラ489、外部バスインターフェ
ース490、出力制御回路491を備えている。更に、
図13及び図14に示すように、CPU401には、外
部初期値カウンタ460が出力ポート930を介して接
続されている。この外部初期値カウンタ460は、請求
項1の発明に示す「非同期型の初期値カウンタ」の一具
体例を示しており、その詳細に関しては後述する。
【0058】図4に戻り、図5(a)に示す入出力回路
部500には前記した信号伝送経路500aが接続さ
れ、入出力回路部500からその信号伝送経路500a
へ、各制御部150、160、170、180へ処理内
容を指示する指令信号たるコマンドデータを送信する。
尚、主制御部140から各制御部150、160、17
0、180へは、一方向形式若しくは双方向形式でデー
タが伝送される。また、各制御部140〜180には、
電源受電基板410から電源ユニット420、さらには
分電基板430を介して電源が供給されており、後述す
る電源立上げ時のシステムリセット信号が全制御基板に
送信される。
【0059】中継基板200には、入賞球検知スイッチ
318,19s〜22s等が接続され、中継基板200
の出力端子は、主制御部140の入出力回路部500と
接続されている。また、第一種始動口(普通電動役物)
入賞検知スイッチ17s、普通図柄表示装置基板32
f、各種ソレノイド17c,313、右普通図柄作動ゲ
ート通過検知スイッチ37s、左普通図柄作動ゲート通
過検知スイッチ36sが主制御部140の入出力回路部
500に接続されている。
【0060】枠用端子基板200aには、タッチスイッ
チ9a、発射停止スイッチ9b、ヴォリュームスイッチ
202、タンク球切れ検知スイッチ104及び補給球切
れ検知スイッチ108等が接続され、枠用端子基板20
0aの出力端子は、図5(b)に示す枠制御部150の
入出力回路部700と接続されている。
【0061】枠制御部(払出制御部)150は、図5
(b)に示すように、主制御部140と同様の主回路部
600及び入出力回路部700を含んで構成され、入出
力回路部700において図4に示す信号伝送経路500
aに接続されている。また、入出力回路部700には、
賞球払出装置109、発射装置制御基板201等が接続
されている。
【0062】特別図柄制御部160は、図6(a)に示
すように、演算回路構成要素として、CPU161と、
RAM162と、ROM163と、入出力ポート164
と、VDP(ビデオディスプレイプロセッサ)166と
を含み、それら演算回路構成要素はバス165により相
互に接続して構成され、入出力ポート164において信
号伝送経路500aに接続されている。入出力ポート1
64には、液晶表示盤27が接続され、CPU161は
ROM163に格納された制御プログラムにより、RA
M162をワークエリアとして特別図柄表示装置16
(液晶表示盤27)の作動制御(すなわち、表示装置の
表示制御)を行っている。
【0063】ランプ制御部170は、図6(b)に示す
ように、特別図柄制御部160と同様の演算回路構成要
素171〜175を含んで構成され、入出力ポート17
4において信号伝送経路500aに接続されている。入
出力ポート174には、図4に示す枠飾りランプ基板4
g、各種ランプ基板261f、262f、各種LED基
板4d、4f、21f、22f等が接続されている。こ
れら各基板にランプあるいはLEDが1又は複数個接続
される。これらのランプ等はゲームの進行に対応して点
灯・消灯または点滅する。また、ランプ制御部170
は、図示しないソレノイド、モータ等を駆動制御する。
【0064】音声制御部180は、図6(c)に示すよ
うに、特別図柄制御部160と同様の演算回路構成要素
181〜185、及びサウンドジェネレーター203を
含んで構成され、入出力ポート184において信号伝送
経路500aに接続されている。サウンドジェネレータ
ー203は、格納された音声データと音声出力モジュー
ルとに基づいて、図4に示す音量スイッチ基板12を介
して接続されたスピーカー400aより、ゲームの進行
に対応した各種の音声出力を行う。入出力ポート184
に接続された音量スイッチ基板12は、音量スイッチ
(図示略)の操作に伴い、出力音量の設定を行うもので
ある。
【0065】さらに、枠飾りランプ基板4g等の各種ラ
ンプやサウンドジェネレーター203は、特別図柄制御
部160の制御による特別図柄の変動・停止表示態様、
リーチ発生の有無、リーチ表示態様(後述する)、特別
遊技態様、及び遊技モード(確率変動、時短など)等に
応じてその態様は制御される。その制御指令の指令信号
は、ランプ制御部170あるいは音声制御部180を作
動指令対象とする指令信号として、前記した信号伝送経
路500aを介して送信される。
【0066】なお、上述した特別図柄制御部160、ラ
ンプ制御部170及び音声制御部180は、主制御部1
40や枠制御部150と同様の回路部から構成されるも
のとすることもできる。すなわち、主回路部と入出力回
路部とから構成されるものとし、内部にROM、RAM
が内蔵されたCPUを用いることもできる。
【0067】次に、賞球動作は、以下の順序で実行され
る。主制御部140は、遊技球が入賞球検知スイッチ3
18を通過したら15個の賞球個数データを、第一種始
動口(普通電動役物)入賞検知スイッチ17sを通過し
たら6個の賞球個数データを、それ以外の場合、例え
ば、左右下入賞口21、22の通過検知スイッチ21
s、22sの通過を検知した場合などにおいては、10
個の賞球個数データを、枠制御部150に対してその検
知順に、枠制御部150を作動指令対象とする指令信号
として、前記した信号伝送経路500aを介して送信す
る。(すなわち、固有賞球数はここでは、6個、10個
あるいは15個である。)枠制御部150は、主制御部
140からの賞球個数データを受け取り、賞球払出信号
の送信により賞球払出装置109を作動させる。
【0068】また、主制御部140は、上述の各種検知
スイッチの出力に基づいて遊技状態を判断し、また、そ
の遊技状態に基づいて当否判定を行うとともに、判定内
容に応じて対応する図柄表示態様で画像表示制御を行う
ためのデータを読み込む。例えば、主制御部140は、
第一種始動口(普通電動役物)入賞検知スイッチ17
s、入賞球検知スイッチ318等の検知結果や、特別図
柄当否判定乱数の取得値などを使用して、遊技が行われ
ていない客待ちの状態、遊技は行われているが始動入賞
がない状態(変動準備状態)、始動入賞があった状態、
及び特別遊技状態なども判断する。また、始動入賞が検
知されると後述する乱数値に基づいて当否判定が行わ
れ、その判定結果に基づいて特別図柄の変動(リーチ表
示態様を含む)、または確定などの表示態様制御のため
のデータが読み込まれる。このデータは、特別図柄制御
部160を作動指令対象とする指令信号として、前記し
た信号伝送経路500aを介して送信される。
【0069】次に、主制御部140により実行されるメ
インジョブについて図7等を参照して説明する。これ
は、図14に示す主制御部140のROM482に格納
されたプログラムに基づき、CPU401により実行さ
れるジョブの一例である。先ず、スタックポインタをR
AM481の所定のアドレスに設定した後(S10)、
RAMクリアスイッチ144が操作(押下)されている
か否かを判断し(S12)、操作されていればRAM4
81の初期化処理が行われ(S800)、操作されてい
なければ、バックアップフラグが設定されているか否か
が判断される(S15)。そして、バックアップフラグ
が設定されていれば(S15:YES)、図9の「電源
断に対する復電処理」が行われる。
【0070】尚、本実施例では、停電等によって電源断
が発生したときに、図8に示すように、使用レジスタを
RAM481に退避し(S630)、スタックポインタ
の値をRAM481に保存する(S632)。そして、
大入賞口ソレノイド、第1種始動口ソレノイドをOFF
にし(S634)、賞球センサのポーリング処理時間
(例えば、約85m秒)を設定し(S636)、賞球計
数前センサ及び賞球計数後センサで遊技球の通過を監視
する(S638)。次いで、ポーリング処理時間が経過
すると(S640)、使用しているRAM481のチェ
ックサム(チェックサム、バックアップフラグ、スタッ
ク領域は除く)を作成し(S642)、保存し、バック
アップフラグをRAM481に設定する(S646)。
そして、RAM481のアクセスを禁止し(S64
8)、無限ループ処理にて電源ダウンに備える。なお、
上記無限ループ処理に替えてHALT処理やSTOP処
理を実行することも可能である。
【0071】図9の「復帰処理」においては、チェック
サムの算出(S664)を実行し、電源断時に保存して
いたチェックサムの値を比較し、一致しなければ、RA
M481の初期化処理を行う(S800)。一致すれ
ば、電源断前のスタックポインタを復帰し(S66
8)、バックアップフラグをクリアし(S670)、サ
ブ基板を電源断前の状態に復帰させるためのコマンドを
送信する(S672)。そして、各レジスタを電源断前
の状態に復帰し(S674)、割込みの許可/不許可を
電源断前の状態に復帰等し(S676,S678)、電
源断前の番地に戻る(S680)。本実施例では、パチ
ンコ機1に対し、電源断対策用のバックアップ電源を付
加しているため、パチンコホールの停電時等において
も、停電前に生じていた「遊技者にとって有利な情報」
を保存できる。
【0072】図7に戻り、バックアップフラグが設定さ
れていなければ(S15:NO)、初期化終了の判定が
行われる(S20)。初期化が終了していれば(S2
0:YES)、LEDジョブ(S30)からスイッチジ
ョブ(S70)までのジョブが実行される。また、初期
化が終了していなければ(S20:NO)、初期化ジョ
ブ(S190)が実行され、再び、初期化終了の判定が
行われる(S20)。尚、パチンコ機1が出荷状態から
最初の電源投入時であったり、RAMクリアスイッチ1
44が操作(押下)されていたり、バックアップフラグ
に異常があったり、チェックサムが一致しなかった場合
には、RAM481の初期化処理が行われる。
【0073】LEDジョブ(S30)においては、普通
図柄及び普通図柄未始動回数の表示態様データや、特別
図柄未始動回数の表示態様データなどが出力される。等
速乱数ジョブ(S40)では、後述するRAM481の
特別図柄当否判定乱数メモリや汎用カウントメモリなど
が更新される。非等速乱数ジョブ(S50)では、外れ
普通図柄乱数メモリ(図示略)が更新される。なお、汎
用カウントメモリ(図示略)は、例えば割り込みごとの
「0」〜「255」の値の作成や、コマンドジョブ、飾
りジョブの実行などに使用される。尚、特別図柄当否判
定乱数や初期値乱数の更新に関する詳細は後述する。
【0074】また、音声ジョブ(S60)では、音楽や
音声に関するデータの読み込みが行われ、スイッチジョ
ブ(S70)では、各種検知スイッチの読み込みが行わ
れる。すなわち、左右入賞口通過検知信号などの各種信
号が中継基板200を介して主制御部140に、発射停
止検知信号、タッチ検知信号、ヴォリューム検知信号な
どの各種信号が枠用端子基板200aを介して枠制御部
150にそれぞれ取り込まれ、また、第一種始動口(普
通電動役物)入賞検知スイッチ17sから第一種始動口
入賞検知信号、大入賞装置31から入賞球検知信号、及
び普通図柄作動ゲート通過検知信号が主制御部140に
取り込まれる。
【0075】さらに、カウント検知スイッチ、カウント
検知及び特定領域通過検知スイッチ等のスイッチ318
(図4参照)に異常があるか否かが判定され(S8
0)、異常がなければ(S80:YES)、特別図柄メ
インジョブ(S90)から音声ジョブ(S110)まで
のジョブが実行される。また、異常(球詰まりや断線な
ど)があれば(S80:NO)、エラージョブ(S13
0)が実行される。
【0076】特別図柄メインジョブ(S90)において
は、主制御部140と特別図柄制御部160とが協調し
て動作するために必要なデータに関するジョブが実行さ
れる。また、普通図柄メインジョブ(S100)では、
普通図柄及び普通図柄未始動回数の表示態様データの読
み込みが行われる。
【0077】この後、各フラグ状態がバックアップメモ
リにセットされ(S140)、賞球信号ジョブ(S15
0)、情報信号ジョブ(S160)、コマンドジョブ
(S170)、及び残余時間ジョブ(S180)が実行
される。賞球信号ジョブ(S150)においては、賞球
払出しに関するデータの読み込みや出力が行われ、情報
信号ジョブ(S160)では、他の制御部への情報出力
に必要なデータの読み込みが行われる。さらに、コマン
ドジョブ(S170)では、特別図柄管理等のためのコ
マンドの出力が行われ、残余時間ジョブ(S180)で
は、非等速乱数の呼出しが行われる。
【0078】次に、上記メインジョブの一連の流れの中
で実行される、始動入賞(第一種始動口(普通電動役
物)17への入賞)時の当否判定ジョブに関して図10
を参照して説明する。なお、これらのジョブで使用する
各種メモリ等は、図4に示す主制御部140のRAM4
81(図14参照)に格納され、代表的なもの(481
a〜481n、481v)を図11に示す。尚、本実施
例では、外部初期値カウンタ460が、前述の如く、制
御手段(CPU401)の外部に配置されている。この
外部初期値カウンタ460は、請求項1の発明の「同期
型の初期値カウンタ」の一具体例を示しており、乱数カ
ウンタ481vの更新とは非同期で更新される。この外
部初期値カウンタ460や乱数カウンタ481v等の詳
細については後述する。
【0079】まず、S200において始動入賞があった
か否かを確認し、YESであれば、S210において特
別図柄保留数メモリ481b(図11参照)に記憶され
ている保留数(未始動回数)を1インクリメントする。
この保留数(未始動回数)が一定値(本実施例では
「4」)を超えていれば、その始動入賞は無効となり、
S250へスキップする。また、一定値内の保留数(未
始動回数)であれば、S230において、特別図柄当否
判定乱数{以下、当否用乱数、又は判定乱数ともいう)
を発生させ(プログラムを発生させても、所定の乱数発
生回路を用いてもいずれでもよい(当否用乱数発生手
段)}、読み込んだ判定乱数値を、S240において、
特別図柄当否判定乱数メモリ481a(図11参照:以
下、判定乱数メモリともいう)に記憶する。このメモリ
は、読み込んだ判定乱数値を始動入賞の時系列にシフト
メモリ形式で記憶している。
【0080】次に、S250において、判定乱数メモリ
481a(図11参照)から記憶している最も古い先頭
の判定乱数値を読み出す。そして、S260において、
大当り番号メモリ481h(図11参照)から大当り番
号(当り用判定値)を読み出し、S270において、上
記判定乱数値との比較を行い、両者が一致していれば大
当り判定となり、一致していなければ外れ判定となる。
大当り判定の場合には、S280に進み、大当り図柄決
定乱数(識別情報決定用乱数)を発生させ、これを読み
込んでその決定乱数値を大当り図柄決定乱数メモリ48
1d(図11参照)に記憶する(S290)。なお、大
当り図柄決定乱数の読み込みは、始動入賞時に当否用乱
数と同時に読み込まれているが、当り判定決定と同時
に、あるいは当り判定決定後所定の時間後に読み込むも
のとしてもよい。また、S300において、「大当り」
という判定結果(本実施例では「1」)を判定結果メモ
リ481j(図11参照)に記憶する。なお、大当り図
柄決定乱数と同時にリーチ態様決定乱数を発生させ、こ
れを読み込んでその決定乱数値をリーチ態様決定乱数メ
モリ481k(図11参照)に記憶している(S29
5)。
【0081】この大当り図柄決定乱数値で指定される特
別図柄は、特別図柄制御部160のROM163{図6
(a)参照}に格納されている特別図柄画像データに基
づいて、液晶表示盤27(図2参照)に、変動表示状態
を経た後、定められた配列態様で表示される(例えば、
「7、7、7」の3桁同一図柄の配列態様)。なお、上
記特別図柄画像データを大当り図柄決定乱数値と対応付
けて識別情報決定用値として主制御部140のRAM4
81(図14参照)に記憶しておき、読み込んだ大当り
図柄決定乱数値と識別情報決定用値とを比較することで
停止表示する図柄を決定するものとしてもよい。
【0082】さらに、リーチ態様決定乱数値で指定され
るリーチ表示態様は、特別図柄制御部160のROM1
63{図6(a)参照}に格納されたリーチ表示態様画
像データに基づいて、液晶表示盤27(図2参照)に、
変動表示状態を経た後、定められたリーチ態様で表示さ
れる。なお、この場合も、上記リーチ表示態様画像デー
タをリーチ態様決定乱数値と対応付けてリーチ態様決定
用値として、主制御部140のRAM481(図14参
照)のリーチ態様決定用値メモリ481l(図11参
照)に記憶しておき、読み込んだリーチ態様決定乱数値
とリーチ態様決定用値とを比較することで表示するリー
チ態様を決定するものとしてもよい。
【0083】一方、外れ判定となった場合は、S270
からS310に進み、外れリーチジョブを行うかどうか
を乱数により決定する。すなわち、S310において、
リーチ態様決定乱数を発生させ、これを読み込み、他
方、S320において、リーチ番号メモリ481i(図
11参照)に記憶されているリーチ番号を読み出す。S
330において、両者が一致していれば外れリーチジョ
ブに、一致していなければ通常外れジョブとなる。
【0084】外れリーチジョブの場合は、S340へ進
み、少なくとも揃えるべき2つの特別図柄(例えば、3
種類の特別図柄のうち、左図柄と右図柄)を、外れリー
チ図柄決定乱数(また、左図柄の乱数を参照し、それに
右図柄を一致させるようにしてもよい)を使用して決定
し(S340)、外れリーチ図柄番号メモリ481m
(図11参照)に記憶する(S350)。また、S36
0において、外れ中図柄を乱数により同様に決定し、S
370において決定した乱数値を外れ中図柄番号メモリ
481g(図11参照)に記憶する。また、S380に
おいて、「外れリーチ」という判定結果(本実施例では
「2」)を判定結果メモリ481j(図11参照)に記
憶する。一方、通常外れジョブの場合は、S390に進
み、各特別図柄(例えば、左図柄、右図柄及び中図柄)
をそれぞれ乱数により決定し、決定した各乱数値をそれ
ぞれ対応する外れ図柄番号メモリ481e、481f、
481gに記憶する(S390〜S440)。また、S
450において、「通常外れ」という判定結果(本実施
例では「3」)を判定結果メモリ481j(図11参
照)に記憶する。
【0085】次に、上記メインジョブの一連の流れの中
で実行される、特別図柄メインジョブの概略の流れを図
12を参照して説明する。まず、S500において、第
一種始動口(普通電動役物)17への遊技球の入賞に基
づき、特別図柄表示装置16における液晶表示盤27
(図2参照)上で各特別図柄の変動表示を開始させる。
例えば、左右及び中図柄を上から下、下から上へスクロ
ール変動させる。
【0086】次いで、S510において、判定結果メモ
リ481j(図11参照)から図10に示す当否判定ジ
ョブで得られた各入賞に対する判定結果を読み出す。具
体的には、大当り判定(「1」)の場合は(S520:
YES)、S580に進み、上述したリーチ態様決定乱
数値に対応するリーチ態様決定用値メモリ481lに記
憶されているリーチ態様決定用値を読み出し、さらにS
600に進み、大当り番号(識別情報決定用値)を大当
り番号メモリ(決定用値記憶手段)481h(図11参
照)から読み出し、S610に進んで、例えば左図柄及
び右図柄を同一図柄に揃えて所定のリーチ表示態様を経
た後に、中図柄を左図柄及び右図柄と同一図柄に揃えて
停止表示させ確定させる。
【0087】一方、外れリーチ判定(「2」)の場合は
(S530:YES)、S570に進み、上述した外れ
リーチ図柄番号メモリ481m(図11参照)から外れ
リーチ図柄番号と、外れ中図柄番号メモリ481g(図
11参照)から外れ中図柄番号とを読み出す。そして、
S571において、読み出した外れリーチ図柄番号と外
れ中図柄番号とを比較し、それらの差異に基づき外れリ
ーチ態様を決定する(S572)。具体的には、S57
1において、それらの番号の差(すなわち、例えば左図
柄と中図柄との差)を算出し、その差に基づいて外れリ
ーチ態様メモリ481nから外れリーチ態様データを読
み出す。例えば、差が「−1」の場合(すなわち、例え
ば中図柄が左図柄の1つ前の図柄となる場合)、複数種
類(例えば3種類)の外れスーパーリーチの中から1種
が選択され(例えば、所定の乱数取得により選択するこ
とができる)、読み出される。その後、例えば、左図柄
及び右図柄を同一図柄に揃えて所定のリーチ表示態様を
経た後に、中図柄を他の図柄とは異なる図柄で停止表示
させ確定させる。
【0088】また、通常外れ判定(「3」)の場合は
(S540)、S550に進み、外れ各図柄番号を外れ
番号メモリ481e、481f、481g(図11参
照)からそれぞれ読み出し、S560に進んで、各特別
図柄を(例えば、左図柄、右図柄及び中図柄)、相互に
ずれたタイミングで停止表示させ確定させる。なお、通
常外れ判定の場合も、表示態様を「すべり表示」等によ
り種々の態様に変化させることも可能で、この場合、そ
の表示態様画像データを上記リーチ態様決定乱数値と対
応付けて通常外れ表示態様決定用値として、主制御部1
40のRAM481(図14参照)の通常外れ表示態様
決定用値メモリ(図示略)に記憶しておき、読み込んだ
リーチ態様決定乱数値と通常外れ表示態様決定用値とを
比較することで表示する通常外れ態様を決定するものと
してもよい。
【0089】次に、大当り判定により、液晶表示盤27
(図2参照)には所定の配列態様で特別図柄が確定表示
され(例えば、「7、7、7」の3桁同一図柄の配列態
様)、その後、特別遊技が実行される(特別遊技状態も
しくは大当り遊技状態)。特別遊技状態においては、ま
ず、大入賞装置31(図2参照)の開閉板312が開放
状態となり、大入賞口311への遊技球の入賞が遊技者
にとって優位な遊技球受入状態となる。
【0090】この特別遊技状態においては、大入賞装置
31は、終了条件が成立するまで遊技球受入状態が継続
される。例えば、開放状態が所定時間t1(例えば30
秒)経過したとき、もしくは入賞球検知スイッチ318
(図4参照)に所定数n1(例えば10個)の入賞が検
知されたときに終了条件が成立し、遊技球受入状態が一
旦終了して、開閉板312が閉鎖状態となって1ラウン
ドが終了する。この開閉板312が閉鎖されて所定時間
2(例えば0.5秒)が経過した後に、所定の継続条
件(図示しない特定領域への通過)が成立していれば、
再び開閉板312が開放状態となり大入賞装置31が遊
技球受入状態となる。なお、このような終了条件までを
1ラウンドとする遊技球受入状態は、所定の最高継続ラ
ウンド数(本実施例では16ラウンド)まで繰り返し継
続される。また、終了条件成立時に継続条件が不成立の
場合は、特別遊技状態がそのラウンドで終了(いわゆる
パンク)するものとなっている。
【0091】なお、パチンコ機1においては、当り判定
により特別図柄表示装置16の液晶表示盤27(図2参
照)に停止表示された特別図柄の種類に基づき、上記特
別遊技状態の終了後、次の大当りまで当否判定の確率
(大当り確率)を変更(向上)させる確率変更手段が備
えられている。具体的には、予め記憶されている上記大
当り図柄決定乱数値が、確率変更用乱数値と非確率変更
用乱数値とから構成され、各乱数値の取得に応じて確率
変更用図柄又は非確率変更用図柄が停止表示される。そ
の停止表示された図柄が確率変更用図柄の場合、上記特
別遊技状態終了後、次の大当りまで当否判定の確率(大
当り確率)が通常の約4〜5倍に向上するものとされて
いる。
【0092】(3)主制御部40の詳細 以下、上記主制御部140の詳細について説明する。図
5(a)に示したように、主制御部140は主制御基板
340により構成され、その主制御基板340には、図
13にも示す通り、CPU401を含む主回路部400
と、入出力回路部500とが形成されている。以下に、
主回路部400と入出力回路部500とを順に説明す
る。
【0093】まず、主回路部400は、図13に示すよ
うに、CPU401、発振部410、リセット回路部4
50、I/Oデコード回路部420、データバス安定化
部411、及び第1外部入力回路部430を有してい
る。また、前述の如く、外部初期値カウンタ460は出
力ポート930を介してCPU401に接続されてい
る。以下、これら主回路部400の構成要素について説
明する。
【0094】CPU401は、図14に示すように、C
PUコア480、内蔵RAM481、内蔵ROM48
2、メモリ制御回路483、クロック発生器484、ア
ドレスデコーダ485、ウォッチドッグタイマ486、
カウンタ/タイマ487、パラレル入出カポート48
8、リセット/割り込みコントローラ489、外部バス
インターフェース490、出力制御回路491を備え
る。また、発振部410は、図15に示すように水晶発
振モジュール404を備えている。
【0095】リセット回路部450は、図15に示すよ
うに初期化リセット信号生成部412(電源投入時用初
期化信号生成部)と、割り込み信号生成部413(定常
制御用初期化信号生成部)とを有している。初期化リセ
ット信号生成部412には、汎用初期化リセット信号生
成部418(汎用初期化信号生成部)と、CPU用初期
化リセット信号生成部414(CPU用初期化信号生成
部)とが備えられている。初期化リセット信号生成部4
12の汎用初期化リセット信号生成部418は、電源入
カコネクタ445、リセット入力保護抵抗451、シュ
ミットトリガインバータIC452、454、フィルタ
回路453、NANDゲート455、NORIC45
8、及びカウンタIC456,457を含んで横成され
ている。また、CPU用初期化リセット信号生成部41
4は、フリップフロップIC467、シュミットトリガ
インバータIC459、カウンタIC460、及びNO
RゲートIC461を含んで構成されている。さらに、
割り込み信号生成部413はフリップフロップ回路部4
62、カウンタIC463、シュミットトリガインバー
タIC464、466、カウンタIC465を含んで構
成されている。
【0096】I/Oデコード回路部420は、図16に
示すように、デバイス選択信号生成部415、ゲート信
号生成部416を有している。デバイス選択信号生成部
415は、NORゲートIC422、デコーダIC42
3、424及び抵抗アレー421、428を備える。ま
た、ゲート信号生成部416は、NORゲートIC42
5、NANDゲートIC426、フリップフロップIC
427、抵抗アレー429及びシュミットトリガインバ
ータIC405を備えている。また、データバス安定化
部411は、抵抗アレー403とバッファIC402を
有している。
【0097】第1外部入力回路部430は、図17に示
すように、入カコネクタ部440、スイッチドライバ4
32、信号整合部433、標準化信号安定化部434及
び抵抗アレー431を有している。入カコネクタ部44
0は、枠用コネクタ441と遊技盤用コネクタである第
1特別図柄始動スイッチ用コネクタ442、第2特別図
柄始動スイッチ用コネクタ443及び普通図柄始動スイ
ッチ用コネクタ444を有している。標準化信号安定化
部434は複数の抵抗により構成され、信号整合部43
3は複数の抵抗とコンデンサとにより構成される。
【0098】次に、主回路部400のCPU401、発
振部410及び各回路部411、420、430,45
0等の機能を説明する。図15〜17に示すCPU40
1の各端子は、以下のように分類される。 アドレス部 A0〜A15:16ビットアドレスバス出力端子。 データ部 D0〜D7:8ビットの双方向性データバス端子。 システム制御部 XMI:マシンサイクル1を示す信号の出力端子。 XMREQ:メモリ空間へのリクエスト信号の出力端
子。 XIORQ:I/O空間への入出カリクエスト信号の出
力端子。 XWR:データバスがライトサイクルであることを示す
信号の出力端子。 XRD:データバスがリードサイクルであることを示す
信号の出力端子。 XRFSH:リフレッシュ信号の出力端子。 CPU制御部 XHALT:ホールト信号の出力端子。 XINT:マスカブル割り込み要求信号の入力端子。 XNMI:マスク不可能な割り込み要求信号の入力端
子。 XSRST:システムリセット信号の入力端子。 XSRSTO:システムリセット信号の出力端子。 XURST:割り込み信号の入力端子。 IEO/SCLKO;デージーチェーン信号、分周クロ
ックの未用出力端子。 PRG:CPUをPROMモードに毀定する入力端子。 MODE:CPUの動作モードの状態を示す出力端子。 I/O部 CLK/TRG2/・CLK/TRG3:外部クロック
/タイマトリガ信号の入力端子。 ZC/TO0・ZC/TO1:内蔵CTC信号の出力端
子。 PA0〜PA7:8ビットのパラレルI/O端子。 PBO/XCSIO0〜PB3/XCSIO3:4ビッ
トのパラレルI/Oポート、外部デバイスのチップセレ
クト用の兼用端子。 クロック部 EXTAL1・EXTAL2:水晶振動子接続端子。 CLKO:システムクロック信号の出力端子。EXTA
L1/EXTAL2端子の入力信号周波数を1/2分周
して得られたデューティ50%の方形波が出力される。 電源部 VDD1・2:電源(+5V)端子。 VSS1・2:電源(GND)端子。 VBB:内蔵RAM281のバックアップ端子。 その他 NC:ノンコネクション端子。
【0099】このCPU401は、図14に示す内蔵R
OM482に書き込まれたプログラムに基づき、内蔵R
AM481をワ−クエリアとして使用する。さらに、C
PU401は、電源断時において、内蔵RAM481の
内容をVBB端子に接続された電圧保持部により保持す
るRAMバックアップ機能と、プログラム認証機能及び
指定エリア外プログラム実行禁止機能などの不正防止機
能を備えている。プログラム認証機能とは、電源投入時
にCPU401を初期化するための初期化信号が入力さ
れた際に、プログラムを基に計算された認証コードが正
しいかどうかのチェックを行い、認証コードが正しくな
い湯合はプログラムの実行を停止する機能である。ま
た、指定エリア外プログラム実行禁止機能とは、予め定
められたアドレス範囲外でのプログラムの実行を禁止す
る機能である。尚、前述の電源断時の「遊技者にとって
有利な情報」の保存は、RAMバックアップ機能によっ
て行われる。
【0100】CPU401においては、暴走防止のた
め、一定周期で割込みリセットが行われる。暴走の原因
としては、過剰なノイズの侵入等が挙げられる。また、
本実施例のCPU401においては、I/OマップドI
/O方式のデコードが行われており、XIORQ端子が
使用され、XMREQ端子は使用されない。しかし、デ
コードにメモリマップドI/O方式を採用し、XMRE
Q端子を使用することも可能である。
【0101】図15に示す発振部410の水晶発振モジ
ュール404は、CPU401の動作クロック信号を出
力している。この動作クロック信号は、CPU401の
EXTAL1端子に入力される。なお、水晶発振モジュ
ール404の代わりに水晶発振子を用い、この水晶発振
子をEXTAL1・2端子の間に接続し、CPU401
のクロック発生器484(図14参照)による発振クロ
ックの生成も可能である。しかし、本実施例では、水晶
発振モジュール404を用い、それをCPU401のE
XTAL1端子に接続しているので、水晶発振子とクロ
ック発生回路との整合を図る必要がない。
【0102】図15に示すリセット回路部450におい
ては、汎用初期化リセット信号生成部418にて汎用初
期化リセット信号が生成され、割り込み信号生成部41
3にて割り込み信号が生成される。
【0103】汎用初期化リセット信号生成部418は、
外部から電源入カコネクタ445を介して入力されたシ
ステムリセット信号(以下、パワーオンリセット信号と
もいう)に基づき、汎則初期化リセット信号をCPU用
初期化リセット信号生成部414や入出力回路部500
(図13参照)に出力する。
【0104】CPU用初期化リセット信号生成部414
は、外部から外部入カコネクタ445を介して入力され
たシステムリセット信号に基づき、CPU401のXS
RST端子にCPU用初期化リセット信号を出力する。
CPU用初期化リセット信号は、CPU401の電源安
定が行われた時点で、一定時間Hレベルを維持し、その
後一旦Lレベルとなってから、更にHレベルに変化する
パルス信号である。このCPU用初期化リセット信号が
生成されることで、CPU401においては、電源信号
に影響されずに、電源投入時の初期化が確実に行われ
る。
【0105】割り込み信号生成部413は、CPU40
1のXMI端子の出力信号とシステムリセット信号を基
に、CPU401のXURST端子に割り込み信号を出
力する。つまり、割り込み信号生成部413は、CPU
401のXMI端子の出力信号がLレベルとなるのに基
づいてカウント動作を行い、CPU401に一定周期の
パルス信号である割り込み信号を供給する。
【0106】図16に示すI/Oデコード回路部420
は、CPU401からのアドレス信号を復号して、デバ
イス選択信号(CS0〜CS6)とゲート信号(G)と
を入出力回路部500(図11参照)へ出力する。デバ
イス選択信号(CS0〜CS6)は、外部機器を選択す
る信号であり、ゲ−ト信号(G)は、デバイス選択信号
(CS)を有効化する信号である。なお、デバイス選択
信号(CS0〜CS6)は、出力用デバイス選択信号
(CS0〜CS5)と入力用デバイス選択信号(CS
6)を含んでいる。
【0107】出力用デバイス選択信号(CS0〜CS
5)は、CPU401が入出力回路部500(図5参
照)へのデータの書込み状態にある場合で、且つ、PB
0/XCSIO0端子の範囲アドレスが指定され、A0
〜A4端子から予め定められたアドレス信号の出力があ
った場合に、デコーダIC423からフリップフロップ
IC511〜561に出力される。つまり、CPU40
1のD0〜D7端子のデータがデータバスを介して入出
力回路部500(図5参照)へ出力されると、出力用デ
バイス選択信号(CS0〜CS5)が図18に示す出カ
ポート390(後述する)に送信され、フリップフロッ
プIC511、521、531、541、551、56
1の1D〜8D端子にデータが入力される。なお、アド
レス信号はI/Oデコード回路部420にて出力用デバ
イス選択信号(CS0〜CS5)に復号され、これが出
カポート390(図22参照)に送信され、対応するフ
リップフロップICのclock端子に入カされる。
【0108】入力用デバイス選択信号(CS6)は、A
0〜A4端子から予め定めたアドレス信号の出力があ
り、かつPB1/XCSIO1端子から出力があった場
合に、デコーダIC424からバッファIC571(図
21参照)へ出力される。また、ゲート信号生成部41
6において、水晶発振モジュール404から出力されて
いる発振クロックと、CPU401のXRD端子とXI
ORQ端子の出力信号に基づき、ゲート信号(G)が生
成され、これもバッファIC571へ出力される。つま
り、入力用デバイス選択信号(CS6)とゲート信号
(G)とがもバッファIC571(図21参照)に出力
された場合に、バッファIC571(図21参照)のY
1〜Y8端子のデータがデータバスを介して、CPU4
01のD0〜D7端子に入力される。なお、アドレス信
号はI/Oデコード回路部420にて入力用デバイス選
択信号(CS6)に復号され、これがバッファIC57
1(図21参照)のG1端子に入力される。
【0109】また、本実施例では、図16に示すように
抵抗アレー421,428,429により、入力端子側
のインピーダンスが低減され、それぞれデバイス選択信
号生成部の生成する出力選択信号、入力選択信号、ゲ−
ト信号生成部416の生成するゲート信号への外来ノイ
ズ等の影響が抑制されている。なお、本実施例では、デ
ータバス(OD,D)が2経路に別れている。これは、
CPU401と図22に示すフリップフロップIC51
1〜561の間の負荷容量によるものであり、2経路に
分ける必要がない回路構成としてもよい。
【0110】図16に示すデータバス安定化部411は
CPU401と入出力回路部500{図4(a)参照}
を接続するデータバスの信号を安定させる。抵抗アレー
403はインピーダンスを低減することでバスに入るノ
イズを軽減し、バッファ402は2経路に別れたデータ
バスのうち、賞球、ランプ、表示及び音声の各コマンド
出力回路部510、520、530、540(図18参
照)へのバス(OD)の出力信号(OD0〜OD7)を
増幅する。
【0111】ここで、図17に示す第1外部入力回路部
430においては、CPU401から要求された球検知
スイッチ類の信号がCPU401に送信される。つま
り、第1外部入力回路部430には、入カコネクタ部4
40を介して各種スイッチ群が接続されており、CPU
401がスイッチ状態読込みの際に、各スイッチの状態
が、スイッチドライバ432のO1〜O5端子とVO端
子とからCPU401へ送られる。なお、本実施例で
は、対応付けられた球挨知スイッチ類の個数に合わせ
て、スイッチドライバ432の6つの出力端子(O1〜
O5端子、VO端子)が使用されている。これら6つの
端子は、CPU401で割り当てられた6つのポート
(PA0〜PA5)に個々に対応している。また、本実
施例では、抵抗アレー431により、PA0〜PA5端
子のインピーダンスが低減され、外来ノイズ等の影響が
抑制されている。
【0112】図17において入カコネクタ部440から
の信号は、標準化信号安定化部434又は信号整合部4
33と、スイッチドライバ432の内部回路との組み合
わせによりノイズ除去される。さらに、信号整合部43
3においては、電圧調整もなされる。これは、入カコネ
クタ部440に繋がるスイッチ類のうち、送信先が分岐
しているものがあり、主制御基板340以外にも検知信
号が送られていることに基づいている。つまり、そのス
イッチに係る回路系の負荷は他のスイッチに比べて大き
いため、その信号の特性は他の信号と異なる。したがっ
て、該当する信号線上に信号整合部433を設けて、他
の信号との整合を図っている。なお、信号整合部433
の出力信号はスイッチドライバ432のV1端子に入力
される。
【0113】外部初期値カウンタ460は、図23に示
すように、所定の振動数でクロック信号を発振するクロ
ック発振部910と、クロック発振部910の発するク
ロック信号数をカウントするクロックカウンタ部920
とを備えている。即ち、クロック発振部910により生
じた電気的信号をクロックカウンタ部920によって計
数するものである。
【0114】クロック発振部910は、水晶発振回路に
よって、例えば10MHzのクロック信号を発する。ま
た、クロックカウンタ部920は、8ビットICで構成
され、「0〜255」の数値を記憶可能である。そし
て、CCKEN端子より「リセット信号」の入力がない
限り、CCK端子からのクロック信号の入力に伴って、
カウントを「+1」増加・更新するものである。このた
め、この外部初期値カウンタ460においては、数値を
「0〜255」の範囲で、1カウントずつ更新すること
ができる。そして、本実施例では、外部初期値カウンタ
460の更新とRAM481の乱数カウンタ481vの
更新が非同期に行われる。
【0115】尚、本実施例及び後述する他の実施例にお
いては、外部カウンタ460の1回りカウントする際の
カウント数を変更することもできる。例えば、クロック
カウンタ920を、2個の8ビットICで構成すると共
に、一方のICを下位カウンタとし、他方のICを上位
カウンタとする。そして、下位カウンタのRCO端子に
上位カウンタのCCKEN端子を接続し、下位・上位の
両カウンタを直列に接続する。これによると、外部カウ
ンタ460は実質的に16ビットのカウンタを構成し、
0〜65535までの数値を記憶することができる。
【0116】次に、入出力回路部500について説明す
る。図13に示すように、入出力回路部500には、賞
球コマンド出力回路部510、ランプコマンド出力回路
部520、表示コマンド出力回路部530、音声コマン
ド出力回路部540、ソレノイド駆動回路部550、L
ED駆動・情報出力回路部560、及び第2外部入力回
路部570が備えられている。また、これらの回路部5
00〜570が接続される信号伝送経路500aには、
前述の外部端子部145が接続されている。
【0117】上述の各回路部510〜570のうち、賞
球コマンド出力回路部510、ランプコマンド出力回路
部520、表示コマンド出力回賂部530、音声コマン
ド出力回路部540は、いずれも同様な回路構成を有し
ている。したがって、本実施例では図面が冗長になるの
を避けるため、賞球コマンド出力回路部510のみを図
示し(図18)、その他の回路部520、530、54
0については、図18に符号を括弧書するのみとして、
これらの図示を省略する。つまり、各出力回路部51
0、520、530、540は、各々フリップフロップ
IC511,521,531,541と、バッファIC
512,522,532,542と、ストローブ信号線
バッファIC513,523,533,543と接続コ
ネクタ514,524,534,544とを有してい
る。
【0118】次に、図19に示すソレノイド駆動回路部
550は、フリップフロップIC551と、3つのラン
プ・ソレノイドドライバ552〜554と、そのランプ
・ソレノイドドライバのDrain端子に対しそれぞれ
並列に接続されたフリーホイールダイオード555と、
出カコネクタ556とを備えている。
【0119】図20に示すLED駆動・情報出力回路部
560は、フリップフロップIC561、トランジスタ
アレイ562、ランプ・ソレノイドドライバ563、継
電部565、電力調整部564、出カコネクタ556、
情報出カコネクタ566を有し、またフリップフロップ
IC551もその横成の一部を担っている。継電部56
5には2つのリレー567、568が備えられ、電力調
整部564には10個の抵抗R4〜R13が備えられて
いる。
【0120】図21に示す第2外部入力回路部570
は、バッファIC571、スイッチドライバ572、低
抗アレー573、電力調整部574、出カコネクタ55
6を有している。電力調整部574には、6つの抵抗R
21〜R26が備えられている。
【0121】また、図18に示すように、上記賞球コマ
ンド出力回路部510、ランプコマンド出力回路部52
0、表示コマンド出力回路部530、音声コマンド出力
回路部540、ソレノイド駆動回路部550及びLED
駆動・情報出力回路部560のフリップフロップIC5
11,521,531,541,551,561は、出
カポート回路部390の6つの出カポートを構成してい
る。
【0122】次に、入出力回路部500の上記各回路部
510、520、530、540、550、560、5
70について、その機能を説明する。図22に示す出カ
ポート回路部390においては、主回路部400からの
データ(OD,D)、デバイス選択信号(CS0〜CS
5)、及びクリア信号(CLR)が入力される。また、
出カポート回路部390の各ポートには外部装置が割り
当てられている。外部装置としては、賞球装置、ランプ
装置、表示装置、音声装置、ソレノイド装置、LED装
置、及びホールコンピュータ等が挙げられる。
【0123】データ(OD)は、フリップフロップIC
511〜541の1D〜8D端子に入力され、データ
(D)は、フリップフロップIC551、661の1D
〜8D端子に入力される。デバイス選択信号(CS0〜
CS5)は、対応するフリップフロップIC511〜5
41のClock端子に入力される。デバイス選択信号
(CS0〜CS5)により選択されたフリップフロップ
IC511〜541においては、主回路部400からの
データ(OD,D)が1D〜8D端子に入力され、デバ
イス選択信号(CS0〜CS5)の立ち上がりエッジの
タイミングで、1Q〜8Q端子からデータが出力され
る。また、この出カポート回路部390においては、パ
チンコ機1への電源投入時に、前述の汎用初期化リセッ
ト信号生成部418からの初期化リセット信号により、
フリップフロップIC511、521,531,54
1,551,561は初期化される。
【0124】図18に示す各種のコマンド出力回路部5
10〜540は、後段の外部装置である賞球装置、ラン
プ装置、表示装置、音声装置にコマンドデータを送信す
る。つまり、デバイス選択信号(CS0〜CS3)によ
りいずれかのコマンド出力回路510〜540が選択さ
れる。そして、フリップフロップIC511〜541か
ら出力されたコマンドデータが、バッファIC512〜
542のA1〜A8端子に入力され、接続コネクタ51
4〜544へ出力される。また、各バッファIC512
〜542のアウトプットイネーブル端子G1、G2は接
地されており、バッファIC512〜542からは、ド
ライブ能力が増強された信号が出力される。なお、各種
コマンド出力回路部510〜540で扱われる制御信号
は、データ8ビット、ストローブ1ビットの合計9ビッ
トであるが、データビット数は接続する外部装置によっ
ては変更される場合もある。
【0125】図19に示すソレノイド駆動回路部550
は、デバイス選択信号(CS4)により選択され、遊技
状態に合わせて外部装置であるソレノイド装置を駆動す
る回路部である。ソレノイド駆動回路部550において
は、ランプ・ソレノイドドライバ552〜554が各ソ
レノイドに対応して設けられている。そして、フリップ
フロップIC551は、5Q〜7Q端子から対応するラ
ンプ・ソレノイドドライバ552〜554へ信号を出力
する。さらに、フリップフロップIC551からランプ
・ソレノイドドライバ552〜554のIN端子への入
力信号がHレベルの場合に、ランプ・ソレノイドドライ
バ552〜554がソレノイド装置を駆動する。また、
フリップフロップIC551は、図19に示すようにコ
マンド出力回路部510〜540へストローブ信号を送
信するストローブ信号発生部としても機能している。す
なわち、フリップフロップIC551は、1Q〜4Q端
子からの出力信号をスローブ信号として、対応するコマ
ンド出力回路部510〜540のストローブ信号線バッ
ファIC513〜543に送信する。
【0126】図19に戻りソレノイド駆動回路部550
のフリーホイールダイオード555は、高速スイッチン
グ動作時の負荷電流を持続させる働きによって、ランプ
・ソレノイドドライバ552〜554の出力信号がHレ
ベルからLレベルへ切り換わる際に、持続電流を還流さ
せる。なお、ランプ・ソレノイドドライバ552〜55
4の代わりに、例えば、トランジスタ、FETを使用し
てソレノイドを駆動することも可能である。
【0127】図20に示すLED駆動・情報出力回路部
560は、普通図柄LEDの駆動や、ホールコンピュー
タ等への外部情報出力に使用される。LED駆動・情報
出力回路部560のフリップフロップIC561から出
力されたデータは、トランジスタアレイ562のI1〜
I8端子へ入力される。トランジスタアレイ562にお
いては、2ビットが普通図柄LEDに割当てられ、6ビ
ットが外部情報出力に割り当てられており、O1〜O7
端子の出力は、出カコネクタ556へ出力される。ま
た、O8端子の出力は、継電部565のリレー568を
経て情報出カコネクタ566へ送られる。なお、トラン
ジスタアレイ562の出力信号は、保護抵抗部564の
低抗R4〜R13により電流規制されている。
【0128】図21に示す第2外部入力回路部570
は、各種スイッチの状態をCPU401へ入力する回路
部であり、使用するデータバス(D)の信号線数は、接
続されているスイッチの数に対応している。出カコネク
タ556からの検知信号は、電力調整部574を経てス
イッチドライバ572のI1〜I6端子に入力される。
電力調整部574においては、抵抗R21〜R26とス
イッチドライバ572の内部回路との組み合わせにより
ノイズ除去と電圧調整がなされる。スイッチドライバ5
72のO1〜O6端子からの出力信号は、バッファIC
571に入力される。また、スイッチドライバ572
は、短絡検知機能を備えており、I1、I2端子に接続
されているスイッチが短絡状態になると、その出力信号
がHレベルからLレベルに変化する。さらに、抵抗アレ
ー573は、バッファIC571のA1〜A8端子のイ
ンピーダンスを低くして外来ノイズ等の影響を抑制して
いる。
【0129】バッファIC571のG2端子には、主回
路部400からのゲート信号(G)が入力され、バッフ
ァIC571は、スイッチドライバ572からの信号を
増幅してデータバス(D)へ出力する。
【0130】本実施例のパチンコ機1においては、パチ
ンコ機1の電源投入に伴い、外部からパチンコ機1への
供給電力が立ち上がり、システムリセット信号(パワー
オンリセット信号)が主制御基板340に供給され、C
PU401に前述のようなCPU用初期化リセット信号
が供給されると、外部からの供給電力の立ち上がり後、
LレベルにあるCPU用初期化リセット信号により、C
PU401が初期化される。この後、CPU用初期化リ
セット信号が、一旦立ち上がってから立ち下がり、Lレ
ベルに戻ることから、CPU401には、再度初期化信
号が入力される。そして、CPU用初期化リセット信号
は、再びHレベルを示し、パチンコ機1の制御は定常状
態に移行する。つまり、パチンコ機1によれば、CPU
用初期化リセット信号に、複数の変化形態が与えられて
いるので、単一の変化形態のみが与えられる場合に比べ
て、より確実に且つ安定してCPU401を初期化で
き、遊技機の動作を安定させることが可能である。この
ような結果が得られた理由としては、以下のものが挙げ
られる。つまり、パチンコ機1の電源遮断の際、CPU
401の内部回路中でノイズフィルタ等を構成するコン
デンサに蓄電されていた電荷が残留し、例えば翌日の遊
技場営業日の電源投入時に、残留電荷を原因として部分
的に早く開値を超える信号が発生し、電源電位の立ち上
がりの際も、CPU401の初期化の際も、CPU40
1への初期化信号が同様なレベルを示すこと等も影響し
て、立ち上がりのアンバランスが生じ、制御の安定性が
損なわれる。しかし、本実施例のパチンコ機1のよう
に、CPU用初期化リセット信号に複数の変化形態を与
えることにより、追加補償の変化形態が含まれることと
なり、単一の変化形態を与えるのみでは解消できなかっ
た残留不具合要素の解消を図ることが可能となる。
【0131】なお、CPU用初期化リセット信号生成部
414をCPU401内部に設けることもできる。こう
すればCPU401の外部回路を簡略化でき、主制御基
板340の小型化が可能となる。そして、パチンコ機1
の背面構成の簡素化や、遊技球が流下する樋の配設設計
の高自由度化が可能となる。さらに、本実施例では、C
PU用初期化リセット信号の第1の変化形態を立ち上が
りの形態とし、第2の変化形態を同信号の立ち下がりの
形態としているが、変化形態の一方或は双方を、立ち上
がり及び立ち下がりを含むような一定の波形パターンと
考え、それらを組み合わせるものとしてもよい。また、
この場合の立ち上がり及び立ち下がりの回数は一ずつに
限られるものではなく、一又は複数の選担を適宜行うこ
とが可能である。例えば、本実施例におけるCPU用初
期化信号の、電源投入後の立ち下がりとその後の立ち上
がりとを併せて第2の変化形態と捉えることも可能であ
る。
【0132】(4)乱数カウンタの更新処理 次に、乱数カウンタ481v(図11参照)の更新方法
について、図24を用いて説明する。ここで、乱数カウ
ンタ481vは、前述の如く、「大当たりの発生を決定
するためのカウンタ」である。即ち、遊技球が第一種始
動口(普通電動役物)17に入賞したときに、この乱数
カウンタ481vから取得される「判定乱数値」と、大
当り番号メモリ481h(図11参照)から読み出され
た「大当り番号(当り用判定値)」とが、前述の「S2
60」において比較され、両者が一致していれば大当り
判定となり、一致していなければ外れ判定となる。
【0133】この乱数カウンタ481vの値は、パチン
コ機1に電源投入がなされると、初期値「0」として、
「主制御部140のCPU91」の割り込み毎(本実施
例では、2m秒毎)に、「+1」加算・更新され、最大
値(本実施例では、255)になると、初期値(0)に
戻る。即ち、本乱数カウンタ481vの値は、「0〜2
55」の範囲で、割り込み毎に1カウントずつ更新され
る。尚、乱数カウンタ481vの更新範囲は、この25
6通りの数に限定されない。
【0134】本実施例では、乱数カウンタ481vの値
が一回りし(本実施例では、n=1である。)、最大値
に達したところで、初期値「0」に戻るところを、以下
に述べるように、外部初期値カウンタ460(図23参
照)から、「初期値乱数」を所得する。そして、乱数カ
ウンタ481vの値は、この「初期値乱数」を「新たな
初期値」として、割り込み毎に、「+1」ずつ加算・更
新され、最大値(本実施例では、255)になると、初
期値(0)に戻り、更に、この乱数カウンタ481vの
値が、この「新たな初期値」の「−1」の値になるまで
繰り返す方式を採用している。
【0135】尚、外部初期値カウンタ460(図23参
照)は、乱数カウンタ481vの更新の初期値を決定す
るためのカウンタである。この外部初期値カウンタ46
0の値は、乱数カウンタ481vの更新とは非同期に更
新される。そして、初期値「0」として、高速で「+
1」ずつ加算・更新され、最大値(本実施例では、25
5)になると、初期値(0)に戻り、以後これを繰り返
す。
【0136】次に、乱数カウンタの更新処理に関し、更
に具体的に説明する。尚、図11及び図24中の「初期
値メモリ481c」は、乱数カウンタ481vの初期値
を記憶するためのメモリである。
【0137】先ず、パチンコ機1への電源投入後、最初
のリセット割込処理である場合には、後述するRAM4
81の初期化処理が行われる。RAM481の初期化処
理後、若しくは、電源投入後、2度目以降に行われるリ
セット割込処理である場合には、図24の更新処理(S
700)が行われる。この更新処理(S700)におい
ては、先ず、乱数カウンタ481vの値が「256」以
上であるか否かが判断され(S705)、乱数カウンタ
481vの値が「256」未満であれば(S705;N
O)、乱数カウンタ481vの値を「+1」加算して更
新する(S710)。一方、乱数カウンタ481vの値
が「256」以上であれば(S705;YES)、乱数
カウンタ481vの値を「0」クリアする(S71
5)。このS705、S710、S715の各処理によ
り、乱数カウンタ481vの値は「0〜255」の範囲
で、1カウントずつ更新される。
【0138】乱数カウンタ481vの値の更新後、その
乱数カウンタ481vの値と、初期値メモリ481cと
が一致するか否かが判断される(720S)。両者48
1v、481cの値が一致しない場合(S720:N
O)には、未だ、乱数カウンタ481vの値の更新は一
回り行われていないので、この場合には、乱数カウンタ
481vの更新の初期値を変更することなく、この乱数
カウンタの更新処理を終了し、リセット割込処理に戻
る。
【0139】一方、乱数カウンタ481vの値の更新
後、その乱数カウンタ481vの値と、初期値メモリ4
81cとが一致する場合(S720:YES)には、乱
数カウンタ481vの値の更新は一回り終了しているた
め、乱数カウンタ481vの更新の初期値が変更され
る。即ち、そのときの外部初期値カウンタ460の値を
読み出して(S725)、その読み出した外部初期値カ
ウンタ460の値を、乱数カウンタ481vと、初期値
メモリ481cとに書き込み、乱数カウンタ481vの
更新の初期値を変更すると共に、この更新の初期値を記
憶する(S730、S740)。そして、乱数カウンタ
481vの更新の初期値、及び初期値メモリ481cの
変更後、乱数カウンタの更新処理を終了する。そして、
リセット割込処理に戻り、残余時間の経過の後に、次の
リセット割込処理が発生し、次の「乱数カウンタの更新
処理」が行われる。
【0140】(5)RAMクリア時の処理 本実施例のパチンコ機1において、RAMクリアスイッ
チ144が操作(押下)されつつ、リセット信号が送信
されると(以下、「RAMクリア操作」という。)、図
25に示すRAMの初期化処理(S800)がなされ
る。即ち、RAM481の全領域にクリア値を書き込み
(S805)、RAM481の全域に初期値を設定した
後(S810)、外部初期値カウンタ460の値を読み
出して(S815)、その読み出した外部初期値カウン
タ460の値を、乱数カウンタ481vと、初期値メモ
リ481cとに書き込み(S820、S825)、この
外部初期値カウンタ460の値を、乱数カウンタ481
vの更新の初期値として用いる。
【0141】このように、本実施例によると、RAM4
81に初期化処理が施され、乱数カウンタ481vの初
期化がなされても、この初期化処理とは無関係に外部初
期値カウンタ460がカウントされる。即ち、RAM4
81の初期化処理等が実行されても、外部初期値カウン
タ460の値によって乱数カウンタ481vの初期値を
決定し、当否判定制御を行うことができる。つまり、
「RAMクリア処理の実行時に、乱数カウンタ481v
の値(当否乱数)が必ず0で初期化される」という事態
を回避できる。従って、不正行為者の不正行為に起因し
て、RAMクリア処理が実行されても、乱数カウンタ4
81の値(当否乱数)を主制御基板340の外部から推
定することが困難となるため、不正行為者の不正行為を
防止できる。
【0142】尚、本実施例及び後述する他の実施例で
は、外部初期値カウンタ460が発生させる乱数が、所
謂、「ハードウェア乱数」である点で大きな意義を有し
ている。即ち、ハードウェア乱数は、ソフトウェア処理
と無関係に生ずる信号をカウントする乱数である。ソフ
トウェア処理によって生ずるソフトウェア乱数では、乱
数が一巡するのに比較的、長い時間を要する。つまり、
初期カウンタの値が、2m秒毎に更新されるとすれば、
乱数が一巡するのに640m秒を要することになる。こ
れに対し、ハードウェア乱数では、10MHz程度の信
号を得ることが容易であり、この場合には、0.1マイ
クロ秒毎にカウンタの値を更新できる。よって、ハード
ウェア乱数では、乱数が一巡するのに要する時間がソフ
トウェア乱数とは比較にならない程、短いため、不正行
為者が、当たりのタイミングを把握することがより一
層、困難となるからである。さらに、本実施例では、初
期値カウンタにハードウェア乱数を用い、乱数カウンタ
にソフトウェア乱数を用いているため、当否乱数の一様
性を維持することができ、大当たりの発生に偏りが生じ
ることを防止できる。
【0143】B.実施例2 本実施例は、請求項2及び3の各発明を具体化したもの
である。この実施例は、図11の代わりに図26が適用
されると共に、図24の代わりに図27が適用されるこ
とを除いて、実施例1と同様な構成を備える。即ち、図
26に示すように、RAM481に、内部初期値カウン
タ481wを設ける点と、図27に示すように、内部初
期値カウンタ481wを用いて乱数カウンタ481vの
更新処理を行う点とを除いて、実施例1と同様な構成を
備えている。従って、実施例1で用いた図1〜図10、
図13〜図23、図25やこれらに関する詳細な説明
は、実施例2に対してもそのまま適用できる。また、図
26及び図27においても、図11及び図24との共通
部分に関する詳細な説明は、そのまま適用できる。
【0144】本実施例の外部初期値カウンタ460も、
実施例1の外部初期値カウンタ460と同様な構成を備
え、出力ポート930を介してCPU401に接続され
ている。そして、本実施例の乱数カウンタ481vの値
も、パチンコ機1に電源投入がなされると、初期値
「0」として、「主制御部140のCPU91」の割り
込み毎(本実施例では、2m秒毎)に、「+1」加算・
更新され、最大値(本実施例では、255)になると、
初期値(0)に戻る。つまり、本実施例の乱数カウンタ
481vの値も、「0〜255」の範囲で、割り込み毎
に1カウントずつ更新される。尚、この乱数カウンタ4
81vの更新範囲も、この256通りの数に限定されな
い。
【0145】本実施例においても、乱数カウンタ481
vの値が一回りし(本実施例では、n=1である。)、
最大値に達したところで、初期値「0」に戻るところ
を、以下に述べるように、内部初期値カウンタ481w
(図26参照)から、「初期値乱数」を所得する。そし
て、乱数カウンタ481vの値は、この「初期値乱数」
を「新たな初期値」として、割り込み毎に、「+1」ず
つ加算・更新され、最大値(本実施例では、255)に
なると、初期値(0)に戻り、更に、この乱数カウンタ
481vの値が、この「新たな初期値」の「−1」の値
になるまで繰り返す方式を採用している。
【0146】尚、内部初期値カウンタ481w(図26
参照)は、乱数カウンタ481vの更新の初期値を決定
するためのカウンタであるが、この内部初期値カウンタ
481wの値も、パチンコ機1に電源投入がなされる
と、初期値「0」として、前述の「割り込み毎」と、図
7の残余時間(S180)の間に、「+1」ずつ加算・
更新され、最大値(本実施例では、255)になると、
初期値(0)に戻り、以後これを繰り返す。但し、本実
施例においても、外部初期値カウンタ460の値は、こ
の内部初期値カウンタ481wの値や、乱数カウンタ4
81vの値と非同期に更新される。また、内部初期値カ
ウンタ481wの値は、図7の残余時間(S180)の
みに更新されてもよいし、内部初期値カウンタ481w
の更新範囲は、この256通り以外であってもよい。更
に、この残余時間は、遊技の状況に応じて変化する不定
な時間である。
【0147】次に、乱数カウンタの更新処理に関し、図
27を用いて、更に具体的に説明する。先ず、パチンコ
機1への電源投入後、最初のリセット割込処理である場
合には、後述するRAM481の初期化処理が行われ
る。RAM481の初期化処理後、若しくは、電源投入
後、2度目以降に行われるリセット割込処理である場合
には、図27の更新処理(S750)が行われる。この
更新処理(S750)においては、先ず、乱数カウンタ
481vの値が「256」以上であるか否かが判断され
(S755)、乱数カウンタ481vの値が「256」
未満であれば(S755;NO)、乱数カウンタ481
vの値を「+1」加算して更新する(S760)。一
方、乱数カウンタ481vの値が「256」以上であれ
ば(S755;YES)、乱数カウンタ481vの値を
「0」クリアする(S715)。このS755、S76
0、S716の各処理により、乱数カウンタ481vの
値は「0〜255」の範囲で、1カウントずつ更新され
る。
【0148】乱数カウンタ481vの値の更新後、その
乱数カウンタ481vの値と、初期値メモリ481cと
が一致するか否かが判断される(760S)。両者48
1v、481cの値が一致しない場合(S770:N
O)には、未だ、乱数カウンタ481vの値の更新は一
回り行われていないので、この場合には、乱数カウンタ
481vの更新の初期値を変更することなく、この乱数
カウンタの更新処理を終了し、リセット割込処理に戻
る。
【0149】一方、乱数カウンタ481vの値の更新
後、その乱数カウンタ481vの値と、初期値メモリ4
81cとが一致する場合(S770:YES)には、乱
数カウンタ481vの値の更新は一回り終了しているた
め、乱数カウンタ481vの更新の初期値が変更され
る。即ち、そのときの内部初期値カウンタ481wの値
を読み出して(S775)、その読み出した内部初期値
カウンタ481wの値を、乱数カウンタ481vと、初
期値メモリ481cとに書き込み、乱数カウンタ481
vの更新の初期値を変更すると共に、この更新の初期値
を記憶する(S780、S790)。そして、乱数カウ
ンタ481vの更新の初期値、及び初期値メモリ481
cの変更後、乱数カウンタの更新処理を終了する。そし
て、リセット割込処理に戻り、残余時間の経過の後に、
次のリセット割込処理が発生し、次の「乱数カウンタの
更新処理」が行われる。
【0150】また、RAMクリア時の処理は、前述の図
25に従って、実施例1と同様になされる。そして、本
実施例においては、RAM481に初期化処理が施さ
れ、乱数カウンタ481vの初期化がなされても、この
初期化処理とは無関係に外部初期値カウンタ460がカ
ウントされる。即ち、RAM481の初期化処理等が実
行されても、外部初期値カウンタ460の値によって乱
数カウンタ481vの初期値を決定し、当否判定制御を
行うことができる。つまり、「RAMクリア処理の実行
時に、乱数カウンタ481vの値(当否乱数)が必ず0
で初期化される」という事態を回避できる。従って、不
正行為者の不正行為に起因して、RAMクリア処理が実
行されても、乱数カウンタ481の値(当否乱数)を主
制御基板340の外部から推定することが困難となるた
め、不正行為者の不正行為を防止できる。
【0151】C.実施例3 本実施例は、請求項1、3及び4の各発明を具体化した
ものである。この実施例では、図13の代わりに図28
が適用され、図14の代わりに図29が適用されると共
に、図23の代わりに図30が適用されることを除い
て、実施例1と同様な構成を備える。即ち、実施例1で
用いた図1〜図11、図15〜図22、図24,図25
やこれらに関する詳細な説明は、実施例2に対してもそ
のまま適用できる。また、図28及び図29において
も、図13及び図14との共通部分に関する詳細な説明
は、そのまま適用できる。
【0152】本実施例は、図28〜図30に示すよう
に、外部初期値カウンタ460とCPU401(出力ポ
ート930)との間に遅延回路800を設けた点を除い
て、実施例1と同様である。この遅延回路800は遅延
手段の一具体例を示すものであり、外部初期値カウンタ
460の「出力側の信号線801」に設けられている。
即ち、遅延回路800の入口側端部は、インバータ81
0を介して信号線801の外部初期値カウンタ460側
の部分に接続され、遅延回路800の出口側端部も、イ
ンバータ(波形成形器の一具体例を示す。)820を介
して信号線801のCPU401(出力ポート930)
側の部分に接続されている。尚、本実施例においては、
遅延回路800の入口側端部のインバータ810を省略
することもできる。
【0153】図31に示すように、この遅延回路800
の中間部には、本線部分825に対して並列に分岐し、
終端をアース826した分岐部830を備え、この分岐
部830の中間にはコンデンサ850が配置されてい
る。また、本線部分825において、分岐部830とイ
ンバータ(波形成形器の一具体例を示す。)820との
間に、抵抗器860が本線部分825に対して直列に配
置されている。
【0154】次に、この遅延回路800の機能を、図3
2(a)〜(d)を用いて説明する。尚、図32(a)
は、「外部初期値カウンタ460からの出力信号の波
形」を示し、図32(b)は、「インバータ810を通
過した後の信号の波形」を示す。また、図32(c)
は、「遅延回路800を通過するときの信号の波形」を
示し、図32(d)は、「インバータ820を通過した
後の信号の波形」を示している。
【0155】図32(a)に示すように、外部初期値カ
ウンタ460からの出力信号は矩形波(矩形波Aを参
照)であるが、出力信号が、Hレベル(ハイレベル)に
なると、コンデンサ850が序々に充電される{図32
(c)の上がり曲線Eを参照。}。一方、外部初期値カ
ウンタ460からの出力信号が、Lレベル(ローレベ
ル)になると、コンデンサ850が、抵抗器860に対
抗しつつ、序々に放電を行う{図32(c)の下がり曲
線Fを参照。}。そして、遅延回路800を通過すると
きの信号の波形は、このようなコンデンサ850の充放
電に伴って、図32(c)に示すような鋸歯状の波形N
となる。即ち、遅延回路800への入力信号がHレベル
となり、コンデンサ850が序々に充電されるときに
は、上がり傾斜状の曲線Eを描き、遅延回路800への
入力信号がLレベルとなり、コンデンサ850が序々に
放電を行うときには、下り傾斜状の曲線Fを描く。
【0156】このような鋸歯状の信号が、インバータ8
20を通過すると、この信号は、一定の「しきい値{図
32(c)の破線Dを参照。}」を基準に、Hレベル
と、Lレベルとに分けられ、再び、矩形波B{図32
(c)を参照}となる。但し、この矩形波Bの元になる
信号が、上がり傾斜状の曲線E(矩形波の立ち上がり部
よりも傾きが小さな曲線)と、下り傾斜状の曲線Fとを
組み合わせた鋸歯状の波形Nを示すため、「矩形波Bの
LレベルからHレベルへの立ち上がり部分」は、「矩形
波AのLレベルからHレベルへの立ち上がり部分」に比
べて、所定時間(以下、「遅延時間」という。)tだ
け、遅延することになる{図32(c)}。このよう
に、本実施例にように、外部初期値カウンタ460とC
PU401(出力ポート930)との間に遅延回路80
0を設けることで、外部初期値カウンタ460によるカ
ウントのタイミングを遅延させることができるため、不
正行為者が、この外部初期値カウンタ460の値(カウ
ントのタイミング)を把握することがより一層困難とな
る。
【0157】更に、本実施例では、遅延回路800を構
成する「コンデンサ850や抵抗器860」が、温度変
化、湿度変化等の周辺環境の変化に依存するのが一般的
なため、この周辺環境の変化によって、コンデンサ85
0の充電速度や放電速度等がに変化し、上記「鋸歯状の
波形B」も種々の形態を示す。即ち、図32(e)〜
(g)に示すように、温度変化、湿度変化等の周辺環境
の変化に応じて、遅延時間tに長短を生ずるため、不正
行為者にとっては、この外部初期値カウンタ460の値
(カウントのタイミング)を把握することがより一層困
難となる。
【0158】以上、本発明の実施の形態を説明したが、
本発明はこれに限定されるものではなく、各請求項に記
載した範囲を逸脱しない限り、各請求項の記載文言に限
定されず、当業者がそれらから容易に置き換えられる範
囲にも及び、かつ、当業者が通常有する知識に基づく改
良を適宜付加することができる。即ち、実施例3におい
ては、実施例1の遊技機1に遅延回路800を付加する
態様を例示したが、実施例2の遊技機に遅延回路800
を付加しても、実施例3と同様な効果が得られる。ま
た、本発明の複数の実施例では、RAMクリアスイッチ
144を主制御基板340内に設けたが、本発明では、
主制御基板外の例えば電源ターミナル基板等にRAMク
リアスイッチを設けてもよい。
【0159】
【発明の効果】以上のように、本発明によると、「意図
的にRAMクリアを発生させることにより大当たりを発
生させるという不正行為」を防止できる遊技機が得られ
る。
【図面の簡単な説明】
【図1】各実施例に係る遊技機を示す正面図である。
【図2】各実施例に係る遊技機の遊技盤を示す正面図で
ある。
【図3】各実施例に係る遊技機を示す裏面図である。
【図4】各実施例に係る遊技機が備える電子制御装置を
示すブロック図である。
【図5】(a)は図4の電子制御装置を構成する主制御
部の説明図であり、(b)は図4の電子制御装置を構成
する枠制御部の説明図である。
【図6】(a)は図4の電子制御装置を構成する特別図
柄制御部の説明図であり、(b)は図4の電子制御装置
を構成するランプ制御部の説明図であり、(c)は図4
の電子制御装置を構成する音声制御部の説明図である。
【図7】各実施例に係る主制御部が行うメインジョブを
説明するためのフローチャートである。
【図8】各実施例において、電源断(停電等)が発生し
たときの処理を示すフローチャートである。
【図9】各実施例において、電源断(停電等)が発生し
たときの復電処理を示すローチャートである。
【図10】各実施例に係る当否判定ジョブを説明するた
めのフローチャートである。
【図11】実施例1及び実施形3に係る主制御部の内蔵
RAMに格納された各種メモリ等の代表例を示す説明図
である。
【図12】各実施例に係る特別図柄メインジョブの概略
を説明するためのフローチャートである。
【図13】実施例1及び実施例2の主制御部を示す説明
図である。
【図14】実施例1及び実施例2の主制御部を構成する
CPUを示す説明図である。
【図15】各実施例におけるリセット回路部と、CPU
との接続状態を示す回路図である。
【図16】各実施例に係る主制御部におけるI/Oデコ
ード回路部と、CPUとの接続状態を示す回路図であ
る。
【図17】各実施例に係る主制御部における第1外部入
力回路部と、CPUとの接続状態を示す回路図である。
【図18】各実施例に係るコマンド出力回路部の構成を
示す回路図である。
【図19】各実施例に係るソレノイド駆動回路部の構成
を示す回路図である。
【図20】各実施例に係るLED駆動・情報出力回路部
の構成を示す回路図である。
【図21】各実施例に係る第2外部入力回路部の構成を
示す回路図である。
【図22】各実施例に係る出力ポート部の構成を示す回
路図である。
【図23】実施例1及び実施例2に係る外部初期値カウ
ンタを示す回路図である。
【図24】実施例1及び実施例3において、乱数カウン
タの更新処理を示すフローチャートである。
【図25】実施例1及び実施例3において行った「RA
Mの初期化処理」を示すフローチャートである。
【図26】実施例2に係る主制御部の内蔵RAMに格納
された各種メモリ等の代表例を示す説明図である。
【図27】実施例2において行った「RAMの初期化処
理」を示すフローチャートである。
【図28】実施例3の主制御部を示す説明図である。
【図29】実施例3の主制御部を構成するCPUを示す
説明図である。
【図30】実施例3に係る外部初期値カウンタを示す回
路図である。
【図31】実施例3に係る遅延回路を説明するための回
路図である。
【図32】実施例3に係る遅延回路等における信号の波
形を示す説明図である。
【符号の説明】
1 パチンコ機(遊技機) 10 遊技盤 16 特別図柄表示装置(可変表示装置) 140 主制御部 150 枠制御部 160 特別図柄制御部 340 主制御基板 401 CPU(制御手段) 481 RAM(記憶手段) 481w 内部初期値カウンタ(同期型の初期値カウン
タ) 482 ROM(格納手段) 460 外部初期値カウンタ(非同期型の初期値カウン
タ) 800 遅延手段。

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 遊技の基本進行制御を司る主制御部と、
    所定条件の成立により複数の識別情報を可変表示する可
    変表示装置とを備え、前記可変表示装置の停止態様が特
    定条件を達成することに基づき、遊技者に特定の価値を
    付与する遊技機であって、 定期的に一定範囲で更新され、n回り更新毎に初期値が
    変更される乱数カウンタと、 前記所定条件の成立により前記乱数カウンタの値を読み
    出し、この読み出された乱数カウンタの値を用いて当否
    判定を行う当否判定プログラムが、格納された格納手段
    と、 前記当否判定プログラムにより当否判定制御を行う制御
    手段と、 前記当否判定プログラムの実行時に使用されるデータを
    記憶する記憶手段と、 前記乱数カウンタの更新とは非同期に更新されると共
    に、前記乱数カウンタを更新するための初期値をカウン
    トする非同期型の初期値カウンタと、を備え、 前記乱数カウンタの初期化時に前記非同期型の初期値カ
    ウンタの値により前記乱数カウンタの初期値を決定する
    ことを特徴とする遊技機。
  2. 【請求項2】 遊技の基本進行制御を司る主制御部と、
    所定条件の成立により複数の識別情報を可変表示する可
    変表示装置とを備え、前記可変表示装置の停止態様が特
    定条件を達成することに基づき、遊技者に特定の価値を
    付与する遊技機であって、 定期的に一定範囲で更新され、n回り更新毎に初期値が
    変更される乱数カウンタと、 前記所定条件の成立により前記乱数カウンタの値を読み
    出し、この読み出された乱数カウンタの値を用いて当否
    判定を行う当否判定プログラムが、格納された格納手段
    と、 前記当否判定プログラムにより当否判定制御を行う制御
    手段と、 前記当否判定プログラムの実行時に使用されるデータを
    記憶する記憶手段と、 前記乱数カウンタの更新とは同期に更新され、前記乱数
    カウンタを更新するための初期値をカウントする同期型
    の初期値カウンタと、 前記乱数カウンタの更新とは非同期に更新される非同期
    型の初期値カウンタと、を備え、 前記乱数カウンタの初期化時に前記非同期型の初期値カ
    ウンタの値により前記乱数カウンタの初期値を決定する
    ことを特徴とする遊技機。
  3. 【請求項3】 前記非同期型の初期値カウンタが、所定
    の振動数でクロック信号を発するクロック発信部と、前
    記クロック発信部の発するクロック信号数をカウントす
    るクロックカウンタ部とを備えることを特徴とする請求
    項1又は請求項2に記載の遊技機。
  4. 【請求項4】 前記非同期型の初期値カウンタでカウン
    トされるタイミングを遅延させる遅延手段を備えること
    を特徴とする請求項1乃至3の何れかに記載の遊技機。
  5. 【請求項5】 遊技の基本進行制御を司る主制御部と、
    所定条件の成立により複数の識別情報を可変表示する可
    変表示装置とを備え、前記可変表示装置の停止態様が特
    定条件を達成することに基づき、遊技者に特定の価値を
    付与する遊技機であって、 定期的に一定範囲で更新され、n回り更新毎に初期値が
    変更される乱数カウンタと、 前記所定条件の成立により前記乱数カウンタの値を読み
    出し、この読み出された乱数カウンタの値を用いて当否
    判定を行う当否判定プログラムが、格納された格納手段
    と、 前記当否判定プログラムにより当否判定制御を行う制御
    手段と、 前記当否判定プログラムの実行時に使用されるデータを
    記憶する記憶手段と、 前記制御手段の外部に設けられ、前記乱数カウンタを更
    新するための初期値をカウントする初期値カウンタと、
    を備え、 前記初期値カウンタが、所定の振動数でクロック信号を
    発するクロック発信部と、前記クロック発信部の発する
    クロック信号数をカウントするクロックカウンタ部とを
    備え、 前記乱数カウンタの初期化時に前記初期値カウンタの値
    により前記乱数カウンタの初期値を決定することを特徴
    とする遊技機。
  6. 【請求項6】 遊技の基本進行制御を司る主制御部と、
    所定条件の成立により複数の識別情報を可変表示する可
    変表示装置とを備え、前記可変表示装置の停止態様が特
    定条件を達成することに基づき、遊技者に特定の価値を
    付与する遊技機であって、 乱数カウンタと、 当否判定プログラムが格納された格納手段と、 前記当否判定プログラムにより当否判定制御を行う制御
    手段と、 前記当否判定プログラムの実行時に使用されるデータを
    記憶する記憶手段と、 前記乱数カウンタの更新とは非同期に更新する初期値カ
    ウンタと、を備えることを特徴とする遊技機。
JP2001367410A 2001-11-30 2001-11-30 遊技機 Expired - Fee Related JP3859127B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001367410A JP3859127B2 (ja) 2001-11-30 2001-11-30 遊技機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001367410A JP3859127B2 (ja) 2001-11-30 2001-11-30 遊技機

Publications (2)

Publication Number Publication Date
JP2003164648A true JP2003164648A (ja) 2003-06-10
JP3859127B2 JP3859127B2 (ja) 2006-12-20

Family

ID=19177157

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001367410A Expired - Fee Related JP3859127B2 (ja) 2001-11-30 2001-11-30 遊技機

Country Status (1)

Country Link
JP (1) JP3859127B2 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005087443A (ja) * 2003-09-17 2005-04-07 Sanyo Product Co Ltd 遊技機
JP2006255289A (ja) * 2005-03-18 2006-09-28 Sophia Co Ltd 遊技機
JP2006263013A (ja) * 2005-03-22 2006-10-05 Sankyo Kk 遊技機
JP2006334039A (ja) * 2005-05-31 2006-12-14 Sankyo Kk 遊技機
JP2006334036A (ja) * 2005-05-31 2006-12-14 Sankyo Kk 遊技機
JP2009279440A (ja) * 2009-08-31 2009-12-03 Sanyo Product Co Ltd 遊技機
JP2011010861A (ja) * 2009-07-02 2011-01-20 Takao Co Ltd 遊技機
JP2014028214A (ja) * 2013-08-29 2014-02-13 Takao Co Ltd 遊技機

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005087443A (ja) * 2003-09-17 2005-04-07 Sanyo Product Co Ltd 遊技機
JP4701597B2 (ja) * 2003-09-17 2011-06-15 株式会社三洋物産 遊技機
JP2006255289A (ja) * 2005-03-18 2006-09-28 Sophia Co Ltd 遊技機
JP4679191B2 (ja) * 2005-03-18 2011-04-27 株式会社ソフイア 遊技機
JP2006263013A (ja) * 2005-03-22 2006-10-05 Sankyo Kk 遊技機
JP2006334039A (ja) * 2005-05-31 2006-12-14 Sankyo Kk 遊技機
JP2006334036A (ja) * 2005-05-31 2006-12-14 Sankyo Kk 遊技機
JP2011010861A (ja) * 2009-07-02 2011-01-20 Takao Co Ltd 遊技機
JP2009279440A (ja) * 2009-08-31 2009-12-03 Sanyo Product Co Ltd 遊技機
JP2014028214A (ja) * 2013-08-29 2014-02-13 Takao Co Ltd 遊技機

Also Published As

Publication number Publication date
JP3859127B2 (ja) 2006-12-20

Similar Documents

Publication Publication Date Title
JP5300812B2 (ja) 遊技機
JP2003164650A (ja) 遊技機
JP2004283505A (ja) 遊技機
JP4912092B2 (ja) 遊技機
JP2008109985A (ja) 遊技機
JP4143960B2 (ja) 遊技機
JP2003164594A (ja) 遊技機
JP2003164648A (ja) 遊技機
JP2002066092A (ja) 遊技機
JP2002066074A (ja) 遊技機
JP2001204898A (ja) 遊技機
JP2004243039A (ja) 遊技機
JP2018102621A (ja) 遊技機
JP2004236979A (ja) 遊技機
JP4517187B2 (ja) 遊技機
JP2004016479A (ja) 遊技機、変動表示パターン選択方法、及びプログラム
JP4174611B2 (ja) 遊技機
JP2008086789A (ja) 遊技機
JP4679191B2 (ja) 遊技機
JP4091783B2 (ja) 弾球遊技機
JP2003164595A (ja) 遊技機
JP2003010491A (ja) 遊技機
JP4219587B2 (ja) 遊技機
JP2022011122A (ja) 遊技機
JP2004049351A (ja) 遊技機

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051011

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060418

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060615

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060829

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060914

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120929

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120929

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120929

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120929

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130929

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees