JP2003016918A - Electron emitting element, electron source, and image forming device - Google Patents
Electron emitting element, electron source, and image forming deviceInfo
- Publication number
- JP2003016918A JP2003016918A JP2001202622A JP2001202622A JP2003016918A JP 2003016918 A JP2003016918 A JP 2003016918A JP 2001202622 A JP2001202622 A JP 2001202622A JP 2001202622 A JP2001202622 A JP 2001202622A JP 2003016918 A JP2003016918 A JP 2003016918A
- Authority
- JP
- Japan
- Prior art keywords
- electron
- opening
- electrode
- emitting device
- emitting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Electrodes For Cathode-Ray Tubes (AREA)
- Cathode-Ray Tubes And Fluorescent Screens For Display (AREA)
- Cold Cathode And The Manufacture (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、電子放出素子、電
子源及び画像形成装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an electron-emitting device, an electron source and an image forming apparatus.
【0002】[0002]
【従来の技術】従来の電子放出素子としては、大別して
熱電子放出素子と冷陰極電子放出素子の2種類のものが
知られている。冷陰極電子放出素子には、電界放出型
(以下、「FE型」という。)、金属/絶縁層/金属型
(以下、「MIM型」という。)や表面伝導型電子放出素
子等がある。2. Description of the Related Art Two types of conventional electron-emitting devices are known, which are a thermoelectron-emitting device and a cold cathode electron-emitting device. The cold cathode electron emission device includes a field emission type (hereinafter referred to as “FE type”), a metal / insulating layer / metal type (hereinafter referred to as “MIM type”), a surface conduction type electron emission device, and the like.
【0003】FE型の例としてはW. P. Dyke &W. W.
Dolan,“Field Emission ”,Advance in Electron P
hysics,8,89(1956) や、C. A. Spindt, "PHYSICA
L Properties of thin-film field emission cathodes
with molybdenium cones",J. Appl. Phys., 47, 5248
(1976) 等、あるいは、特開平8−96703号公報
や、特開平8−96704号公報や、特開平8−115
654号公報や、特開平10−125215号公報や、
特開平10−289650号公報等に開示されているも
のが知られている。An example of the FE type is W. P. Dyke & W. W.
Dolan, “Field Emission”, Advance in Electron P
hysics, 8, 89 (1956) and CA Spindt, "PHYSICA
L Properties of thin-film field emission cathodes
with molybdenium cones ", J. Appl. Phys., 47, 5248
(1976), etc., or JP-A-8-96703, JP-A-8-96704, or JP-A-8-115.
No. 654, Japanese Patent Laid-Open No. 10-125215,
The one disclosed in Japanese Patent Laid-Open No. 10-289650 is known.
【0004】MIM型の例としてはC. A. Mead,“ Oper
ation of Tunnel - Emission Devices“,J. Apply. P
hys. ,32,646(1961 )等に開示されたものが知られ
ている。また、最近の例では、Toshiaki. Kusunoki,
“ Fluctuation - free electron emission from non -
formed metal - insulator - metal (MIM) cathodesFa
bricated by low current Anodic oxidation ”,Jpn.
J. Appl. Phys. vol.32 (1993) pp. L1695,Mutsumi s
uzuki etal “ An MIM-Cathode Array for Cathode lum
inescent Displays ”,IDW '96 ,(1996) pp.529等が
研究されている。As an example of the MIM type, CA Mead, "Oper
ation of Tunnel-Emission Devices “, J. Apply. P
Hys., 32, 646 (1961) and the like are known. Also, in a recent example, Toshiaki. Kusunoki,
“Fluctuation-free electron emission from non-
formed metal-insulator-metal (MIM) cathodesFa
bricated by low current Anodic oxidation ”, Jpn.
J. Appl. Phys. Vol.32 (1993) pp. L1695, Mutsumi s
uzuki etal “An MIM-Cathode Array for Cathode lum
inescent Displays ”, IDW '96, (1996) pp. 529, etc. have been studied.
【0005】表面伝導型の例としては、エリンソンの報
告(M.I.Elinson Radio Eng.Electron Phys. , 10
(1965))に記載のもの等があり、この表面伝導型電子
放出素子は、基板上に形成された小面積の薄膜に、膜面
に平行に電流を流すことにより、電子放出が生ずる現象
を利用するものである。表面伝導型素子では、前記のエ
リソンの報告に記載のSnO2薄膜を用いたもの、Au薄膜を
用いたもの、(G.Dittmer.Thin Solid Films,9,317
(1972))、In2O3/SnO2薄膜によるもの(M.Hartwel
l and C.G.Fonstad,IEEE Trans.ED Conf.,519
(1983))等が報告されている。As an example of the surface conduction type, there is a report by Elinson (MI Elinson Radio Eng. Electron Phys., 10
(1965)), etc., and this surface conduction electron-emitting device has a phenomenon that electron emission occurs when a current is passed through a thin film of a small area formed on a substrate in parallel with the film surface. To use. In the surface conduction type element, one using the SnO 2 thin film described in Ellison's report, one using an Au thin film, (G. Dittmer. Thin Solid Films, 9, 317
(1972)), by In 2 O 3 / SnO 2 thin film (M. Hartwel
l and C. G. Fonstad, IEEE Trans. ED Conf. , 519
(1983)) has been reported.
【0006】[0006]
【発明が解決しようとする課題】電子放出素子をディス
プレイ等の画像形成装置に応用するには、蛍光体を十分
な輝度で発光させる放出電流が必要である。また、ディ
スプレイの高精細化のためには、蛍光体に照射される電
子ビームの径が小さく、且つ、電子放出特性が均一であ
ることが必要である。そして低電圧で駆動出来、製造し
易いことが重要である。In order to apply the electron-emitting device to an image forming apparatus such as a display, it is necessary to have an emission current that causes the phosphor to emit light with sufficient brightness. Further, in order to increase the definition of the display, it is necessary that the diameter of the electron beam with which the phosphor is irradiated be small and that the electron emission characteristics be uniform. It is important that it can be driven at a low voltage and is easy to manufacture.
【0007】MIM型電子放出素子は、下部電極と上部電
極の間に絶縁体を配置し、両電極間に電圧を印加して電
子を取り出す構造である。内部電界方向と放出される電
子の方向が一致し、かつ放出面での電位分布に歪みがな
いために、小さい電子ビーム径が実現できるが、絶縁層
と上部電極で電子の散乱が起こるために効率が悪いのが
一般的であり、低消費電力化にはあまり好ましくない。The MIM type electron-emitting device has a structure in which an insulator is arranged between a lower electrode and an upper electrode and a voltage is applied between both electrodes to take out electrons. A small electron beam diameter can be realized because the direction of the internal electric field coincides with the direction of the emitted electrons and the potential distribution on the emission surface is not distorted, but electron scattering occurs at the insulating layer and the upper electrode. It is generally inefficient, which is not very preferable for low power consumption.
【0008】一方、FE型電子放出素子である、C. A. Sp
indt, "PHYSICAL Properties of thin-film field emis
sion cathodes with molybdenium cones", J. Appl. Ph
ys.,47, 5248 (1976) 等に開示されたの例では、放出点
としてマイクロチップが形成され、その先端から電子が
放出される構成が一般的であり、電子を蛍光体に照射し
た際の電子ビームの径が大きくなってしまう。また、均
一に素子を製造するのが困難なため、素子間での電子放
出特性が均一になり難い。さらに、この例では、1放出
点から電子が放出されるために、蛍光体を強く発光させ
るために放出電流密度を大きくすると、電子放出部の熱
的な破壊を誘起し、素子の寿命を制限することになる。
また、真空中に存在するイオンがマイクロチップ先端を
集中的にスパッタし素子の寿命を縮める事もある。On the other hand, CA Sp, which is an FE type electron-emitting device,
indt, "PHYSICAL Properties of thin-film field emis
sion cathodes with molybdenium cones ", J. Appl. Ph
In the example disclosed in ys., 47, 5248 (1976), a microchip is formed as an emission point, and an electron is generally emitted from the tip of the microchip. The electron beam diameter will increase. Further, since it is difficult to uniformly manufacture the devices, it is difficult to make the electron emission characteristics uniform among the devices. Furthermore, in this example, since electrons are emitted from one emission point, increasing the emission current density in order to strongly emit light from the phosphor induces thermal destruction of the electron emission portion and limits the life of the device. Will be done.
In addition, the ions existing in a vacuum may sputter the tip of the microchip intensively to shorten the life of the device.
【0009】このようなFE型電子放出素子の欠点を克服
するために、個別の解決策として様々な例が提案されて
いる。In order to overcome the drawbacks of the FE type electron-emitting device, various examples have been proposed as individual solutions.
【0010】電子ビームの広がりを防ぐ例としては、電
子放出部上方に収束電極を配置した例がある。この例で
は、放出された電子ビームを収束電極の負電位により絞
るのだが、製造工程がより複雑となってしまい、製造コ
ストの増大を招く。As an example of preventing the spread of the electron beam, there is an example in which a focusing electrode is arranged above the electron emitting portion. In this example, the emitted electron beam is focused by the negative potential of the converging electrode, but the manufacturing process becomes more complicated and the manufacturing cost increases.
【0011】電子ビームの広がりを小さくする別の例と
しては、特開平8−96703号公報や特開平8−96
704号公報等に開示されたものがある。特開平8−9
6704号公報に示されている例を図17に示す。この
例は、基板301上にカソード電極302とゲート電極
304が絶縁層303を介して積層され、ゲート電極3
04及び絶縁層303をそれぞれ貫通する開口が形成さ
れており、この開口内に電子放出膜305が設けられて
いる電子放出素子である。ゲート電極304にカソード
電極302よりも高い電圧を印加することによって、電
子放出膜305から電子を放出させる。As another example of reducing the spread of the electron beam, there are JP-A-8-96703 and JP-A-8-96.
There is one disclosed in Japanese Patent No. 704, etc. JP-A-8-9
FIG. 17 shows an example disclosed in Japanese Patent No. 6704. In this example, the cathode electrode 302 and the gate electrode 304 are laminated on the substrate 301 with the insulating layer 303 interposed therebetween, and the gate electrode 3
04 and the insulating layer 303 are respectively formed with openings, and the electron emitting film 305 is provided in the openings. Electrons are emitted from the electron emission film 305 by applying a voltage higher than that of the cathode electrode 302 to the gate electrode 304.
【0012】この時、開口内部に形成される等電位面が
電子放出膜305に略平坦となるため、アノードに到達
した時の電子ビームの径が小さくなると言うものであ
る。At this time, since the equipotential surface formed inside the opening becomes substantially flat on the electron emission film 305, the diameter of the electron beam when it reaches the anode becomes smaller.
【0013】これらの例では、電子放出膜として、低仕
事関数の材料を使用することにより、マイクロチップの
様に先端が尖った構成でなくても電子放出させることが
可能であると同時に、比較的製造し易い。また、電子放
出膜の表面全体から電子を放出させるため、チップの破
壊等の問題が起こらず、長寿命であると言う利点があ
る。In these examples, by using a material having a low work function as the electron emission film, it is possible to emit electrons even if the tip is not sharp as in a microchip. Easy to manufacture Further, since electrons are emitted from the entire surface of the electron emission film, there is an advantage that a problem such as chip breakage does not occur and the life is long.
【0014】しかし、開口内に形成される等電位面は厳
密に言うと、電子放出膜305の厚さに依存して凸型と
なり、電子放出膜305の表面の内、開口の側壁付近に
最も強い電界がかかってしまう。このため、電子は、電
子放出膜305の表面の内、開口の側壁付近から主に放
出され、また、開口内の等電位面が凸型となっているた
め、多数の電子が開口側壁に衝突してしまう。この結
果、電子が絶縁層に入射し、チャージアップによる放電
等の問題が生じてしまうおそれがある。However, strictly speaking, the equipotential surface formed in the opening has a convex shape depending on the thickness of the electron emission film 305, and is most proximate to the side wall of the opening on the surface of the electron emission film 305. A strong electric field is applied. For this reason, electrons are mainly emitted from the vicinity of the side wall of the opening in the surface of the electron emission film 305, and the equipotential surface in the opening is convex, so that many electrons collide with the side wall of the opening. Resulting in. As a result, electrons may enter the insulating layer and cause a problem such as discharge due to charge-up.
【0015】また、上記の例よりも、開口側壁での電子
の散乱を抑え、更に電子ビームの径も小さくする例が特
開平8−115654号公報や特開平10−12521
5号公報等に開示されている。特開平10−12521
5号公報に示されている例を図18に示す。この例は、
基板301上にカソード電極302とゲート電極304
が絶縁層303を介して積層され、ゲート電極304及
び絶縁層303をそれぞれ貫通すると共に、カソード電
極302が段差を有して掘り込まれており、電子放出膜
305がこの開口内に、その表面がカソード電極302
と絶縁層303の接合面よりも深い位置にある様に設け
られている電子放出素子である。ゲート電極304にカ
ソード電極302よりも高い電圧を印加することによっ
て、電子放出膜305から電子を放出させる。この時、
開口内に形成される等電位面はカソード電極302の掘
り込み形状や深さ等に依存して凹型となり、電子の入射
による絶縁層303のチャージアップのおそれが無くな
り、さらにアノードに到達した時の電子のビーム径も小
さくなる。しかし、上記した特開平8−96704号公
報等の例と比べ、同じ絶縁層膜厚及び同じ駆動電圧下で
は、電子放出膜305にかかる電界強度が弱くなってし
まうため、上記例よりも駆動電圧が高くする必要が有
り、消費電力が高くなってしまう。Further, examples in which the scattering of electrons on the side wall of the opening is suppressed and the diameter of the electron beam is made smaller than those in the above examples are also disclosed in JP-A-8-115654 and JP-A-10-12521.
No. 5, for example. JP-A-10-12521
FIG. 18 shows an example shown in Japanese Patent No. 5 publication. This example
A cathode electrode 302 and a gate electrode 304 are formed on a substrate 301.
Are laminated via an insulating layer 303, penetrate the gate electrode 304 and the insulating layer 303, respectively, and the cathode electrode 302 is dug with a step, and the electron emission film 305 is formed in this opening and its surface. Is the cathode electrode 302
The electron-emitting device is provided so as to be deeper than the junction surface between the insulating layer 303 and the insulating layer 303. Electrons are emitted from the electron emission film 305 by applying a voltage higher than that of the cathode electrode 302 to the gate electrode 304. This time,
The equipotential surface formed in the opening has a concave shape depending on the dug shape and depth of the cathode electrode 302, eliminating the risk of charge-up of the insulating layer 303 due to the incidence of electrons, and further reaching the anode. The electron beam diameter also becomes smaller. However, as compared with the example of the above-mentioned Japanese Patent Application Laid-Open No. 8-96704, under the same insulating layer thickness and the same driving voltage, the electric field strength applied to the electron emission film 305 becomes weaker. Needs to be high, resulting in high power consumption.
【0016】また、その他のFE型電子放出素子の例
で、開口内のカソード電極のエッジ部から電子放出する
例が特開平10−289650号公報に開示されてい
る。特開平10−289650号公報に示されている例
を図19に示す。この例は、基板301上にカソード電
極302とゲート電極304が絶縁層303を介して積
層され、ゲート電極304、絶縁層303及びカソード
電極302をそれぞれ貫通する開口が形成されており、
絶縁層303をサイドエッチすることによりカソード電
極302のエッジ部を露出させている電子放出素子であ
る。ゲート電極304にカソード電極302よりも高い
電圧を印加することによって、カソード電極302のエ
ッジ部から電子放出させる。この時、開口内に形成され
る等電位面はカソード電極302及び開口径等に依存し
て凹型となり、電子の入射による絶縁層のチャージアッ
プのおそれを軽減できる。しかし、電子放出させている
カソード電極302のエッジのわずかな形状の違いによ
り、カソード電極302のエッジにかかる電界強度が大
きく変わってしまい、また、カソード電極302のエッ
ジの向きがわずかに変わると、電子放出させる向きが容
易に変わってしまうため、素子間での電子のビーム径に
ばらつきが出てしまう。さらに、この例では、1放出点
から電子が放出されるために、蛍光体を強く発光させる
ために放出電流密度を大きくすると、電子放出部の熱的
な破壊を誘起し、素子の寿命を制限することになる。ま
た、ダイヤモンド等の半導体や高抵抗材料は、抵抗値が
高いため、カソード電極ラインとしてそのまま用いるこ
とが出来ない。Further, as another example of the FE type electron-emitting device, an example in which electrons are emitted from the edge portion of the cathode electrode in the opening is disclosed in JP-A-10-289650. FIG. 19 shows an example disclosed in Japanese Patent Laid-Open No. 10-289650. In this example, a cathode electrode 302 and a gate electrode 304 are laminated on a substrate 301 with an insulating layer 303 interposed therebetween, and openings penetrating the gate electrode 304, the insulating layer 303, and the cathode electrode 302 are formed,
This is an electron-emitting device in which the edge portion of the cathode electrode 302 is exposed by side-etching the insulating layer 303. By applying a voltage higher than that of the cathode electrode 302 to the gate electrode 304, electrons are emitted from the edge portion of the cathode electrode 302. At this time, the equipotential surface formed in the opening has a concave shape depending on the cathode electrode 302, the opening diameter, and the like, and the risk of charge-up of the insulating layer due to the incidence of electrons can be reduced. However, due to a slight difference in the shape of the edge of the cathode electrode 302 that emits electrons, the electric field strength applied to the edge of the cathode electrode 302 changes significantly, and when the direction of the edge of the cathode electrode 302 changes slightly, Since the direction in which the electrons are emitted easily changes, the beam diameter of the electrons varies among the elements. Further, in this example, since electrons are emitted from one emission point, if the emission current density is increased in order to cause the phosphor to strongly emit light, thermal destruction of the electron emission portion is induced and the life of the device is limited. Will be done. In addition, semiconductors such as diamond and high resistance materials cannot be used as they are as cathode electrode lines because of their high resistance values.
【0017】本発明は上記の従来技術の課題を解決する
ためになされたもので、その目的とするところは、放出
電子の開口側壁への衝突が低減でき、放出電子のビーム
径が小さく、電子放出特性が均一で、蛍光体を十分な輝
度で発光させる放出電流が取れ、低電圧で駆動でき、且
つ容易に製造し得る電子放出素子、電子源及び画像形成
装置を提供することにある。The present invention has been made in order to solve the above-mentioned problems of the prior art. The purpose of the present invention is to reduce the collision of emitted electrons with the side wall of the opening and to reduce the beam diameter of the emitted electrons. An object of the present invention is to provide an electron-emitting device, an electron source and an image forming apparatus which have uniform emission characteristics, can obtain an emission current for causing a phosphor to emit light with sufficient brightness, can be driven at a low voltage, and can be easily manufactured.
【0018】[0018]
【課題を解決するための手段】上記目的を達成するため
に本発明の電子放出素子にあっては、基板上に下層の第
一の電極と絶縁層と上層の第二の電極とをこの順に有
し、少なくとも前記第二の電極と前記絶縁層とをそれぞ
れ貫通する開口が形成され、前記第一の電極と前記第二
の電極との間に電圧を印加することによって、電子が前
記開口を通して放出されるように構成されている電子放
出素子において、前記開口の底が、複数の高さの面で構
成されており、電子放出する電子放出膜が、前記開口内
の前記第一の電極の少なくとも最上面上に在ることを特
徴とする。In order to achieve the above object, in an electron-emitting device of the present invention, a lower first electrode, an insulating layer and an upper second electrode are provided in this order on a substrate. An opening is formed that penetrates at least the second electrode and the insulating layer, respectively, and by applying a voltage between the first electrode and the second electrode, electrons pass through the opening. In the electron-emitting device configured to emit, the bottom of the opening is formed of a surface having a plurality of heights, and the electron-emitting film for emitting electrons is the electron-emitting film of the first electrode in the opening. At least on the uppermost surface.
【0019】第一の開口を有する第一の電極と、貫通し
た第二の開口を有する第二の電極と、前記第一及び第二
の開口に連通する第三の開口を有し、前記第一の電極と
第二の電極間に配置される絶縁層と、前記第三の開口内
に位置し、前記第一の電極上に配置された電子放出膜
と、を有することを特徴とする。A first electrode having a first opening, a second electrode having a second opening penetrating therethrough, and a third opening communicating with the first and second openings. An insulating layer disposed between the one electrode and the second electrode, and an electron emission film located in the third opening and disposed on the first electrode.
【0020】前記開口の底の中央部が、前記複数の高さ
の面の内、最下面で形成されていることが好適である。It is preferable that the central portion of the bottom of the opening is formed as the lowermost surface among the surfaces having the plurality of heights.
【0021】前記開口の底の周辺部が、前記第一の電極
の最上面で形成されていることが好適である。It is preferable that the peripheral portion of the bottom of the opening is formed on the uppermost surface of the first electrode.
【0022】前記開口の底の前記複数の高さの面の最下
面が、前記第一の電極によって形成されていることが好
適である。It is preferable that the lowermost surface of the plurality of height surfaces of the bottom of the opening is formed by the first electrode.
【0023】前記電子放出膜が、炭素を含むことが好適
である。It is preferable that the electron emission film contains carbon.
【0024】前記炭素が、ダイヤモンドライクカーボ
ン、又はダイヤモンドのいずれかを含むことが好適であ
る。It is preferable that the carbon contains either diamond-like carbon or diamond.
【0025】前記第一の電極が、複数の層からなること
が好適である。It is preferable that the first electrode is composed of a plurality of layers.
【0026】前記開口が、円形、多角形、スリット形
状、円形の一部、楕円形及び楕円形の一部のいずれか一
種の形状をなすことが好適である。It is preferable that the opening has a shape of any one of a circle, a polygon, a slit, a part of a circle, an ellipse, and a part of an ellipse.
【0027】前記電子放出膜及び前記第二の電極から所
定の距離を隔てて設けられ、前記電子放出膜から放出さ
れる電子を引き付ける陽極を有することが好適である。It is preferable to have an anode which is provided at a predetermined distance from the electron emission film and the second electrode and which attracts electrons emitted from the electron emission film.
【0028】上記の電子放出素子を複数個備えて1つの
画素を形成していることが好適である。It is preferable that one pixel is formed by including a plurality of the electron-emitting devices described above.
【0029】本発明の電子源にあっては、上記の電子放
出素子を複数個並列に配置し、結線してなる前記電子放
出素子の列を少なくとも1列以上有してなることを特徴
とする。The electron source of the present invention is characterized in that a plurality of the above-mentioned electron-emitting devices are arranged in parallel and are connected to each other, and at least one line of the electron-emitting devices is provided. .
【0030】上記の電子放出素子を複数個配列してなる
前記電子放出素子の列を少なくとも1列以上有し、前記
電子放出素子を駆動する低電位用供給用配線と高電位供
給用配線がマトリクス配置されていることを特徴とす
る。There is at least one row of the electron-emitting devices in which a plurality of the above-mentioned electron-emitting devices are arranged, and the low-potential supply wiring and the high-potential supply wiring for driving the electron-emitting devices are arranged in a matrix. It is characterized by being arranged.
【0031】本発明の画像形成装置にあっては、上記の
電子源と、該電子源から放出された電子によって画像を
形成する画像形成部材と、を備え、情報信号により前記
電子源の各電子放出素子の電子量を制御することを特徴
とする。In the image forming apparatus of the present invention, the above-mentioned electron source and an image forming member for forming an image by the electrons emitted from the electron source are provided, and each electron of the electron source is generated by an information signal. It is characterized in that the amount of electrons of the emitting element is controlled.
【0032】前記画像形成部材は、蛍光体であることが
好適である。The image forming member is preferably a phosphor.
【0033】[0033]
【発明の実施の形態】以下に図面を参照して、この発明
の好適な実施の形態を例示的に詳しく説明する。ただ
し、この実施の形態に記載されている構成部品の寸法、
材質、形状、その相対配置などは、特に特定的な記載が
ない限りは、この発明の範囲をそれらのみに限定する趣
旨のものではない。BEST MODE FOR CARRYING OUT THE INVENTION Preferred embodiments of the present invention will be illustratively described in detail below with reference to the drawings. However, the dimensions of the components described in this embodiment,
Unless otherwise specified, the material, the shape, the relative arrangement, and the like are not intended to limit the scope of the present invention thereto.
【0034】本実施の形態の電子放出素子の特徴は、基
板上に下層の第一の電極と絶縁層と上層の第二の電極と
をこの順に有し、少なくとも第二の電極と絶縁層とをそ
れぞれ貫通する開口が形成され、第一の電極と第二の電
極との間に電圧を印加することによって、電子が開口を
通して放出されるように構成されている電子放出素子に
おいて、開口の底が、複数の高さの面で構成されてお
り、電子放出膜が、開口内の第一の電極の少なくとも最
上面上に在ることを特徴とする。The electron-emitting device of the present embodiment is characterized in that it has a lower first electrode, an insulating layer, and an upper second electrode in this order on a substrate, and has at least the second electrode and the insulating layer. In an electron-emitting device in which an opening is formed through each of the openings, and electrons are emitted through the opening by applying a voltage between the first electrode and the second electrode, Is composed of surfaces having a plurality of heights, and the electron emission film is present on at least the uppermost surface of the first electrode in the opening.
【0035】また、開口の底の中央部が、上記複数の高
さの面の内、最下面で形成されており、開口の底の周辺
部が、第一の電極の最上面で形成されていることを特徴
とする。Further, the central portion of the bottom of the opening is formed as the lowermost surface among the surfaces having the plurality of heights, and the peripheral portion of the bottom of the opening is formed as the uppermost surface of the first electrode. It is characterized by being
【0036】上記した本実施の形態の電子放出素子の構
成では、開口底となっている第一の電極であるカソード
電極の一部が掘り込まれているため、特開平8−967
03号公報や特開平8−96704号公報等に開示され
ている従来例と比べ、開口内での等電位面がより電子放
出膜の表面と平行、もしくは凹型に形成されるため、電
子放出膜から放出された電子が開口側壁に衝突する割合
を軽減することができ、開口側壁の絶縁層がチャージア
ップし難く、放電などのおそれを軽減することができ、
さらに、放出された電子は、電子放出膜の表面にほぼ垂
直に進行していくため、陽極であるアノードに到達した
時の電子のビーム径を小さくすることができ、高精細化
が可能となる。In the above-described structure of the electron-emitting device of the present embodiment, a part of the cathode electrode, which is the first electrode serving as the bottom of the opening, is dug.
As compared with the conventional example disclosed in Japanese Patent Laid-Open No. 03-96704 and Japanese Unexamined Patent Publication No. 8-96704, the equipotential surface in the opening is more parallel to the surface of the electron emitting film or is concave, so that the electron emitting film is formed. It is possible to reduce the rate at which electrons emitted from collide with the side wall of the opening, the insulating layer on the side wall of the opening is less likely to be charged up, and the risk of discharge or the like can be reduced.
Further, since the emitted electrons travel almost perpendicularly to the surface of the electron emission film, the beam diameter of the electrons when they reach the anode, which is the anode, can be reduced, and high definition can be achieved. .
【0037】また、上記した本実施の形態の電子放出素
子の構成では、開口底となっているカソード電極の一部
が掘り込まれているため、掘り込み深さと開口径等に依
存して、開口内での等電位面が凹型に形成されるため、
特開平8−115654号公報や特開平10−1252
15号公報等に開示されている従来例と同様に、電子放
出膜から放出された電子が開口側壁に衝突する割合を軽
減することができると同時に、これら従来例と比べ、同
じ絶縁層膜厚及び同じ駆動電圧下で電子放出膜にかかる
電界強度が強くなるため、より低消費電力で駆動でき
る。Further, in the above-described structure of the electron-emitting device of the present embodiment, a part of the cathode electrode, which is the bottom of the opening, is dug, so that depending on the dug depth and the opening diameter, Since the equipotential surface in the opening is formed in a concave shape,
JP-A-8-115654 and JP-A-10-12552
Similar to the conventional example disclosed in Japanese Patent Publication No. 15, etc., the ratio of the electrons emitted from the electron emission film colliding with the side wall of the opening can be reduced, and at the same time, compared with these conventional examples, the same insulating layer film thickness is obtained. Further, since the electric field strength applied to the electron emission film is increased under the same drive voltage, it can be driven with lower power consumption.
【0038】また、上記した本実施の形態の電子放出素
子の構成では、開口底となっているカソード電極の内、
掘り込まれていない最上面部分に堆積した電子放出膜の
表面から電子を放出するため、特開平10−28965
0号公報に開示されている従来例でカソード電極のエッ
ジ部から電子放出させるのに対して、本実施の形態では
電子放出面積を広く取ることができ、より大きな電流密
度を得ることが可能となる。Further, in the structure of the electron-emitting device of the present embodiment described above, of the cathode electrode which is the bottom of the opening,
Since electrons are emitted from the surface of the electron emission film deposited on the uppermost portion which is not dug, the method disclosed in JP-A-10-28965.
In contrast to the conventional example disclosed in Japanese Patent Laid-Open No. 0-gazette, in which electrons are emitted from the edge portion of the cathode electrode, in the present embodiment, an electron emission area can be widened and a larger current density can be obtained. Become.
【0039】また、本実施の形態の電子放出素子は、単
純な積層構造から成っているため製造し易く、さらに、
構造を制御し易いため、各電子放出素子での電子放出特
性も均一になる。Further, the electron-emitting device of this embodiment is easy to manufacture because it has a simple laminated structure.
Since the structure is easily controlled, the electron emission characteristics of each electron emission element are also uniform.
【0040】本実施の形態の電子放出素子は、ゲート電
極を変調電極としており、アノードに高電圧をかけるこ
とができるため、放出された電子は、蛍光体を発光させ
るのに十分なエネルギーを持って蛍光体に衝突するた
め、蛍光体での十分な輝度が得られる。In the electron-emitting device of this embodiment, the gate electrode is used as a modulation electrode, and a high voltage can be applied to the anode, so the emitted electrons have sufficient energy to cause the phosphor to emit light. Since it collides with the phosphor, the sufficient brightness of the phosphor can be obtained.
【0041】図2は本実施の形態に係る電子放出素子の
構成を示す概略平面図であり、図1は図2におけるA−
A’線での概略断面図である。FIG. 2 is a schematic plan view showing the structure of the electron-emitting device according to this embodiment, and FIG. 1 is a line A- in FIG.
It is a schematic sectional drawing in line A '.
【0042】図1及び図2において、11は基板、12
は下層の第一の電極であるカソード電極、13は絶縁
層、14は上層の第二の電極であるゲート電極、15は
電子放出膜、W1は開口径、W2は開口の底を複数の高
さの面に構成するようにさらに掘り込まれる開口内掘り
込み径である。In FIGS. 1 and 2, 11 is a substrate and 12 is
Is a cathode electrode which is a lower first electrode, 13 is an insulating layer, 14 is a gate electrode which is an upper second electrode, 15 is an electron emission film, W1 is an opening diameter, and W2 is a bottom of the opening. It is the diameter of the excavation in the opening that is further excavated so as to be configured on the surface of the fish.
【0043】開口径W1は、素子を構成する材料や電子
放出膜15の材料の仕事関数、駆動させる時の電圧や必
要とする放出電子ビームの形状等により適宜設定され
る。通常、数十nmから数十μmの範囲で設定され、好
ましくは数百nmから数μmの範囲で選択される。The opening diameter W1 is appropriately set according to the work function of the material forming the device and the material of the electron emission film 15, the voltage for driving, the required shape of the emitted electron beam, and the like. Usually, it is set in the range of several tens nm to several tens μm, and preferably selected in the range of several hundreds nm to several μm.
【0044】開口内掘り込み径W2は、開口径W1、開
口深さ、掘り込み深さ等により適宜設定される。通常数
nmから数十μmの範囲で設定される。The in-opening digging diameter W2 is appropriately set depending on the opening diameter W1, the opening depth, the digging depth, and the like. Usually, it is set within a range of several nm to several tens of μm.
【0045】図3は、本実施の形態の電子放出素子から
電子を放出させる時の駆動を示す概略断面図であり、1
6は、開口内の電子放出膜15付近に形成される等電位
面である。この時、ゲート電極14にはカソード電極1
2よりも高い電圧を印加している状態である。FIG. 3 is a schematic cross-sectional view showing driving when electrons are emitted from the electron-emitting device of this embodiment.
Reference numeral 6 is an equipotential surface formed near the electron emission film 15 in the opening. At this time, the gate electrode 14 has a cathode electrode 1
In this state, a voltage higher than 2 is applied.
【0046】等電位面16の形状は、印加電圧の大きさ
及び素子を形成している各材料の厚さや幅、及び掘り込
み深さ等により決定されるが、開口底となっているカソ
ード電極の一部が掘り込まれているため、凹型となる。The shape of the equipotential surface 16 is determined by the magnitude of the applied voltage, the thickness and width of each material forming the element, the engraving depth, and the like. It is concave because a part of it is dug.
【0047】この結果、電子放出膜15から放出された
電子は、電子放出膜15の表面にほぼ垂直又は、やや開
口の中心に向かう方向に進行して行くため、電子放出膜
15から放出された電子が開口側壁に衝突する割合が軽
減され、さらに、アノードに到達した時の電子のビーム
径が小さくなる。また、素子を形成している各材料の厚
さや幅、掘り込み深さは、使用用途により好適な値を任
意に選択することができる。As a result, the electrons emitted from the electron emission film 15 travel in a direction substantially perpendicular to the surface of the electron emission film 15 or slightly toward the center of the opening, and are thus emitted from the electron emission film 15. The ratio of electrons colliding with the side wall of the opening is reduced, and further, the beam diameter of the electrons when reaching the anode is reduced. Further, the thickness and width of each material forming the element, and the engraving depth can be arbitrarily selected to be suitable values depending on the intended use.
【0048】以上述べた本実施の形態の電子放出素子に
ついて、更に好ましい形態を挙げて詳述する。図1は本
実施の形態による電子放出素子の一例を示す模式図であ
り、図5は本実施の形態の電子放出素子の製造方法の一
例を示した図である。The electron-emitting device of the present embodiment described above will be described in detail with reference to more preferable forms. FIG. 1 is a schematic diagram showing an example of the electron-emitting device according to the present embodiment, and FIG. 5 is a diagram showing an example of a method for manufacturing the electron-emitting device according to the present embodiment.
【0049】まず、図5(a)に示すように、基板11
上に、カソード電極12、絶縁層13、及びゲート電極
14を順に積層する。First, as shown in FIG. 5A, the substrate 11
A cathode electrode 12, an insulating layer 13, and a gate electrode 14 are sequentially stacked on top.
【0050】具体的には、予め、その表面を十分に洗浄
した、石英ガラス、Na等の不純物含有量を減少させたガ
ラス、青板ガラス、シリコン基板等にスパッタ法等によ
りSiO2を積層した積層体、アルミナ等セラミックスの絶
縁性基板のうち、いずれか一つを基板11として用い、
基板11上にカソード電極12を積層する。Specifically, the surface of which is thoroughly washed in advance, quartz glass, glass with a reduced content of impurities such as Na, soda lime glass, silicon substrate, etc., laminated with SiO 2 by a sputtering method or the like. Body, or one of the insulating substrates of ceramics such as alumina is used as the substrate 11,
The cathode electrode 12 is laminated on the substrate 11.
【0051】カソード電極12は一般的に導電性を有し
ており、蒸着法、スパッタ法等の一般的真空成膜技術、
フォトリソグラフィー技術により形成される。カソード
電極12の材料は、例えば、Be、Mg、Ti、Zr、Hf、V、N
b、Ta、Mo、W、Al、Cu、Ni、Cr、Au、Pt、Pd等の金属ま
たは合金材料、TiC、ZrC、HfC、TaC、SiC、WC等の炭化
物、HfB2、ZrB2、LaB6、CeB6、YB4、GdB4等の硼化物、T
iN、ZrN、HfN等の窒化物、Si、Ge等の半導体、有機高分
子材料等から適宜選択される。カソード電極12の厚さ
としては、数十nmから数mmの範囲で設定され、好ま
しくは数百nmから数μmの範囲で選択される。The cathode electrode 12 is generally conductive, and is formed by a general vacuum film forming technique such as a vapor deposition method or a sputtering method.
It is formed by a photolithography technique. The material of the cathode electrode 12 is, for example, Be, Mg, Ti, Zr, Hf, V, N.
Metals or alloy materials such as b, Ta, Mo, W, Al, Cu, Ni, Cr, Au, Pt, Pd, carbides such as TiC, ZrC, HfC, TaC, SiC, WC, HfB 2 , ZrB 2 , LaB 6 , CeB 6 , YB 4 , GdB 4 etc boride, T
It is appropriately selected from nitrides such as iN, ZrN, and HfN, semiconductors such as Si and Ge, and organic polymer materials. The thickness of the cathode electrode 12 is set in the range of several tens nm to several mm, and is preferably selected in the range of several hundreds nm to several μm.
【0052】次に、カソード電極12に続いて絶縁層1
3を堆積する。Next, following the cathode electrode 12, the insulating layer 1 is formed.
3 is deposited.
【0053】絶縁層13は、スパッタ法、CVD(Chemica
l Vapor Deposition)法、蒸着法等の一般的な真空成膜
法により形成され、その厚さとしては、数nmから数μ
mの範囲で設定され、好ましくは数十nmから数百nm
の範囲から選択される。望ましい材料としてはSiO2、Si
N、Al2O3、Ta2O5、CaFなどの高電界に耐えられる耐圧の
高い材料が望ましい。The insulating layer 13 is formed by sputtering, CVD (Chemica).
l Vapor Deposition) method, vapor deposition method and other general vacuum film formation methods, and the thickness is from several nm to several μm.
It is set in the range of m, preferably several tens nm to several hundreds nm
Selected from the range of. Preferred materials are SiO 2 and Si
A material having a high breakdown voltage capable of withstanding a high electric field such as N, Al 2 O 3 , Ta 2 O 5 , and CaF is desirable.
【0054】更に、絶縁層13に続き、ゲート電極14
を堆積する。Further, following the insulating layer 13, the gate electrode 14
Deposit.
【0055】ゲート電極14は、カソード電極12と同
様に導電性を有しており、蒸着法、スパッタ法等の一般
的真空成膜技術、フォトリソグラフィー技術により形成
される。ゲート電極14の材料は、例えば、Be、Mg、T
i、Zr、Hf、V、Nb、Ta、Mo、W、Al、Cu、Ni、Cr、Au、P
t、Pd等の金属または合金材料、TiC、ZrC、HfC、TaC、S
iC、WC等の炭化物、HfB2、ZrB2、LaB6、CeB6、YB4、GdB
4等の硼化物、TiN、ZrN、HfN等の窒化物、Si、Ge等の半
導体、有機高分子材料等から適宜選択される。ゲート電
極14の厚さとしては、数nmから数十μmの範囲で設
定され、好ましくは数十nmから数μmの範囲で選択さ
れる。The gate electrode 14 has conductivity like the cathode electrode 12, and is formed by a general vacuum film forming technique such as a vapor deposition method and a sputtering method, and a photolithography technique. The material of the gate electrode 14 is, for example, Be, Mg, T
i, Zr, Hf, V, Nb, Ta, Mo, W, Al, Cu, Ni, Cr, Au, P
Metal or alloy material such as t, Pd, TiC, ZrC, HfC, TaC, S
Carbide such as iC, WC, HfB 2 , ZrB 2 , LaB 6 , CeB 6 , YB 4 , GdB
It is appropriately selected from borides such as 4 ; nitrides such as TiN, ZrN and HfN; semiconductors such as Si and Ge; and organic polymer materials. The thickness of the gate electrode 14 is set in the range of several nm to several tens μm, and preferably selected in the range of several tens nm to several μm.
【0056】なお、カソード電極12及びゲート電極1
4は、同一材料でも異種材料でも良く、また、同一形成
方法でも異種方法でも良い。The cathode electrode 12 and the gate electrode 1
4 may be the same material or different materials, and may be the same forming method or different methods.
【0057】次に、図5(b)に示すように、ゲート電
極14上に、フォトリソグラフィー技術によってマスク
パターン17を形成する。マスクパターン17は、次工
程で開口を形成するためにエッチングされる部分を除い
て形成される。Next, as shown in FIG. 5B, a mask pattern 17 is formed on the gate electrode 14 by a photolithography technique. The mask pattern 17 is formed except a portion which is etched to form an opening in the next process.
【0058】そして、図5(c)に示すように、絶縁層
13及びゲート電極14を貫通する開口を形成する。Then, as shown in FIG. 5C, an opening penetrating the insulating layer 13 and the gate electrode 14 is formed.
【0059】開口の形成はエッチングによって行われ、
本エッチング工程は、カソード電極12上で停止し、エ
ッチング方法は、エッチング対象である絶縁層13とゲ
ート電極14、及びカソード電極12の材料に応じて選
択すれば良い。The opening is formed by etching,
This etching process is stopped on the cathode electrode 12, and the etching method may be selected depending on the materials of the insulating layer 13, the gate electrode 14, and the cathode electrode 12 that are the etching target.
【0060】続いて、図5(d)に示すように、電子放
出膜15を堆積する。Subsequently, as shown in FIG. 5D, the electron emission film 15 is deposited.
【0061】電子放出膜15はCVD法、蒸着法、スパッ
タ法等の一般的真空成膜技術により形成される。電子放
出膜15の材料は、例えば、グラファイト、フラーレ
ン、カーボンナノチューブ、アモルファスカーボン、ダ
イヤモンドライクカーボン、ダイヤモンドを分散した炭
素及び炭素化合物等から適宜選択される。好ましくは仕
事関数の低いダイヤモンド薄膜、ダイヤモンドライクカ
ーボン等が良い。電子放出膜15の膜厚としては、数n
mから数μmの範囲で設定され、好ましくは数nmから
数百nmの範囲で選択される。The electron emission film 15 is formed by a general vacuum film forming technique such as a CVD method, a vapor deposition method and a sputtering method. The material of the electron emission film 15 is appropriately selected from, for example, graphite, fullerene, carbon nanotube, amorphous carbon, diamond-like carbon, carbon in which diamond is dispersed, and carbon compound. A diamond thin film having a low work function, diamond-like carbon, etc. are preferable. The thickness of the electron emission film 15 is several n
It is set in the range of m to several μm, and is preferably selected in the range of several nm to several hundred nm.
【0062】続いて、図5(e)に示すように、次工程
で開口内に開口径よりも径の小さい掘り込みを形成する
ために、開口の側壁も覆うマスク18を形成する。Subsequently, as shown in FIG. 5E, a mask 18 is formed to cover the side wall of the opening in order to form a dug having a diameter smaller than the opening diameter in the next step.
【0063】マスク18は、スパッタ法、CVD法、蒸着
法等の一般的な真空成膜法により形成される。マスク1
8の材料は、例えば、SiO2、SiN、Al2O3、Ta2O5、CaF等
から、カソード電極12、絶縁層13、及びゲート電極
14の材料に応じて適宜選択される。マスク18の厚さ
としては、開口径の長さにもよるが、数百pmから数十
μmの範囲で設定され、好ましくは数nmから数μmの
範囲で選択される。The mask 18 is formed by a general vacuum film forming method such as a sputtering method, a CVD method, an evaporation method or the like. Mask 1
The material of No. 8 is appropriately selected from, for example, SiO 2 , SiN, Al 2 O 3 , Ta 2 O 5 , CaF, etc., depending on the materials of the cathode electrode 12, the insulating layer 13, and the gate electrode 14. The thickness of the mask 18 is set in the range of several hundreds of pm to several tens of μm, preferably in the range of several nm to several μm, though it depends on the length of the opening diameter.
【0064】次に、図5(f)に示すように、カソード
電極12に、開口径よりも小さい径の掘り込みを形成す
る。Next, as shown in FIG. 5F, a recess having a diameter smaller than the opening diameter is formed in the cathode electrode 12.
【0065】開口内への開口径よりも小さい径の掘り込
みの形成は、エッチングによって行われ、エッチング方
法は、カソード電極12、電子放出膜15、マスクパタ
ーン17、及びマスク18の材料に応じて選択すれば良
い。The formation of the recess having a diameter smaller than the opening diameter is performed by etching, and the etching method depends on the materials of the cathode electrode 12, the electron emission film 15, the mask pattern 17, and the mask 18. Just select it.
【0066】ここでは、カソード電極12を貫通してエ
ッチングを行っているが、カソード電極12中でエッチ
ングを停止しても良い。Although the etching is performed through the cathode electrode 12 here, the etching may be stopped in the cathode electrode 12.
【0067】最後に、図5(g)に示すように、マスク
パターン17及びマスク18を除去し、電子放出素子が
完成する。Finally, as shown in FIG. 5G, the mask pattern 17 and the mask 18 are removed, and the electron-emitting device is completed.
【0068】なお、ここまで例として説明してきた図1
に示す本実施の形態に係る電子放出素子は、開口底の
内、掘り込まれていないカソード電極12の最上表面部
分にのみ電子放出膜15が堆積されているが、少なくと
も掘り込まれていない部分に電子放出膜15が堆積され
ていれば良く、したがって掘り込み部に電子放出膜15
が堆積されていても良い。It should be noted that FIG. 1 which has been described as an example so far
In the electron-emitting device according to the present embodiment shown in FIG. 3, the electron-emitting film 15 is deposited only on the uppermost surface portion of the unetched cathode electrode 12 in the bottom of the opening, but at least the unetched portion. It suffices if the electron emission film 15 is deposited on the bottom surface of the electron emission film 15.
May be deposited.
【0069】この場合に、ゲート電極14にカソード電
極12よりも高電圧を印加して駆動すると、掘り込み部
に堆積した電子放出膜15にかかる電界強度は、掘り込
まれていない部分に堆積した電子放出膜15にかかる電
界強度よりも弱くなるため、掘り込み部に堆積した電子
放出膜15からは電子が放出され難く、また、掘り込み
部内では、掘り込み部の中央に最も電界が強くかかり、
掘り込み部の側壁に近づくに従って電界強度は劇的に弱
くなる。このため、電子が放出されたとすると、掘り込
み部中央から放出されるため、アノードに到達した時の
電子ビームの径、及び電流密度に及ぼす影響は非常に小
さい。また、ゲート電極14とカソード電極12との間
に印加する電圧によって、掘り込まれていない部分に堆
積した電子放出膜15からのみ電子を放出させることも
できる。In this case, when the gate electrode 14 is driven by applying a voltage higher than that of the cathode electrode 12, the electric field strength applied to the electron emission film 15 deposited in the engraved portion is deposited in the unengraved portion. Since the electric field strength applied to the electron emission film 15 is weaker, electrons are less likely to be emitted from the electron emission film 15 deposited in the dug portion, and the electric field is most strongly applied to the center of the dug portion in the dug portion. ,
The electric field strength dramatically weakens as it approaches the sidewall of the dug portion. For this reason, if electrons are emitted, they are emitted from the center of the dug portion, so that the influence on the diameter of the electron beam and the current density when reaching the anode is very small. Further, the voltage applied between the gate electrode 14 and the cathode electrode 12 can also cause electrons to be emitted only from the electron emission film 15 deposited on the unetched portion.
【0070】また、図2に示すように本実施の形態に係
る電子放出素子の開口の形状は円形であるが、多角形、
スリット形状、円形、円形の一部、楕円形、及び楕円形
の一部のいずれか一種の形状をなしていれば良い。As shown in FIG. 2, the shape of the opening of the electron-emitting device according to the present embodiment is circular, but it is polygonal.
It suffices to have one of a slit shape, a circle, a part of a circle, an ellipse, and a part of an ellipse.
【0071】本実施の形態に係る電子放出素子を適用し
た応用例について以下に述べる。本実施の形態に係る電
子放出素子は、その複数個を基体上に配列することによ
って、例えば電子源又は画像形成装置を構成することが
できる。An application example to which the electron-emitting device according to this embodiment is applied will be described below. By arranging a plurality of the electron-emitting devices according to the present embodiment on a substrate, for example, an electron source or an image forming apparatus can be configured.
【0072】図6を用いて、本実施の形態の電子放出素
子を複数は配して得られる電子源について説明する。An electron source obtained by arranging a plurality of electron-emitting devices of this embodiment will be described with reference to FIG.
【0073】61は電子源基体、62はX方向配線、6
3はY方向配線、64は本実施の形態の電子放出素子、
65は結線である。61 is an electron source substrate, 62 is an X-direction wiring, 6
3 is the Y-direction wiring, 64 is the electron-emitting device of the present embodiment,
Reference numeral 65 is a connection.
【0074】X方向配線62は、Dx1、Dx2、…D
xmのm本の配線から成り、真空蒸着法、印刷法、スパ
ッタ法等を用いて形成された導電性金属等で形成するこ
とが出来る。配線の材料、膜厚、幅は適宜設計される。
Y方向配線63は、Dy1、Dy2、…Dynのn本の
配線から成り、X方向配線62と同様に形成される。The X-direction wiring 62 includes Dx1, Dx2, ... D.
It can be formed of a conductive metal or the like that is composed of m wirings of xm and is formed by a vacuum deposition method, a printing method, a sputtering method, or the like. The wiring material, film thickness, and width are appropriately designed.
The Y-direction wiring 63 is composed of n wirings Dy1, Dy2, ..., Dyn, and is formed similarly to the X-direction wiring 62.
【0075】これらm本のX方向配線62とn本のY方
向配線63との間には、不図示の層間絶縁層が設けられ
ており、両者を電気的に分離している。ここで、m及び
nは共に正の整数である。An interlayer insulating layer (not shown) is provided between the m X-direction wirings 62 and the n Y-direction wirings 63 to electrically separate the two. Here, both m and n are positive integers.
【0076】不図示の層間絶縁層は、真空蒸着法、印刷
法、スパッタ法等を用いて形成されたSiO2等で構成され
る。不図示の層間絶縁層は、例えば、X方向配線62を
形成した基体61の全面或いはその一部に所望の形状で
形成され、特にX方向配線62とY方向配線63との交
差部の電位差に耐え得るように、膜厚、材料、製法が適
宜設定される。X方向配線62とY方向配線63は、そ
れぞれ外部端子として引き出されている。The interlayer insulating layer (not shown) is composed of SiO 2 or the like formed by a vacuum deposition method, a printing method, a sputtering method or the like. The interlayer insulating layer (not shown) is formed, for example, in a desired shape on the entire surface of the base body 61 on which the X-direction wiring 62 is formed, or a part thereof, and particularly in the potential difference at the intersection of the X-direction wiring 62 and the Y-direction wiring 63. The film thickness, the material and the manufacturing method are appropriately set so as to withstand. The X-direction wiring 62 and the Y-direction wiring 63 are drawn out as external terminals.
【0077】電子放出素子64を構成する一対の電極層
(不図示(カソード電極12及びゲート電極14であ
る))は、m本のX方向配線62及びn本のY方向配線
63と導電性金属等から成る結線65によって電気的に
接続されている。The pair of electrode layers (not shown (cathode electrode 12 and gate electrode 14)) constituting the electron-emitting device 64 are composed of m X-direction wirings 62, n Y-direction wirings 63, and a conductive metal. They are electrically connected by a connection line 65 made up of the like.
【0078】X方向配線62、Y方向配線63、結線6
5、及び一対の素子電極を構成する材料は、その構成元
素の一部あるいは全部が同一であっても、またそれぞれ
異なっていても良い。X-direction wiring 62, Y-direction wiring 63, connection 6
5 and the materials forming the pair of device electrodes may be the same or different in some or all of their constituent elements.
【0079】これらの材料は、例えば、前述の電子放出
素子64の素子電極であるカソード電極12及びゲート
電極14の材料より適宜選択される。素子電極を構成す
る材料と配線材料が同一である場合には、素子電極に接
続した配線は素子電極ということもできる。また、素子
電極を配線電極として用いることもできる。These materials are appropriately selected, for example, from the materials of the cathode electrode 12 and the gate electrode 14 which are the device electrodes of the electron emitting device 64 described above. When the material forming the element electrode and the wiring material are the same, the wiring connected to the element electrode can also be referred to as an element electrode. Further, the element electrode can be used as a wiring electrode.
【0080】X方向配線62には、X方向に配列した電
子放出素子64の行を選択するための、走査信号を印加
する不図示の走査信号印加手段が接続される。一方、Y
方向配線63には、Y方向に配列した電子放出素子64
の各列を入力信号に応じて変調するための、不図示の変
調信号発生手段が接続される。各電子放出素子64に印
加される駆動電圧は、当該電子放出素子64に印加され
る走査信号と変調信号の差電圧として供給される。A scanning signal applying means (not shown) for applying a scanning signal for selecting a row of the electron-emitting devices 64 arranged in the X direction is connected to the X-direction wiring 62. On the other hand, Y
The directional wiring 63 includes the electron-emitting devices 64 arranged in the Y direction.
A modulation signal generating means (not shown) is connected to modulate each of the columns in accordance with the input signal. The drive voltage applied to each electron-emitting device 64 is supplied as a difference voltage between the scanning signal and the modulation signal applied to the electron-emitting device 64.
【0081】上記構成においては、単純なマトリクス配
線を用いて、個別の電子放出素子64を選択し、独立に
駆動可能とすることができる。In the above structure, individual electron-emitting devices 64 can be selected and driven independently by using simple matrix wiring.
【0082】このような単純マトリクス配置の電子源を
用いて構成した画像形成装置について、図7を用いて説
明する。図7は、画像形成装置の表示パネルの一例を示
す模式図である。An image forming apparatus constructed by using such an electron source having a simple matrix arrangement will be described with reference to FIG. FIG. 7 is a schematic diagram showing an example of a display panel of the image forming apparatus.
【0083】61は電子放出素子を複数配した電子源基
体、71は電子源基体61を固定したリアプレート、7
6はガラス基体73の内面に画像形成部材である蛍光体
としての蛍光膜74とメタルバック75等が形成された
フェースプレートである。Reference numeral 61 is an electron source substrate on which a plurality of electron-emitting devices are arranged, 71 is a rear plate to which the electron source substrate 61 is fixed, 7
Reference numeral 6 denotes a face plate in which a fluorescent film 74 as a fluorescent material which is an image forming member, a metal back 75 and the like are formed on the inner surface of the glass substrate 73.
【0084】72は支持枠であり、支持枠72には、リ
アプレート71、フェースプレート76がフリットガラ
ス等を用いて接続されている。Reference numeral 72 denotes a support frame, and the rear plate 71 and the face plate 76 are connected to the support frame 72 by using frit glass or the like.
【0085】77は外囲器であり、例えば、大気中ある
いは窒素中で、400〜500度の温度範囲で10分以
上焼成することで、封着して構成される。Reference numeral 77 denotes an envelope, which is sealed and formed by firing in the atmosphere or nitrogen in the temperature range of 400 to 500 ° C. for 10 minutes or more.
【0086】なお、リアプレート71は主に基体61の
強度を補強する目的で設けられるため、基体61自体で
十分な強度を持つ場合は、別体のリアプレート71は不
要とすることができる。即ち、基体61に直接支持枠7
2を封着し、フェースプレート76、支持枠72及び基
体61で外囲器77を構成しても良い。Since the rear plate 71 is provided mainly for the purpose of reinforcing the strength of the base 61, if the base 61 itself has sufficient strength, the separate rear plate 71 can be omitted. That is, the support frame 7 is directly attached to the base 61.
The face plate 76, the support frame 72, and the base 61 may be sealed together to form the envelope 77.
【0087】一方、フェースプレート76、リアプレー
ト71間に、スペーサとよばれる不図示の支持体を設置
することにより、大気圧に対して十分な強度をもつ外囲
器77を構成することもできる。On the other hand, by installing a support member (not shown) called a spacer between the face plate 76 and the rear plate 71, it is possible to construct the envelope 77 having sufficient strength against atmospheric pressure. .
【0088】なお、本実施の形態の電子放出素子を用い
た画像形成装置では、放出した電子軌道を考慮して、電
子放出素子64上部に蛍光体(蛍光膜74)をアライメ
ントして配置する。In the image forming apparatus using the electron-emitting device of the present embodiment, the phosphor (fluorescent film 74) is aligned and arranged above the electron-emitting device 64 in consideration of the emitted electron orbit.
【0089】図8は、本件のパネルに使用した蛍光膜7
4を示す模式図である。カラーの蛍光膜の場合は、蛍光
体82の配列により図8(a)に示すブラックストライ
プ又は図8(b)に示すブラックマトリクスと呼ばれる
黒色導電材81と蛍光体82とから蛍光膜74を構成し
た。FIG. 8 shows the fluorescent film 7 used in the panel of the present invention.
It is a schematic diagram which shows 4. In the case of a color fluorescent film, the fluorescent film 74 is composed of a black conductive material 81 called a black stripe shown in FIG. 8A or a black matrix shown in FIG. did.
【0090】以上のような画像形成装置は、テレビジョ
ン放送の表示装置、テレビ会議システムやコンピュータ
ー等の表示装置の他、感光性ドラム等を用いて構成され
た光プリンターとしての画像形成装置等としても用いる
ことができる。The image forming apparatus as described above is used as a display apparatus for television broadcasting, a display apparatus such as a TV conference system, a computer, etc., and an image forming apparatus as an optical printer constituted by using a photosensitive drum and the like. Can also be used.
【0091】[0091]
【実施例】以下、本実施の形態についての実施例を詳細
に説明する。EXAMPLES Examples of the present embodiment will be described in detail below.
【0092】[実施例1]図2に本実施例により作製し
た電子放出素子の平面図、図1に断面図の一例、及び図
5に本実施例の電子放出素子の製造方法の一例を示す。
以下に、本実施例の電子放出素子の製造工程を詳細に説
明する。[Embodiment 1] FIG. 2 shows a plan view of an electron-emitting device manufactured according to this embodiment, FIG. 1 shows an example of a sectional view, and FIG. 5 shows an example of a method for manufacturing an electron-emitting device of this embodiment. .
The manufacturing process of the electron-emitting device of this embodiment will be described in detail below.
【0093】(工程1)まず、図5(a)に示すよう
に、基板11に石英を用い、十分洗浄を行った後、スパ
ッタ法により、基板11上に、カソード電極12として
厚さ100nmのTaを積層した。続いて、スパッタ法に
より、絶縁層13として厚さ500nmのSiO2、ゲート
電極14として厚さ100nmのTaをこの順で堆積し
た。(Step 1) First, as shown in FIG. 5A, after using quartz for the substrate 11 and performing sufficient cleaning, a cathode electrode 12 having a thickness of 100 nm was formed on the substrate 11 by a sputtering method. Stacked Ta. Subsequently, SiO 2 having a thickness of 500 nm was deposited as the insulating layer 13 and Ta having a thickness of 100 nm was deposited as the gate electrode 14 in this order by a sputtering method.
【0094】(工程2)次に、図5(b)に示すよう
に、フォトリソグラフィーで、ポジ型フォトレジスト
(AZ1500/クラリアント社製)のスピンコーティ
ング、フォトマスクパターンを露光、現像し、マスクパ
ターン17を形成した。(Step 2) Next, as shown in FIG. 5B, spin coating of a positive photoresist (AZ1500 / manufactured by Clariant) and exposure and development of a photomask pattern are performed by photolithography to form a mask pattern. Formed 17.
【0095】マスクパターン17は、次工程で開口を形
成するためにドライエッチングされる部分を除いて形成
される。The mask pattern 17 is formed except for a portion which is dry-etched to form an opening in the next step.
【0096】(工程3)そして、図5(c)に示すよう
に、マスクパターン17をマスクとして、CF4ガスを用
いて、絶縁層13及びゲート電極14をドライエッチン
グし、カソード電極12でエッチングを停止させ、絶縁
層13及びゲート電極14を貫通する開口を形成した。
本実施例では、開口は円形で、その開口径W1は500
nmとした。(Step 3) Then, as shown in FIG. 5C, the insulating layer 13 and the gate electrode 14 are dry-etched by using CF 4 gas with the mask pattern 17 as a mask, and the cathode electrode 12 is etched. Was stopped, and an opening penetrating the insulating layer 13 and the gate electrode 14 was formed.
In this embodiment, the opening is circular and the opening diameter W1 is 500.
nm.
【0097】(工程4)次に、CVD法により、図5
(d)に示すように、電子放出膜15として、ダイヤモ
ンドライクカーボン膜を開口の底面に50nm程度堆積
した。反応ガスは、CH4とH2とN2の混合ガスを用いた。(Step 4) Next, as shown in FIG.
As shown in (d), a diamond-like carbon film was deposited as the electron emission film 15 on the bottom surface of the opening by about 50 nm. As the reaction gas, a mixed gas of CH 4 , H 2 and N 2 was used.
【0098】(工程5)次に、図5(e)に示すよう
に、スパッタ法により、マスク18として、開口側壁に
つく厚さが50nm、100nm、150nm及び20
0nmとなるようにSiNを堆積した。つまり、掘り込み
径が、それぞれ400nm、300nm、200nm及
び100nmとなるようにSiNを堆積した。(Step 5) Next, as shown in FIG. 5E, the thickness of the mask 18 on the side wall of the opening is 50 nm, 100 nm, 150 nm and 20 by sputtering.
SiN was deposited to be 0 nm. That is, SiN was deposited such that the engraved diameters were 400 nm, 300 nm, 200 nm, and 100 nm, respectively.
【0099】マスク18は、次工程で開口内に掘り込み
を形成するためにドライエッチングされるために形成さ
れる。The mask 18 is formed because it is dry-etched in the next step to form a recess in the opening.
【0100】(工程6)そして、図5(f)に示すよう
に、マスク18をマスクとして、Cl2、CF4、CHF3、Ar及
びO2ガスを用いて、マスク18、電子放出膜15、カソ
ード電極12、及びマスクパターン17をドライエッチ
ングし、カソード電極12を貫通し、基板11が現れる
ところでエッチングを停止させ、開口底面の中央部に掘
り込みを形成した。本実施例では、開口内掘り込みの形
状は円形で、その径W2は400nm、300nm、2
00nm及び100nmとした。(Step 6) Then, as shown in FIG. 5F, with the mask 18 as a mask, Cl 2 , CF 4 , CHF 3 , Ar and O 2 gases are used to mask 18 and the electron emission film 15. Then, the cathode electrode 12 and the mask pattern 17 were dry-etched to penetrate the cathode electrode 12 and stop the etching when the substrate 11 appeared, thereby forming a recess in the center of the bottom surface of the opening. In this embodiment, the shape of the excavation in the opening is circular, and the diameter W2 is 400 nm, 300 nm, 2
It was set to 00 nm and 100 nm.
【0101】(工程7)最後に、マスクパターン17及
びマスク18を完全に除去し、図5(g)に示すような
本実施例の電子放出素子を完成させた。(Step 7) Finally, the mask pattern 17 and the mask 18 are completely removed to complete the electron-emitting device of this embodiment as shown in FIG. 5 (g).
【0102】以上のようにして作製した電子放出素子を
図4に示すように配置して電子を放出させた。The electron-emitting device manufactured as described above was arranged as shown in FIG. 4 to emit electrons.
【0103】ここで、19は陽極であるアノードであ
り、Vaはカソード電極12とアノード19との電位
差、Vbはゲート電極14とカソード電極12との電位
差、D1はゲート電極14とアノード19との距離であ
る。Here, 19 is an anode which is an anode, Va is a potential difference between the cathode electrode 12 and the anode 19, Vb is a potential difference between the gate electrode 14 and the cathode electrode 12, and D1 is between the gate electrode 14 and the anode 19. It is a distance.
【0104】Vbによって形成された電界によって電子
放出膜15から放出された電子は、Vaによってアノー
ド19に引き付けられる。The electrons emitted from the electron emission film 15 by the electric field formed by Vb are attracted to the anode 19 by Va.
【0105】本実施例では、Va=5kV、Vb=20
V、D1=2mmとした。ゲート電極14とカソード電
極12との間に電流を計測できる機器を配置し、電子放
出時のゲート電流を測定した。また、アノード19とし
ては蛍光体を塗布した電極を用い、電子ビーム径を観察
した。ここで言うゲート電流とは、電子放出時にゲート
電極14とカソード電極12とに流れる電流である。ま
た、ここで言う電子ビーム径とは、発光した蛍光体のピ
ーク輝度の10%の領域までのサイズである。In this embodiment, Va = 5 kV and Vb = 20.
V and D1 were set to 2 mm. A device capable of measuring a current was placed between the gate electrode 14 and the cathode electrode 12, and the gate current at the time of electron emission was measured. Further, an electrode coated with a phosphor was used as the anode 19, and the electron beam diameter was observed. The gate current mentioned here is a current flowing through the gate electrode 14 and the cathode electrode 12 at the time of electron emission. In addition, the electron beam diameter referred to here is a size up to 10% of the peak luminance of the phosphor that has emitted light.
【0106】掘り込み径W2が、400nm、300n
m、200nm及び100nmの場合のゲート電流は、
掘り込みが無い場合と比べ、それぞれ約58.4%、7
7.2%、81.4%及び96.5%に減少した。The engraving diameter W2 is 400 nm, 300 n
The gate currents for m, 200 nm and 100 nm are
About 58.4% and 7 respectively compared to the case without digging
It decreased to 7.2%, 81.4% and 96.5%.
【0107】ゲート電流が大きければ大きいほど、電子
放出膜15から放出された電子がゲート電極14に衝突
していると考えられ、したがって、ゲート電極14とカ
ソード電極12との間にある絶縁層13にも衝突してい
ると考えられる。ゲート電流が流れてしまうと、消費電
力の増大を招き、また、放出された電子が絶縁層13に
衝突してしまうと、絶縁層のチャージアップによる放電
等の問題が生じてしまうおそれがあるため、ゲート電流
は少ない方が望ましい。It is considered that the larger the gate current, the more the electrons emitted from the electron emission film 15 collide with the gate electrode 14, and therefore the insulating layer 13 between the gate electrode 14 and the cathode electrode 12. It is thought that it has collided with. If the gate current flows, power consumption increases, and if the emitted electrons collide with the insulating layer 13, there is a possibility that a problem such as discharge due to charge-up of the insulating layer may occur. It is desirable that the gate current is small.
【0108】また、掘り込み径W2が、400nm、3
00nm、200nm及び100nmの場合の電子ビー
ム径は、掘り込みが無い場合と比べ、それぞれ約72.
5%、85.7%、92.9%、97.0%と小さくな
った。電子ビーム径が小さければ小さいほど、画像形成
装置等に用いた時に、高精細化が可能となるため、電子
ビーム径は小さい方が望ましい。The engraving diameter W2 is 400 nm, 3
The electron beam diameters in the case of 00 nm, 200 nm, and 100 nm are about 72.
It became small as 5%, 85.7%, 92.9% and 97.0%. The smaller the electron beam diameter, the higher the definition becomes possible when used in an image forming apparatus or the like. Therefore, the electron beam diameter is preferably small.
【0109】[実施例2]図9に本実施例により作製し
た電子放出素子の概略断面図を示す。本実施例では、開
口の底で高さの低い掘り込みの底面がカソード電極12
である例を示し、本実施例においても、本発明の効果が
得られることを示す。ここでは、本実施例の特徴部分の
みを説明し、重複する説明は省略する。[Embodiment 2] FIG. 9 shows a schematic sectional view of an electron-emitting device manufactured according to this embodiment. In the present embodiment, the bottom of the dug with a low height at the bottom of the opening is the cathode electrode 12.
In this example, the effect of the present invention can be obtained. Here, only the characteristic part of the present embodiment will be described, and redundant description will be omitted.
【0110】本実施例の電子放出素子の製造工程は、上
述した実施例1の電子放出素子の製造工程と同様である
が、実施例1で述べた工程1において、基板11上にカ
ソード電極12となるTaを700nm程度積層し、工程
6において、カソード電極12を100nm掘り込んだ
ところでエッチングを停止し、開口内の掘り込みの底面
をカソード電極12とした。The manufacturing process of the electron-emitting device of this embodiment is the same as the manufacturing process of the electron-emitting device of the first embodiment described above, but in the process 1 described in the first embodiment, the cathode electrode 12 is formed on the substrate 11. Then, Ta of about 700 nm was laminated, and in step 6, the etching was stopped when the cathode electrode 12 was dug 100 nm, and the bottom of the dug in the opening was used as the cathode electrode 12.
【0111】以上のようにして作製した電子放出素子を
図4に示すものと同様の構成において、Va=5kV、
Vb=20V、D1=2mmで駆動し、電子放出させ
た。The electron-emitting device manufactured as described above has the same structure as that shown in FIG. 4 with Va = 5 kV,
Electrons were emitted by driving at Vb = 20 V and D1 = 2 mm.
【0112】本実施例の電子放出素子のゲート電流及び
電子ビーム径は上述した実施例1と同程度となった。The gate current and the electron beam diameter of the electron-emitting device of this example were similar to those of Example 1 described above.
【0113】ここで言うゲート電流及び電子ビーム径
は、実施例1で記述したものと同じである。The gate current and the electron beam diameter mentioned here are the same as those described in the first embodiment.
【0114】[実施例3]図10に本実施例により作製
した電子放出素子の概略断面図、及び図11に本実施例
の電子放出素子の製造方法の一例を示す。本実施例では
開口底の全面に電子放出膜15が積層されている例を示
し、本実施例においても、本発明の効果が得られること
を示す。ここでは、本実施例の特徴部分のみを説明し、
重複する説明は省略する。以下に、本実施例の電子放出
素子の製造工程を詳細に説明する。[Embodiment 3] FIG. 10 shows a schematic sectional view of an electron-emitting device manufactured according to this embodiment, and FIG. 11 shows an example of a method for manufacturing the electron-emitting device according to this embodiment. This embodiment shows an example in which the electron emission film 15 is laminated on the entire bottom surface of the opening, and this embodiment also shows that the effects of the present invention can be obtained. Here, only the characteristic part of this embodiment will be described.
A duplicate description will be omitted. The manufacturing process of the electron-emitting device of this embodiment will be described in detail below.
【0115】(工程1)まず、図11(a)に示すよう
に、実施例1と同様に、基板11上に、カソード電極1
2、絶縁層13及びゲート電極14をこの順で堆積し
た。(Step 1) First, as shown in FIG. 11A, the cathode electrode 1 was formed on the substrate 11 in the same manner as in Example 1.
2. The insulating layer 13 and the gate electrode 14 were deposited in this order.
【0116】(工程2)次に、図11(b)に示すよう
に、マスクパターン17を形成した。(Step 2) Next, as shown in FIG. 11B, a mask pattern 17 was formed.
【0117】マスクパターン17は、次工程で開口を形
成するためにドライエッチングされる部分を除いて形成
される。The mask pattern 17 is formed except for the portion which is dry-etched to form an opening in the next step.
【0118】(工程3)そして、図11(c)に示すよ
うに、マスクパターン17をマスクとして、絶縁層13
及びゲート電極14をドライエッチングし、カソード電
極12でエッチングを停止させ、絶縁層13及びゲート
電極14を貫通するスリット状の開口を形成した。本実
施例では、開口は円形で、その開口径W1は500nm
とした。(Step 3) Then, as shown in FIG. 11C, the insulating layer 13 is formed using the mask pattern 17 as a mask.
Then, the gate electrode 14 was dry-etched, the etching was stopped at the cathode electrode 12, and a slit-shaped opening penetrating the insulating layer 13 and the gate electrode 14 was formed. In this embodiment, the opening is circular and the opening diameter W1 is 500 nm.
And
【0119】(工程4)次に、図11(d)に示すよう
に、マスク18として、開口側壁につく厚さが50n
m、100nm、150nm及び200nmとなるよう
にSiNを堆積した。つまり、掘り込み径が、それぞれ4
00nm、300nm、200nm及び100nmとな
るようにSiNを堆積した。(Step 4) Next, as shown in FIG. 11D, the mask 18 has a thickness of 50 n on the side wall of the opening.
SiN was deposited to a thickness of m, 100 nm, 150 nm and 200 nm. In other words, the dug diameter is 4
SiN was deposited to be 00 nm, 300 nm, 200 nm and 100 nm.
【0120】マスク18は、次工程で開口内に掘り込み
を形成するためにドライエッチングされるために形成さ
れる。The mask 18 is formed because it is dry-etched to form a dig in the opening in the next step.
【0121】(工程5)そして、図11(e)に示すよ
うに、マスク18をマスクとして、マスク18、カソー
ド電極12及びマスクパターン17をドライエッチング
し、カソード電極12を100nm掘り込んだところで
エッチングを停止させ、開口底となっているカソード電
極12の一部に掘り込みを形成した。本実施例では、開
口内掘り込みの形状は円形で、その径W2はそれぞれ4
00nm、300nm、200nm及び100nmとし
た。(Step 5) Then, as shown in FIG. 11E, the mask 18, the cathode electrode 12 and the mask pattern 17 are dry-etched using the mask 18 as a mask, and the cathode electrode 12 is etched to a depth of 100 nm. Was stopped, and a digging was formed in a part of the cathode electrode 12 which is the bottom of the opening. In this embodiment, the shape of the excavation in the opening is circular, and the diameter W2 thereof is 4 respectively.
It was set to 00 nm, 300 nm, 200 nm and 100 nm.
【0122】(工程6)続いて、図11(f)に示すよ
うに、CF4とO2の混合ガスを用いてマスク18を除去す
る。(Step 6) Subsequently, as shown in FIG. 11F, the mask 18 is removed using a mixed gas of CF 4 and O 2 .
【0123】(工程7)次に、CVD法により、図11
(g)に示すように、電子放出膜15として、ダイヤモ
ンドライクカーボン膜を開口の底面に50nm程度堆積
した。反応ガスは、CH4とH2とN2の混合ガスを用いた。(Step 7) Next, as shown in FIG.
As shown in (g), a diamond-like carbon film was deposited as the electron emission film 15 on the bottom surface of the opening by about 50 nm. As the reaction gas, a mixed gas of CH 4 , H 2 and N 2 was used.
【0124】(工程8)最後に、マスクパターン17を
完全に除去し、図11(h)に示すような本実施例の電
子放出素子を完成させた。(Step 8) Finally, the mask pattern 17 is completely removed to complete the electron-emitting device of this embodiment as shown in FIG. 11 (h).
【0125】以上のようにして作製した電子放出素子を
図4に示すものと同様の構成において、Va=5kV、
Vb=20V、D1=2mmで駆動し、電子放出させ
た。The electron-emitting device manufactured as described above has the same structure as that shown in FIG. 4 with Va = 5 kV,
Electrons were emitted by driving at Vb = 20 V and D1 = 2 mm.
【0126】本実施例の電子放出素子では、本実施例と
同様に作製したがカソード電極12は掘り込まなかった
素子と比べると、掘り込み径W2が、400nm、30
0nm、200nm及び100nmの場合のゲート電流
は、掘り込みが無い場合と比べ、それぞれ約59.7
%、80.7%、81.9%、及び99.8%に減少
し、また、電子ビーム径は、掘り込みが無い場合と比
べ、それぞれ約74.7%、88.5%、95.8%、
99.2%と小さくなった。In the electron-emitting device of this example, the engraved diameter W2 was 400 nm and 30 when compared with the device produced in the same manner as this example but the cathode electrode 12 was not engraved.
The gate currents at 0 nm, 200 nm, and 100 nm are about 59.7, respectively, as compared with the case without the digging.
%, 80.7%, 81.9%, and 99.8%, and the electron beam diameters are about 74.7%, 88.5%, and 95. 8%,
It became as small as 99.2%.
【0127】ここで言うゲート電流及び電子ビーム径
は、実施例1で記述したものと同じである。The gate current and the electron beam diameter mentioned here are the same as those described in the first embodiment.
【0128】また、図10に示した本実施例により作製
した電子放出素子の概略断面図では、開口底となってい
るカソード電極12の表面の内、掘り込まれていない部
分と掘り込み部に堆積された電子放出膜15が繋がって
いない構成となっているが、繋がっていても構わない。Further, in the schematic cross-sectional view of the electron-emitting device manufactured according to this embodiment shown in FIG. 10, of the surface of the cathode electrode 12 which is the bottom of the opening, the unetched portion and the dug portion are shown. Although the electron emission film 15 thus deposited is not connected, it may be connected.
【0129】[実施例4]図12に本実施例により作製し
た電子放出素子の概略断面図、及び図13に本実施例の
電子放出素子の製造方法の一例を示す。本実施例では、
開口底となっているカソード電極12の表面の内、掘り
込まれていない部分に堆積している電子放出膜15がゲ
ート電極14の下部にも堆積している例を示し、本実施
例においても、本発明の効果が得られることを示す。こ
こでは、本実施例の特徴部分のみを説明し、重複する説
明は省略する。以下に、本実施例の電子放出素子の製造
工程を詳細に説明する。[Embodiment 4] FIG. 12 shows a schematic sectional view of an electron-emitting device manufactured according to this embodiment, and FIG. 13 shows an example of a method for manufacturing the electron-emitting device according to this embodiment. In this embodiment,
An example is shown in which the electron emission film 15 deposited on the unetched portion of the surface of the cathode electrode 12 serving as the bottom of the opening is also deposited on the lower portion of the gate electrode 14, and also in this embodiment. Show that the effects of the present invention can be obtained. Here, only the characteristic part of the present embodiment will be described, and redundant description will be omitted. The manufacturing process of the electron-emitting device of this embodiment will be described in detail below.
【0130】(工程1)まず、図13(a)に示すよう
に、実施例1と同様に、基板11上に、カソード電極1
2、絶縁層13及びゲート電極14をこの順で堆積し
た。(Step 1) First, as shown in FIG. 13A, the cathode electrode 1 was formed on the substrate 11 in the same manner as in Example 1.
2. The insulating layer 13 and the gate electrode 14 were deposited in this order.
【0131】(工程2)次に、図13(b)に示すよう
に、マスクパターン17を形成した。(Step 2) Next, as shown in FIG. 13B, a mask pattern 17 was formed.
【0132】マスクパターン17は、次工程で開口を形
成するためにドライエッチングされる部分を除いて形成
される。The mask pattern 17 is formed except for the portion which is dry-etched to form an opening in the next step.
【0133】(工程3)そして、図13(c)に示すよ
うに、マスクパターン17をマスクとして、絶縁層13
及びゲート電極14をドライエッチングし、カソード電
極12でエッチングを停止させ、絶縁層13及びゲート
電極14を貫通する円形の開口を形成した。本実施例で
は、開口は円形で、その開口径W1は600nmとし
た。(Step 3) Then, as shown in FIG. 13C, the insulating layer 13 is formed using the mask pattern 17 as a mask.
Then, the gate electrode 14 was dry-etched, the etching was stopped at the cathode electrode 12, and a circular opening penetrating the insulating layer 13 and the gate electrode 14 was formed. In this embodiment, the opening is circular and the opening diameter W1 is 600 nm.
【0134】(工程4)次に、図13(d)に示すよう
に、マスク18として、開口側壁につく厚さが100n
mとなるようにSiNを堆積した。つまり、掘り込み径
が、400nmとなるようにSiNを堆積した。(Step 4) Next, as shown in FIG. 13D, the mask 18 has a thickness of 100 n on the side wall of the opening.
SiN was deposited so as to have a thickness of m. That is, SiN was deposited so that the dug diameter was 400 nm.
【0135】マスク18は、次工程で開口内に掘り込み
を形成するためにドライエッチングされるために形成さ
れる。The mask 18 is formed because it is dry-etched to form a dig in the opening in the next step.
【0136】(工程5)そして、図13(e)に示すよ
うに、マスク18をマスクとして、マスク18、カソー
ド電極12及びマスクパターン17をドライエッチング
し、カソード電極12を100nm掘り込んだところで
エッチングを停止させ、開口底となっているカソード電
極12の一部に掘り込みを形成した。本実施例では、開
口内掘り込みの形状は円形で、その径W2は400nm
とした。(Step 5) Then, as shown in FIG. 13E, the mask 18, the cathode electrode 12 and the mask pattern 17 are dry-etched by using the mask 18 as a mask, and the cathode electrode 12 is etched to a depth of 100 nm. Was stopped, and a digging was formed in a part of the cathode electrode 12 which is the bottom of the opening. In this embodiment, the shape of the excavation in the opening is circular, and the diameter W2 is 400 nm.
And
【0137】(工程6)続いて、図13(f)に示すよ
うに、CF4とO2の混合ガスを用いてマスク18を除去す
る。(Step 6) Subsequently, as shown in FIG. 13F, the mask 18 is removed using a mixed gas of CF 4 and O 2 .
【0138】(工程7)次に、図13(g)に示すよう
に、フッ酸によって絶縁層13の開口側壁を100nm
程度さらにウェットエッチングした。(Step 7) Next, as shown in FIG. 13G, the opening sidewall of the insulating layer 13 is covered with 100 nm of hydrofluoric acid.
Further wet etching was performed.
【0139】(工程8)次に、CVD法により、図13
(h)に示すように、電子放出膜15として、ダイヤモ
ンドライクカーボン膜を開口の底面に50nm程度堆積
した。反応ガスは、CH4とH2とN2の混合ガスを用いた。(Step 8) Next, as shown in FIG.
As shown in (h), a diamond-like carbon film was deposited as the electron emission film 15 on the bottom surface of the opening by about 50 nm. As the reaction gas, a mixed gas of CH 4 , H 2 and N 2 was used.
【0140】(工程9)最後に、マスクパターン17を
完全に除去し、図13(i)に示すような本実施例の電
子放出素子を完成させた。(Step 9) Finally, the mask pattern 17 is completely removed, and the electron-emitting device of this embodiment as shown in FIG. 13I is completed.
【0141】以上のようにして作製した電子放出素子を
図4に示すものと同様の構成において、Va=5kV、
Vb=20V、D1=2mmで駆動し、電子放出させ
た。The electron-emitting device manufactured as described above has the same structure as that shown in FIG.
Electrons were emitted by driving at Vb = 20 V and D1 = 2 mm.
【0142】本実施例の電子放出素子では、本実施例と
同様に作製したがカソード電極12は掘り込まなかった
素子と比べると、ゲート電流は約68.6%、電子ビー
ム径は約79.7%となった。また、開口側壁に電子放
出膜15が付着することに起因する、ゲート電極14と
カソード電極12との間のリークが生じる素子数も軽減
できた。In the electron-emitting device of this example, the gate current was about 68.6% and the electron beam diameter was about 79.40 as compared with the device produced in the same manner as this example, but the cathode electrode 12 was not dug. It became 7%. In addition, the number of elements in which leakage occurs between the gate electrode 14 and the cathode electrode 12 due to the attachment of the electron emission film 15 to the side wall of the opening can be reduced.
【0143】ここで言うゲート電流及び電子ビーム径
は、実施例1で記述したものと同じである。The gate current and the electron beam diameter mentioned here are the same as those described in the first embodiment.
【0144】また、図12に示した本実施例により作製
した電子放出素子の概略断面図では、開口底となってい
るカソード電極12の表面の内、掘り込まれていない部
分に堆積された電子放出膜15と、掘り込み部に堆積さ
れた電子放出膜15が繋がっていない構成となっている
が、繋がっていても構わない。Further, in the schematic cross-sectional view of the electron-emitting device manufactured according to this embodiment shown in FIG. 12, the electrons deposited on the unetched portion of the surface of the cathode electrode 12 which is the opening bottom. Although the emission film 15 and the electron emission film 15 deposited in the dug portion are not connected to each other, they may be connected to each other.
【0145】[実施例5]図15に本実施例により作製
した電子放出素子の概略平面図、図14に概略断面図及
び図16に本実施例の電子放出素子の製造方法の一例を
示す。ここで、図16では、1つの開口部に対する製造
方法のみ図示しているが、その他の開口に対しても同様
である。本実施例では、複数の開口で1つの画素が形成
されており、開口形状がスリット状であり、カソード電
極が2層から形成されている例を示し、本実施例におい
ても、本発明の効果が得られることを示す。ここでは、
本実施例の特徴部分のみを説明し、重複する説明は省略
する。以下に、本実施例の電子放出素子の製造工程を詳
細に説明する。[Embodiment 5] FIG. 15 shows a schematic plan view of an electron-emitting device manufactured according to this embodiment, FIG. 14 is a schematic cross-sectional view, and FIG. 16 shows an example of a method for manufacturing an electron-emitting device according to this embodiment. Here, in FIG. 16, only the manufacturing method for one opening is illustrated, but the same applies to other openings. This embodiment shows an example in which one pixel is formed by a plurality of openings, the opening shape is a slit shape, and the cathode electrode is formed of two layers. Also in this embodiment, the effect of the present invention Is obtained. here,
Only the characteristic part of the present embodiment will be described, and redundant description will be omitted. The manufacturing process of the electron-emitting device of this embodiment will be described in detail below.
【0146】(工程1)まず、図16(a)に示すよう
に、スパッタ法により、基板11上に、下層部のカソー
ド電極12aとして厚さ600nmのCrを、上層部のカ
ソード電極12bとして厚さ100nmのTaをこの順に
積層した。続いて、実施例1と同様に、絶縁層13及び
ゲート電極14をこの順で堆積した。(Step 1) First, as shown in FIG. 16A, by sputtering, Cr having a thickness of 600 nm was formed as the cathode electrode 12a in the lower layer and the cathode electrode 12b in the upper layer was formed on the substrate 11 by the sputtering method. 100 nm thick Ta was laminated in this order. Then, similarly to Example 1, the insulating layer 13 and the gate electrode 14 were deposited in this order.
【0147】(工程2)次に、図16(b)に示すよう
に、マスクパターン17を形成した。(Step 2) Next, as shown in FIG. 16B, a mask pattern 17 was formed.
【0148】マスクパターン17は、次工程で開口を形
成するためにドライエッチングされる部分を除いて形成
される。The mask pattern 17 is formed except for a portion which is dry-etched to form an opening in the next step.
【0149】(工程3)そして、図16(c)に示すよ
うに、マスクパターン17をマスクとして、絶縁層13
及びゲート電極14をドライエッチングし、カソード電
極12bでエッチングを停止させ、絶縁層13及びゲー
ト電極14を貫通するスリット状の開口を形成した。本
実施例では、開口であるスリットの幅W3は500nm
とした。(Step 3) Then, as shown in FIG. 16C, the insulating layer 13 is formed using the mask pattern 17 as a mask.
Then, the gate electrode 14 was dry-etched, the etching was stopped at the cathode electrode 12b, and a slit-shaped opening penetrating the insulating layer 13 and the gate electrode 14 was formed. In this embodiment, the width W3 of the slit, which is an opening, is 500 nm.
And
【0150】(工程4)次に、図16(d)に示すよう
に、マスク18としてSiNを堆積した。(Step 4) Next, as shown in FIG. 16D, SiN was deposited as a mask 18.
【0151】マスク18は、次工程で開口内に掘り込み
を形成するためにドライエッチングされるために形成さ
れる。The mask 18 is formed because it is dry-etched to form a dig in the opening in the next step.
【0152】(工程5)そして、図16(e)に示すよ
うに、マスク18をマスクとして、マスク18及びカソ
ード電極12a、12bをモニタリングしながらドライ
エッチングし、下層部のカソード電極12aの上面であ
るCr面が現れるところで、エッチングを停止させた。本
実施例では、開口内掘り込みの形状はスリット形状で、
その幅W4は400nmとした。(Step 5) Then, as shown in FIG. 16E, dry etching is performed while monitoring the mask 18 and the cathode electrodes 12a and 12b using the mask 18 as a mask, and the upper surface of the cathode electrode 12a in the lower layer portion is formed. When a certain Cr surface appeared, etching was stopped. In the present embodiment, the shape of the excavation in the opening is a slit shape,
The width W4 was 400 nm.
【0153】(工程6)続いて、図16(f)に示すよ
うに、マスク18を除去する。(Step 6) Subsequently, as shown in FIG. 16F, the mask 18 is removed.
【0154】(工程7)次に、図16(g)に示すよう
に、電子放出膜15を開口の底に50nm程度堆積し
た。(Step 7) Next, as shown in FIG. 16G, an electron emission film 15 was deposited on the bottom of the opening to a thickness of about 50 nm.
【0155】(工程8)最後に、マスクパターン17を
完全に除去し、図16(h)に示すような本実施例の電
子放出素子を完成させた。(Step 8) Finally, the mask pattern 17 is completely removed to complete the electron-emitting device of this embodiment as shown in FIG. 16 (h).
【0156】以上のようにして作製した電子放出素子を
図4に示すものと同様の構成において、Va=5kV、
Vb=20V、D1=2mmで駆動し、電子放出させ
た。The electron-emitting device manufactured as described above has the same structure as that shown in FIG. 4 with Va = 5 kV,
Electrons were emitted by driving at Vb = 20 V and D1 = 2 mm.
【0157】本実施例の電子放出素子の構成では、カソ
ード電極12a、12bを2層にすることによって、エ
ッチングの際に、掘り込み深さを均等にすることがで
き、素子間による掘り込み深さ斑を軽減することができ
た。また、開口をスリット形状とすることによって、開
口が円形である場合と比較して、電子放出面積が大きく
なるため、より大きな放出電流を取ることができた。In the structure of the electron-emitting device of this embodiment, by forming the cathode electrodes 12a and 12b in two layers, the digging depth can be made uniform during etching, and the digging depth between the devices can be made equal. The unevenness could be reduced. Further, by making the opening into a slit shape, the electron emission area becomes larger as compared with the case where the opening is circular, so that a larger emission current can be taken.
【0158】[実施例6]実施例1〜5の電子放出素子で
画像形成装置を作製した。Example 6 An image forming apparatus was manufactured using the electron-emitting devices of Examples 1-5.
【0159】電子放出素子を100×100のMTX状に
配置した。配線は、図6のようにX側を第一の電極層
に、Y側を第二の電極層に接続した。素子は、横150
μm、縦300μmのピッチで配置した。素子上部には
2mmに距離を隔てた位置に蛍光体を配置した。蛍光体
には5kVの電圧を印加した。この結果、マトリクス駆
動が可能で高精細な画像形成装置が形成できた。The electron-emitting devices were arranged in a 100 × 100 MTX shape. As for the wiring, as shown in FIG. 6, the X side was connected to the first electrode layer and the Y side was connected to the second electrode layer. Element is horizontal 150
The pitch was 300 μm and the pitch was 300 μm. Phosphors were placed on the upper part of the device at a distance of 2 mm. A voltage of 5 kV was applied to the phosphor. As a result, it is possible to form a high-definition image forming apparatus that is capable of matrix driving.
【0160】[0160]
【発明の効果】以上説明したように、本発明の電子放出
素子は、基板上に第一の電極と絶縁層と第二の電極が積
層されており、その積層方向に開口が形成されている電
子放出素子において、開口底となっている第一の電極表
面の一部が掘り込まれているため、開口内での等電位面
は凹型となり、したがって、電子放出膜から放出された
電子の開口側壁への散乱を軽減することができ、且つ、
陽極に到達した時の電子ビーム径を小さくすることがで
きる。また、開口底となっている第一の電極表面の内掘
り込まれていない部分に堆積した電子放出膜の表面から
電子を放出させるため、電子放出膜に十分な電界を印加
することができる。As described above, in the electron-emitting device of the present invention, the first electrode, the insulating layer and the second electrode are laminated on the substrate, and the opening is formed in the laminating direction. In the electron-emitting device, the equipotential surface in the opening is concave because a part of the surface of the first electrode, which is the bottom of the opening, is dug in, and therefore the opening of the electron emitted from the electron-emitting film is reduced. It is possible to reduce the scattering on the side wall, and
The diameter of the electron beam when it reaches the anode can be reduced. In addition, since electrons are emitted from the surface of the electron emission film deposited on the unetched portion of the surface of the first electrode which is the bottom of the opening, a sufficient electric field can be applied to the electron emission film.
【0161】本発明の電子放出素子は、単純な積層構造
から成っているため製造し易く、さらに、構造を制御し
易いため、各電子放出素子での電子放出特性も均一にな
る。Since the electron-emitting device of the present invention has a simple laminated structure, it is easy to manufacture, and since the structure is easy to control, the electron-emitting characteristics of each electron-emitting device are uniform.
【0162】本発明の電子放出素子は、第二の電極を変
調電極としており、陽極に高電圧をかけることができる
ので、放出された電子は、蛍光体を発光させるのに十分
なエネルギーを持って蛍光体に衝突するため、蛍光体で
の十分な輝度が得られる。In the electron-emitting device of the present invention, the second electrode is used as a modulation electrode, and a high voltage can be applied to the anode, so that the emitted electrons have sufficient energy to cause the phosphor to emit light. Since it collides with the phosphor, the sufficient brightness of the phosphor can be obtained.
【0163】本発明の電子放出素子は、絶縁層の厚さを
薄くしたり、電子放出膜として仕事関数の小さい材料を
選んだりする等によって、第二の電極と第一の電極との
間に印加する電圧を低減することができ、低電圧で駆動
することができる。In the electron-emitting device of the present invention, the thickness of the insulating layer is reduced, a material having a small work function is selected as the electron-emitting film, and the like. It is possible to reduce the applied voltage and drive at a low voltage.
【0164】また、この様な電子放出素子を電子源や画
像形成装置に適用すると、性能の優れた電子源及び画像
形成装置を実現できる。Further, when such an electron-emitting device is applied to an electron source or an image forming apparatus, an electron source and an image forming apparatus having excellent performance can be realized.
【図1】実施の形態に係る電子放出素子の構成を示す概
略断面図である。FIG. 1 is a schematic cross-sectional view showing the structure of an electron-emitting device according to an embodiment.
【図2】実施の形態に係る電子放出素子の構成を示す概
略平面図である。FIG. 2 is a schematic plan view showing the structure of the electron-emitting device according to the embodiment.
【図3】実施の形態に係る電子放出素子の動作時に形成
される開口内の電界の様子を示す概略断面図である。FIG. 3 is a schematic cross-sectional view showing a state of an electric field in an opening formed when the electron-emitting device according to the embodiment operates.
【図4】実施の形態に係る電子放出素子を動作させる時
の構成例を示す概略断面図である。FIG. 4 is a schematic cross-sectional view showing a configuration example when operating the electron-emitting device according to the embodiment.
【図5】実施の形態に係る電子放出素子の製造方法の一
例を示す図である。FIG. 5 is a diagram showing an example of a method for manufacturing the electron-emitting device according to the embodiment.
【図6】実施の形態に係る単純マトリクス配置の電子源
を示す概略構成図である。FIG. 6 is a schematic configuration diagram showing an electron source having a simple matrix arrangement according to an embodiment.
【図7】実施の形態に係る単純マトリクス配置の電子源
を用いた画像形成装置を示す概略構成図である。FIG. 7 is a schematic configuration diagram showing an image forming apparatus using an electron source having a simple matrix arrangement according to an embodiment.
【図8】実施の形態に係る画像形成装置に用いられる蛍
光膜を示す図である。FIG. 8 is a diagram showing a fluorescent film used in the image forming apparatus according to the embodiment.
【図9】実施例2に係る電子放出素子を示す概略断面図
である。FIG. 9 is a schematic sectional view showing an electron-emitting device according to a second embodiment.
【図10】実施例3に係る電子放出素子を示す概略断面
図である。FIG. 10 is a schematic sectional view showing an electron-emitting device according to a third embodiment.
【図11】実施例3にかかる電子放出素子の製造方法の
一例を示す図である。FIG. 11 is a diagram showing an example of a method for manufacturing the electron-emitting device according to the third embodiment.
【図12】実施例4に係る電子放出素子を示す概略断面
図である。FIG. 12 is a schematic sectional view showing an electron-emitting device according to Example 4.
【図13】実施例4に係る電子放出素子の製造方法の一
例を示す図である。FIG. 13 is a diagram showing an example of a method for manufacturing the electron-emitting device according to the fourth embodiment.
【図14】実施例5に係る電子放出素子を示す概略断面
図である。FIG. 14 is a schematic sectional view showing an electron-emitting device according to Example 5.
【図15】実施例5に係る電子放出素子を示す概略平面
図である。FIG. 15 is a schematic plan view showing an electron-emitting device according to Example 5.
【図16】実施例5に係る電子放出素子の製造方法の一
例を示す図である。FIG. 16 is a diagram showing an example of a method for manufacturing the electron-emitting device according to the fifth embodiment.
【図17】従来技術のFE型電子放出素子の一例を示し
た概略断面図である。FIG. 17 is a schematic cross-sectional view showing an example of a conventional FE type electron-emitting device.
【図18】従来技術のFE型電子放出素子の一例で、カ
ソード電極が掘り込まれている例を示した概略断面図で
ある。FIG. 18 is a schematic cross-sectional view showing an example of a conventional FE type electron-emitting device in which a cathode electrode is dug.
【図19】従来技術のFE型電子放出素子の一例で、開
口内のカソード端から電子放出させるFE型電子放出素
子の例を示した概略断面図である。FIG. 19 is a schematic cross-sectional view showing an example of a conventional FE type electron emitting device, in which an electron is emitted from a cathode end in an opening.
11 基板 12,12a,12b カソード電極 13 絶縁層 14 ゲート電極 15 電子放出膜 16 等電位面 17 マスクパターン 18 マスク 19 アノード 61 基体 62 X方向配線 63 Y方向配線 64 電子放出素子 65 結線 71 リアプレート 72 支持枠 73 ガラス基体 74 蛍光膜 75 メタルバック 76 フェースプレート 77 外囲器 81 黒色導電材 82 蛍光体 11 board 12, 12a, 12b cathode electrode 13 Insulation layer 14 Gate electrode 15 Electron emission film 16 equipotential surface 17 mask patterns 18 mask 19 Anode 61 base 62 X-direction wiring 63 Y direction wiring 64 electron-emitting device 65 connection 71 Rear plate 72 Support frame 73 glass substrate 74 Fluorescent film 75 metal back 76 face plate 77 Package 81 Black conductive material 82 Phosphor
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5C031 DD17 5C036 EE16 EF01 EF06 EF09 EG12 EH02 ─────────────────────────────────────────────────── ─── Continued front page F-term (reference) 5C031 DD17 5C036 EE16 EF01 EF06 EF09 EG12 EH02
Claims (15)
の第二の電極とをこの順に有し、少なくとも前記第二の
電極と前記絶縁層とをそれぞれ貫通する開口が形成さ
れ、前記第一の電極と前記第二の電極との間に電圧を印
加することによって、電子が前記開口を通して放出され
るように構成されている電子放出素子において、 前記開口の底が、複数の高さの面で構成されており、 電子放出する電子放出膜が、前記開口内の前記第一の電
極の少なくとも最上面上に在ることを特徴とする電子放
出素子。1. A substrate having a lower first electrode, an insulating layer, and an upper second electrode in this order, and at least an opening penetrating each of the second electrode and the insulating layer is formed. In an electron-emitting device configured such that electrons are emitted through the opening by applying a voltage between the first electrode and the second electrode, the bottom of the opening is a plurality of An electron-emitting device having a height plane, wherein an electron-emitting film for emitting electrons is present on at least the uppermost surface of the first electrode in the opening.
前記第一の電極と第二の電極間に配置される絶縁層と、 前記第三の開口内に位置し、前記第一の電極上に配置さ
れた電子放出膜と、を有することを特徴とする電子放出
素子。2. A first electrode having a first opening, a second electrode having a second opening penetrating therethrough, and a third opening communicating with the first and second openings,
An insulating layer disposed between the first electrode and the second electrode, and an electron emission film disposed in the third opening and disposed on the first electrode, Electron-emitting device that does.
の面の内、最下面で形成されていることを特徴とする請
求項1記載の電子放出素子。3. The electron-emitting device according to claim 1, wherein the center of the bottom of the opening is formed as the lowermost surface among the surfaces having the plurality of heights.
の最上面で形成されていることを特徴とする請求項1又
は3記載の電子放出素子。4. The electron-emitting device according to claim 1, wherein a peripheral portion of the bottom of the opening is formed on the uppermost surface of the first electrode.
面が、前記第一の電極によって形成されていることを特
徴とする請求項3又は4記載の電子放出素子。5. The electron-emitting device according to claim 3, wherein the lowermost surface of the surfaces of the plurality of heights at the bottom of the opening is formed by the first electrode.
とする請求項1乃至5のいずれか1項記載の電子放出素
子。6. The electron-emitting device according to claim 1, wherein the electron-emitting film contains carbon.
ン、又はダイヤモンドのいずれかを含むことを特徴とす
る請求項6記載の電子放出素子。7. The electron-emitting device according to claim 6, wherein the carbon contains either diamond-like carbon or diamond.
を特徴とする請求項1乃至7のいずれか1項記載の電子
放出素子。8. The electron-emitting device according to claim 1, wherein the first electrode is composed of a plurality of layers.
状、円形の一部、楕円形及び楕円形の一部のいずれか一
種の形状をなすことを特徴とする請求項1乃至8のいず
れか1項記載の電子放出素子。9. The method according to claim 1, wherein the opening has a shape of any one of a circle, a polygon, a slit, a part of a circle, an ellipse, and a part of an ellipse. 2. An electron-emitting device according to item 1.
所定の距離を隔てて設けられ、前記電子放出膜から放出
される電子を引き付ける陽極を有することを特徴とする
請求項1乃至9のいずれか1項記載の電子放出素子。10. The anode according to claim 1, further comprising an anode which is provided at a predetermined distance from the electron emission film and the second electrode and which attracts electrons emitted from the electron emission film. The electron-emitting device according to claim 1.
電子放出素子を複数個備えて1つの画素を形成している
ことを特徴とする電子放出素子。11. An electron-emitting device comprising a plurality of electron-emitting devices according to any one of claims 1 to 10 to form one pixel.
電子放出素子を複数個並列に配置し、結線してなる前記
電子放出素子の列を少なくとも1列以上有してなること
を特徴とする電子源。12. An electron-emitting device according to claim 1, wherein a plurality of electron-emitting devices are arranged in parallel and connected to each other, and at least one line of the electron-emitting devices is provided. And an electron source.
電子放出素子を複数個配列してなる前記電子放出素子の
列を少なくとも1列以上有し、前記電子放出素子を駆動
する低電位用供給用配線と高電位供給用配線がマトリク
ス配置されていることを特徴とする電子源。13. A low potential for driving the electron-emitting devices, which has at least one column of the electron-emitting devices in which a plurality of the electron-emitting devices according to any one of claims 1 to 11 are arranged. An electron source characterized in that the power supply wiring and the high potential supply wiring are arranged in a matrix.
該電子源から放出された電子によって画像を形成する画
像形成部材と、を備え、情報信号により前記電子源の各
電子放出素子の電子量を制御することを特徴とする画像
形成装置。14. An electron source according to claim 12 or 13,
An image forming member that forms an image by electrons emitted from the electron source, and controls the amount of electrons of each electron emitting element of the electron source by an information signal.
を特徴とする請求項14に記載の画像形成装置。15. The image forming apparatus according to claim 14, wherein the image forming member is a phosphor.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001202622A JP2003016918A (en) | 2001-07-03 | 2001-07-03 | Electron emitting element, electron source, and image forming device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001202622A JP2003016918A (en) | 2001-07-03 | 2001-07-03 | Electron emitting element, electron source, and image forming device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2003016918A true JP2003016918A (en) | 2003-01-17 |
Family
ID=19039400
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001202622A Withdrawn JP2003016918A (en) | 2001-07-03 | 2001-07-03 | Electron emitting element, electron source, and image forming device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2003016918A (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005158696A (en) * | 2003-11-27 | 2005-06-16 | Samsung Sdi Co Ltd | Field emission display device |
JP2005340200A (en) * | 2004-05-22 | 2005-12-08 | Samsung Sdi Co Ltd | Field emission display and manufacturing method thereof |
JP2005340220A (en) * | 2004-05-29 | 2005-12-08 | Samsung Sdi Co Ltd | Field emission display and manufacturing method thereof |
US7545090B2 (en) * | 2003-11-25 | 2009-06-09 | Samsung Sdi Co., Ltd. | Design for a field emission display with cathode and focus electrodes on a same level |
-
2001
- 2001-07-03 JP JP2001202622A patent/JP2003016918A/en not_active Withdrawn
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7545090B2 (en) * | 2003-11-25 | 2009-06-09 | Samsung Sdi Co., Ltd. | Design for a field emission display with cathode and focus electrodes on a same level |
JP2005158696A (en) * | 2003-11-27 | 2005-06-16 | Samsung Sdi Co Ltd | Field emission display device |
JP2005340200A (en) * | 2004-05-22 | 2005-12-08 | Samsung Sdi Co Ltd | Field emission display and manufacturing method thereof |
JP2005340220A (en) * | 2004-05-29 | 2005-12-08 | Samsung Sdi Co Ltd | Field emission display and manufacturing method thereof |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6624589B2 (en) | Electron emitting device, electron source, and image forming apparatus | |
US7582001B2 (en) | Method for producing electron-emitting device and electron-emitting apparatus | |
US7682213B2 (en) | Method of manufacturing an electron emitting device by terminating a surface of a carbon film with hydrogen | |
US20050236963A1 (en) | Emitter structure with a protected gate electrode for an electron-emitting device | |
US7074102B2 (en) | Method of manufacturing electron-emitting device, method of manufacturing electron source, and method of manufacturing image display device | |
JP2003100199A (en) | Electron emission element, electron source, and image forming device | |
JP2002150922A (en) | Electron emitting device, cold cathode field electron emitting device and manufacturing method therefor, and cold cathode field electron emitting display device and method of its manufacture | |
US6803708B2 (en) | Barrier metal layer for a carbon nanotube flat panel display | |
US6116975A (en) | Field emission cathode manufacturing method | |
US7545090B2 (en) | Design for a field emission display with cathode and focus electrodes on a same level | |
JP2002093307A (en) | Electron emission device and manufacturing method of the same, electron source and image forming apparatus | |
JP2003016918A (en) | Electron emitting element, electron source, and image forming device | |
JP2002093308A (en) | Electron emission device, electron source, image forming apparatus, and manufacturing method of electron emission element | |
JP2003016917A (en) | Electron emitting element, electron source and image forming device | |
JP2003109489A (en) | Electron emission element, electron source, and image forming device | |
JP2003100200A (en) | Electron emission element, electron source, and image forming device | |
JP2003092056A (en) | Electron emitting element, electron source and image forming device | |
JP3305169B2 (en) | Electron beam generator and image forming apparatus using the same | |
JP2930275B2 (en) | Method of manufacturing surface conduction electron-emitting device | |
KR100448479B1 (en) | Method Of Fabricating Field Emission Device in Thin Film | |
JP2005116231A (en) | Manufacturing method of cold cathode field electron emission display device | |
JP2003086085A (en) | Method of manufacturing cold cathode field electron emission element, and method of manufacturing cold cathode field electron emission display device | |
KR20010055226A (en) | Field Emission Display Device and Method of Fabricating the same | |
JPH07192605A (en) | Electron source and image forming device | |
KR20070056688A (en) | Electron emission device and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20081007 |