JP2001309670A - Driving circuit for inverter - Google Patents

Driving circuit for inverter

Info

Publication number
JP2001309670A
JP2001309670A JP2000125573A JP2000125573A JP2001309670A JP 2001309670 A JP2001309670 A JP 2001309670A JP 2000125573 A JP2000125573 A JP 2000125573A JP 2000125573 A JP2000125573 A JP 2000125573A JP 2001309670 A JP2001309670 A JP 2001309670A
Authority
JP
Japan
Prior art keywords
drive circuit
capacitor
transformer
current
lower arm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000125573A
Other languages
Japanese (ja)
Inventor
Sadao Ishii
佐田夫 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yaskawa Electric Corp
Original Assignee
Yaskawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yaskawa Electric Corp filed Critical Yaskawa Electric Corp
Priority to JP2000125573A priority Critical patent/JP2001309670A/en
Publication of JP2001309670A publication Critical patent/JP2001309670A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To suppress a spike current which generates when a capacitor is charged making a current decreasing element needless. SOLUTION: An anode of a diode 9 is connected to an output terminal 13 which is directly connected to an output winding of a transformer 100, instead to an output terminal 12 for outputting an output voltage Vcc. When an electric charge is made to a capacitor 10 through the transformer 100, a diode 9, a capacitor 10 and a lower arm IGBT 3, the transformer 100 is operated as a constant current supply source. Therefore a peak value of a charging current IH to the capacitor 10 is limited by the primary current value flown in the input winding of the transformer 100 and there is no spike current generated.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、インバータ装置に
関し、特にインバータ出力を発生するスイッチング素子
のゲート駆動回路にチャージポンプ式のゲート駆動回路
を用いたインバータ装置の駆動回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an inverter device, and more particularly to a drive circuit of an inverter device using a charge pump type gate drive circuit as a gate drive circuit of a switching element for generating an inverter output.

【0002】[0002]

【従来の技術】図6は第1の従来のインバータ装置の駆
動回路であって、n相の場合の一例として最も簡単なハ
ーフブリッジの場合を示している。この従来のインバー
タ装置の駆動回路は、直流電源1と、直流電源1の正極
に接続された上アームIGBT(Insulated Gate Bipol
ar Transistor)2と、上アームIGBT2と直列に接
続された下アームIGBT3と、上アーム駆動回路4
と、下アーム駆動回路5と、下アーム駆動回路5に接続
された下アーム駆動回路用電源8と、コンデンサ10
と、下アーム駆動回路用電源8の正極側の出力端子12
にアノードが接続され、カソードがコンデンサ10に接
続されたダイオード9とから構成されている。上アーム
駆動回路4は、上アームオン/オフ信号6に基づいて上
アームIGBT2を駆動している。下アーム駆動回路5
は、下アームオン/オフ信号7に基づいて下アームIG
BT3を駆動している。具体的には、下アームオン/オ
フ信号7がオン指令の場合には、下アーム駆動回路5を
介して下アーム駆動回路用電源8の出力電圧を下アーム
IGBT3のゲートGに印加することにより、下アーム
IGBT3をオンする。一方、下アームオン/オフ信号
7がオフ指令の場合には、下アーム駆動回路5は、下ア
ームIGBT3のゲートGとエミッタEとの間をショー
トして、下アームIGBT3をオフにする。
2. Description of the Related Art FIG. 6 shows a driving circuit of a first conventional inverter device, which shows a simplest half bridge as an example of an n-phase driving circuit. The drive circuit of this conventional inverter device includes a DC power supply 1 and an upper arm IGBT (Insulated Gate Bipol) connected to the positive electrode of the DC power supply 1.
ar Transistor) 2, a lower arm IGBT 3 connected in series with the upper arm IGBT 2, and an upper arm drive circuit 4.
A lower arm drive circuit 5; a lower arm drive circuit power supply 8 connected to the lower arm drive circuit 5;
And an output terminal 12 on the positive electrode side of the power supply 8 for the lower arm drive circuit.
And a diode 9 whose cathode is connected to a capacitor 10. The upper arm drive circuit 4 drives the upper arm IGBT 2 based on the upper arm on / off signal 6. Lower arm drive circuit 5
Is the lower arm IG based on the lower arm on / off signal 7.
BT3 is being driven. Specifically, when the lower arm on / off signal 7 is an ON command, the output voltage of the power supply 8 for the lower arm drive circuit is applied to the gate G of the lower arm IGBT 3 via the lower arm drive circuit 5, The lower arm IGBT3 is turned on. On the other hand, when the lower arm on / off signal 7 is an off command, the lower arm drive circuit 5 short-circuits the gate G and the emitter E of the lower arm IGBT 3 to turn off the lower arm IGBT 3.

【0003】上アームIGBT2のオン/オフも同様に
して行われるが、下アームIGBT3とは異なり、上ア
ーム駆動回路4に供給される電源は下記のようにして準
備される。
The upper arm IGBT 2 is turned on / off in the same manner. However, unlike the lower arm IGBT 3, the power supplied to the upper arm drive circuit 4 is prepared as follows.

【0004】すなわち、下アームIGBT3がオンした
際に図5中の点線により示される経路で、下アーム駆動
用電源8からの出力電圧をダイオード9を介してコンデ
ンサ10に充電し、上アームIGBT2のオンに備え
る。つまり、この時にコンデンサ10に蓄えられた電荷
を上アーム駆動回路4の電源として使用する。
That is, when the lower arm IGBT 3 is turned on, the output voltage from the lower arm driving power supply 8 is charged to the capacitor 10 via the diode 9 along the path shown by the dotted line in FIG. Be prepared for on. That is, the electric charge stored in the capacitor 10 at this time is used as the power supply of the upper arm drive circuit 4.

【0005】上アームIGBT2と下アームIGBT3
は同時にオンしないように相補的にオン/オフ制御され
るので、下アームIGBT3がオンされている時は上ア
ームIGBT2はオフとなっている。よって、この時上
記のようにコンデンサ10を下アーム駆動回路電源8に
よって電圧充電する。なお、この時に、上アームオン/
オフ信号6はオフ指令を出力しており、上アーム駆動回
路4は上アームIGBT2のゲートGとエミッタEとの
間をショートしている。
[0005] Upper arm IGBT2 and lower arm IGBT3
Are complementarily turned on / off so as not to be turned on at the same time, so that when the lower arm IGBT3 is turned on, the upper arm IGBT2 is turned off. Accordingly, at this time, the capacitor 10 is charged by the lower arm drive circuit power supply 8 as described above. At this time, the upper arm on /
The off signal 6 outputs an off command, and the upper arm drive circuit 4 short-circuits the gate G and the emitter E of the upper arm IGBT 2.

【0006】次に、上アームオン/オフ信号6がオン指
令を出力すると、上アーム駆動回路4は、コンデンサ1
0の電圧を上アームIGBT2のゲートGとエミッタE
の間に印加し、上アームIGBT2をオンさせる。
Next, when the upper arm on / off signal 6 outputs an ON command, the upper arm drive circuit 4
0 is applied to the gate G and the emitter E of the upper arm IGBT2.
To turn on the upper arm IGBT2.

【0007】以上のように下アームIGBT3がオンし
ていることにより、下アーム駆動用電源8の出力電圧を
ダイオード9を介してコンデンサ10に汲み上げ、これ
を上アームIGBT2の駆動回路用電源としている。こ
の方法はチャージポンプ方式と呼ばれている。
As described above, since the lower arm IGBT 3 is turned on, the output voltage of the lower arm drive power supply 8 is pumped to the capacitor 10 via the diode 9 and is used as the power supply for the drive circuit of the upper arm IGBT 2. . This method is called a charge pump method.

【0008】また、下アーム駆動用電源8は、図6に示
されるように、変圧器100と、ダイオード104と、
コンデンサ105と、パワーMOSFET101と、電
流検出抵抗103と、制御IC102とから構成されて
いる。
As shown in FIG. 6, a lower arm driving power supply 8 includes a transformer 100, a diode 104,
It is composed of a capacitor 105, a power MOSFET 101, a current detection resistor 103, and a control IC 102.

【0009】変圧器100は、入力巻線と出力巻線とか
ら構成され、入力巻線がパワーMOSFET101およ
び電流検出抵抗103を介して直流電源1に接続されて
いる。ダイオード104は、アノードが変圧器100の
出力巻線の一端に接続されている。コンデンサ105
は、ダイオード104のカソードと変圧器100の出力
巻線の負との間に接続されている。制御IC102は、
コンデンサ105と、電流検出抵抗103に接続され、
パワーMOSFET101のスイッチングの制御を行っ
ている。
The transformer 100 includes an input winding and an output winding, and the input winding is connected to the DC power supply 1 via a power MOSFET 101 and a current detection resistor 103. The diode 104 has an anode connected to one end of the output winding of the transformer 100. Capacitor 105
Is connected between the cathode of the diode 104 and the negative of the output winding of the transformer 100. The control IC 102
Connected to the capacitor 105 and the current detection resistor 103,
The switching of the power MOSFET 101 is controlled.

【0010】なお、図1、図2、図5、図7中では、下
アーム駆動回路電源8の構成を簡略化し、変圧器100
の出力巻線、ダイオード104、コンデンサ105のみ
を示す。
In FIGS. 1, 2, 5 and 7, the configuration of the lower arm drive circuit power supply 8 is simplified and the transformer 100
, Only the diode 104 and the capacitor 105 are shown.

【0011】下アーム駆動回路用電源8では、直流電源
1をパワーMOSFET101で高周波数PWMスイッ
チングし、変圧器100でDC/DC変換することによ
り、出力に直流電圧Vccが発生する。ここで、ダイオー
ド104は整流用のダイオードであり、コンデンサ10
5は平滑用のコンデンサであり、コンデンサ105の両
端の電圧が出力端子12から出力される出力電圧Vccと
なる。また、制御IC102は、出力電圧Vccの電圧を
監視し、直流電源1の電圧変動や、出力電流によらずに
出力電圧Vccが所定の一定電圧となるようにパワーMO
SFET101のスイッチングを制御する。また、制御
IC102は、検出抵抗103の両端の電圧を測定する
ことによりパワーMOSFET101に流れる電流を検
出し、電源投入時に流れる過電流からパワーMOSFE
T101が破損するのを防いだり、負荷電流を間接的に
検出して負荷電流の増大により電源回路が破損したり、
寿命が短くなったりすることを防いでいる。
In the power supply 8 for the lower arm drive circuit, the DC power supply 1 is subjected to high frequency PWM switching by the power MOSFET 101 and DC / DC converted by the transformer 100 to generate a DC voltage Vcc at the output. Here, the diode 104 is a rectifying diode, and the capacitor 10
Reference numeral 5 denotes a smoothing capacitor, and the voltage across the capacitor 105 becomes the output voltage Vcc output from the output terminal 12. Further, the control IC 102 monitors the voltage of the output voltage Vcc, and controls the power MO so that the output voltage Vcc becomes a predetermined constant voltage regardless of the voltage fluctuation of the DC power supply 1 or the output current.
The switching of the SFET 101 is controlled. Further, the control IC 102 detects a current flowing through the power MOSFET 101 by measuring a voltage across the detection resistor 103, and detects a power MOSFE from an overcurrent flowing when the power is turned on.
T101 is prevented from being damaged, the power supply circuit is damaged due to an increase in the load current by indirectly detecting the load current,
The life is prevented from being shortened.

【0012】この従来のインバータ装置の駆動回路は、
図示しない制御装置からの上アームオン/オフ信号6お
よび下アームオン/オフ信号7に基づいて、直流電源1
を上アームIGBT2と下アームIGBT3に交互にオ
ン/オフさせて、出力に直流電源1の正側電位、負側電
位を得るように構成されたものであり、単相として交流
出力を得たり、三相として三相交流出力を得たりして、
モータ等の回転を制御するモータ装置に用いられてい
る。
The drive circuit of this conventional inverter device is as follows:
A DC power supply 1 is provided based on an upper arm on / off signal 6 and a lower arm on / off signal 7 from a controller (not shown).
Are alternately turned on / off by the upper arm IGBT2 and the lower arm IGBT3 to obtain a positive potential and a negative potential of the DC power supply 1 as an output. Or get a three-phase AC output as a three-phase,
It is used in motor devices that control the rotation of motors and the like.

【0013】しかし、上記で説明した第1の従来のイン
バータ装置の駆動回路では、コンデンサ10へ電荷が充
電される際の充電電流が制限されずスパイク電流が発生
し、ダイオード9が破壊されるという問題があった。
However, in the drive circuit of the first conventional inverter device described above, the charging current when charging the capacitor 10 is not limited, and a spike current is generated, and the diode 9 is destroyed. There was a problem.

【0014】このような問題を解決するためのインバー
タ装置の駆動回路が特開平4−138068号公報に記
載されている。この特開平4−138068号公報に記
載されている第2の従来のインバータ装置の駆動回路を
図8に示す。この第2の従来のインバータ装置の駆動回
路の構成はほぼ第1の従来のインバータ装置の駆動回路
と同様であるが、下アーム駆動回路用電源8の正極側出
力に直列に、抵抗からなる減流素子11が付加されてい
る。減流素子11は、特に抵抗である必要はなく、リア
クトル、半導体等の減流作用を示す他の素子でも同様の
効果を得ることができる。
A drive circuit of an inverter device for solving such a problem is described in Japanese Patent Application Laid-Open No. 4-138068. FIG. 8 shows a drive circuit of a second conventional inverter device described in Japanese Patent Application Laid-Open No. 4-138068. The configuration of the drive circuit of the second conventional inverter device is substantially the same as the drive circuit of the first conventional inverter device, except that the resistor is connected in series with the positive output of the power supply 8 for the lower arm drive circuit. A flow element 11 is added. The current-reducing element 11 does not need to be a resistor in particular, and the same effect can be obtained with other elements having a current-reducing action, such as a reactor and a semiconductor.

【0015】この第2の従来のインバータ装置の駆動回
路では、コンデンサ10へ電荷が充電される際のスパイ
ク電流を抑制することはできるが、抵抗等の減流素子1
1が必要となるため、部品点数の増加や信頼性が悪化す
る等の問題があった。
In the drive circuit of the second conventional inverter device, the spike current when the electric charge is charged in the capacitor 10 can be suppressed.
1 is required, so that there are problems such as an increase in the number of parts and deterioration in reliability.

【0016】[0016]

【発明が解決しようとする課題】上述した従来のインバ
ータ装置の駆動回路では、コンデンサへ電荷が充電され
る際に発生するスパイク電流を抑制するための減流素子
が必要となり、部品点数の増加、信頼性の悪化等の問題
点があった。
In the drive circuit of the above-mentioned conventional inverter device, a current reducing element for suppressing a spike current generated when a capacitor is charged with electric charge is required, and the number of components increases. There were problems such as deterioration of reliability.

【0017】本発明の目的は、減流素子を必要とせずに
コンデンサへ電荷が充電される際に発生するスパイク電
流を抑制することができるインバータ装置の駆動回路を
提供することである。
An object of the present invention is to provide a drive circuit of an inverter device which can suppress a spike current generated when a capacitor is charged with a charge without requiring a current reducing element.

【0018】[0018]

【課題を解決するための手段】上記目的を達成するため
に、本発明のインバータ装置の駆動回路は、直列に接続
され相補的にオン/オフ駆動される第1および第2のス
イッチング素子と、前記第1のスイッチング素子の前記
第2のスイッチング素子に接続されていない側の一端
と、前記第2のスイッチング素子の前記第1のスイッチ
ング素子に接続されていな側の一端に正極および負極が
それぞれ接続された直流電源と、前記第1および第2の
スイッチング素子をそれぞれオン/オフ駆動する第1お
よび第2の駆動回路と、入力巻線と出力巻線とから構成
され前記入力巻線の一端が前記直流電源に接続された変
圧器と、前記変圧器の入力巻線の他端とグランドとの間
に設けられた第3のスイッチング素子と、前記出力巻線
の一端にアノードが接続された第1の整流素子と、前記
第1の整流素子のカソードと前記出力巻線の他端との間
に接続され前記第1の駆動回路に駆動電源を供給する第
1のコンデンサとから構成されている駆動回路用電源
と、一端が前記第2の駆動回路に接続され、他端が前記
第1のスイッチング素子と第2のスイッチング素子との
接続点に接続され前記第2の駆動回路に駆動電源を供給
する第2のコンデンサとを備えたインバータ装置の駆動
回路において、前記変圧器の出力巻線の一端にアノード
が接続され、前記第2のコンデンサにカソードが接続さ
れた第2の整流素子を備えていることを特徴とする。
In order to achieve the above object, a drive circuit for an inverter device according to the present invention comprises first and second switching elements connected in series and driven ON / OFF complementarily, A positive electrode and a negative electrode are provided at one end of the first switching element not connected to the second switching element and at one end of the second switching element not connected to the first switching element, respectively. One end of the input winding, comprising a connected DC power supply, first and second drive circuits for respectively turning on / off the first and second switching elements, and an input winding and an output winding. A transformer connected to the DC power supply, a third switching element provided between the other end of the input winding of the transformer and ground, and an anode at one end of the output winding. A connected first rectifier element and a first capacitor connected between the cathode of the first rectifier element and the other end of the output winding and supplying drive power to the first drive circuit. A driving circuit power source configured, one end of which is connected to the second driving circuit, and the other end of which is connected to a connection point between the first switching element and the second switching element. And a second capacitor for supplying drive power to the inverter device, wherein an anode is connected to one end of an output winding of the transformer, and a second capacitor is connected to a cathode. A rectifying element is provided.

【0019】本発明によれば、第2のスイッチング素子
がオンして第2のコンデンサに電荷が供給される際、変
圧器、第2のダイオード、第2のコンデンサ、第2のス
イッチング素子を経由して、第2のコンデンサへのチャ
ージが行われる。そして、このとき変圧器は定電流源と
して作用するため、第2のコンデンサへの充電電流のピ
ーク値は変圧器の入力巻線に流れる1次側電流の大きさ
により制限されスパイク電流が発生しない。
According to the present invention, when the second switching element is turned on and electric charge is supplied to the second capacitor, the electric charge passes through the transformer, the second diode, the second capacitor, and the second switching element. Then, the second capacitor is charged. At this time, since the transformer acts as a constant current source, the peak value of the charging current to the second capacitor is limited by the magnitude of the primary current flowing through the input winding of the transformer, and no spike current is generated. .

【0020】[0020]

【発明の実施の形態】次に、本発明の実施の形態につい
て図面を参照して詳細に説明する。
Next, embodiments of the present invention will be described in detail with reference to the drawings.

【0021】図1は本発明の一実施形態のインバータ装
置の駆動回路の構成を示すブロック図である。図1にお
いて、図5中の構成要素と同一の構成要素には同一の符
号を付し、説明を省略するものとする。
FIG. 1 is a block diagram showing a configuration of a drive circuit of an inverter device according to an embodiment of the present invention. In FIG. 1, the same components as those in FIG. 5 are denoted by the same reference numerals, and description thereof will be omitted.

【0022】本実施形態のインバータ装置の駆動回路
は、ダイオード9のアノードが、出力電圧Vccを出力す
るための出力端子12ではなく、変圧器100の出力巻
線の一端に接続されている出力端子13に直接接続され
たものである。
In the drive circuit of the inverter device of the present embodiment, the anode of the diode 9 is connected not to the output terminal 12 for outputting the output voltage Vcc but to one end of the output winding of the transformer 100. 13 is directly connected.

【0023】本実施形態のインバータ装置の駆動回路に
おいて、下アームIGBT3がオンした場合のコンデン
サ10の充電経路を図2の波線に示す。図2に示される
ように、本実施形態では、変圧器100、ダイオード
9、コンデンサ10、下アームIGBT3と経由して、
コンデンサ10へのチャージが行われる。このとき変圧
器100は定電流源として作用する。このため、コンデ
ンサ10への充電電流IHのピーク値は変圧器100の
入力巻線に流れる1次側電流の大きさにより制限され
る。また、この充電電流IHは下アーム駆動回路5に電
圧を供給するためのダイオード104、コンデンサ10
5を介さずに変圧器100の出力巻線から直接供給され
るため、下アーム駆動回路電源8の出力電圧Vccは変動
しない。
In the drive circuit of the inverter device according to the present embodiment, the charging path of the capacitor 10 when the lower arm IGBT 3 is turned on is shown by a broken line in FIG. As shown in FIG. 2, in the present embodiment, via the transformer 100, the diode 9, the capacitor 10, and the lower arm IGBT 3,
The capacitor 10 is charged. At this time, the transformer 100 acts as a constant current source. For this reason, the peak value of the charging current IH to the capacitor 10 is limited by the magnitude of the primary current flowing through the input winding of the transformer 100. The charging current IH is supplied to the diode 104 and the capacitor 10 for supplying a voltage to the lower arm driving circuit 5.
5, the output voltage Vcc of the lower arm drive circuit power supply 8 does not change.

【0024】図3は、本実施形態のインバータ装置の駆
動回路における、パワーMOSFET101の駆動信号
Vin、変圧器100への入力電流Iin、ダイオード10
4の出力電流Icc、下アーム駆動回路電源8の出力電圧
Vcc、下アームIGBT3のゲートGとエミッタEに印
加される電圧VGEL、ダイオード9から出力される充
電電流IH、コンデンサ10の両端電圧VHの電圧・電
流波形を示す図である。また、図4は、図5に示した従
来の第1のインバータ装置の駆動回路における、図3に
示した信号と同じ信号のお電圧・電流波形を示す図であ
る。
FIG. 3 shows a drive signal Vin of the power MOSFET 101, an input current Iin to the transformer 100, and a diode 10 in the drive circuit of the inverter device according to the present embodiment.
4, the output voltage Vcc of the lower arm drive circuit power supply 8, the voltage VGEL applied to the gate G and the emitter E of the lower arm IGBT 3, the charging current IH output from the diode 9, and the voltage VH across the capacitor 10. It is a figure showing a voltage and current waveform. FIG. 4 is a diagram showing voltage / current waveforms of the same signals as those shown in FIG. 3 in the drive circuit of the conventional first inverter device shown in FIG.

【0025】図3、図4を比較すると、図3ではダイオ
ード9を流れる充電電流IHにはスパイク電流が発生し
ていないのに対し、図4では充電電流IHにスパイク電
流が発生していることがわかる。
3 and 4, a spike current is not generated in the charging current IH flowing through the diode 9 in FIG. 3, whereas a spike current is generated in the charging current IH in FIG. I understand.

【0026】以上説明したように、本実施形態のインバ
ータ装置の駆動回路によれば、減流素子を必要とせずに
コンデンサ10への電荷が充電されるときにスパイク電
流を発生することを防ぐことができる。つまり、本実施
形態によれば、部品点数を増加さえることがないため、
安価かつ小型で、安定した動作を行う信頼性の高いイン
バータ装置の駆動回路を実現することができる。
As described above, according to the drive circuit of the inverter device of the present embodiment, it is possible to prevent the generation of a spike current when the charge to the capacitor 10 is charged without the necessity of the current reducing element. Can be. That is, according to the present embodiment, since the number of parts is not increased,
An inexpensive, compact, and highly reliable drive circuit for an inverter device that performs stable operation can be realized.

【0027】[0027]

【発明の効果】以上説明したように、本発明は、減流素
子を必要とせずにコンデンサへ電荷が充電される際に発
生するスパイク電流を抑制することができるという効果
を有する。
As described above, the present invention has an effect that a spike current generated when a capacitor is charged with electric charge can be suppressed without requiring a current reducing element.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施形態のインバータ装置の駆動回
路の構成を示す回路図である。
FIG. 1 is a circuit diagram showing a configuration of a drive circuit of an inverter device according to an embodiment of the present invention.

【図2】図1のインバータ装置の駆動回路の動作を示す
図である。
FIG. 2 is a diagram illustrating an operation of a drive circuit of the inverter device of FIG. 1;

【図3】本実施形態のインバータ装置の駆動回路におけ
る電圧・電流波形を示す図である。
FIG. 3 is a diagram showing voltage / current waveforms in a drive circuit of the inverter device according to the embodiment.

【図4】図5に示した従来の第1のインバータ装置の駆
動回路における電圧・電流波形を示す図である。
FIG. 4 is a diagram showing voltage / current waveforms in the drive circuit of the conventional first inverter device shown in FIG.

【図5】従来の第1のインバータ装置の駆動回路の構成
を示す回路図である。
FIG. 5 is a circuit diagram showing a configuration of a drive circuit of a conventional first inverter device.

【図6】図5中の下アーム駆動回路用電源8の構成を示
す回路図である。
FIG. 6 is a circuit diagram showing a configuration of a lower arm drive circuit power supply 8 in FIG. 5;

【図7】従来の第2のインバータ装置の駆動回路の構成
を示す回路図である。
FIG. 7 is a circuit diagram showing a configuration of a drive circuit of a second conventional inverter device.

【符号の説明】[Explanation of symbols]

1 直流電源 2 上アームIGBT 3 下アームIGBT 4 上アーム駆動回路 5 上アーム駆動回路 6 上アームオン/オフ信号 7 下アームオン/オフ信号 8 下アーム駆動回路用電源 9 ダイオード 10 コンデンサ 11 抵抗 12、13 出力端子 100 変圧器 101 パワーMOSFET 102 制御IC 103 検出抵抗 104 ダイオード 105 コンデンサ Reference Signs List 1 DC power supply 2 Upper arm IGBT 3 Lower arm IGBT 4 Upper arm drive circuit 5 Upper arm drive circuit 6 Upper arm on / off signal 7 Lower arm on / off signal 8 Power supply for lower arm drive circuit 9 Diode 10 Capacitor 11 Resistance 12, 13 Output Terminal 100 Transformer 101 Power MOSFET 102 Control IC 103 Detection resistor 104 Diode 105 Capacitor

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 直列に接続され相補的にオン/オフ駆動
される第1および第2のスイッチング素子と、 前記第1のスイッチング素子の前記第2のスイッチング
素子に接続されていない側の一端と、前記第2のスイッ
チング素子の前記第1のスイッチング素子に接続されて
いな側の一端に正極および負極がそれぞれ接続された直
流電源と、 前記第1および第2のスイッチング素子をそれぞれオン
/オフ駆動する第1および第2の駆動回路と、 入力巻線と出力巻線とから構成され前記入力巻線の一端
が前記直流電源に接続された変圧器と、前記変圧器の入
力巻線の他端とグランドとの間に設けられた第3のスイ
ッチング素子と、前記出力巻線の一端にアノードが接続
された第1の整流素子と、前記第1の整流素子のカソー
ドと前記出力巻線の他端との間に接続され前記第1の駆
動回路に駆動電源を供給する第1のコンデンサとから構
成されている駆動回路用電源と、 一端が前記第2の駆動回路に接続され、他端が前記第1
のスイッチング素子と第2のスイッチング素子との接続
点に接続され前記第2の駆動回路に駆動電源を供給する
第2のコンデンサとを備えたインバータ装置の駆動回路
において、 前記変圧器の出力巻線の一端にアノードが接続され、前
記第2のコンデンサにカソードが接続された第2の整流
素子を備えていることを特徴とするインバータ装置の駆
動回路。
1. A first and a second switching element which are connected in series and driven ON / OFF complementarily, and one end of the first switching element which is not connected to the second switching element. A DC power supply in which a positive electrode and a negative electrode are respectively connected to one end of the second switching element that is not connected to the first switching element; and ON / OFF driving of the first and second switching elements, respectively. A first and second drive circuit, an input winding and an output winding, a transformer having one end of the input winding connected to the DC power supply, and the other end of the input winding of the transformer. A third switching element provided between the output winding and a ground, a first rectifying element having an anode connected to one end of the output winding, a cathode of the first rectifying element and the output winding. end And a first capacitor connected between the first drive circuit and a first capacitor for supplying drive power to the first drive circuit. One end is connected to the second drive circuit, and the other end is connected to the second drive circuit. First
And a second capacitor connected to a connection point between the switching element and the second switching element and supplying a driving power to the second driving circuit, wherein the output winding of the transformer is provided. And a second rectifier element having an anode connected to one end of the first rectifier and a cathode connected to the second capacitor.
【請求項2】 前記第1および第2のスイッチング素子
がIGBTである請求項1記載のインバータ装置の駆動
回路。
2. The drive circuit according to claim 1, wherein said first and second switching elements are IGBTs.
JP2000125573A 2000-04-26 2000-04-26 Driving circuit for inverter Pending JP2001309670A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000125573A JP2001309670A (en) 2000-04-26 2000-04-26 Driving circuit for inverter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000125573A JP2001309670A (en) 2000-04-26 2000-04-26 Driving circuit for inverter

Publications (1)

Publication Number Publication Date
JP2001309670A true JP2001309670A (en) 2001-11-02

Family

ID=18635504

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000125573A Pending JP2001309670A (en) 2000-04-26 2000-04-26 Driving circuit for inverter

Country Status (1)

Country Link
JP (1) JP2001309670A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009219269A (en) * 2008-03-11 2009-09-24 Daikin Ind Ltd Power conversion apparatus
JP2010035387A (en) * 2008-07-31 2010-02-12 Daikin Ind Ltd Gate drive device for voltage-type drive element
WO2010073886A1 (en) * 2008-12-23 2010-07-01 ダイキン工業株式会社 Current source power conversion circuit
EP2528210A4 (en) * 2010-01-18 2017-06-28 Daikin Industries, Ltd. Power converter
EP2528212A4 (en) * 2010-01-19 2017-06-28 Daikin Industries, Ltd. Power conversion device
EP2528211A4 (en) * 2010-01-19 2017-06-28 Daikin Industries, Ltd. Power conversion device
CN110048699A (en) * 2019-05-21 2019-07-23 哈尔滨工业大学 A kind of gate driving circuit inhibiting the bridge arm crosstalk of GaN half-bridge module

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03280619A (en) * 1990-03-29 1991-12-11 Mitsubishi Electric Corp Power element driving circuit
JPH1118444A (en) * 1997-06-20 1999-01-22 Toyota Autom Loom Works Ltd Inverter main element driving power circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03280619A (en) * 1990-03-29 1991-12-11 Mitsubishi Electric Corp Power element driving circuit
JPH1118444A (en) * 1997-06-20 1999-01-22 Toyota Autom Loom Works Ltd Inverter main element driving power circuit

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009219269A (en) * 2008-03-11 2009-09-24 Daikin Ind Ltd Power conversion apparatus
JP2010035387A (en) * 2008-07-31 2010-02-12 Daikin Ind Ltd Gate drive device for voltage-type drive element
WO2010073886A1 (en) * 2008-12-23 2010-07-01 ダイキン工業株式会社 Current source power conversion circuit
JP2010154581A (en) * 2008-12-23 2010-07-08 Daikin Ind Ltd Current source power conversion circuit
JP4506891B2 (en) * 2008-12-23 2010-07-21 ダイキン工業株式会社 Current source power conversion circuit
CN102246406A (en) * 2008-12-23 2011-11-16 大金工业株式会社 Current source power conversion circuit
US8670259B2 (en) 2008-12-23 2014-03-11 Daikin Industries, Ltd. Current source power conversion circuit
EP2528210A4 (en) * 2010-01-18 2017-06-28 Daikin Industries, Ltd. Power converter
EP2528212A4 (en) * 2010-01-19 2017-06-28 Daikin Industries, Ltd. Power conversion device
EP2528211A4 (en) * 2010-01-19 2017-06-28 Daikin Industries, Ltd. Power conversion device
CN110048699A (en) * 2019-05-21 2019-07-23 哈尔滨工业大学 A kind of gate driving circuit inhibiting the bridge arm crosstalk of GaN half-bridge module
CN110048699B (en) * 2019-05-21 2023-04-11 哈尔滨工业大学 Gate drive circuit for restraining bridge arm crosstalk of GaN half-bridge module

Similar Documents

Publication Publication Date Title
JP2634306B2 (en) Inverter drive circuit
KR100936427B1 (en) Power converter
WO2012153836A1 (en) Switching circuit and semiconductor module
JP2002016486A (en) Semiconductor device
JP2905459B2 (en) Buck regulator circuit
JP5382535B2 (en) Power supply device for gate drive circuit
US7075271B2 (en) Power controlling apparatus with power converting circuit
JP2001309670A (en) Driving circuit for inverter
CN111971884A (en) Gate driving circuit and gate driving method
CN113711481B (en) Driving circuit
JP2001045740A (en) Drive circuit of power semiconductor element
JP2001231258A (en) Direct-current to direct-current converter
JPWO2018203422A1 (en) Semiconductor device driving apparatus and power conversion apparatus
JPH0541397U (en) Voltage type semiconductor device driver
US6657872B2 (en) Voltage converter
JP4443859B2 (en) Charge pump drive circuit
JPH10243664A (en) Method of discriminating direction of output current, and inverter using the method
JPH05308778A (en) Inverter for driving electric car
JPH10209832A (en) Semiconductor switch circuit
TWI452826B (en) A driving circuit without dead time for dc motor
JP3558324B2 (en) Gate drive device of voltage drive type device
JP3694292B2 (en) Synchronous rectification type DC-DC converter
WO2023157185A1 (en) Gate drive circuit and power conversion device
JP2882472B2 (en) Power supply circuit using power insulated gate type FET
JP2018121475A (en) Power conversion device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070330

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20080909

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100209

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100616