JP2001102524A - Integrated semiconductor device - Google Patents

Integrated semiconductor device

Info

Publication number
JP2001102524A
JP2001102524A JP28016299A JP28016299A JP2001102524A JP 2001102524 A JP2001102524 A JP 2001102524A JP 28016299 A JP28016299 A JP 28016299A JP 28016299 A JP28016299 A JP 28016299A JP 2001102524 A JP2001102524 A JP 2001102524A
Authority
JP
Japan
Prior art keywords
inductor element
semiconductor device
integrated semiconductor
pattern
depletion layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP28016299A
Other languages
Japanese (ja)
Inventor
Kazuhiro Seto
一弘 瀬戸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokin Corp
Original Assignee
Tokin Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokin Corp filed Critical Tokin Corp
Priority to JP28016299A priority Critical patent/JP2001102524A/en
Publication of JP2001102524A publication Critical patent/JP2001102524A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an integrated semiconductor device, where with a ring current generated inside a substrate suppressed, a frequency characteristics is improved with a high inductance value and Q-value. SOLUTION: An MOS transistor 2, diode element 3, and inductor element 4 are formed on a P-type silicon substrate 1, by patterning in spiral a low- resistance silicon wiring pattern 5 where phosphorus is heavily doped via an electrical insulating layer 6 of a silicon oxide film before both end parts of the pattern 5 are led out with a metal film wiring pattern 8 via an electrical insulating layer 7. An N-type impurity diffused layer 9 connected to a conductor film pattern 11 comprising a contact hole 10 is formed, with a structure where a voltage can be applied from the surface of the silicon substrate 1 directly under the inductor element 4 to the inside to form a depletion layer 12. Thus, occurrence of ring current, where the magnetic flux generated by the inductor element 4 passes the depletion layer 12 to cancel the magnetic flux, is suppressed.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、主として電子通信
分野の各種機器に搭載されると共に、インダクタ素子を
備えた集積半導体装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an integrated semiconductor device mounted on various devices mainly in the field of electronic communication and provided with an inductor element.

【0002】[0002]

【従来の技術】従来、この種の集積半導体装置では、拡
散層による配線、高濃度に不純物がドーピングされたシ
リコン配線、金属膜で形成された配線等を半導体基板上
に直に形成するか、或いは酸化シリコン膜等の絶縁層を
介して形成することによりスパイラル状等のインダクタ
素子(所謂コイル)を配設した構造を有している。
2. Description of the Related Art Conventionally, in this type of integrated semiconductor device, a wiring formed by a diffusion layer, a silicon wiring doped with a high concentration of impurities, a wiring formed by a metal film, and the like are formed directly on a semiconductor substrate. Alternatively, it has a structure in which an inductor element (a so-called coil) having a spiral shape or the like is provided by being formed through an insulating layer such as a silicon oxide film.

【0003】[0003]

【発明が解決しようとする課題】上述した集積半導体装
置の場合、一般的に使用される半導体基板の抵抗率が数
10Ωcm程度か、或いはそれ以下と低いため、インダ
クタ素子により生成される磁束を打ち消す環状電流が基
板内部に発生してインダクタンス値を低減させてしまっ
たり、周波数特性においても高い周波数で発生する電流
の渦電流損失によりインダクタンス値が低減してコイル
の能力を示す定数であるQ値が低くなってしまうという
問題がある。
In the case of the above-described integrated semiconductor device, since the resistivity of a generally used semiconductor substrate is as low as about several tens of Ωcm or less, the magnetic flux generated by the inductor element is canceled. An annular current is generated inside the substrate to reduce the inductance value, and in the frequency characteristics, the Q value, which is a constant indicating the capability of the coil, is reduced due to the eddy current loss of the current generated at a high frequency. There is a problem that it becomes low.

【0004】本発明は、このような問題点を解決すべく
なされたもので、その技術的課題は、基板内部に発生す
る環状電流を抑制できると共に、周波数特性が向上され
て高いインダクタンス値並びにQ値を有するインダクタ
素子を備えた集積半導体装置を提供することにある。
SUMMARY OF THE INVENTION The present invention has been made to solve such a problem, and its technical problems are to suppress the annular current generated inside the substrate, to improve the frequency characteristics and to increase the inductance value and the Q value. An object of the present invention is to provide an integrated semiconductor device provided with an inductor element having a value.

【0005】又、本発明の別の技術的課題は、所望のイ
ンダクタンス値が得られる集積半導体装置を提供するこ
とにある。
Another technical object of the present invention is to provide an integrated semiconductor device which can obtain a desired inductance value.

【0006】[0006]

【課題を解決するための手段】本発明によれば、同一半
導体基板上に複数の電気回路素子が集積形成されると共
に、インダクタンスを得るためのインダクタ素子を少な
くとも一つ有する集積半導体装置において、半導体基板
におけるインダクタ素子の直下の局部は、電圧を印加し
て空乏層を形成可能な構造である集積半導体装置が得ら
れる。
According to the present invention, there is provided an integrated semiconductor device in which a plurality of electric circuit elements are integrally formed on the same semiconductor substrate and which has at least one inductor element for obtaining an inductance. An integrated semiconductor device having a structure in which a depletion layer can be formed by applying a voltage to a local portion directly below the inductor element on the substrate is obtained.

【0007】又、本発明によれば、上記集積半導体装置
において、インダクタ素子は、印加電圧を調整して空乏
層の大きさを変えることで所望のインダクタンス値が得
られる可変インダクタ素子として配設された集積半導体
装置が得られる。
According to the present invention, in the integrated semiconductor device, the inductor element is provided as a variable inductor element capable of obtaining a desired inductance value by adjusting the applied voltage to change the size of the depletion layer. Integrated semiconductor device is obtained.

【0008】[0008]

【発明の実施の形態】以下に実施例を挙げ、本発明の集
積半導体装置について、図面を参照して詳細に説明す
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An integrated semiconductor device according to the present invention will be described below in detail with reference to the drawings.

【0009】図1は、本発明の一実施例に係る集積半導
体装置の基本構成を示した要部の側面断面図である。
又、図2は同じ集積半導体装置を上面部分を局部的に取
り除いた状態で示した平面図である。
FIG. 1 is a side sectional view of a main part showing a basic structure of an integrated semiconductor device according to one embodiment of the present invention.
FIG. 2 is a plan view showing the same integrated semiconductor device in a state where an upper surface portion is partially removed.

【0010】この集積半導体装置は、図1及び図2を参
照すれば、一導電型のシリコン基板1上に複数のMOS
トランジスタ2とダイオード素子3と共に、インダクタ
ンスを得るためのインダクタ素子4とを酸化シリコン膜
による電気絶縁層6を介して高濃度に燐がドーピングさ
れた低抵抗シリコン配線パターン5をスパイラル状にパ
ターン化した上で電気絶縁層7を介して低抵抗シリコン
配線パターン5の両端部を金属膜配線パターン8で配線
引き出しすることで形成しており、且つインダクタ素子
4の直下のシリコン基板1の表面から内部に、電圧を印
加して空乏層12を形成可能な構造としてコンタクトホ
ール10を有する導体膜パターン11と接続された逆導
電型の不純物拡散層9が形成されている。
Referring to FIGS. 1 and 2, this integrated semiconductor device comprises a plurality of MOS transistors on a silicon substrate 1 of one conductivity type.
The transistor 2 and the diode element 3, as well as the inductor element 4 for obtaining an inductance, are formed by spirally patterning a low-resistance silicon wiring pattern 5 doped with phosphorus at a high concentration via an electrical insulating layer 6 made of a silicon oxide film. It is formed by drawing out both ends of the low-resistance silicon wiring pattern 5 with the metal film wiring pattern 8 via the electrical insulating layer 7 and from the surface of the silicon substrate 1 directly below the inductor element 4 to the inside. A reverse conductivity type impurity diffusion layer 9 connected to a conductor film pattern 11 having a contact hole 10 is formed as a structure capable of forming a depletion layer 12 by applying a voltage.

【0011】ここでは、シリコン基板1にP型のものを
用い、低抵抗シリコン配線パターン5及び導体膜パター
ン11には同材質のシリコン等の高濃度N型のパターン
として不純物(As)をイオン注入法でドーピングして
形成したものを用いており、これにより環状電流ループ
が形成され難い高濃度N型不純物拡散層9を形成してい
る。因みに、低抵抗シリコン配線パターン5は、MOS
トランジスタ2においてゲート電極材質となり、導体膜
パターン11はコンタクトホール10から不純物拡散層
9と電気的に接続されている。尚、図1及び図2では、
MOSトランジスタ2やダイオード素子3の配線引き出
し、並びに上部配線層,絶縁層,保護層,パッケージン
グ等の要部に直接関与しない部分については省略してあ
る。
Here, a P-type silicon substrate 1 is used, and impurities (As) are ion-implanted into the low-resistance silicon wiring pattern 5 and the conductive film pattern 11 as a high-concentration N-type pattern of silicon or the like of the same material. A high-concentration N-type impurity diffusion layer 9 in which an annular current loop is unlikely to be formed is formed. Incidentally, the low-resistance silicon wiring pattern 5 is a MOS
The conductive film pattern 11 is electrically connected to the impurity diffusion layer 9 from the contact hole 10 by using the gate electrode material in the transistor 2. In FIGS. 1 and 2,
Portions not directly related to the main parts such as the wiring of the MOS transistor 2 and the diode element 3 and the upper wiring layer, the insulating layer, the protective layer, and the packaging are omitted.

【0012】このような構造の集積半導体装置では、イ
ンダクタ素子4により生成される磁束が高抵抗率である
空乏層12を通過して磁束を打ち消す環状電流(渦電
流)の発生が抑制されるため、インダクタ素子4がより
高いインダクタンス値で且つ周波数特性を向上させ得る
高Q値の性能を有するものとなる。即ち、ここでのイン
ダクタ素子4の場合、空乏層12内部では不純物がドー
ピングされた半導体の導電性を担うキャリアが無く、真
性の半導体の非常に高い抵抗率となり、通過する磁束に
対する渦電流の大きさを抑制できるため、結果として高
いインダクタンス値が得られる上、高いQ値及び一層高
周波までインダクタンス値の劣化が無い周波数特性の優
れたものとなる。
In the integrated semiconductor device having such a structure, the generation of an annular current (eddy current) for canceling the magnetic flux by passing the magnetic flux generated by the inductor element 4 through the depletion layer 12 having a high resistivity is suppressed. Thus, the inductor element 4 has a higher inductance value and a high Q value capable of improving the frequency characteristics. In other words, in the case of the inductor element 4 here, there is no carrier in the depletion layer 12 that carries the conductivity of the impurity-doped semiconductor, the intrinsic semiconductor has a very high resistivity, and the magnitude of the eddy current with respect to the magnetic flux passing therethrough is large. As a result, a high inductance value is obtained, and a high Q value and an excellent frequency characteristic with no deterioration of the inductance value up to higher frequencies are obtained.

【0013】図3は、この集積半導体装置における不純
物拡散層9の形成パターンの変形例を具体的に示したも
ので、同図(a)は形成パターン1に関するもの,同図
(b)は形成パターン2に関するもの,同図(c)は形
成パターン3に関するもの,同図(d)は形成パターン
4に関するものである。
FIGS. 3A and 3B specifically show a modification of the formation pattern of the impurity diffusion layer 9 in the integrated semiconductor device, wherein FIG. 3A relates to the formation pattern 1 and FIG. FIG. 4C shows the pattern 2, FIG. 4C shows the pattern 3, and FIG. 4D shows the pattern 4.

【0014】ここでの図3(a)〜(d)に示されるよ
うに、不純物拡散層9は様々な形状に変形することが可
能であるが、何れの場合にもシリコン基板1とは逆の導
電型であるため、環状電流ループが形成され難いものと
なる。
As shown in FIGS. 3 (a) to 3 (d), the impurity diffusion layer 9 can be deformed into various shapes. , It is difficult to form an annular current loop.

【0015】図4は、上述した集積半導体装置における
インダクタ素子4部分の基本動作を説明するために示し
た模式図である。
FIG. 4 is a schematic view for explaining the basic operation of the inductor element 4 in the above-mentioned integrated semiconductor device.

【0016】ここでは、シリコン基板1に配設されたイ
ンダクタ素子4において、電流iが通電されると磁束Φ
が中心から外側へ向かって発生する様子を示している。
Here, in the inductor element 4 disposed on the silicon substrate 1, when a current i is applied, the magnetic flux Φ
Are generated from the center toward the outside.

【0017】図5は、このインダクタ素子4部分の局部
に生じ得る動作上の問題(環状電流の発生)を説明する
ために示した模式図である。
FIG. 5 is a schematic view for explaining an operational problem (generation of a ring current) that may occur locally in the inductor element 4 portion.

【0018】ここでは、シリコン基板1に配設されたイ
ンダクタ素子4において、先に説明した電流iの通電に
よる磁束Φの発生に際し、シリコン基板1では磁束を打
ち消すように磁束Φの磁力線の周りに所謂渦電流となる
環状電流i′が発生する様子を示している。因みに、渦
電流の大きさは発生した物質の抵抗率に依存し、低い抵
抗率の物質内で発生する渦電流は物質を通過する磁束Φ
の殆どを打ち消してインダクタ素子4のインダクタンス
値を低減させると共に、周波数特性を劣化させ、更にイ
ンダクタ素子4のコイルの特性の能力を示すQ値を著し
く低下させる。
Here, in the inductor element 4 disposed on the silicon substrate 1, when the magnetic flux Φ is generated by the application of the current i described above, the silicon substrate 1 surrounds the magnetic force lines of the magnetic flux Φ so as to cancel the magnetic flux. This shows how an annular current i ', which is a so-called eddy current, is generated. Incidentally, the magnitude of the eddy current depends on the resistivity of the generated material, and the eddy current generated in the material having a low resistivity is a magnetic flux Φ passing through the material.
And the inductance value of the inductor element 4 is reduced, the frequency characteristic is degraded, and the Q value indicating the characteristic performance of the coil of the inductor element 4 is significantly reduced.

【0019】図6は、上述した集積半導体装置における
インダクタ素子4の直下のシリコン基板1の局部に形成
される空乏層12の形成パターンの動作上の変化を説明
するために示した側面断面図である。
FIG. 6 is a cross-sectional side view for explaining the change in the operation of the formation pattern of the depletion layer 12 formed locally on the silicon substrate 1 immediately below the inductor element 4 in the integrated semiconductor device described above. is there.

【0020】ここでは、インダクタ素子4において、電
源によりコンタクトホール10を有する導体膜パターン
11を介してこれに接続された不純物拡散層9に印加す
る印加電圧を調整すること(印加電圧の大小を制御する
こと)により、シリコン基板1内に形成される空乏層1
2の大きさを変えてインダクタ素子4自体を所望のイン
ダクタンス値が得られる可変インダクタ素子とできる様
子を示している。この場合、環状電流の発生を一層安定
して精度良く抑制できるため、結果として高いインダク
タンス値及びQ値、並びに周波数特性の向上が安定して
確保される。
Here, in the inductor element 4, the voltage applied to the impurity diffusion layer 9 connected thereto via the conductive film pattern 11 having the contact hole 10 by the power supply is adjusted (the magnitude of the applied voltage is controlled). The depletion layer 1 formed in the silicon substrate 1
2 shows that the inductor element 4 itself can be made a variable inductor element that can obtain a desired inductance value by changing the size of the inductor element 2. In this case, since the generation of the annular current can be suppressed more stably and accurately, as a result, a high inductance value, a high Q value, and an improvement in frequency characteristics are stably secured.

【0021】尚、上述した一実施例の集積半導体装置の
構成材料はあくまでも一例であり、その形態は特に限定
されない。例えばMOSトランジスタ2のゲート電極の
材質として高濃度に燐をドーピングしたシリコン膜を適
用するものとしたが、これに代えてアルミ等の金属膜や
導電性を持つその他の材質を適用させることも可能であ
る。又、一実施例では半導体基板としてP型のシリコン
基板1を用いるものとしたが、これに代えてN型のもの
を適用しても、或いはイオン注入法等で形成されたウェ
ル構造のものを適用しても、空乏層12を形成するため
の拡散パターンが一導電型の半導体基板に対して逆の導
電型であれば良く、何れも変形させた形態とすることが
可能である。更に、インダクタ素子4の構造について
も、一実施例では低抵抗シリコン配線パターン5により
スパイラル形状として形成されるものとしたが、これに
代えて例えば図7に示されるようにミアンダ形状のパタ
ーン構造にしたり、或いは図8に示されるように1回巻
きループ形状のパターン構造にすることも可能である。
Incidentally, the constituent materials of the integrated semiconductor device of the above-described embodiment are merely examples, and the form is not particularly limited. For example, although a silicon film doped with phosphorus at a high concentration is used as the material of the gate electrode of the MOS transistor 2, a metal film such as aluminum or another conductive material may be used instead. It is. In one embodiment, a P-type silicon substrate 1 is used as a semiconductor substrate. However, an N-type substrate may be used instead, or a well-type substrate formed by ion implantation or the like may be used. Even if it is applied, the diffusion pattern for forming the depletion layer 12 only needs to be of the opposite conductivity type to the semiconductor substrate of one conductivity type, and any of them can be modified. Further, the structure of the inductor element 4 is formed in a spiral shape by the low-resistance silicon wiring pattern 5 in one embodiment. Instead, for example, a meander-shaped pattern structure as shown in FIG. Alternatively, as shown in FIG. 8, a one-turn loop pattern structure is also possible.

【0022】[0022]

【発明の効果】以上に説明したように、本発明の集積半
導体装置によれば、半導体基板のインダクタ素子の直下
の局部に電圧を印加して空乏層を形成可能な構造として
いるため、インダクタ素子により生成された磁束が高抵
抗率である空乏層を通過して磁束を打ち消す環状電流
(渦電流)の発生が抑制され、この結果として高いイン
ダクタンス値が得られる上、高いQ値及び一層高周波ま
でインダクタンス値の劣化が無い優れた周波数特性が得
られるようになる。又、このインダクタ素子において、
印加電圧を調整することで基板内に形成される空乏層の
大きさを変えてインダクタ素子自体を所望のインダクタ
ンス値が得られる可変インダクタ素子とすることができ
るため、一層安定して上述した効果が高められるように
なる。
As described above, according to the integrated semiconductor device of the present invention, the depletion layer can be formed by applying a voltage to a local portion of the semiconductor substrate immediately below the inductor element. The generation of an annular current (eddy current) that cancels the magnetic flux by passing the magnetic flux generated by the above through a depletion layer having a high resistivity is suppressed. As a result, a high inductance value is obtained, and a high Q value and a higher frequency are obtained. An excellent frequency characteristic without deterioration of the inductance value can be obtained. Also, in this inductor element,
By adjusting the applied voltage, the size of the depletion layer formed in the substrate can be changed, and the inductor element itself can be a variable inductor element capable of obtaining a desired inductance value. Be able to be enhanced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例に係る集積半導体装置の基本
構成を示した要部の側面断面図である。
FIG. 1 is a side sectional view of a main part showing a basic configuration of an integrated semiconductor device according to one embodiment of the present invention.

【図2】図1に示す集積半導体装置を上面部分を局部的
に取り除いた状態で示した平面図である。
FIG. 2 is a plan view showing the integrated semiconductor device shown in FIG. 1 in a state where an upper surface portion is partially removed.

【図3】図1に示す集積半導体装置における不純物拡散
層9の形成パターンの変形例を具体的に示したもので、
(a)は形成パターン1に関するもの,(b)は形成パ
ターン2に関するもの,(c)は形成パターン3に関す
るもの,(d)は形成パターン4に関するものである。
FIG. 3 specifically shows a modification of the formation pattern of the impurity diffusion layer 9 in the integrated semiconductor device shown in FIG.
(A) relates to the formation pattern 1, (b) relates to the formation pattern 2, (c) relates to the formation pattern 3, and (d) relates to the formation pattern 4.

【図4】図1に示す集積半導体装置におけるインダクタ
素子部分の基本動作を説明するために示した模式図であ
る。
FIG. 4 is a schematic diagram shown for explaining a basic operation of an inductor element portion in the integrated semiconductor device shown in FIG. 1;

【図5】図4で説明したインダクタ素子部分の局部に生
じ得る動作上の問題(環状電流の発生)を説明するため
に示した模式図である。
FIG. 5 is a schematic diagram shown to explain an operational problem (generation of a ring current) that can occur locally in the inductor element portion described in FIG. 4;

【図6】図1に示す集積半導体装置におけるインダクタ
素子の直下のシリコン基板の局部に形成される空乏層の
形成パターンの動作上の変化を説明するために示した側
面断面図である。
6 is a side cross-sectional view shown for explaining an operational change of a depletion layer formation pattern formed locally on a silicon substrate immediately below an inductor element in the integrated semiconductor device shown in FIG. 1;

【図7】図1に示す集積半導体装置におけるインダクタ
素子の一変形例であるミアンダ形状のパターン構造を示
した模式図である。
FIG. 7 is a schematic diagram showing a meandering pattern structure as a modification of the inductor element in the integrated semiconductor device shown in FIG. 1;

【図8】図1に示す集積半導体装置におけるインダクタ
素子の他の変形例である1回巻きループ形状のパターン
構造を示した模式図である。
8 is a schematic diagram showing a once-turned loop-shaped pattern structure which is another modified example of the inductor element in the integrated semiconductor device shown in FIG. 1;

【符号の説明】[Explanation of symbols]

1 シリコン基板 2 MOSトランジスタ 3 ダイオード素子 4 インダクタ素子 5 低抵抗シリコン配線パターン 6,7 電気絶縁層 8 金属膜配線パターン 9 不純物拡散層 10 コンタクトホール 11 導体膜パターン 12 空乏層 DESCRIPTION OF SYMBOLS 1 Silicon substrate 2 MOS transistor 3 Diode element 4 Inductor element 5 Low resistance silicon wiring pattern 6, 7 Electrical insulating layer 8 Metal film wiring pattern 9 Impurity diffusion layer 10 Contact hole 11 Conductive film pattern 12 Depletion layer

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 同一半導体基板上に複数の電気回路素子
が集積形成されると共に、インダクタンスを得るための
インダクタ素子を少なくとも一つ有する集積半導体装置
において、前記半導体基板における前記インダクタ素子
の直下の局部は、電圧を印加して空乏層を形成可能な構
造であることを特徴とする集積半導体装置。
1. An integrated semiconductor device in which a plurality of electric circuit elements are integrally formed on the same semiconductor substrate and which has at least one inductor element for obtaining an inductance, a local portion of the semiconductor substrate immediately below the inductor element. Is a structure capable of forming a depletion layer by applying a voltage.
【請求項2】 請求項1記載の集積半導体装置におい
て、前記インダクタ素子は、印加電圧を調整して前記空
乏層の大きさを変えることで所望のインダクタンス値が
得られる可変インダクタ素子として配設されたことを特
徴とする集積半導体装置。
2. The integrated semiconductor device according to claim 1, wherein the inductor element is provided as a variable inductor element that obtains a desired inductance value by adjusting an applied voltage to change a size of the depletion layer. Integrated semiconductor device characterized by the above-mentioned.
JP28016299A 1999-09-30 1999-09-30 Integrated semiconductor device Withdrawn JP2001102524A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28016299A JP2001102524A (en) 1999-09-30 1999-09-30 Integrated semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28016299A JP2001102524A (en) 1999-09-30 1999-09-30 Integrated semiconductor device

Publications (1)

Publication Number Publication Date
JP2001102524A true JP2001102524A (en) 2001-04-13

Family

ID=17621186

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28016299A Withdrawn JP2001102524A (en) 1999-09-30 1999-09-30 Integrated semiconductor device

Country Status (1)

Country Link
JP (1) JP2001102524A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005268249A (en) * 2004-03-16 2005-09-29 Philtech Inc Semiconductor device and its manufacturing method
CN108511420A (en) * 2018-05-09 2018-09-07 厦门元顺微电子技术有限公司 Semiconductor structure and chip

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005268249A (en) * 2004-03-16 2005-09-29 Philtech Inc Semiconductor device and its manufacturing method
CN108511420A (en) * 2018-05-09 2018-09-07 厦门元顺微电子技术有限公司 Semiconductor structure and chip
CN108511420B (en) * 2018-05-09 2024-05-14 厦门元顺微电子技术有限公司 Semiconductor structure and chip

Similar Documents

Publication Publication Date Title
JP3942264B2 (en) Inductance element formed on a semiconductor substrate
US6242791B1 (en) Semiconductor inductor
EP2392028B1 (en) Integrated circuit with doped substrate and with an inductor
JP6344137B2 (en) Semiconductor device and manufacturing method thereof
JP5481562B2 (en) Junction field effect transistor and manufacturing method thereof
TWI300617B (en) Low substrate loss inductor
JP2004520707A (en) Schottky diode
US20080224257A1 (en) Semiconductor device
JP4652434B2 (en) Variable inductor and electronic circuit device incorporating the same in circuit configuration
JP2017045827A (en) Semiconductor device
JP2003008009A (en) Semiconductor device
JPH07142258A (en) Inductance-variable element
US6707116B2 (en) Integrated circuit and manufacturing method therefor
JP2001102524A (en) Integrated semiconductor device
CN108091689B (en) Semiconductor device with a semiconductor layer having a plurality of semiconductor layers
JPH0845744A (en) Variable inductance element
US7968970B2 (en) Semiconductor device, method for manufacturing semiconductor device, and power amplifier element
US6424014B2 (en) Semiconductor element with electric field reducing device mounted therein for increasing dielectric strength
JP2000082748A (en) Integrated cmos circuit used at high frequency
JPS607782A (en) Hall effect device and method of producing same
US7247925B2 (en) Semiconductor device and method for fabricating the same
CN104103630B (en) Semiconductor device
KR20020020872A (en) Integrated circuit comprising an inductor which prevents latch-up and a method for its manufacture
US20110101486A1 (en) Bipolar transistor
JP2020017673A (en) Semiconductor device

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20061205